CN106205528A - 一种goa电路及液晶显示面板 - Google Patents
一种goa电路及液晶显示面板 Download PDFInfo
- Publication number
- CN106205528A CN106205528A CN201610575343.XA CN201610575343A CN106205528A CN 106205528 A CN106205528 A CN 106205528A CN 201610575343 A CN201610575343 A CN 201610575343A CN 106205528 A CN106205528 A CN 106205528A
- Authority
- CN
- China
- Prior art keywords
- film transistor
- thin film
- tft
- module
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
Landscapes
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种GOA电路及液晶显示面板,其包括上拉控制模块、上拉模块、下传模块、下拉模块、下拉维持模块、自举电容、第一恒压低电平源、第二恒压低电平源以及电容耦合抑制模块;其中,上拉控制模块分别与上拉模块、下传模块、下拉模块、下拉维持模块以及自举电容连接,第一恒压低电平源分别与下拉模块和下拉维持模块连接,第二恒压低电平源分别与下拉模块连接,电容耦合抑制模块分别与下拉维持模块和下传模块连接。本发明的GOA电路及液晶显示面板通过设置电容耦合抑制模块,可以抑制电容耦合效应的产生,从而不会使得扫描信号输出异常,进而不会影响显示。
Description
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种GOA电路及液晶显示面板。
背景技术
Gate Driver On Array,简称GOA,即在现有薄膜晶体管液晶显示面板的阵列基板上制作扫描驱动电路,实现对扫描线逐行扫描的驱动方式。现有的GOA电路的结构示意图如图1所示,该GOA电路包括上拉控制模块101、上拉模块104、下传模块105、下拉模块106、自举电容103以及下拉维持模块102。
下传模块105包括一薄膜晶体管,薄膜晶体管的栅极电性连接于上拉控制模块101的输出端,薄膜晶体管的源极接入时钟信号CK(N),薄膜晶体管的漏极电性连接于级传信号ST(N)输出端。
当薄膜晶体管处于关闭状态时,级传信号ST(N)会受到时钟信号CK(N)影响,产生电容耦合效应,造成跟时钟信号CK(N)同步的耦合电位,进而使得扫描信号G(N)输出异常,严重影响显示。
故,有必要提供一种GOA电路,以解决现有技术所存在的问题。
发明内容
本发明的目的在于提供一种抑制电容耦合效应产生的GOA电路,以解决现有的GOA电路因电容耦合效应使得扫描信号输出异常,进而影响显示的技术问题。
为解决上述问题,本发明提供的技术方案如下:
本发明实施例提供一种GOA电路,其包括:
上拉控制模块,用于接收上一级的扫描信号,并受上一级的级传信号的控制生成本级的扫描电平信号;
上拉模块,用于根据本级的扫描电平信号以及本级的时钟信号拉升本级的扫描信号;
下传模块,用于根据级的扫描电平信号以及本级的时钟信号生成本级的级传信号;
下拉模块,用于根据下一级的扫描信号,拉低本级的扫描电平信号;
下拉维持模块,用于维持本级的扫描电平信号的低电平;
自举电容,用于生成本级的扫描信号的高电平;
第一恒压低电平源,用于提供第一恒压低电平;
第二恒压低电平源,用于提供第二恒压低电平;以及,
电容耦合抑制模块,用于受下拉维持模块的控制端的电压的控制输出第二恒压低电平至本级的级传信号的输出端;
其中,上拉控制模块分别与上拉模块、下传模块、下拉模块、下拉维持模块以及自举电容连接,第一恒压低电平源分别与下拉模块和下拉维持模块连接,第二恒压低电平源分别与下拉模块以及电容耦合抑制模块连接,电容耦合抑制模块分别与下拉维持模块和下传模块连接。
在本发明的GOA电路中,电容耦合抑制模块包括第一薄膜晶体管,第一薄膜晶体管的栅极电性连接于下拉维持模块的控制端,第一薄膜晶体管的源极电性连接于第二恒压低电平源,第一薄膜晶体管的漏极电性连接于本级的级传信号的输出端。
在本发明的GOA电路中,上拉控制模块包括第十一薄膜晶体管,第十一薄膜晶体管的栅极接入上一级的级传信号,第十一薄膜晶体管的源极接入上一级的扫描信号,第十一薄膜晶体管的漏极电性连接于上拉控制模块的输出端。
在本发明的GOA电路中,上拉模块包括第二十一薄膜晶体管,第二十一薄膜晶体管的栅极电性连接于上拉控制模块的输出端,第二十一薄膜晶体管的源极接入本级的时钟信号,第二十一薄膜晶体管的漏极电性连接于本级的扫描信号的输出端。
在本发明的GOA电路中,下传模块包括第二十二薄膜晶体管,第二十二薄膜晶体管的栅极电性连接于上拉控制模块的输出端,第二十二薄膜晶体管的源极接入本级的时钟信号,第二十二薄膜晶体管的漏极电性连接于本级的级传信号的输出端。
在本发明的GOA电路中,下拉模块包括第三十一薄膜晶体管和第四十一薄膜晶体管;
第三十一薄膜晶体管的栅极接入下一级的扫描信号,第三十一薄膜晶体管的源极电性连接于第一恒压低电平源,第三十一薄膜晶体管的漏极电性连接于本级的扫描信号的输出端;
第四十一薄膜晶体管的栅极接入下一级的扫描信号,第四十一薄膜晶体管的源极电性连接于第二恒压低电平源,第四十一薄膜晶体管的漏极电性连接于上拉控制模块的输出端。
在本发明的GOA电路中,下拉维持模块包括第五十一薄膜晶体管、第五十二薄膜晶体管、第五十三薄膜晶体管、第五十四薄膜晶体管、第五十五薄膜晶体管以及第五十六薄膜晶体管;
第五十一薄膜晶体管的栅极和漏极电性连接于恒压高电平源,第五十一薄膜晶体管的漏极电性连接于第五十三薄膜晶体管的栅极和第五十二薄膜晶体管的漏极;
第五十二薄膜晶体管的栅极电性连接于上拉控制模块的输出端,第五十二薄膜晶体管的源极电性连接于第一恒压低电平源;
第五十三薄膜晶体管的的源极电性连接于恒压高电平源,第五十三薄膜晶体管的漏极电性连接于下拉维持模块的控制端;
第五十四薄膜晶体管的源极电性连接于第一恒压低电平源,第五十四薄膜晶体管的栅极电性连接于上拉控制模块的输出端,第五十四薄膜晶体管的漏极电性连接于下拉维持模块的控制端;
第五十五薄膜晶体管的栅极电性连接于下拉维持模块的控制端,第五十五薄膜晶体管的源极电性连接于第一恒压低电平源,第五十五薄膜晶体管的漏极电性连接于本级的扫描信号的输出端;
第五十六薄膜晶体管的栅极电性连接于下拉维持模块的控制端,第五十六薄膜晶体管的源极电性连接于第一恒压低电平源,第五十六薄膜晶体管的漏极电性连接于上拉控制模块的输出端。
在本发明的GOA电路中,恒压高电平源的电平值为20~30V。
在本发明的GOA电路中,第一恒压低电平值为-8V;第二恒压低电平值为-6V。
依据本发明的上述目的,提出一种液晶显示面板,包括以上的GOA电路。
相较于现有的GOA电路及液晶显示面板,本发明的GOA电路及液晶显示面板通过设置电容耦合抑制模块,可以抑制电容耦合效应的产生,从而不会使得扫描信号输出异常,影响显示;解决了现有的GOA电路及液晶显示面板因电容耦合效应使得扫描信号输出异常,进而影响显示的技术问题。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为一种现有的GOA电路的结构示意图;
图2为本发明的GOA电路的优选实施例的结构示意图;
图3为本发明的GOA电路的优选实施例的信号波形图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
参见图2,为本发明的GOA电路的优选实施例的结构示意图;
本优选实施例的GOA电路包括上拉控制模块201、上拉模块206、下传模块203、下拉模块205、下拉维持模块202、自举电容Cbt、第一恒压低电平源Vss1、第二恒压低电平源Vss2以及电容耦合抑制模块204。上拉控制模块201用于接收上一级的扫描信号G(N-1),并受上一级的级传信号ST(N-1)的控制生成本级的扫描电平信号;上拉模块206,用于根据本级的扫描电平信号以及本级的时钟信号CK(N)拉升本级的扫描信号G(N);下传模块203,用于根据本级的扫描电平信号以及本级的时钟信号CK(N)生成本级的级传信号ST(N);下拉模块205,用于根据下一级的扫描信号G(N+1),拉低本级的扫描电平信号;下拉维持模块202,用于维持扫描电平信号的低电平;自举电容Cbt设置在上拉控制模块201的输出端以及本级的扫描信号G(N)的输出端之间,用于生成本级的扫描信号G(N)的高电平;第一恒压低电平源Vss1,用于提供第一恒压低电平;第二恒压低电平源Vss2,用于提供第二恒压低电平;电容耦合抑制模块204,用于受下拉维持模块202的控制端的电压的控制输出第二恒压低电平至本级的级传信号ST(N)的输出端。
其中,上拉控制模块201分别与上拉模块206、下传模块203、下拉模块205、下拉维持模块202以及自举电容连接Cbt,第一恒压低电平源Vss1分别与下拉模块205和下拉维持模块202连接,第二恒压低电平源Vss2分别与下拉模块205以及电容耦合抑制模块204连接,电容耦合抑制模块204分别与下拉维持模块202和下传模块203连接。
电容耦合抑制模块204包括第一薄膜晶体管T1,第一薄膜晶体管T1的栅极电性连接于下拉维持模块202的控制端,第一薄膜晶体管T1的源极电性连接于第二恒压低电平源Vss2,第一薄膜晶体管T1的漏极电性连接于本级的级传信号ST(N)的输出端。
上拉控制模块201包括第十一薄膜晶体管T11,第十一薄膜晶体管T11的栅极接入上一级的级传信号ST(N-1),第十一薄膜晶体管T11的源极接入上一级的扫描信号G(N-1),第十一薄膜晶体管T11的漏极电性连接于上拉控制模块201的输出端。
上拉模块206包括第二十一薄膜晶体管T21,第二十一薄膜晶体管T21的栅极电性连接于上拉控制模块201的输出端,第二十一薄膜晶体管T21的源极接入本级的时钟信号CK(N),第二十一薄膜晶体管T21的漏极电性连接于本级的扫描信号G(N)的输出端。
下传模块203包括第二十二薄膜晶体管T22,第二十二薄膜晶体管T22的栅极电性连接于上拉控制模块201的输出端,第二十二薄膜晶体管T22的源极接入本级的时钟信号CK(N),第二十二薄膜晶体管T22的漏极电性连接于本级的级传信号ST(N)的输出端。
下拉模块205包括第三十一薄膜晶体管T31和第四十一薄膜晶体管T41;
第三十一薄膜晶体管T31的栅极接入下一级的扫描信号G(N+1),第三十一薄膜晶体管T31的源极电性连接于第一恒压低电平源Vss1,第三十一薄膜晶体管T31的漏极电性连接于本级的扫描信号G(N)的输出端;
第四十一薄膜晶体管T41的栅极接入下一级的扫描信号G(N+1),第四十一薄膜晶体管T41的源极电性连接于第二恒压低电平源Vss2,第四十一薄膜晶体管T41的漏极电性连接于上拉控制模块201的输出端。
下拉维持模块202包括第五十一薄膜晶体管T51、第五十二薄膜晶体管T52、第五十三薄膜晶体管T53、第五十四薄膜晶体管T54、第五十五薄膜晶体管T55以及第五十六薄膜晶体管T56;
第五十一薄膜晶体管T51的栅极和漏极电性连接于恒压高电平源VGH,第五十一薄膜晶体管T51的漏极电性连接于第五十三薄膜晶体管T53的栅极和第五十二薄膜晶体管T52的漏极;
第五十二薄膜晶体管T52的栅极电性连接于上拉控制模块201的输出端,第五十二薄膜晶体管T52的源极电性连接于第一恒压低电平源Vss1;
第五十三薄膜晶体管T53的源极电性连接于恒压高电平源VGH,第五十三薄膜晶体管T53的漏极电性连接于下拉维持模块202的控制端;
第五十四薄膜晶体管T54的源极电性连接于第一恒压低电平源Vss1,第五十四薄膜晶体管T54的栅极电性连接于上拉控制模块201的输出端,第五十四薄膜晶体管T54的漏极电性连接于下拉维持模块202的控制端;
第五十五薄膜晶体管T55的栅极电性连接于下拉维持模块202的控制端,第五十五薄膜晶体管T55的源极电性连接于第一恒压低电平源Vss1,第五十五薄膜晶体管T55的漏极电性连接于本级的扫描信号G(N)的输出端;
第五十六薄膜晶体管T56的栅极电性连接于下拉维持模块202的控制端,第五十六薄膜晶体管T56的源极电性连接于第一恒压低电平源Vss1,第五十六薄膜晶体管T56的漏极电性连接于上拉控制模块201的输出端。
其中,恒压高电平源VGH的电平值为20~30V;第一恒压低电平值为-8V;第二恒压低电平值为-6V。
参见图3,为本发明的GOA电路的优选实施例的信号波形图;
参见图2、图3,本优选实施例的GOA电路使用时,当上一级的级传信号ST(N-1)为高电平,上一级的扫描信号G(N-1)为高电平时,第十一薄膜晶体管T11导通,上一级的扫描信号G(N-1)通过第十一薄膜晶体管T11给自举电容Cbt充电,使得第一参考点Q(N)上升到一较高的电平。
随后上一级的级传信号ST(N-1)转为低电平,第十一薄膜晶体管T11关闭,第一参考点Q(N)通过自举电容Cbt维持一较高的电平。同时,本级的时钟信号CK(N)转为高电平,时钟信号CK(N)通过第二十一薄膜晶体管T21继续给自举电容Cbt充电,使得第一参考点Q(N)达到一更高的电平,本级的扫描信号G(N)和级传信号ST(N)也转为高电平。
当下一级的扫描信号G(N+1)转为高电平时,第三十一薄膜晶体管T31和第四十一薄膜晶体管T41打开,第一恒压低电平源Vss1产生的第一恒压低电平传至第一参考点Q(N),第二恒压低电平源Vss2产生的第二恒压低电平传至本级的扫描信号G(N)的输出端,第一参考点Q(N)处的电压和本级的扫描信号G(N)被拉低。
由于第一参考点Q(N)转为低电平,使得第五十二薄膜晶体管T52和第五十四薄膜晶体管T54关闭,同时,恒压高电平源VGH产生的恒压高电平使得第五十一薄膜晶体管T51和第五十三薄膜晶体管T53打开,恒压高电平源VGH产生的恒压高电平传至第二参考点K(N),使得第五十五薄膜晶体管T55和第五十六薄膜晶体管T56打开,第一恒压低电平源Vss1产生的第一恒压低电平维持第一参考点Q(N)和本级扫描信号G(N)输出端的低电平。
进一步地,当第一参考点Q(N)为低电位时,第五十二薄膜晶体管T52和第五十四薄膜晶体管T54关闭,同时,恒压高电平源VGH产生的恒压高电平传至第二参考点K(N),使得第一薄膜晶体管T1打开,第二恒压低电平源Vss2产生的第二恒压低电平传至本级的级传信号ST(N)的输出端,这样可以抑制因第二十二薄膜晶体管T22关闭,时钟信号CK(N)与本级的级传信号ST(N)产生耦合效应而导致本级的扫描信号G(N)输出异常。
特别注意的是,当第五十四薄膜晶体管T54打开,第一恒压低电平源Vss1产生的第一恒压低电平传至第一薄膜晶体管T1的栅极,同时第一薄膜晶体管T1的源极电性连接于第二恒压低电平源Vss2,由于第一恒压低电平源Vss1提供的第一恒压低电平为-8V,第二恒压低电平源Vss2提供的第二恒压低电平为-6V,这样可以有效避免因第一薄膜晶体管T1漏电致使此时第一薄膜晶体管T1打开,从而影响本级的级传信号ST(N)的输出。
本优选实施例的GOA电路的电容耦合抑制模块204可在第二十二薄膜晶体管T22关闭的情况下,通过第一薄膜晶体管T1将第二恒压低电平源Vss2产生的第二恒压低电平传至本级的级传信号ST(N)的输出端。
本发明的GOA电路通过设置电容耦合抑制模块204,可以很好的抑制耦合效应的产生,从而不会使扫描信号输出异常,进而不会影响显示。
本发明还提供一种液晶显示面板,本优选实施例的液晶显示面板包括一种GOA电路,其包括上拉控制模块201、上拉模块206、下传模块203、下拉模块205、下拉维持模块202、自举电容Cbt、第一恒压低电平源Vss1、第二恒压低电平源Vss2以及电容耦合抑制模块204。上拉控制模块201用于接收上一级的扫描信号G(N-1),并受上一级的级传信号ST(N-1)的控制生成本级的扫描电平信号;上拉模块206,用于根据本级的扫描电平信号以及本级的时钟信号CK(N)拉升本级的扫描信号G(N);下传模块203,用于根据本级的扫描电平信号以及本级的时钟信号CK(N)生成本级的级传信号ST(N);下拉模块205,用于根据下一级的扫描信号G(N+1),拉低本级的扫描电平信号;下拉维持模块202,用于维持扫描电平信号的低电平;自举电容Cbt设置在上拉控制模块201的输出端以及本级的扫描信号G(N)的输出端之间,用于生成本级的扫描信号G(N)的高电平;第一恒压低电平源Vss1,用于提供第一恒压低电平;第二恒压低电平源Vss2,用于提供第二恒压低电平;电容耦合抑制模块204,用于受下拉维持模块202的控制端的电压的控制输出第二恒压低电平至本级的级传信号ST(N)的输出端。
其中,上拉控制模块201分别与上拉模块206、下传模块203、下拉模块205、下拉维持模块202以及自举电容连接Cbt,第一恒压低电平源Vss1分别与下拉模块205和下拉维持模块202连接,第二恒压低电平源Vss2分别与下拉模块205以及电容耦合抑制模块204连接,电容耦合抑制模块204分别与下拉维持模块202和下传模块203连接。
优选地,电容耦合抑制模块204包括第一薄膜晶体管T1,第一薄膜晶体管T1的栅极电性连接于下拉维持模块202的控制端,第一薄膜晶体管T1的源极电性连接于第二恒压低电平源Vss2,第一薄膜晶体管T1的漏极电性连接于本级的级传信号ST(N)的输出端。
优选地,上拉控制模块201包括第十一薄膜晶体管T11,第十一薄膜晶体管T11的栅极接入上一级的级传信号ST(N-1),第十一薄膜晶体管T11的源极接入上一级的扫描信号G(N-1),第十一薄膜晶体管T11的漏极电性连接于上拉控制模块的201输出端。
优选地,上拉模块206包括第二十一薄膜晶体管T21,第二十一薄膜晶体管T21的栅极电性连接于上拉控制模块201的输出端,第二十一薄膜晶体管T21的源极接入本级的时钟信号CK(N),第二十一薄膜晶体管T21的漏极电性连接于本级的扫描信号G(N)的输出端。
优选地,下传模块203包括第二十二薄膜晶体管T22,第二十二薄膜晶体管T22的栅极电性连接于上拉控制模块201的输出端,第二十二薄膜晶体管T22的源极接入本级的时钟信号CK(N),第二十二薄膜晶体管T22的漏极电性连接于本级的级传信号ST(N)的输出端。
优选地,下拉模块205包括第三十一薄膜晶体管T31和第四十一薄膜晶体管T41;
第三十一薄膜晶体管T31的栅极接入下一级的扫描信号G(N+1),第三十一薄膜晶体管T31的源极电性连接于第一恒压低电平源Vss1,第三十一薄膜晶体管T31的漏极电性连接于本级的扫描信号G(N)的输出端;
第四十一薄膜晶体管T41的栅极接入下一级的扫描信号G(N+1),第四十一薄膜晶体管T41的源极电性连接于第二恒压低电平源Vss2,第四十一薄膜晶体管T41的漏极电性连接于上拉控制模块201的输出端。
下拉维持模块202包括第五十一薄膜晶体管T51、第五十二薄膜晶体管T52、第五十三薄膜晶体管T53、第五十四薄膜晶体管T54、第五十五薄膜晶体管T55以及第五十六薄膜晶体管T56;
第五十一薄膜晶体管T51的栅极和漏极电性连接于恒压高电平源VGH,第五十一薄膜晶体管T51的漏极电性连接于第五十三薄膜晶体管T53的栅极和第五十二薄膜晶体管T52的漏极;
第五十二薄膜晶体管T52的栅极电性连接于上拉控制模块201的输出端,第五十二薄膜晶体管T52的源极电性连接于第一恒压低电平源Vss1;
第五十三薄膜晶体管T53的源极电性连接于恒压高电平源VGH,第五十三薄膜晶体管T53的漏极电性连接于下拉维持模块202的控制端;
第五十四薄膜晶体管T54的源极电性连接于第一恒压低电平源Vss1,第五十四薄膜晶体管T54的栅极电性连接于上拉控制模块201的输出端,第五十四薄膜晶体管T54的漏极电性连接于下拉维持模块202的控制端;
第五十五薄膜晶体管T55的栅极电性连接于下拉维持模块202的控制端,第五十五薄膜晶体管T55的源极电性连接于第一恒压低电平源Vss1,第五十五薄膜晶体管T55的漏极电性连接于本级的扫描信号G(N)的输出端;
第五十六薄膜晶体管T56的栅极电性连接于下拉维持模块202的控制端,第五十六薄膜晶体管T56的源极电性连接于第一恒压低电平源Vss1,第五十六薄膜晶体管T56的漏极电性连接于上拉控制模块201的输出端。
其中,恒压高电平源VGH的电平值为20~30V;第一恒压低电平值为-8V;第二恒压低电平值为-6V。
本优选实施例的液晶显示面板的工作原理跟上述优选实施例的GOA电路的工作原理一致,具体可参考上述优选实施例的GOA电路的合作原理,此处不再做赘述。
本优选实施例的液晶显示面板的电容耦合抑制模块204可在第二十二薄膜晶体管T22关闭的情况下,通过第一薄膜晶体管T1将第二恒压低电平源Vss2产生的第二恒压低电平传至本级的级传信号ST(N)的输出端。
本发明的液晶显示面板通过设置电容耦合抑制模块204,可以很好的抑制耦合效应的产生,从而不会使扫描信号输出异常,进而不会影响显示。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种GOA电路,其特征在于,包括:
上拉控制模块,用于接收上一级的扫描信号,并受上一级的级传信号的控制生成本级的扫描电平信号;
上拉模块,用于根据所述本级的扫描电平信号以及本级的时钟信号拉升本级的扫描信号;
下传模块,用于根据所述本级的扫描电平信号以及本级的时钟信号生成本级的级传信号;
下拉模块,用于根据下一级的扫描信号,拉低所述本级的扫描电平信号;
下拉维持模块,用于维持所述本级的扫描电平信号的低电平;
自举电容,用于生成所述本级的扫描信号的高电平;
第一恒压低电平源,用于提供第一恒压低电平;
第二恒压低电平源,用于提供第二恒压低电平;以及,
电容耦合抑制模块,用于受所述下拉维持模块的控制端的电压的控制输出所述第二恒压低电平至所述本级的级传信号的输出端;
其中,所述上拉控制模块分别与所述上拉模块、所述下传模块、所述下拉模块、所述下拉维持模块以及所述自举电容连接,所述第一恒压低电平源分别与所述下拉模块和所述下拉维持模块连接,所述第二恒压低电平源分别与所述下拉模块以及所述电容耦合抑制模块连接,所述电容耦合抑制模块分别与所述下拉维持模块和所述下传模块连接。
2.根据权利要求1所述的GOA电路,其特征在于,所述电容耦合抑制模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极电性连接于所述下拉维持模块的控制端,所述第一薄膜晶体管的源极电性连接于所述第二恒压低电平源,所述第一薄膜晶体管的漏极电性连接于所述本级的级传信号的输出端。
3.根据权利要求1所述的GOA电路,其特征在于,所述上拉控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的栅极接入所述上一级的级传信号,所述第十一薄膜晶体管的源极接入所述上一级的扫描信号,所述第十一薄膜晶体管的漏极电性连接于所述上拉控制模块的输出端。
4.根据权利要求1所述的GOA电路,其特征在于,所述上拉模块包括第二十一薄膜晶体管,所述第二十一薄膜晶体管的栅极电性连接于所述上拉控制模块的输出端,所述第二十一薄膜晶体管的源极接入所述本级的时钟信号,所述第二十一薄膜晶体管的漏极电性连接于所述本级的扫描信号的输出端。
5.根据权利要求1所述的GOA电路,其特征在于,所述下传模块包括第二十二薄膜晶体管,所述第二十二薄膜晶体管的栅极电性连接于所述上拉控制模块的输出端,所述第二十二薄膜晶体管的源极接入所述本级的时钟信号,所述第二十二薄膜晶体管的漏极电性连接于所述本级的级传信号的输出端。
6.根据权利要求1所述的GOA电路,其特征在于,所述下拉模块包括第三十一薄膜晶体管和第四十一薄膜晶体管;
所述第三十一薄膜晶体管的栅极接入下一级的扫描信号,所述第三十一薄膜晶体管的源极电性连接于所述第一恒压低电平源,所述第三十一薄膜晶体管的漏极电性连接于所述本级的扫描信号的输出端;
所述第四十一薄膜晶体管的栅极接入所述下一级的扫描信号,所述第四十一薄膜晶体管的源极电性连接于所述第二恒压低电平源,所述第四十一薄膜晶体管的漏极电性连接于所述上拉控制模块的输出端。
7.根据权利要求1所述的GOA电路,其特征在于,所述下拉维持模块包括第五十一薄膜晶体管、第五十二薄膜晶体管、第五十三薄膜晶体管、第五十四薄膜晶体管、第五十五薄膜晶体管以及第五十六薄膜晶体管;
所述第五十一薄膜晶体管的栅极和漏极电性连接于恒压高电平源,所述第五十一薄膜晶体管的漏极电性连接于所述第五十三薄膜晶体管的栅极和所述第五十二薄膜晶体管的漏极;
所述第五十二薄膜晶体管的栅极电性连接于所述上拉控制模块的输出端,所述第五十二薄膜晶体管的源极电性连接于所述第一恒压低电平源;
所述第五十三薄膜晶体管的的源极电性连接于所述恒压高电平源,所述第五十三薄膜晶体管的漏极电性连接于所述下拉维持模块的控制端;
所述第五十四薄膜晶体管的源极电性连接于所述第一恒压低电平源,所述第五十四薄膜晶体管的栅极电性连接于所述上拉控制模块的输出端,所述第五十四薄膜晶体管的漏极电性连接于所述下拉维持模块的控制端;
所述第五十五薄膜晶体管的栅极电性连接于所述下拉维持模块的控制端,所述第五十五薄膜晶体管的源极电性连接于所述第一恒压低电平源,所述第五十五薄膜晶体管的漏极电性连接于所述本级的扫描信号的输出端;
所述第五十六薄膜晶体管的栅极电性连接于所述下拉维持模块的控制端,所述第五十六薄膜晶体管的源极电性连接于所述第一恒压低电平源,所述第五十六薄膜晶体管的漏极电性连接于所述上拉控制模块的输出端。
8.根据权利要求7所述的GOA电路,其特征在于,所述恒压高电平源的电平值为20~30V。
9.根据权利要求1所述的GOA电路,其特征在于,所述第一恒压低电平值为-8V;所述第二恒压低电平值为-6V。
10.一种液晶显示面板,其特征在于,包括权利要求1-9任一所述的GOA电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610575343.XA CN106205528B (zh) | 2016-07-19 | 2016-07-19 | 一种goa电路及液晶显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610575343.XA CN106205528B (zh) | 2016-07-19 | 2016-07-19 | 一种goa电路及液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106205528A true CN106205528A (zh) | 2016-12-07 |
CN106205528B CN106205528B (zh) | 2019-04-16 |
Family
ID=57491095
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610575343.XA Active CN106205528B (zh) | 2016-07-19 | 2016-07-19 | 一种goa电路及液晶显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106205528B (zh) |
Cited By (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106601206A (zh) * | 2016-12-30 | 2017-04-26 | 深圳市华星光电技术有限公司 | Goa栅极驱动电路以及液晶显示装置 |
CN106652953A (zh) * | 2016-12-30 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种goa电路以及液晶显示器 |
CN106710549A (zh) * | 2016-12-30 | 2017-05-24 | 深圳市华星光电技术有限公司 | Goa驱动电路 |
CN107086028A (zh) * | 2017-04-10 | 2017-08-22 | 深圳市华星光电技术有限公司 | 液晶显示装置及其goa电路 |
CN107221299A (zh) * | 2017-07-12 | 2017-09-29 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
CN107369422A (zh) * | 2017-08-16 | 2017-11-21 | 深圳市华星光电半导体显示技术有限公司 | 一种goa驱动电路及液晶显示装置 |
CN107705761A (zh) * | 2017-09-27 | 2018-02-16 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
CN107909971A (zh) * | 2017-11-03 | 2018-04-13 | 深圳市华星光电半导体显示技术有限公司 | Goa电路 |
CN108320717A (zh) * | 2018-02-06 | 2018-07-24 | 深圳市华星光电技术有限公司 | 一种goa驱动电路及其制备的液晶显示面板 |
CN109119041A (zh) * | 2018-09-25 | 2019-01-01 | 深圳市华星光电技术有限公司 | Goa电路结构 |
CN109448624A (zh) * | 2018-12-03 | 2019-03-08 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN109493783A (zh) * | 2018-12-21 | 2019-03-19 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
US10269318B2 (en) | 2017-04-10 | 2019-04-23 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Liquid crystal display device and GOA circuit of the same |
CN110085184A (zh) * | 2019-04-23 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
US10446102B2 (en) | 2017-08-16 | 2019-10-15 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | GOA driving circuit and LCD device |
CN110599939A (zh) * | 2019-08-22 | 2019-12-20 | 深圳市华星光电半导体显示技术有限公司 | 栅极驱动单元及栅极驱动方法 |
WO2020063089A1 (zh) * | 2018-09-25 | 2020-04-02 | 南京中电熊猫平板显示科技有限公司 | 一种栅极驱动电路和显示装置 |
CN111292672A (zh) * | 2020-03-31 | 2020-06-16 | Tcl华星光电技术有限公司 | Goa电路及显示面板 |
US10699659B2 (en) | 2017-09-27 | 2020-06-30 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Gate driver on array circuit and liquid crystal display with the same |
US11062787B2 (en) | 2019-08-22 | 2021-07-13 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Gate driving unit and gate driving method |
WO2023206677A1 (zh) * | 2022-04-26 | 2023-11-02 | 惠州华星光电显示有限公司 | Goa电路及显示面板 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1404657A (zh) * | 2000-08-08 | 2003-03-19 | 维斯海半导体有限公司 | 用于抑制接收电路中干扰的方法和配置 |
US20040063009A1 (en) * | 2002-09-30 | 2004-04-01 | Phan Khoi A. | Comprehensive integrated lithographic process control system based on product design and yield feedback system |
TW201201514A (en) * | 2010-06-25 | 2012-01-01 | Au Optronics Corp | Shift register and architecture of same on a display panel |
CN203325416U (zh) * | 2013-07-03 | 2013-12-04 | 深圳市华星光电技术有限公司 | 阵列基板行驱动电路 |
CN104409056A (zh) * | 2014-11-14 | 2015-03-11 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN104992682A (zh) * | 2015-07-03 | 2015-10-21 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN105139815A (zh) * | 2015-09-18 | 2015-12-09 | 友达光电股份有限公司 | 一种下传控制电路及其goa电路 |
-
2016
- 2016-07-19 CN CN201610575343.XA patent/CN106205528B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1404657A (zh) * | 2000-08-08 | 2003-03-19 | 维斯海半导体有限公司 | 用于抑制接收电路中干扰的方法和配置 |
US20040063009A1 (en) * | 2002-09-30 | 2004-04-01 | Phan Khoi A. | Comprehensive integrated lithographic process control system based on product design and yield feedback system |
TW201201514A (en) * | 2010-06-25 | 2012-01-01 | Au Optronics Corp | Shift register and architecture of same on a display panel |
CN203325416U (zh) * | 2013-07-03 | 2013-12-04 | 深圳市华星光电技术有限公司 | 阵列基板行驱动电路 |
CN104409056A (zh) * | 2014-11-14 | 2015-03-11 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN104992682A (zh) * | 2015-07-03 | 2015-10-21 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN105139815A (zh) * | 2015-09-18 | 2015-12-09 | 友达光电股份有限公司 | 一种下传控制电路及其goa电路 |
Cited By (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018120336A1 (zh) * | 2016-12-30 | 2018-07-05 | 深圳市华星光电技术有限公司 | Goa栅极驱动电路以及液晶显示装置 |
CN106652953A (zh) * | 2016-12-30 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种goa电路以及液晶显示器 |
CN106710549A (zh) * | 2016-12-30 | 2017-05-24 | 深圳市华星光电技术有限公司 | Goa驱动电路 |
US10417981B2 (en) | 2016-12-30 | 2019-09-17 | Shenzhen China Star Optoelectronics Technology Co., Ltd | GOA gate driving circuit and liquid crystal display |
US10319321B2 (en) | 2016-12-30 | 2019-06-11 | Shenzhen China Star Optoelectronics Technology Co., Ltd | GOA circuit and a liquid crystal display |
CN106601206A (zh) * | 2016-12-30 | 2017-04-26 | 深圳市华星光电技术有限公司 | Goa栅极驱动电路以及液晶显示装置 |
CN106601206B (zh) * | 2016-12-30 | 2019-01-11 | 深圳市华星光电技术有限公司 | Goa栅极驱动电路以及液晶显示装置 |
US10269318B2 (en) | 2017-04-10 | 2019-04-23 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Liquid crystal display device and GOA circuit of the same |
CN107086028B (zh) * | 2017-04-10 | 2018-11-20 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示装置及其goa电路 |
CN107086028A (zh) * | 2017-04-10 | 2017-08-22 | 深圳市华星光电技术有限公司 | 液晶显示装置及其goa电路 |
WO2018188119A1 (zh) * | 2017-04-10 | 2018-10-18 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示装置及其goa电路 |
CN107221299A (zh) * | 2017-07-12 | 2017-09-29 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
CN107369422A (zh) * | 2017-08-16 | 2017-11-21 | 深圳市华星光电半导体显示技术有限公司 | 一种goa驱动电路及液晶显示装置 |
US10446102B2 (en) | 2017-08-16 | 2019-10-15 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | GOA driving circuit and LCD device |
CN107369422B (zh) * | 2017-08-16 | 2019-12-03 | 深圳市华星光电半导体显示技术有限公司 | 一种goa驱动电路及液晶显示装置 |
CN107705761A (zh) * | 2017-09-27 | 2018-02-16 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
US10699659B2 (en) | 2017-09-27 | 2020-06-30 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Gate driver on array circuit and liquid crystal display with the same |
CN107909971A (zh) * | 2017-11-03 | 2018-04-13 | 深圳市华星光电半导体显示技术有限公司 | Goa电路 |
CN108320717B (zh) * | 2018-02-06 | 2020-12-22 | 深圳市华星光电技术有限公司 | 一种goa驱动电路及其制备的液晶显示面板 |
CN108320717A (zh) * | 2018-02-06 | 2018-07-24 | 深圳市华星光电技术有限公司 | 一种goa驱动电路及其制备的液晶显示面板 |
CN109119041A (zh) * | 2018-09-25 | 2019-01-01 | 深圳市华星光电技术有限公司 | Goa电路结构 |
WO2020063089A1 (zh) * | 2018-09-25 | 2020-04-02 | 南京中电熊猫平板显示科技有限公司 | 一种栅极驱动电路和显示装置 |
CN109119041B (zh) * | 2018-09-25 | 2020-05-22 | 深圳市华星光电技术有限公司 | Goa电路结构 |
CN109448624A (zh) * | 2018-12-03 | 2019-03-08 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN109448624B (zh) * | 2018-12-03 | 2020-10-13 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN109493783A (zh) * | 2018-12-21 | 2019-03-19 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN110085184B (zh) * | 2019-04-23 | 2020-06-16 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN110085184A (zh) * | 2019-04-23 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
WO2020215589A1 (zh) * | 2019-04-23 | 2020-10-29 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN110599939A (zh) * | 2019-08-22 | 2019-12-20 | 深圳市华星光电半导体显示技术有限公司 | 栅极驱动单元及栅极驱动方法 |
US11062787B2 (en) | 2019-08-22 | 2021-07-13 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Gate driving unit and gate driving method |
CN111292672A (zh) * | 2020-03-31 | 2020-06-16 | Tcl华星光电技术有限公司 | Goa电路及显示面板 |
CN111292672B (zh) * | 2020-03-31 | 2023-11-28 | Tcl华星光电技术有限公司 | Goa电路及显示面板 |
US11854461B2 (en) | 2020-03-31 | 2023-12-26 | Tcl China Star Optoelectronics Technology Co., Ltd. | GOA circuit and display panel |
WO2023206677A1 (zh) * | 2022-04-26 | 2023-11-02 | 惠州华星光电显示有限公司 | Goa电路及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN106205528B (zh) | 2019-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106205528A (zh) | 一种goa电路及液晶显示面板 | |
CN106057152B (zh) | 一种goa电路及液晶显示面板 | |
CN106057157B (zh) | Goa电路及液晶显示面板 | |
CN105139816B (zh) | 栅极驱动电路 | |
CN104464671B (zh) | 一种扫描驱动电路 | |
CN104517575B (zh) | 移位寄存器及级传栅极驱动电路 | |
CN105957480B (zh) | 栅极驱动电路及液晶显示装置 | |
CN104392700B (zh) | 用于氧化物半导体薄膜晶体管的扫描驱动电路 | |
CN104409055B (zh) | 用于氧化物半导体薄膜晶体管的扫描驱动电路 | |
CN106128409A (zh) | 扫描驱动电路及显示装置 | |
CN108257578A (zh) | 移位寄存器单元及其控制方法、栅极驱动装置、显示装置 | |
CN106297719A (zh) | Goa驱动电路及液晶显示装置 | |
CN104505050B (zh) | 用于氧化物半导体薄膜晶体管的扫描驱动电路 | |
CN106910484A (zh) | 一种显示装置及其驱动电路和方法 | |
CN106128380A (zh) | Goa电路 | |
CN108962166A (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
CN107610668B (zh) | 一种goa电路及液晶面板、显示装置 | |
CN106297715A (zh) | 一种三阶驱动的goa电路及液晶显示器 | |
CN106448588A (zh) | Goa驱动电路及液晶显示装置 | |
CN107492362A (zh) | 一种栅极驱动电路及液晶显示器 | |
CN106297704B (zh) | 一种栅极驱动电路 | |
CN110335572A (zh) | 阵列基板行驱动电路单元与其驱动电路及液晶显示面板 | |
CN107086028A (zh) | 液晶显示装置及其goa电路 | |
CN106486075A (zh) | Goa电路 | |
CN110148382A (zh) | 一种goa电路、显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |