CN109119041B - Goa电路结构 - Google Patents

Goa电路结构 Download PDF

Info

Publication number
CN109119041B
CN109119041B CN201811119940.7A CN201811119940A CN109119041B CN 109119041 B CN109119041 B CN 109119041B CN 201811119940 A CN201811119940 A CN 201811119940A CN 109119041 B CN109119041 B CN 109119041B
Authority
CN
China
Prior art keywords
thin film
film transistor
electrically connected
goa circuit
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811119940.7A
Other languages
English (en)
Other versions
CN109119041A (zh
Inventor
陈帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201811119940.7A priority Critical patent/CN109119041B/zh
Priority to PCT/CN2018/116368 priority patent/WO2020062501A1/zh
Publication of CN109119041A publication Critical patent/CN109119041A/zh
Application granted granted Critical
Publication of CN109119041B publication Critical patent/CN109119041B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种GOA电路结构,所述GOA电路结构包括一上拉控制单元、一上拉单元、一下传单元、一下拉单元、一下拉维持单元以及一附加薄膜晶体管。通过设置所述附加薄膜晶体管,并且在所述附加薄膜晶体管的栅极电性连接一控制信号端,可降低干扰所述GOA电路结构的栅极信号输出端的输出波形的情形。

Description

GOA电路结构
技术领域
本发明是有关于一种GOA电路结构,特别是有关于一种改善信号点Q(n)波形的GOA电路结构。
背景技术
液晶面板的工作原理是在薄膜晶体管阵列基板(Thin Film Transistor ArraySubstrate,TFT Array Substrate)与彩色滤光片基板(Color Filter,CF)之间灌入液晶分子,并在两片基板上施加驱动电压来控制液晶分子的旋转方向,将背光模组的光线折射出来产生画面。
液晶面板内具有多个呈阵列式排布的像素,每个像素电性连接一个薄膜晶体管(TFT),薄膜晶体管的栅极(Gate)连接至水平扫描线,源极(Source)连接至垂直方向的数据线,漏极(Drain)则连接至像素电极。在水平扫描线上施加足够的电压,会使得电性连接至该条水平扫描线上的所有TFT打开,从而数据线上的信号电压能够写入像素,控制不同液晶的透光度进而达到控制色彩与亮度的效果。Gate Driver on Array,简称GOA,是利用现有的薄膜晶体管液晶面板的阵列(Array)制程将栅极行扫描驱动电路集成制作在TFT阵列基板上,实现对栅极进行扫描的驱动方式。使用GOA驱动电路来代替传统的栅极驱动芯片(IC),有机会提升产能并降低产品成本,而且可以使液晶面板更适合制作窄边框或无边框的显示产品。
如图1所示,为现有的GOA电路,主要结构包括一上拉控制单元11、一上拉单元12、一下传单元13、一下拉单元14、一下拉维持单元15及一自举电容Cbt。所述上拉单元12主要负责将时钟信号(Clock)输出为栅极信号;所述上拉控制单元11负责控制上拉单元12的打开时间,,所述下拉单元14负责在第一时间将栅极信号拉低为低电位,即关闭栅极信号;所述下拉维持单元15则负责将栅极输出信号及上拉单元14的栅极信号(通常称为Q点)维持在关闭状态(即负电位);所述自举电容Cbt则负责Q点的二次抬升,这样有利于所述上拉单元12的G(n)输出。
如图1及2所示,假设信号第n-4级GOA电路的级传信号输出端ST(n-4)及第n-4级GOA电路的栅极信号输出端G(n-4)对应时钟信号CK1,第n级GOA电路的栅极信号点Q(n)对应时钟信号CK5。在理想情况下,当所述级传信号输出端ST(n-4)及第n-4级GOA电路的栅极信号输出端G(n-4)从高电位变为低电位时,所述上拉控制单元11的薄膜晶体管T11立即关闭,所述栅极信号点Q(n)被所述自举电容Cbt拉至更高的一电位。然而,在实际情况中,所述GOA电路中包含诸多电阻、电容结构,会因电阻及电容延迟(RC delay)的原因导致所述级传信号输出端ST(N-4)及所述栅极信号输出端G(N-4)不会从高电位瞬间降低至低电位,而变为一个缓慢下降的电压,在此过程中,所述薄膜晶体管T11仍处于微开启状态,会导致所述栅极信号点Q(n)电位下降影响所述上拉单元12的薄膜晶体管T21的开启,进而影响第n级GOA电路的栅极信号输出端G(n)的输出波形。
发明内容
本发明的目的在于提供一种GOA电路结构,通过设置附加薄膜晶体管,并且在附加薄膜晶体管的栅极电性连接控制信号端(P(n-3)),可降低干扰所述栅极信号输出端(G(n))的输出波形的情形。
为达成本发明的前述目的,本发明一实施例提供一种GOA电路结构,所述GOA电路结构包括一上拉控制单元、一上拉单元、一下传单元、一下拉单元、一下拉维持单元以及一附加薄膜晶体管(T23);其中所述上拉单元、所述下传单元、所述下拉单元及所述下拉维持单元与第n级GOA电路的栅极信号输出端(G(n))电性连接,n为自然数;所述上拉控制单元、所述下传单元、所述下拉单元及所述下拉维持单元与第n级GOA电路的栅极信号点(Q(n))电性连接;所述附加薄膜晶体管(T23)的一栅极电性连接第n-m级GOA电路的一控制信号端(P(n-m)),m为自然数;所述附加薄膜晶体管(T23)的一漏极电性连接一工作电压(VSS);所述附加薄膜晶体管(T23)的一源极电性连接第n-m级GOA电路的一级传信号输出端(ST(n-m));所述上拉控制单元电性连接第n-q级GOA电路的一栅极信号输出端(G(n-q)),q为自然数。
在本发明的一实施例中,所述附加薄膜晶体管(T23)的栅极电性连接第n-3级GOA电路的控制信号端(P(n-3));所述附加薄膜晶体管(T23)的源极电性连接第n-m级GOA电路的级传信号输出端(ST(n-3));所述上拉控制单元电性连接第n-4级GOA电路的栅极信号输出端(G(n-4))。
在本发明的一实施例中,当第n-m级GOA电路的级传信号输出端(ST(n-3))为一高电位时,第n-3级GOA电路的控制信号端(P(n-3))为一低电位,使得所述附加薄膜晶体管(T23)处于一关闭状态。
在本发明的一实施例中,当第n-m级GOA电路的级传信号输出端(ST(n-3))为一低电位时,第n-3级GOA电路的控制信号端(P(n-3))先持续一时间一低电位后变为一高电位,使得所述附加薄膜晶体管(T23)处于一开启状态。
在本发明的一实施例中,所述下传单元包括:一第二薄膜晶体管(T22),所述第二薄膜晶体管(T22)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第二薄膜晶体管(T22)的一源极电性连接第n级GOA电路的级传信号输出端(ST(n)),所述第二薄膜晶体管(T22)的一漏极电性连接一时钟信号(CK1/CK5)。
在本发明的一实施例中,所述上拉单元包括:一第三薄膜晶体管(T21),所述第三薄膜晶体管(T21)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第三薄膜晶体管(T21)的一源极电性接所述第n级GOA电路的栅极信号输出端(G(n)),所述第三薄膜晶体管(T21)的一漏极电性连接一时钟信号(CK1/CK5)。
在本发明的一实施例中,所述下拉单元包括:一第四薄膜晶体管(T41),所述第四薄膜晶体管(T41)的一栅极电性连接第n+q级GOA电路的一栅极信号输出端(G(n+4)),所述第四薄膜晶体管(T41)的一漏极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第四薄膜晶体管(T41)的一源极电性连接所述工作电压(VSS);及一第五薄膜晶体管(T31),所述第五薄膜晶体管(T31)的一栅极连接第n+q级GOA电路的栅极信号输出端(G(n+4)),所述第五薄膜晶体管(T31)的一漏极电性连接所述栅极信号输出端(G(n)),所述第五薄膜晶体管(T31)的一源极电性连接所述工作电压(VSS)。
在本发明的一实施例中,所述下拉维持单元包括:一第六薄膜晶体管(T32),所述第六薄膜晶体管(T32)的一栅极电性连接第n级GOA电路的一节点(P(n)),所述第六薄膜晶体管(T32)的一源极电性连接所述栅极信号输出端(G(n)),所述第六薄膜晶体管(T32)的一漏极电性连接所述工作电压(VSS);一第七薄膜晶体管(T42),所述第七薄膜晶体管(T42)的一栅极电性连接所述节点(P(n)),所述第七薄膜晶体管(T42)的一源极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第七薄膜晶体管(T42)的一漏极电性连接所述工作电压(VSS);一第八薄膜晶体管(T51),所述第八薄膜晶体管(T51)的一栅极电性连接一信号端(LC),所述第八薄膜晶体管(T51)的一源极电性连接所述信号端(LC),所述第八薄膜晶体管(T51)的一漏极电性连接一第四薄膜晶体管(T53)的一栅极;一第九薄膜晶体管(T53),所述第九薄膜晶体管(T53)的一源极电性连接所述信号端(LC),所述第九薄膜晶体管(T53)的一漏极电性连接所述节点(P(n));一第十薄膜晶体管(T52),所述第十薄膜晶体管(T52)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第十薄膜晶体管(T52)的一源极电性连接所述工作电压(VSS),所述第十薄膜晶体管(T52)的一漏极电性连接所述第四薄膜晶体管(T53)的栅极;及一第十一薄膜晶体管(T54),所述第十一薄膜晶体管(T54)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第十一薄膜晶体管(T54)的一源极电性连接所述工作电压(VSS),所述第十一薄膜晶体管(T54)的一漏极电性连接所述节点(P(n))。
在本发明的一实施例中,所述上拉控制单元包括一第一薄膜晶体管(T11),所述第一薄膜晶体管(T11)的一栅极电性连接第n-m级GOA电路的级传信号输出端(ST(n-m)),所述第一薄膜晶体管(T11)的一漏极电性连接第n-q级GOA电路的一栅极信号输出端(G(n-q)),所述第一薄膜晶体管(T11)的一源极电性连接所述第n级GOA电路的栅极信号点(Q(n))。
在本发明的一实施例中,所述GOA电路结构还包括一自举电容,所述自举电容电性连接在所述第n级GOA电路的栅极信号点(Q(n))及第n级GOA电路的栅极信号输出端(G(n))之间。
如上所述,通过设置所述附加薄膜晶体管,并且在所述附加薄膜晶体管的栅极电性连接所述控制信号端(P(n-3)),可避免所述栅极信号点(Q(n))电位下降影响所述第三薄膜晶体管的开启,进而降低干扰所述栅极信号输出端(G(n))的输出波形的情形,此外,还可以维持所述第一薄膜晶体管的有效关闭,从而改善所述栅极信号点(Q(n))电位的稳定性。
附图说明
图1是现有的GOA电路的一示意图。
图2是现有的GOA电路的相关波形的一示意图。
图3是本发明GOA电路结构的一优选实施例的一示意图。
图4及5是本发明GOA电路结构的相关波形的一示意图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。再者,本发明所提到的方向用语,例如上、下、顶、底、前、后、左、右、内、外、侧面、周围、中央、水平、横向、垂直、纵向、轴向、径向、最上层或最下层等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
请参照图3所示,为本发明GOA电路结构的一优选实施例的一示意图。本发明的GOA电路结构为多个级联的GOA电路,其中第n级GOA电路对第n级水平扫描线的充电进行控制,所述第n级GOA电路包括一上拉控制单元2、一上拉单元3、一下传单元4、一下拉单元5、一下拉维持单元6、一自举电容Cbt及一附加薄膜晶体管T23。本发明将于下文详细说明各实施例上述各组件的细部构造、组装关系及其运作原理。
续参照图3所示,所述上拉单元3、所述下传单元4、所述下拉单元5及所述下拉维持单元6与第n级GOA电路的栅极信号输出端G(n)电性连接,其中n为自然数。另外,所述上拉控制单元2、所述下传单元4、所述下拉单元5及所述下拉维持单元6与第n级GOA电路的栅极信号点Q(n)电性连接。
续参照图3所示,所述附加薄膜晶体管T23的一栅极电性连接第n-m级GOA电路的一控制信号端P(n-m),其中m为自然数;所述附加薄膜晶体管T23的一漏极电性连接一工作电压VSS;所述附加薄膜晶体管(T23)的一源极电性连接第n-m级GOA电路的一级传信号输出端ST(n-m)。另外,所述上拉控制单元的一第一薄膜晶体管T11电性连接第n-q级GOA电路的一栅极信号输出端G(n-q),其中q为自然数。例如,所述附加薄膜晶体管T23的栅极电性连接第n-3级GOA电路的控制信号端P(n-3);所述附加薄膜晶体管T23的源极电性连接第n-m级GOA电路的级传信号输出端ST(n-3);所述上拉控制单元2的第一薄膜晶体管T11电性连接第n-4级GOA电路的栅极信号输出端G(n-4)。
续参照图3所示,所述上拉控制单元2包括所述第一薄膜晶体管T11,其中所述第一薄膜晶体管T11的一栅极电性连接第n-m级GOA电路的级传信号输出端ST(n-m),所述第一薄膜晶体管T11的一漏极电性连接第n-q级GOA电路的一栅极信号输出端G(n-q),所述第一薄膜晶体管T11的一源极电性连接所述第n级GOA电路的栅极信号点Q(n)。
续参照图3所示,所述上拉单元3包含一第三薄膜晶体管T21,其中所述第三薄膜晶体管T21的一栅极电性连接所述第n级GOA电路的栅极信号点Q(n),所述第三薄膜晶体管T21的一源极电性接所述第n级GOA电路的栅极信号输出端G(n),所述第三薄膜晶体管T21的一漏极电性连接一时钟信号CK1/CK5。
续参照图3所示,所述下传单元4包含一第二薄膜晶体管T22,其中所述第二薄膜晶体管T22的一栅极电性连接所述第n级GOA电路的栅极信号点Q(n),所述第二薄膜晶体管T22的一源极电性连接第n级GOA电路的级传信号输出端ST(n),所述第二薄膜晶体管T22的一漏极电性连接一时钟信号CK1/CK5。
续参照图3所示,所述下拉单元5包含一第四薄膜晶体管T41及一第五薄膜晶体管T31,其中所述第四薄膜晶体管T41的一栅极电性连接第n+q级GOA电路的一栅极信号输出端G(n+4),所述第四薄膜晶体管T41的一漏极电性连接所述第n级GOA电路的栅极信号点Q(n),所述第四薄膜晶体管T41的一源极电性连接所述工作电压VSS。另外,所述第五薄膜晶体管T31的一栅极连接第n+q级GOA电路的栅极信号输出端G(n+4),所述第五薄膜晶体管T31的一漏极电性连接所述栅极信号输出端G(n),所述第五薄膜晶体管T31的一源极电性连接所述工作电压VSS。
续参照图3所示,所述下拉维持单元6包含一第六薄膜晶体管T32、一第七薄膜晶体管T42、一第八薄膜晶体管T51、一第九薄膜晶体管T53、一第十薄膜晶体管T52及一第十一薄膜晶体管T54;其中所述第六薄膜晶体管T32的一栅极电性连接第n级GOA电路的一节点P(n),所述第六薄膜晶体管T32的一源极电性连接所述栅极信号输出端G(n),所述第六薄膜晶体管T32的一漏极电性连接所述工作电压VSS;所述第七薄膜晶体管T42的一栅极电性连接所述节点P(n),所述第七薄膜晶体管T42的一源极电性连接所述第n级GOA电路的栅极信号点Q(n),所述第七薄膜晶体管T42的一漏极电性连接所述工作电压VSS;所述第八薄膜晶体管T51的一栅极电性连接一信号端LC,所述第八薄膜晶体管T51的一源极电性连接所述信号端LC,所述第八薄膜晶体管T51的一漏极电性连接一第四薄膜晶体管T53的一栅极;所述第九薄膜晶体管T53的一源极电性连接所述信号端LC,所述第九薄膜晶体管T53的一漏极电性连接所述节点P(n);所述第十薄膜晶体管T52的一栅极电性连接所述第n级GOA电路的栅极信号点Q(n),所述第十薄膜晶体管T52的一源极电性连接所述工作电压(VSS),所述第十薄膜晶体管T52的一漏极电性连接所述第四薄膜晶体管T53的栅极;所述第十一薄膜晶体管T54的一栅极电性连接所述第n级GOA电路的栅极信号点Q(n),所述第十一薄膜晶体管T54的一源极电性连接所述工作电压VSS,所述第十一薄膜晶体管T54的一漏极电性连接所述节点P(n)。
依据上述的结构,利用将所述上拉控制单元2的第一薄膜晶体管T11的栅极信号由现有的级传信号输出端ST(n-4)变为级传信号输出端ST(n-3),且又增加设置所述附加薄膜晶体管T23,其中所述附加薄膜晶体管T23的栅极电性连接所述控制信号端P(n-3),所述附加薄膜晶体管T23的源极电性连接级传信号输出端ST(n-3),所述附加薄膜晶体管T23的漏极电性连接所述工作电压VSS,因而可避免所述栅极信号点Q(n)电位下降影响所述第三薄膜晶体管T21的开启,进而降低干扰所述栅极信号输出端G(n)的输出波形的情形,此外,还可以维持所述第一薄膜晶体管T11的有效关闭,从而改善所述栅极信号点Q(n)电位的稳定性。
进一步来说,配合图4所示,为了避免现有的级传信号输出端ST(n-4)及第n-4级GOA电路的栅极信号输出端G(n-4)同时降低而导致所述栅极信号点Q(n)电位下降,因而将所述第一薄膜晶体管T11的栅极信号由现有的级传信号输出端ST(n-4)变为级传信号输出端ST(n-3),这样级传信号输出端ST(n-3)将先于栅极信号输出端G(n-4)提前降低,此时所述第一薄膜晶体管T11完全处于关闭状态,所述栅极信号输出端G(n-4)的电位并不会影响所述栅极信号点Q(n)的电位。当所述栅极信号点Q(n)处于低电位时,第n级GOA电路的级传信号输出端ST(n)始终处于无控制状态,会受到来自其他信号的电容耦合作用或漏电流的影响,这将会导致第n级GOA电路的级传信号输出端ST(n)的电位出现异常,从而影响Q点波形的稳定性。为此,新增所述附加薄膜晶体管T23,配合图5所示,当所述级传信号输出端ST(n-3)为高电位时,控制信号端P(n-3)为低电位,所述附加薄膜晶体管T23处于关闭状态,当所述级传信号输出端ST(n-3)为低电位时,控制信号端P(N-3)先会再持续一段时间低电位后变为高电位,所述附加薄膜晶体管T23处于开启状态,所述级传信号输出端ST(n-3)被工作电压VSS持续拉低,从而维持低电位信号的稳定性,进而改善所述栅极信号点Q(n)的电位的稳定性。
如上所述,通过设置所述附加薄膜晶体管T23,并且在所述附加薄膜晶体管T23的栅极电性连接所述控制信号端P(n-3),可避免所述栅极信号点Q(n)电位下降影响所述第三薄膜晶体管T21的开启,进而降低干扰所述栅极信号输出端G(n)的输出波形的情形,此外,还可以维持所述第一薄膜晶体管T11的有效关闭,从而改善所述栅极信号点Q(n)电位的稳定性。
本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已公开的实施例并未限制本发明的范围。相反地,包含于权利要求书的精神及范围的修改及均等设置均包括于本发明的范围内。

Claims (8)

1.一种GOA电路结构,其特征在于:所述GOA电路结构包括一上拉控制单元、一上拉单元、一下传单元、一下拉单元、一下拉维持单元以及一附加薄膜晶体管(T23);其中所述上拉单元、所述下传单元、所述下拉单元及所述下拉维持单元与第n级GOA电路的栅极信号输出端(G(n))电性连接,n为自然数;所述上拉控制单元、所述下传单元、所述下拉单元及所述下拉维持单元与第n级GOA电路的栅极信号点(Q(n))电性连接;所述附加薄膜晶体管(T23)的一漏极电性连接一工作电压(VSS);
所述附加薄膜晶体管(T23)的栅极电性连接第n-3级GOA电路的控制信号端(P(n-3));所述附加薄膜晶体管(T23)的源极电性连接第n-3级GOA电路的级传信号输出端(ST(n-3));所述上拉控制单元电性连接第n-4级GOA电路的栅极信号输出端(G(n-4));
当第n-3级GOA电路的级传信号输出端(ST(n-3))为一低电位时,第n-3级GOA电路的控制信号端(P(n-3))先持续一时间一低电位后变为一高电位,使得所述附加薄膜晶体管(T23)处于一开启状态。
2.如权利要求1所述的GOA电路结构,其特征在于:当第n-3级GOA电路的级传信号输出端(ST(n-3))为一高电位时,第n-3级GOA电路的控制信号端(P(n-3))为一低电位,使得所述附加薄膜晶体管(T23)处于一关闭状态。
3.如权利要求1所述的GOA电路结构,其特征在于:所述下传单元包括:一第二薄膜晶体管(T22),所述第二薄膜晶体管(T22)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第二薄膜晶体管(T22)的一源极电性连接第n级GOA电路的级传信号输出端(ST(n)),所述第二薄膜晶体管(T22)的一漏极电性连接一时钟信号(CK1/CK5)。
4.如权利要求1所述的GOA电路结构,其特征在于:所述上拉单元包括:一第三薄膜晶体管(T21),所述第三薄膜晶体管(T21)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第三薄膜晶体管(T21)的一源极电性接所述第n级GOA电路的栅极信号输出端(G(n)),所述第三薄膜晶体管(T21)的一漏极电性连接一时钟信号(CK1/CK5)。
5.如权利要求1所述的GOA电路结构,其特征在于:所述下拉单元包括:一第四薄膜晶体管(T41),所述第四薄膜晶体管(T41)的一栅极电性连接第n+4级GOA电路的一栅极信号输出端(G(n+4)),所述第四薄膜晶体管(T41)的一漏极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第四薄膜晶体管(T41)的一源极电性连接所述工作电压(VSS);及
一第五薄膜晶体管(T31),所述第五薄膜晶体管(T31)的一栅极连接第n+4级GOA电路的栅极信号输出端(G(n+4)),所述第五薄膜晶体管(T31)的一漏极电性连接所述栅极信号输出端(G(n)),所述第五薄膜晶体管(T31)的一源极电性连接所述工作电压(VSS)。
6.如权利要求1所述的GOA电路结构,其特征在于:所述下拉维持单元包括:
一第六薄膜晶体管(T32),所述第六薄膜晶体管(T32)的一栅极电性连接第n级GOA电路的一节点(P(n)),所述第六薄膜晶体管(T32)的一源极电性连接所述栅极信号输出端(G(n)),所述第六薄膜晶体管(T32)的一漏极电性连接所述工作电压(VSS);
一第七薄膜晶体管(T42),所述第七薄膜晶体管(T42)的一栅极电性连接所述节点(P(n)),所述第七薄膜晶体管(T42)的一源极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第七薄膜晶体管(T42)的一漏极电性连接所述工作电压(VSS);
一第八薄膜晶体管(T51),所述第八薄膜晶体管(T51)的一栅极电性连接一信号端(LC),所述第八薄膜晶体管(T51)的一源极电性连接所述信号端(LC),所述第八薄膜晶体管(T51)的一漏极电性连接一第四薄膜晶体管(T53)的一栅极;
一第九薄膜晶体管(T53),所述第九薄膜晶体管(T53)的一源极电性连接所述信号端(LC),所述第九薄膜晶体管(T53)的一漏极电性连接所述节点(P(n));
一第十薄膜晶体管(T52),所述第十薄膜晶体管(T52)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第十薄膜晶体管(T52)的一源极电性连接所述工作电压(VSS),所述第十薄膜晶体管(T52)的一漏极电性连接所述第四薄膜晶体管(T53)的栅极;及
一第十一薄膜晶体管(T54),所述第十一薄膜晶体管(T54)的一栅极电性连接所述第n级GOA电路的栅极信号点(Q(n)),所述第十一薄膜晶体管(T54)的一源极电性连接所述工作电压(VSS),所述第十一薄膜晶体管(T54)的一漏极电性连接所述节点(P(n))。
7.如权利要求1所述的GOA电路结构,其特征在于:所述上拉控制单元包括一第一薄膜晶体管(T11),所述第一薄膜晶体管(T11)的一栅极电性连接第n-3级GOA电路的级传信号输出端(ST(n-3)),所述第一薄膜晶体管(T11)的一漏极电性连接第n-4级GOA电路的一栅极信号输出端(G(n-4)),所述第一薄膜晶体管(T11)的一源极电性连接所述第n级GOA电路的栅极信号点(Q(n))。
8.如权利要求1所述的GOA电路结构,其特征在于:所述GOA电路结构还包括一自举电容,所述自举电容电性连接在所述第n级GOA电路的栅极信号点(Q(n))及第n级GOA电路的栅极信号输出端(G(n))之间。
CN201811119940.7A 2018-09-25 2018-09-25 Goa电路结构 Active CN109119041B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811119940.7A CN109119041B (zh) 2018-09-25 2018-09-25 Goa电路结构
PCT/CN2018/116368 WO2020062501A1 (zh) 2018-09-25 2018-11-20 Goa电路结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811119940.7A CN109119041B (zh) 2018-09-25 2018-09-25 Goa电路结构

Publications (2)

Publication Number Publication Date
CN109119041A CN109119041A (zh) 2019-01-01
CN109119041B true CN109119041B (zh) 2020-05-22

Family

ID=64856757

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811119940.7A Active CN109119041B (zh) 2018-09-25 2018-09-25 Goa电路结构

Country Status (2)

Country Link
CN (1) CN109119041B (zh)
WO (1) WO2020062501A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109509459B (zh) * 2019-01-25 2020-09-01 深圳市华星光电技术有限公司 Goa电路及显示装置
CN114360431B (zh) * 2022-01-28 2023-08-22 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103985369A (zh) * 2014-05-26 2014-08-13 深圳市华星光电技术有限公司 阵列基板行驱动电路及液晶显示装置
CN106205528A (zh) * 2016-07-19 2016-12-07 深圳市华星光电技术有限公司 一种goa电路及液晶显示面板
CN107123405A (zh) * 2017-06-01 2017-09-01 深圳市华星光电技术有限公司 双向移位寄存器单元、双向移位寄存器及显示面板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1331627B1 (en) * 2002-01-24 2012-04-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of driving the semiconductor device
KR20100006063A (ko) * 2008-07-08 2010-01-18 삼성전자주식회사 게이트 드라이버 및 이를 갖는 표시장치
TWI437822B (zh) * 2010-12-06 2014-05-11 Au Optronics Corp 移位暫存器電路
TW201535975A (zh) * 2014-03-10 2015-09-16 Chunghwa Picture Tubes Ltd 閘極驅動電路
KR102253623B1 (ko) * 2015-01-14 2021-05-21 삼성디스플레이 주식회사 게이트 구동 회로
CN105590612B (zh) * 2016-03-22 2018-01-16 京东方科技集团股份有限公司 一种移位寄存器及驱动方法、栅极驱动电路和显示装置
KR102565459B1 (ko) * 2016-07-14 2023-08-09 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 표시 장치
CN106652936B (zh) * 2016-12-09 2019-10-22 深圳市华星光电技术有限公司 Goa电路及显示装置
CN107316619B (zh) * 2017-08-14 2019-07-02 深圳市华星光电半导体显示技术有限公司 Goa电路及液晶显示装置
CN107799087B (zh) * 2017-11-24 2020-06-05 深圳市华星光电技术有限公司 一种goa电路及显示装置
CN107978290A (zh) * 2017-12-26 2018-05-01 深圳市华星光电技术有限公司 一种栅极驱动器及驱动电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103985369A (zh) * 2014-05-26 2014-08-13 深圳市华星光电技术有限公司 阵列基板行驱动电路及液晶显示装置
CN106205528A (zh) * 2016-07-19 2016-12-07 深圳市华星光电技术有限公司 一种goa电路及液晶显示面板
CN107123405A (zh) * 2017-06-01 2017-09-01 深圳市华星光电技术有限公司 双向移位寄存器单元、双向移位寄存器及显示面板

Also Published As

Publication number Publication date
CN109119041A (zh) 2019-01-01
WO2020062501A1 (zh) 2020-04-02

Similar Documents

Publication Publication Date Title
CN108766380B (zh) Goa电路
US7310402B2 (en) Gate line drivers for active matrix displays
CN105810160B (zh) 栅极驱动电路
US9159280B1 (en) GOA circuit for liquid crystal displaying and display device
WO2019134221A1 (zh) Goa电路
CN106448590B (zh) 一种液晶显示面板的goa电路及显示装置
KR101423235B1 (ko) 화소 구동 회로 및 이를 갖는 표시 장치
CN109509459B (zh) Goa电路及显示装置
CN107909971B (zh) Goa电路
US20050083292A1 (en) Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
CN107689221B (zh) Goa电路
US10204586B2 (en) Gate driver on array (GOA) circuits and liquid crystal displays (LCDs)
CN107331360B (zh) Goa电路及液晶显示装置
JP2008310317A (ja) 液晶表示装置の駆動装置とこれを含む液晶表示装置
WO2019024324A1 (zh) Goa驱动电路及液晶面板
US10283067B2 (en) GOA driving circuit and LCD
US20190108808A1 (en) Goa circuit
KR101860732B1 (ko) 게이트 구동회로 및 이를 포함하는 표시 장치
US20070080921A1 (en) LCD gate driver circuitry having adjustable current driving capacity
CN100444236C (zh) 液晶显示器驱动方法及其驱动电路
US20190147824A1 (en) Gate driving circuit and display device having the same
US10386663B2 (en) GOA circuit and liquid crystal display device
CN109119041B (zh) Goa电路结构
CN109192165B (zh) 用于提高器件稳定性的goa单元
KR102015848B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder