CN105989798A - 一种双向扫描发射信号电路 - Google Patents

一种双向扫描发射信号电路 Download PDF

Info

Publication number
CN105989798A
CN105989798A CN201510067624.XA CN201510067624A CN105989798A CN 105989798 A CN105989798 A CN 105989798A CN 201510067624 A CN201510067624 A CN 201510067624A CN 105989798 A CN105989798 A CN 105989798A
Authority
CN
China
Prior art keywords
transistor
control
signal
launched
outlet tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510067624.XA
Other languages
English (en)
Other versions
CN105989798B (zh
Inventor
周兴雨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EverDisplay Optronics Shanghai Co Ltd
Original Assignee
EverDisplay Optronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EverDisplay Optronics Shanghai Co Ltd filed Critical EverDisplay Optronics Shanghai Co Ltd
Priority to CN201510067624.XA priority Critical patent/CN105989798B/zh
Publication of CN105989798A publication Critical patent/CN105989798A/zh
Application granted granted Critical
Publication of CN105989798B publication Critical patent/CN105989798B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种双向扫描发射信号电路,包括:第一控制模块,具有一对晶体管,通过两个逻辑态相反的第一、第二控制信号来分别控制该对晶体管的开启和关闭,以将一正向或反向扫描信号输送到该对晶体管之间的第一节点处;第二控制模块,具有一对串联的控制管,将一组时钟信号分别输送给该对控制管的控制端,藉此决定该对控制管的开启和闭合状态,该对控制管的其中一个连接到该第一节点;输出模块,连接第二控制模块且具有第一、第二输出管以及输出端,籍由该对控制管的开启和闭合状态来选择第一、第二输出管的开启或断开,并在第一、第二输出管的开启或断开的切换过程中,将第一参考电压或第二参考电压通过输出端输出;从而提升了产品的竞争力。

Description

一种双向扫描发射信号电路
技术领域
本发明涉及电路设计领域,具体涉及一种双向扫描发射信号电路。
背景技术
随着人们对手机屏幕、电脑屏幕近乎苛刻的追求,AMOLED(Active Matrix/Organic Light Emitting Diode,主动矩阵有机发光二极体面板)相比传统的液晶面板,AMOLED具有反应速度较快、对比度更高、视角较广等诸多优点,逐渐被消费者所青睐,各大显示技术企业都十分重视这项新的显示技术。
目前AMOLED都是单向扫描模式,为了提高AMOLED的竞争能力,也需要使用正反扫描模式,双向扫描需要设计双向扫描电路。
发明内容
本发明设计了一种可应用在AMOLED的扫描发射信号电路,可实现AMOLED电路的双向扫描,提高了产品竞争力。
本发明采用的技术方案为:
一种双向扫描发射信号电路,其中,包括:
第一控制模块,具有一对晶体管,通过两个逻辑态相反的第一控制信号、第二控制信号来分别控制所述一对晶体管的开启和关闭,以将所述一对晶体管其中之一连接的一个正向或反向扫描信号输送到 所述一对晶体管之间连接的第一节点处;以及
第二控制模块,具有一对串联的控制管,将第一时钟信号、第二时钟信号分别输送给所述一对控制管的控制端,藉此决定所述一对控制管的开启和闭合状态,其中所述一对控制管的其中一个连接到所述第一节点;
输出模块,与所述第二控制模块连接,且所述输出模块具有第一输出管、第二输出管以及一个输出端,籍由所述一对控制管的开启和闭合状态来选择所述第一输出管、所述第二输出管的开启或断开,并在所述第一输出管、所述第二输出管的开启或断开的切换过程中,将一第一参考电压或一第二参考电压通过所述输出端进行输出。
上述的双向扫描发射信号电路,其中,所述第一控制模块中,其中一个晶体管的源端用以接收正向扫描信号且受所述第二控制信号的控制;另一个晶体管的源端用以接收反向扫描信号且受所述第一控制信号的控制;
其中,当所述第一控制信号为高电平且所述第二控制信号为低电平时,所述第一控制模块提供正向扫描信号至所述第一节点。
上述的双向扫描发射信号电路,其中,当所述第一控制信号为低电平且所述第二控制信号为高电平时,所述第一控制模块提供反向扫描信号至所述第一节点。
上述的双向扫描发射信号电路,其中,所述第二控制模块包括串联在一起的第一控制管和第二控制管,在所述第一控制管和所述第二控制管之间具有第二节点;
其中,通过所述第一时钟信号来控制所述第一控制管的开关状态,并可控制地将所述第一节点处的正向或反向扫描信号进行输出;以及通过所述第二时钟信号来控制所述第二控制管的开关状态。
上述的双向扫描发射信号电路,其中,还包括一第五晶体管,其源端连接到所述第一参考电压,漏端连接到所述第二控制模块。
上述的双向扫描发射信号电路,其中,所述第二时钟信号与所述第二输出管之间串联有第七晶体管和第六晶体管;
所述第七晶体管的控制端与源端相连,且所述控制端还连接到所述第五晶体管的控制端;
所述第七晶体管与所述第五晶体管之间具有第三节点。
上述的双向扫描发射信号电路,其中,还包括一第九晶体管,位于所述第二参考电压与所述第三节点之间,所述第九晶体管受所述第一时钟信号的控制。
上述的双向扫描发射信号电路,其中,所述第一参考电压与所述第二输出管的控制端之间设置有一第八晶体管,所述第八晶体管的控制端连接到所述第二节点。
上述的双向扫描发射信号电路,其中,还包括一第十晶体管,所述第十晶体管的控制端连接所述第二参考电压、漏端直接连接所述第八晶体管的控制端、源端连接所述第一输出管的控制端。
上述的双向扫描发射信号电路,其中,所述第一时钟信号通过依次串联的第十一晶体管与第十二晶体管提供高电平信号或低电平信号给所述第三节点;
所述第十一晶体管与所述第十二晶体管的控制端均连接到所述第二节点。
上述的双向扫描发射信号电路,其中,所述第六晶体管与所述第一输出管的控制端之间设置有第一电容。
上述的双向扫描发射信号电路,其中,所述第一参考电压与所述第二输出管的控制端之间设置有第二电容。
上述的双向扫描发射信号电路,其中,所述第七晶体管的源端与控制端之间设置有第三电容。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明及其特征、外形和优点将会变得更明显。在全部附图中相同的标记指示相同的部分。并未刻意按照比例绘制附图,重点在于示出本发明的主旨。
图1为本发明提供的一种AMOLED双向扫描电路的示意图;
图2A为对应图2B所示的时序图中第一步各器件的通断情况示意图;
图2B所示的时序图中第一步器件的通断情况示意图;
图3A为对应图3B所示的时序图中第二步各器件的通断情况示意图;
图3B所示的时序图中第二步器件的通断情况示意图;
图4A为对应图4B所示的时序图中第三步各器件的通断情况示意 图;
图4B所示的时序图中第三步器件的通断情况示意图;
图5A为对应图5B所示的时序图中第四步各器件的通断情况示意图;
图5B所示的时序图中第四步器件的通断情况示意图;
图6A为对应图6B所示的时序图中第五步各器件的通断情况示意图;
图6B所示的时序图中第五步器件的通断情况示意图;
图7A为对应图7B所示的时序图中第六步各器件的通断情况示意图;
图7B所示的时序图中第六步器件的通断情况示意图;
图8A‐8B为本发明在up时序下的仿真图;
图9A‐9B为本发明在down时序下的仿真图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
为了彻底理解本发明,将在下列的描述中提出详细的步骤以及详细的结构,以便阐释本发明的技术方案。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
一种双向扫描发射信号电路,参照图1所示,包括:
第一控制模块A1,具有一对晶体管M13和M14,通过两个逻辑态相反的第一控制信号down和第二控制信号up来分别控制该对晶体管M13和M14的开启和关闭,以将该对晶体管M13和M14的其中之一连接的一个正向扫描信号en+1或反向扫描信号en‐1输送到该对晶体管之间连接的第一节点NET1处;
第二控制模块A2,具有一对串联的控制管M3和M4,其中一个控制管的源端连接到第一节点NET1,将一组时钟信号cke1、cke2分别输送给该对控制管M3和M4的控制端,藉此决定该对控制管M3和M4的开启和闭合状态,其中该对控制管M3和M4的其中一个连接到第一节点NET1;
输出模块A3,与第二控制模块A2连接,且输出模块A3具有第一输出管M1、第二输出管M2以及一个输出端en,输出模块A3籍由各控制管M3和M4的开启和闭合状态来选择第一输出管M1、第二输出管M2的开启或断开,并在第一输出管M1、第二输出管M2的开启或断开的切换过程中,将一第一参考电压VDD或一第二参考电压VEE通过输出端en进行输出。其中,第一参考电压VDD处于一高准位,第二参考电压VEE相比较第一参考电压VDD处于一低准位,因此第二参考电压VEE要比第一参考电压VDD要低。
作为本发明的一种优选的实施例,第一控制模块A1中,其中一个晶体管M14的源端用以接收正向扫描信号en+1,且该晶体管M14受第二控制信号down的控制;另一个晶体管M13的源端用以接收一反向扫描信号en‐1,且该晶体管受第一控制信号up的控制;当第一控制信号up为高电平且第二控制信号down为低电平时,晶体管M14打开,第一控制模块A1提供一个正向扫描信号en+1至第一节点NET1。
在此基础上,进一步的,当第一控制信号up为低电平且第二控制信号down为高电平时,晶体管M14打开,第一控制模块A1提供 一个反向扫描信号en‐1至第一节点NET1。
作为本发明的一种优选的实施例,第二控制模块A2包括串联在一起的第一控制管M3和第二控制管M4,在第一控制管M3和第二控制管M4之间具有第二节点NET4;
其中,通过第一时钟信号cke1来控制第一控制管M3的开关状态,并可控制地将第一节点NET1处的正向或反向扫描信号进行输出;以及通过第二时钟信号cke2来控制第二控制管M4的开关状态。
作为本发明的一种优选的实施例,还包括一第五晶体管M5,其源端连接到第一参考电压VDD,漏端连接到第二控制模块A2,在第五晶体管M5与第二控制模块A2之间具有节点NET5。
作为本发明的一种优选的实施例,第二时钟信号cke2与第二输出管M2之间串联有第七晶体管M7和第六晶体管M6,第七晶体管M7和第六晶体管M6之间具有节点NET9;
第七晶体管M7的控制端与源端相连,且控制端还连接到第五晶体管M5的控制端;
第七晶体管M7与第五晶体管M5之间具有第三节点NET6。
作为本发明的一种优选的实施例,还包括一第九晶体管M9,位于第二参考电压VEE与第三节点NET6之间,该第九晶体管M9受第一时钟信号cke1的控制。
作为本发明的一种优选的实施例,第一参考电压VDD与第二输出管M2的控制端之间设置有一第八晶体管M8,该第八晶体管M8的控制端连接到第二节点NET4。
作为本发明的一种优选的实施例,还包括一第十晶体管M10,该第十晶体管M10的控制端连接第二参考电压VEE,漏端直接连接第八晶体管M8的控制端,源端连接第一输出管M1的控制端。
作为本发明的一种优选的实施例,第一时钟信号cke1通过依次串联的第十一晶体管M11与第十二晶体管M12提供高电平信号或低电平信号给第三节点NET6;
第十一晶体管M11与第十二晶体管M12的控制端均连接到第二节点NET4。
作为本发明的一种优选的实施例,第六晶体管M6与第一输出管M1的控制端之间设置有第一电容C2。
作为本发明的一种优选的实施例,第一参考电压VDD与第二输出管M2的控制端之间设置有一第二电容C3,在第二输出管M2与第二电容C3之间具有节点NET8。
作为本发明的一种优选的实施例,第七晶体管M7的源端与控制端之间设置有第三电容C4。
以下结合图2A至图7B所示的电路图及波形图,对本发明的具体控制过程说明如下:
第一步(Step1):参照图2A和图2B所示:第一时钟信号cke1输入低电平信号,第二时钟信号cke2输入高电平信号,因此第一控制管M3开启,第二控制管M4关闭;第一控制信号down输入高电平信号,第二控制信号up输入低电平信号,使得晶体管M14开启,而晶体管M13关闭,高电平信号的正向扫描信号en‐1(即图2B中的 Ste信号)得以通过晶体管M14进行流通,并连接至第二节点NET4。由于第一控制管M3的导通,高电平信号的正向扫描信号en‐1使得第十一晶体管M11和第十二晶体管M12关断;由于第十晶体管M10受低电平信号的第二参考电压VEE的作用处于打开状态,因此高电平信号的正向扫描信号en‐1可继续通过第十晶体管M10到达第一输出管M1的控制端,使第一输出管M1关断;而第二输出管M2处于高电平的关断状态,使得电路保持在上时刻的低电平状态,第三电容C4在此保持NET6为低电平。
第二步(Step2):参照图3A和图3B所示,第一时钟信号cke1输入高电平信号,第二时钟信号cke2输入低电平信号,因此第二控制管M4开启,第一控制管M3关闭;第一控制信号down输入高电平信号,第二控制信号up输入低电平信号,使得第十四晶体管M14开启,第二输出管M13关闭,但是由于第一控制管M3处于关闭状态,因此导致正向扫描信号en‐1无法通过第一控制管M3进行流通,因此针对第二控制模块A2不多赘述。由于第五晶体管M5和第二控制管M4均打开,因此高电平的第一参考电压VDD得以通过晶体管M5、M4进行导通并传达至第二节点NET4,使得第一输出管M11、M12关断。同时高电平的第一参考电压VDD通过打开的第十晶体管M10将第一输出管M1予以关断。而同时,低电平的第二时钟信号cke2通过打开的晶体管M7、M6到达第二输出管M2的控制端,即节点NET8为低电平,进而打开第二输出管M2,使得输出端en输出高电平的第一参考电压VDD;其中,第三电容C4起到耦合作用,因为第 二时钟信号cke2电压变低输出到节点NET9,进而通过第三电容C4耦合第三节点NET6电压变低,从而使得更低的电压可以输出到节点NET9和NET8。
第三步(Step3):参照图4A和图4B所示,第一时钟信号cke1输入低电平信号,第二时钟信号cke2输入高电平信号,因此第一控制管M3开启,第二控制管M4关闭;第一控制信号down输入高电平信号,第二控制信号up输入低电平信号,使得第十四晶体管M14开启,第二输出管M13关闭,高电平信号的正向扫描信号en‐1得以通过第十四晶体管M14进行流通,并连接至第二节点NET4。由于第一控制管M13的导通,高电平信号的正向扫描信号en‐1使得第十一晶体管M11和第十二晶体管M12关断;由于第十晶体管M10受低电平的第二参考电压VEE的作用处于打开状态,因此高电平信号的正向扫描信号en‐1可继续通过第十晶体管M10到达第一输出管M1的控制端,使第一输出管M1关断,其中,第二电容C3的作用是保持节点NET8的电压为低电平,从而可以打开第二输出管M2。
第四步(Step4):参照图5A和图5B所示,第一时钟信号cke1输入高电平信号,第二时钟信号cke2输入低电平信号,因此第二控制管M4开启,第一控制管M3关闭,由于第一控制管M3处于关闭状态,因此导致正向扫描信号en‐1无法通过第一控制管M3进行流通,因此针对第二控制模块A2不多赘述。由于第五晶体管M5和第二控制管M4均打开,因此高电平的第一参考电压VDD得以通过晶体管M5、M4进行导通并传达至第二节点NET4,使得第一输出管M11、 M12关断。同时高电平的第一参考电压VDD通过打开的第十晶体管M10将第一输出管M1予以关断。而同时,低电平的第二时钟信号cke2通过打开的晶体管M7、M6到达第二输出管M1的控制端,进而打开第二输出管M1,使得输出端en输出高电平的第一参考电压VDD,其中,第三电容C4所起的作用与其在第二步中所起的作用相同,具体描述请参照第二步,为减少重复,在此便不予赘述。
第五步(Step5):参照图6A和图6B所示,第一时钟信号cke1输入低电平信号,第二时钟信号cke2输入高电平信号,因此第一控制管M3开启,第二控制管M4关闭,同时开启了晶体管M9;第一控制信号down输入高电平信号,第二控制信号up输入低电平信号,使得第十四晶体管M14开启,第二输出管M13关闭,低电平信号的正向扫描信号en‐1得以通过第十四晶体管M14进行流通,并连接至第二节点NET4,低电平信号通过第十晶体管M10到达第一输出管M1的控制端,使第一输出管M1打开,通过输出端en输出第二参考电压VEE。
第六步(Step6):参照图7A和图7B所示,第一时钟信号cke1输入高电平信号,第二时钟信号cke2输入低电平信号,电路中各器件的通断情况参照图7B所示,第一输出管M1在低电平的状态下开启,而第二输出管M1在高电平的状态下关闭,使得输出端en输出低电平的第二参考电压VEE,其中,第一电容C2的作用是耦合,因为第二时钟信号cke2电压变低,而节点NET12此时浮动(floating),所以节点NET12会跟着第二时钟信号cke2电压变低而降低,这样第 一输出管M1的控制端电压会更低,从而可以保证第二参考电压VEE的低电压可以输入到输出端En。而第十晶体管M10的作用可以保证第二晶体管NET4不会产生更低的电压,保持一个不变的低电平,这样可以保护控制管M3,第十一晶体管M11和第十二晶体管M12以及第八晶体管M8不受大的跨压影响。
本发明所提供之电路可以实现双向扫描,通过up和down的信号来控制扫描方向是从上往下还是从下往上,使用图8A和图9A的时序来控制,产生图8B和图9B的up和down顺序的时序,可以看出,up和down的时序刚好是反过来的,解决了本发明所预期解决的问题。
本发明所提供的双向扫描发射信号电路可应用于AMOLED领域中,以驱动AMOLED进行工作,提升了产品竞争力。
以上对本发明的较佳实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,其中未尽详细描述的设备和结构应该理解为用本领域中的普通方式予以实施;任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例,这并不影响本发明的实质内容。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。

Claims (13)

1.一种双向扫描发射信号电路,其特征在于,包括:
第一控制模块,具有一对晶体管,通过两个逻辑态相反的第一控制信号、第二控制信号来分别控制所述一对晶体管的开启和关闭,以将所述一对晶体管其中之一连接的一个正向或反向扫描信号输送到所述一对晶体管之间连接的第一节点处;
第二控制模块,具有一对串联的控制管,将第一时钟信号、第二时钟信号分别输送给所述一对控制管的控制端,藉此决定所述一对控制管的开启和闭合状态,其中所述一对控制管的其中一个连接到所述第一节点;以及
输出模块,与所述第二控制模块连接,且所述输出模块具有第一输出管、第二输出管以及一个输出端,籍由所述一对控制管的开启和闭合状态来选择所述第一输出管、所述第二输出管的开启或断开,并在所述第一输出管、所述第二输出管的开启或断开的切换过程中,将一第一参考电压或一第二参考电压通过所述输出端进行输出。
2.如权利要求1所述的双向扫描发射信号电路,其特征在于,所述第一控制模块中,其中一个晶体管的源端用以接收正向扫描信号且受所述第二控制信号的控制;另一个晶体管的源端用以接收反向扫描信号且受所述第一控制信号的控制;
其中,当所述第一控制信号为高电平且所述第二控制信号为低电平时,所述第一控制模块提供正向扫描信号至所述第一节点。
3.如权利要求2所述的双向扫描发射信号电路,其特征在于,当所述第一控制信号为低电平且所述第二控制信号为高电平时,所述第一控制模块提供反向扫描信号至所述第一节点。
4.如权利要求1所述的双向扫描发射信号电路,其特征在于,所述第二控制模块包括串联在一起的第一控制管和第二控制管,在所述第一控制管和所述第二控制管之间具有第二节点;
其中,通过所述第一时钟信号来控制所述第一控制管的开关状态,并可控制地将所述第一节点处的正向或反向扫描信号进行输出;以及通过所述第二时钟信号来控制所述第二控制管的开关状态。
5.如权利要求1所述的双向扫描发射信号电路,其特征在于,还包括一第五晶体管,其源端连接到所述第一参考电压,漏端连接到所述第二控制模块。
6.如权利要求4或5所述的双向扫描发射信号电路,其特征在于,所述第二时钟信号与所述第二输出管之间串联有第七晶体管和第六晶体管;
所述第七晶体管的控制端与源端相连,且所述控制端还连接到所述第五晶体管的控制端;
所述第七晶体管与所述第五晶体管之间具有第三节点。
7.如权利要求6所述的双向扫描发射信号电路,其特征在于,还包括一第九晶体管,位于所述第二参考电压与所述第三节点之间,所述第九晶体管受所述第一时钟信号的控制。
8.如权利要求4所述的双向扫描发射信号电路,其特征在于,所述第一参考电压与所述第二输出管的控制端之间设置有一第八晶体管,所述第八晶体管的控制端连接到所述第二节点。
9.如权利要求8所述的双向扫描发射信号电路,其特征在于,还包括一第十晶体管,所述第十晶体管的控制端连接所述第二参考电压、漏端直接连接所述第八晶体管的控制端、源端连接所述第一输出管的控制端。
10.如权利要求6所述的双向扫描发射信号电路,其特征在于,所述第一时钟信号通过依次串联的第十一晶体管与第十二晶体管提供高电平信号或低电平信号给所述第三节点;
所述第十一晶体管与所述第十二晶体管的控制端均连接到所述第二节点。
11.如权利要求6所述的双向扫描发射信号电路,其特征在于,所述第六晶体管与所述第一输出管的控制端之间设置有第一电容。
12.如权利要求1所述的双向扫描发射信号电路,其特征在于,所述第一参考电压与所述第二输出管的控制端之间设置有第二电容。
13.如权利要求6所述的双向扫描发射信号电路,其特征在于,所述第七晶体管的源端与控制端之间设置有第三电容。
CN201510067624.XA 2015-02-09 2015-02-09 一种双向扫描发射信号电路 Active CN105989798B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510067624.XA CN105989798B (zh) 2015-02-09 2015-02-09 一种双向扫描发射信号电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510067624.XA CN105989798B (zh) 2015-02-09 2015-02-09 一种双向扫描发射信号电路

Publications (2)

Publication Number Publication Date
CN105989798A true CN105989798A (zh) 2016-10-05
CN105989798B CN105989798B (zh) 2018-10-16

Family

ID=57040997

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510067624.XA Active CN105989798B (zh) 2015-02-09 2015-02-09 一种双向扫描发射信号电路

Country Status (1)

Country Link
CN (1) CN105989798B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109243352A (zh) * 2017-07-11 2019-01-18 上海和辉光电有限公司 一种驱动电路及其驱动方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101079243A (zh) * 2006-05-25 2007-11-28 三菱电机株式会社 移位寄存器电路及具有该移位寄存器电路的图像显示装置
JP2008287753A (ja) * 2007-05-15 2008-11-27 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US20130328495A1 (en) * 2012-06-08 2013-12-12 Samsung Display Co., Ltd. Stage circuit and emission control driver using the same
CN103714792A (zh) * 2013-12-20 2014-04-09 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101079243A (zh) * 2006-05-25 2007-11-28 三菱电机株式会社 移位寄存器电路及具有该移位寄存器电路的图像显示装置
JP2008287753A (ja) * 2007-05-15 2008-11-27 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US20130328495A1 (en) * 2012-06-08 2013-12-12 Samsung Display Co., Ltd. Stage circuit and emission control driver using the same
CN103714792A (zh) * 2013-12-20 2014-04-09 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109243352A (zh) * 2017-07-11 2019-01-18 上海和辉光电有限公司 一种驱动电路及其驱动方法、显示装置
CN109243352B (zh) * 2017-07-11 2021-10-26 上海和辉光电股份有限公司 一种驱动电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
CN105989798B (zh) 2018-10-16

Similar Documents

Publication Publication Date Title
CN104464628B (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN106782337B (zh) 移位寄存器单元、栅极驱动电路及有机电致发光显示面板
CN104091572B (zh) 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
US20200020291A1 (en) Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel
CN104517575B (zh) 移位寄存器及级传栅极驱动电路
CN105632403B (zh) 一种像素电路、驱动方法、显示面板及显示装置
CN104183219B (zh) 扫描驱动电路和有机发光显示器
CN104992662B (zh) Goa单元及其驱动方法、goa电路、显示装置
CN109147635A (zh) 一种移位寄存器、其驱动方法及显示装置
US9472155B2 (en) Gate driver circuit basing on IGZO process
CN104575396B (zh) 移位寄存器单元及其驱动方法、栅极扫描电路
CN104134425B (zh) 一种oled反相电路和显示面板
CN105139801B (zh) 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
CN104269133B (zh) 一种像素电路及有机电致发光显示面板
CN104485086A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示器件
CN105139795A (zh) 一种栅极扫描电路及其驱动方法、栅极扫描级联电路
CN103927982A (zh) 像素电路及其驱动方法、显示装置
CN107993615A (zh) Goa电路单元、goa电路及显示面板
CN105243995B (zh) 移位寄存器及其驱动方法、栅极驱动电路及其相关器件
CN103218985B (zh) 传输接口与传输方法及其驱动电路与显示装置及电子装置
CN102655145A (zh) 一种静电释放保护电路及其工作方法
CN104952396A (zh) 一种移位寄存器及其驱动方法
CN107016971A (zh) 一种扫描电路单元、栅极驱动电路及扫描信号控制方法
CN109872699A (zh) 移位寄存器、栅极驱动电路和显示装置
CN104282283A (zh) 一种移位寄存器单元、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 201506, building two, building 100, 1, Jinshan Industrial Road, 208, Shanghai, Jinshan District

Patentee after: Shanghai Hehui optoelectronic Co., Ltd

Address before: 201506, building two, building 100, 1, Jinshan Industrial Road, 208, Shanghai, Jinshan District

Patentee before: EverDisplay Optronics (Shanghai) Ltd.