CN105321484A - 时序控制器及显示装置 - Google Patents

时序控制器及显示装置 Download PDF

Info

Publication number
CN105321484A
CN105321484A CN201510364726.8A CN201510364726A CN105321484A CN 105321484 A CN105321484 A CN 105321484A CN 201510364726 A CN201510364726 A CN 201510364726A CN 105321484 A CN105321484 A CN 105321484A
Authority
CN
China
Prior art keywords
noise
signal
time schedule
schedule controller
testing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510364726.8A
Other languages
English (en)
Other versions
CN105321484B (zh
Inventor
矶野克尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Microelectronics Co Ltd
Tianma Japan Ltd
Original Assignee
NLT Technologeies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NLT Technologeies Ltd filed Critical NLT Technologeies Ltd
Publication of CN105321484A publication Critical patent/CN105321484A/zh
Application granted granted Critical
Publication of CN105321484B publication Critical patent/CN105321484B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明涉及时序控制器及显示装置。在与同步信号(HSYNC,VSYNC,DE等)或传输时钟周期同步的外来噪声被施加的情况下,能够在不增大电路规模的情况下抑制由所施加的噪声产生的影响出现在液晶显示器上。包括:时序控制器,其基于从外部输入的作为基准的输入信号(HSYNC,VSYNC,DE等)生成扫描线驱动用栅极驱动器的控制信号和信号线驱动用源极驱动器的控制信号时序;使能信号生成单元,其包括用于检测各种噪声进入输入信号的噪声检测电路,并基于来自噪声检测电路的输出而输出使栅极驱动器控制信号的输出断开或接通规定时段的使能信号(VOE);以及检测到在垂直时段中同步的噪声的情况下的图像数据输出控制电路。栅极驱动器控制信号被控制为具有空闲时段。

Description

时序控制器及显示装置
技术领域
本发明涉及时序控制器及显示装置。具体地,本发明涉及当被施加与同步信号(例如,HSYNC、VSYNC、或DE)或传输时钟周期同步的外来噪声时能够抑制由所施加的外来噪声产生的影响出现在液晶显示器上、并且能够在不增大电路尺寸的情况下实现的时序控制器和显示装置。
背景技术
液晶显示装置用时序控制器基于输入到液晶显示装置的HSYNC(水平同步信号)、VSYNC(垂直同步信号)、或者DE(复合同步信号)等基准信号,生成液晶驱动分选驱动器及液晶驱动栅极驱动器的控制信号。因此,在显示动作过程中,静电等外来噪声混入到基准信号中时,可能输出错误的控制信号,并在液晶显示器上引起产生噪声或画面变化的故障。
以往的时序控制器大多具有以下结构:与各同步信号和传输时钟周期同步的噪声叠加在从外部供给的同步信号和图像数据上,对液晶显示装置的显示产生如下影响:噪声被识别为正常信号或者根据噪声的大小输出黑画面。近年来,实施从外部有意引入噪声的评价的用户数量增加,因此需要抗同步噪声等。
图4表示以往的液晶显示装置的时序控制器12的结构,图5表示以往的液晶显示装置1。
在图5中,以往的液晶显示装置1包括:液晶显示器2,该液晶显示器2包括以预定的间隔沿着X方向设置的多个扫描线电极18、以规定间隔设置沿着Y方向设置的多个信号线电极17、以使电极相互交叉的方式夹在电极之间并具有等同地形成的电容性负载的液晶单元51、公用电极(未示出)、用于驱动相应的液晶单元51的薄膜晶体管(TFT)50、以及在一个垂直同步时段中积蓄数据电荷的电容器52;包括一个或多个信号线驱动用源极驱动器IC8的信号线电极驱动电路6;包括一个或多个扫描线驱动用栅极驱动器IC9的扫描线电极驱动电路3;以及时序控制器12。
在图4中,以往的显示装置用的时序控制器12包括:用于使从外部供给的HSYNC、VSYNC和DE的各同步信号以及从外部供给的图像数据信号与从外部供给的CLK信号同步的接收电路单元14;时序生成单元13,该时序生成单元13生成用于驱动扫描线驱动用栅极驱动器IC9和信号线驱动用源极驱动器IC8的控制信号VSP(用于扫描线驱动用栅极驱动器IC的起始脉冲信号)、VCK(用于扫描线驱动用栅极驱动器IC的时钟信号)、用于扫描线驱动用栅极驱动器IC9的输出控制的信号VOE(用于扫描线驱动用栅极驱动器IC的输出使能信号)、HSP(用于信号线驱动用源极驱动器IC的起始脉冲信号)、DLP(用于信号线驱动用源极驱动器IC的数据锁存脉冲信号)、以及POL(交流驱动极性反转信号);以及处理从外部供给的图像数据的图像数据处理单元15。从接收电路单元14输出的各同步信号和图像数据是通过从外部供给的CLK(时钟信号)同步化的信号。
时序控制器12基于从外部供给的时钟(以下“CLK”)或水平同步信号(以下“HSYNC”)、垂直同步信号(以下“VSYNC”)、或复合同步信号(以下“DE”)等同步信号和图像数据,根据显示用时序信息,输出各驱动器的图像数据和上述的控制信号VOE。
在信号线电极驱动电路6中,按照从时序控制器12输出的HSP(用于信号线驱动用源极驱动器IC的起始脉冲信号)、DLP(用于信号线驱动用源极驱动器IC的数据锁存脉冲信号)、POL(交流驱动极性反转信号)以及CLK的时序,各信号线驱动用源极驱动器IC8获取图像数据,将与一条线相对应的各像素中的各图像数据转换成电压值,该电压值经由TFT中的栅极电极被供给到与一条线相对应的液晶用面板的像素电极。
扫描线电极驱动电路3的扫描线驱动用栅极驱动器IC9基于从时序控制器12输出的VSP(用于扫描线驱动用栅极驱动器IC的起始脉冲信号)、VCK(用于扫描线驱动用栅极驱动器IC的时钟信号)、以及VOE(用于扫描线驱动用栅极驱动器IC的输出使能信号),与VCK信号同步地,以一条线为单位控制上述的各TFT的全部扫描线电极,并通过使Y方向的上部或下部的一条线所对应的各TFT的顺序导通开始,在导通时将从信号线驱动用源极驱动器8供给的灰度电压施加到像素电极。
为了如上所述驱动液晶显示装置1,时序控制器12需要HSYNC、VSYNC、DE等同步信号,根据这些同步信号生成扫描线驱动用栅极驱动器IC9的控制信号和信号线驱动用源极驱动器IC8的控制信号。因此,当外部噪声叠加在HSYNC、VSYNC、DE、CLK等同步信号上时,用于扫描线驱动用栅极驱动器IC9和信号线驱动用源极驱动器IC8的控制信号与叠加有噪声的错误的同步信号同步,因此与正常的控制信号不同。当控制信号不同于正常状态时,引起显示相对于液晶显示上下移动(以下称为“V同步移位)、水平方向上形成线的显示(以下称为“线噪声”)、画面抖动(以下称为“画面闪烁”)、或者在某一固定颜色的画面下停止(以下称为“固定颜色画面显示”)等现象(以下“故障状态”)。
[引用列表]
[专利文献]
[专利文献1]日本专利特开No.2008-241828
[专利文献2]日本专利特开No.2006-98923
[专利文献3]日本专利特开No.2009-109955
[专利文献4]日本专利特开No.06-105262
在用于防止如上所述的故障状态和噪声画面的通常方法中,通过对各同步信号HSYNC、VSYNC、DE、CLK设置噪声滤波器,防止噪声在时序控制器12内传播,从而实现扫描线驱动用栅极驱动器IC9和信号线驱动用源极驱动器IC8的控制信号的正常动作。然而,在噪声叠加的时序处,当噪声与各同步信号同步时,仅设置噪声滤波器不能完全改善故障状态。在用于液晶显示装置的时序控制器12中,为了防止由外来噪声引起的同步信号的误识别而使用噪声滤波器的技术例如公开于日本专利特开No.2008-241828(专利文献1)、日本专利特开No.2006-98923(专利文献2)、日本专利特开No.2009-109955(专利文献3)中。在这些文献中,噪声被检测到叠加于同步信号,当检测到噪声时将扫描线驱动用栅极驱动器IC9的输出使能(VOE)控制成断开(OFF),从而防止从信号线驱动用源极驱动器IC8将电压施加于TFT。由于不能从信号线驱动用源极驱动器IC8输出的图像数据经由滤波器移除噪声,因此需要防止噪声显示在液晶显示器上。由于噪声被检测到叠加于同步信号,因此可认为:当认为噪声也叠加在图像数据时,信号线驱动用源极驱动器IC8的输出也输出叠加有噪声的图像数据。因此,在该方法中,通过使扫描线驱动用栅极驱动器IC9的输出使能断开,防止叠加有噪声的图像数据施加于TFT,并通过保持在噪声施加前施加于TFT的电压,抑制叠加在图像数据上噪声出现。
然而,该方法以主要叠加的噪声随机产生为前提。例如,当施加与同步信号(HSYNC、VSYNC、DE等)或传输CLK周期同步的外来噪声时,仅在噪声叠加的时段期间,扫描线驱动用栅极驱动器IC9的输出始终为断开,因此,施加到TFT的电位逐渐自放电。其具有以下问题:作为结果,当使输出断开的扫描线驱动的线中出现亮度差时,该线被看作噪声。
由于如上所述不能通过滤波器去除叠加在图像数据上的噪声,因此另外需要在施加噪声时的作为图像数据补充用的图像数据。日本专利特开No.06―105262(专利文献4)披露了检测图像数据的劣化并且在不进行处理的情况下显示劣化前的帧的数据的方法;然而,其具有以下问题:由于需要用于保存帧的数据的帧存储器,因此电路尺寸增大,并发生电流增大等。另外,其具有以下问题:由于同步噪声,同一位置处的驱动停止,因此交流驱动停止,直流成分残留,然后同步噪声消失,在复原到正常驱动的情况下,产生重像、残像等。
本发明的目的是:在施加与同步信号(HSYNC,VSYNC,DE等)或传输CLK周期同步的外来噪声的情况下,在不增大电路尺寸的情况下抑制由所施加的噪声产生的影响出现在液晶显示器上。
发明内容
根据本发明,通过检测在噪声检测电路30中检测到的噪声与同步信号或传输CLK周期同步,防止扫描线驱动用栅极驱动器IC9的输出使能(VOE)始终处于断开状态。当所检测到的噪声被检测到与同步信号或传输CLK周期同步时,需要解除扫描线驱动用栅极驱动器IC9的输出使能(VOE)的断开状态,因此还需要抑制叠加于图像数据上的噪声出现。根据本发明,使用线存储器而不使用帧存储器来保存与三条线相对应的图像数据。在噪声被检测到时,使用检测到噪声的线的前一条线的数据和检测到噪声的线之后的数据,来补充产生有噪声的线数据,由此能够抑制噪声出现。
根据本发明,除安装以往的噪声滤波器以外,还安装用于同步检测的滤波器,由此能够应对各种噪声。特别地,通过避免由同步噪声产生的同一位置上的驱动停止,能够使交流驱动继续,以避免重像、残像等显示劣化。另外,通过控制在噪声施加时的图像数据的功能,能减少液晶显示器上的影响。
附图说明
图1是根据本发明的显示装置的实施例1的时序控制器的结构图;
图2是根据本发明的显示装置的实施例1的液晶显示装置的结构图;
图3是根据本发明的显示装置的实施例1的动作时序图;
图4是以往的时序控制器的结构图;
图5是以往的液晶显示装置的结构图;
图6是根据本发明的显示装置的实施例2的时序控制器的结构图;
图7是根据本发明的显示装置的实施例3的时序控制器的结构图;
图8是根据本发明的显示装置的实施例4的时序控制器的结构图;
图9是根据本发明的显示装置的实施例5的时序控制器的结构图;
图10是根据本发明的显示装置的实施例6的时序控制器的结构图;
图11是根据本发明的显示装置的实施例4的时序控制器的结构图;
图12是根据本发明的显示装置的实施例4的时序控制器的结构图;
图13是根据本发明的显示装置的实施例4的时序控制器的结构图;
图14是根据本发明的显示装置的实施例6的时序控制器的结构图;
图15是根据本发明的显示装置的实施例6的时序控制器的结构图;
图16是根据本发明的显示装置的实施例1的流程图;
图17是根据本发明的显示装置的实施例5的时序控制器的结构图;以及
图18是根据本发明的显示装置的实施例5的时序控制器的结构图。
具体实施方式
(实施例1)
图1表示作为本发明的实施例之一的显示装置用时序控制器的结构,图2表示作为本发明的实施例之一的液晶显示装置的结构。
在图2中,本发明的液晶显示装置1包括:液晶显示器2,该液晶显示器2包括以规定间隔沿着X方向设置的多个扫描线电极18、以规定间隔沿着Y方向设置的多个信号线电极17、以使电极相互交叉的方式被夹在电极之间并具有等同形成的电容性负载的液晶单元51、公用电极(未示出)、用于驱动相应的液晶单元的薄膜晶体管(TFT)50、以及在一个垂直同步时段期间积蓄数据电荷的电容器52;包括一个或多个信号线驱动用源极驱动器IC8的信号线电极驱动电路6;包括一个或多个扫描线驱动用栅极驱动器IC9的扫描线电极驱动电路3;以及时序控制器16。
在图1和图2中,本发明的液晶时序控制器16包括:针对从外部供给的HSYNC、VSYNC或DE等同步信号检测噪声的噪声检测电路30;用于在检测到噪声后将信号保持在高电平的保持电路31;从同步信号生成的用于扫描线驱动用栅极驱动器IC9的控制信号VOE39;包含将来自保持电路31和控制信号VOE39的信号进行或运算(OR)的电路的VOE控制信号生成电路100;V同步噪声检测电路101,该V同步噪声检测电路101包括使用从同步信号测量有效线数的垂直时段计数器35,而检测产生噪声的线的V同步噪声检测电路34;用于将外部供给的图像数据存储在每根线中的线存储器A33、线存储器B36以及线存储器C37;图像数据控制信号生成电路102,该图像数据控制信号生成电路102包括用于在每个V同步噪声的检测中控制存储在线存储器A33、线存储器B36、以及线存储器C37中的图像数据的图像数据输出控制电路38;以及时序生成单元53,该时序生成单元53生成用于信号线驱动用源极驱动器的HSP信号、DLP信号、用于扫描线驱动用栅极驱动器的VCK信号、VSP信号、以及用于对液晶显示器进行交流驱动的极性反转信号POL。也可供给从外部供给的同步信号HSYNC、VSYNC、DE中的仅任一个信号,或者也可从HSYNC和VSYNC的信号生成DE。
时序控制器16基于从外部供给的时钟或水平同步信号(以下“HSYNC”)、垂直同步信号(以下“VSYNC”)、或复合同步信号(以下“DE”)等同步信号和图像数据,从显示用时序信息输出用于各驱动器的图像数据和控制信号。本发明的时序控制器主要包括噪声检测电路、VOE控制信号生成电路100、V同步噪声检测电路101、以及图像数据控制信号生成电路102。
在具有将信号线驱动用源极驱动器IC串联连接的多级结构的信号线电极驱动电路6中,按照从时序控制器16输出的HSP信号、DLP信号、POL信号以及DCK信号的时序,各信号线驱动用源极驱动器获取图像数据,与一条线相对应的各像素的各图像数据转换成电压值,该电压值经由TFT的栅极电极被供给到与一条线相对应的液晶面板的像素电极。
扫描线电极驱动电路3的扫描线驱动用栅极驱动器IC9基于从时序控制器16输出的VSP信号、VOE信号以及VCK信号,与VCK信号同步地,以一条线为单位控制各TFT的所有的扫描线电极,并通过使上方或下方的一条线所对应的各TFT的依次导通开始,将在导通时从信号线驱动用源极驱动器供给的灰度电压施加于像素电极。
以下,对本发明的时序控制器的动作进行说明。
首先,对扫描线驱动用栅极驱动器IC9的控制信号VOE的控制方法进行说明。图3中示出了动作的时序图。以下参照图3进行说明。
作为本发明的实施例之一的时序控制器16为了检测叠加于从外部供给的各同步信号HSYNC、VSYNC、DE的噪声,首先需要噪声检测电路30。
噪声检测电路30例如对从外部供给的同步信号,在作为触发的、信号从0切换到1的变化点,在内部生成针对显示分辨率的正常同步信号59。噪声检测通过将正常同步信号59与从外部供给的同步信号56进行比较,将没有发生正常变化的时序这样的时序上的变化识别为噪声来实现。根据本发明,还需要V同步噪声检测电路34。
V同步噪声检测电路34通过检测如下的线来进行测量,在该线中产生在噪声检测电路30中检测到的噪声信号57。为了检测产生噪声信号的线,使用正常同步信号59测量垂直时段需要垂直时段计数器35。使用在噪声检测电路30中检测到的噪声信号57的时序和垂直时段计数器35,检测产生噪声的线,并检测在同一线上是否产生多次噪声。
另外,根据本发明,对扫描线驱动用栅极驱动器IC9的输出使能控制信号VOE19进行控制,以控制导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加在像素电极上。因此,在噪声检测电路30中检测到的噪声的各产生时序处,使扫描线驱动用栅极驱动器IC9的输出使能控制信号VOE19断开,并防止导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加于像素电极。另外,在V同步噪声检测电路101中检测到的同一线上检测到多次噪声的时刻,使扫描线驱动用栅极驱动器IC9的输出使能控制信号VOE19接通,并将在导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加于像素电极。
以下对图像数据的控制方法进行说明。
由于图像数据从外部供给,因此噪声可能以如同步信号的情况那样的方式叠加于图像数据上。然而,由于取决于显示数据,因此噪声不能通过滤波器检测或除去。在本发明中,首先,将从外部供给的第N条线上的图像数据存储在线存储器A33中。线存储器A33被不进行处理地供给到线存储器B36和图像数据输出控制电路38。其结果,线存储器A33能够重新存储第(N+1)条线上的图像数据。线存储器B36同样地被供给到线存储器C37和图像数据输出控制电路38。以这种方式,第(N+2)条线上的图像数据被存储在线存储器A33中,第(N+1)条线的图像数据被存储在线存储器B36中,第N条线的图像数据被存储在线存储器C37中,与三条线相对应的图像数据可保存在时序控制器16内。图像数据输出控制电路38在V同步噪声检测电路101检测的时刻处使从外部供给的数据控制输出图像数据25。作为控制方法,例如,可将来自线存储器A33、线存储器B36、线存储器C37的输出平均化来实现输出。
以下说明在与同步信号同步的噪声被叠加的情况下抑制噪声出现在液晶显示器上的方法。图16中示出了流程图。
需要从上述的VOE控制信号生成电路100和V同步噪声检测电路101生成的输出使能控制信号VOE19和在图像数据控制信号生成电路102中生成的图像数据信号26。下面对动作的流程进行说明。
(1)当噪声叠加于从外部供给的各同步信号HSYNC、VSYNC、DE上时,通过噪声检测电路30检测噪声。
(2)通过检测噪声将输出使能控制信号VOE19的信号固定于高电平或低电平。通过这种固定,能够使输出使能断开。
(3)对于从外部供给的各同步信号HSYNC、VSYNC、DE的噪声是各同步信号或传输CLK周期的噪声,通过V同步噪声检测电路101解除输出使能控制信号VOE19的信号在高电平或低电平的固定。
(4)关于在液晶显示器上噪声叠加于图像数据上的数据,通过解除,将导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加于像素电极,因此,通过从图像数据控制信号生成电路102输出的图像数据,补充叠加有噪声的图像数据。
在本实施例中,在图2中说明了将本发明的时序控制器应用于液晶显示装置的例子。但是,时序控制器不限于液晶显示装置,而可应用于有机EL和电子纸等其他的显示装置。
以这种方式,避免在与各同步信号同步的噪声叠加的情况下的故障状态,并抑制液晶显示上的噪声出现。
(实施例2)
图6表示本发明的实施例2中的时序控制器16的结构。
在图6中,在本发明的时序控制器16中,为了从外部供给的各同步信号之中检测与噪声同步的信号,在如上所述的实施例1中使用垂直时段计数器,然而在该情况下检测V同步噪声。因此,通过用水平时段计数器41替换垂直时段计数器,并用H同步噪声检测电路54替换V同步噪声检测电路34,而具备H同步噪声检测电路103,由此能够如上述的实施例1那样控制VOE信号和图像数据输出。
(实施例3)
图7表示本发明的实施例3中的时序控制器16的结构。
在图7中,在本发明的时序控制器16中,为了从外部供给的各同步信号中检测与噪声同步的信号,通过用传输时钟计数器42替换垂直时段计数器,并用传输时钟周期同步噪声检测电路55替换V同步噪声检测电路34,而包括传输时钟周期同步噪声检测电路104,由此能够如上述的实施例1那样控制VOE信号和图像数据输出。
(实施例4)
图8表示本发明的实施例4中的时序控制器16的结构。
在图8中,同时包括在如上所述的实施例1中包括的V同步噪声检测电路101、在实施例2中包括的H同步噪声检测电路103、以及在实施例3中包括的传输时钟周期同步噪声检测电路104,由此能够检测与各同步信号和传输时钟同步的噪声。
同样地,图11、图12、图13分别表示:在同时包括在如上所述的实施例1中包括的V同步噪声检测电路101和在实施例2中包括的H同步噪声检测电路103的情况下时序控制器16的结构;在同时包括在如上所述的实施例2中具备的H同步噪声检测电路103和在实施例3中包括的传输时钟周期同步噪声检测电路104的情况下时序控制器16的结构;在同时包括在如上所述的实施例1中包括的V同步噪声检测电路101和在实施例3中包括的传输时钟周期同步噪声检测电路104的情况下时序控制器16的结构。在这种情况下,也能够同样地检测与各同步信号以及传输时钟同步的噪声。
(实施例5)
图9表示本发明的实施例5中的时序控制器16的结构。
在如上所述的实施例1中,在图像数据控制信号生成电路102中包括线存储器A33、线存储器B36、以及线存储器C37。然而,仅通过线存储器D44并检测噪声而在图像数据写入使能58中控制向线存储器D44中的写入,在不进行处理的情况下输出与噪声产生之前的一条线的图像数据相同的图像数据,并且能够抑制叠加有噪声的图像数据影响液晶显示器上的显示。
另外,图17和图18分别表示在如上所述的实施例2中实现本实施例的结构的情况下的时序控制器16的结构、以及在如上所述的实施例3中实现本实施例的结构的情况下的时序控制器16的结构。这种情况也能够以同样的方式执行。
(实施例6)
图10表示本发明的实施例6中的时序控制器16的结构。
在如上所述的实施例1中,在图像数据控制信号生成电路102中包括线存储器A、线存储器B、线存储器C。然而,通过帧存储器43,可在不进行处理的情况下输出与噪声产生之前的1帧的图像数据相同的图像数据,并且能够抑制叠加有噪声的图像数据影响液晶显示器上的显示。另外,图14和图15分别表示在如上所述的实施例2中实现本实施例的结构的情况下的时序控制器16的结构、在如上所述的实施例3中实现本实施例的结构的情况下的时序控制器16的结构。这种情况也能够以同样的方式执行。
[附图标记列表]
1液晶显示装置
2液晶显示器
3扫描线电极驱动电路
6信号线电极驱动电路
8信号线驱动用源极驱动器IC
9扫描线驱动用栅极驱动器IC
12时序控制器
13时序生成单元
14接收电路单元
15图像数据处理单元
16时序控制器
17信号线电极
18扫描线电极
19输出使能控制信号VOE
25输出图像数据
26图像数据信号
30噪声检测电路
31保持电路
33线存储器A
34V同步噪声检测电路
35垂直时段计数器
36线存储器B
37线存储器C
38图像数据输出控制电路
39控制信号VOE
40VOE信号生成单元
41水平时段计数器
42传输时钟计数器
43帧存储器
44线存储器D
50薄膜晶体管(TFT)
51液晶单元
52电容器
53时序生成单元
54H同步噪声检测电路
55传输时钟周期同步噪声检测电路
56同步信号
58图像数据写入使能
57噪声信号
59正常同步信号
100VOE控制信号生成电路
101V同步噪声检测电路
102、105、107图像数据控制信号生成电路103H同步噪声检测电路
104传输时钟周期同步噪声检测电路。

Claims (15)

1.一种时序控制器,所述时序控制器针对从外部输入的作为基准的信号,生成源极驱动器的控制信号和栅极驱动器的控制信号,所述时序控制器包括:
噪声检测电路,所述噪声检测电路用于检测输入信号为与所述基准不同的信号;
V同步噪声检测电路,所述V同步噪声检测电路用于检测V同步噪声,在所述V同步噪声中,与所述基准不同的所述输入信号在各垂直时段中被反复检测到;
其中,所述时序控制器被控制为:
当所述噪声检测电路检测到与所述基准不同的所述信号并且所述V同步噪声检测电路未检测到所述V同步噪声时,生成用于使所述栅极驱动器的控制信号停止一定时段的信号;以及
当所述噪声检测电路检测到与所述基准不同的所述信号并且所述V同步噪声检测电路检测到所述V同步噪声时,产生用于防止所述栅极驱动器的所述控制信号停止的信号。
2.根据权利要求1所述的时序控制器,还至少同时包括所述V同步噪声检测电路和H同步噪声检测电路。
3.根据权利要求1所述的时序控制器,还至少同时包括所述V同步噪声检测电路和传输时钟同步噪声检测电路。
4.根据权利要求1所述的时序控制器,其中,当所述噪声检测电路检测到与所述基准不同的所述信号并且所述V同步噪声检测电路检测到所述V同步噪声时,将前一条线或前一帧的输入数据输出到所述源极驱动器作为输出数据。
5.一种时序控制器,所述时序控制器针对从外部输入的作为基准的信号,生成源极驱动器的控制信号和栅极驱动器的控制信号,所述时序控制器包括:
噪声检测电路,所述噪声检测电路用于检测输入信号为与所述基准不同的信号;
H同步噪声检测电路,所述H同步噪声检测电路用于检测H同步噪声,在所述H同步噪声中,与所述基准不同的所述输入信号在各水平时段中被反复检测到;
其中,所述时序控制器被控制为:
当所述噪声检测电路检测到与所述基准不同的所述信号并且所述H同步噪声检测电路未检测到所述H同步噪声时,生成用于使所述栅极驱动器的控制信号停止一定时段的信号;以及
当所述噪声检测电路检测到与所述基准不同的所述信号并且所述H同步噪声检测电路检测到所述H同步噪声时,产生用于防止所述栅极驱动器的所述控制信号停止的信号。
6.根据权利要求5所述的时序控制器,还至少同时包括V同步噪声检测电路和所述H同步噪声检测电路。
7.根据权利要求5所述的时序控制器,还至少同时包括所述H同步噪声检测电路和传输时钟同步噪声检测电路。
8.根据权利要求5所述的时序控制器,其中,当所述噪声检测电路检测到与所述基准不同的所述信号并且所述H同步噪声检测电路检测到所述H同步噪声时,将前一条线或前一帧的输入数据输出到所述源极驱动器作为输出数据。
9.一种时序控制器,所述时序控制器针对从外部输入的作为基准的信号,生成源极驱动器的控制信号和栅极驱动器的控制信号,所述时序控制器包括:
噪声检测电路,所述噪声检测电路用于检测输入信号为与所述基准不同的信号;
传输时钟同步噪声检测电路,所述传输时钟同步噪声检测电路用于检测传输时钟同步噪声,在所述传输时钟同步噪声中,与所述基准不同的所述输入信号在各传输时钟时段中被反复检测到;
其中,所述时序控制器被控制为:
当所述噪声检测电路检测到与所述基准不同的所述信号并且所述传输时钟同步噪声检测电路未检测到所述传输时钟同步噪声时,生成用于使所述栅极驱动器的控制信号停止一定时段的信号;以及
当所述噪声检测电路检测到与所述基准不同的所述信号并且所述传输时钟同步噪声检测电路检测到传输时钟同步噪声时,产生用于防止所述栅极驱动器的所述控制信号停止的信号。
10.根据权利要求9所述的时序控制器,还至少同时包括H同步噪声检测电路和所述传输时钟同步噪声检测电路。
11.根据权利要求9所述的时序控制器,还至少同时包括V同步噪声检测电路和所述传输时钟同步噪声检测电路。
12.根据权利要求9所述的时序控制器,其中,当所述噪声检测电路检测到与所述基准不同的所述信号并且所述传输时钟同步噪声检测电路检测到所述传输时钟同步噪声时,将前一条线或前一帧的输入数据输出到所述源极驱动器作为输出数据。
13.一种包括根据权利要求1所述的时序控制器的显示装置。
14.一种包括根据权利要求5所述的时序控制器的显示装置。
15.一种包括根据权利要求9所述的时序控制器的显示装置。
CN201510364726.8A 2014-07-03 2015-06-26 时序控制器及显示装置 Active CN105321484B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-137323 2014-07-03
JP2014137323A JP6425115B2 (ja) 2014-07-03 2014-07-03 タイミングコントローラ及び表示装置

Publications (2)

Publication Number Publication Date
CN105321484A true CN105321484A (zh) 2016-02-10
CN105321484B CN105321484B (zh) 2019-07-19

Family

ID=55075056

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510364726.8A Active CN105321484B (zh) 2014-07-03 2015-06-26 时序控制器及显示装置

Country Status (3)

Country Link
US (1) US10223986B2 (zh)
JP (1) JP6425115B2 (zh)
CN (1) CN105321484B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107767826A (zh) * 2016-08-19 2018-03-06 辛纳普蒂克斯日本合同会社 显示驱动器以及显示装置
JP2018191203A (ja) * 2017-05-10 2018-11-29 富士ゼロックス株式会社 画像処理装置及びプログラム
CN108922492A (zh) * 2018-09-18 2018-11-30 京东方科技集团股份有限公司 一种数据驱动器及方法、时序控制器及方法、显示控制装置及显示装置
CN109785806A (zh) * 2017-11-15 2019-05-21 三星显示有限公司 显示设备及其驱动方法
CN110660349A (zh) * 2019-02-18 2020-01-07 友达光电股份有限公司 显示装置以及画面显示方法
CN111243470A (zh) * 2018-11-28 2020-06-05 精工爱普生株式会社 电路装置、电光装置、电子设备及移动体
CN111696492A (zh) * 2019-03-14 2020-09-22 拉碧斯半导体株式会社 显示装置及显示驱动器
CN111739454A (zh) * 2019-03-25 2020-10-02 精工爱普生株式会社 驱动电路、电光装置、电子设备以及移动体

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6349171B2 (ja) * 2014-07-07 2018-06-27 ローム株式会社 ノイズ除去回路、タイミングコントローラ、ディスプレイ装置、電子機器、ソースドライバの制御方法
WO2016185585A1 (ja) * 2015-05-20 2016-11-24 堺ディスプレイプロダクト株式会社 電気回路及び表示装置
KR20170037774A (ko) * 2015-09-25 2017-04-05 삼성디스플레이 주식회사 데이터 구동 회로 및 이를 포함하는 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5781185A (en) * 1995-05-17 1998-07-14 Samsung Electronics, Co., Ltd. Display device capable of mode detection and automatic centering
US20070018932A1 (en) * 2005-07-25 2007-01-25 Mitsubishi Denki Kabushiki Kaisha Noise elimination circuit of matrix display device and matrix display device using the same
US20080094388A1 (en) * 2006-10-18 2008-04-24 Epson Imaging Devices Corporation Electro-optical device, drive circuit, and electronic apparatus
CN101971242A (zh) * 2008-03-19 2011-02-09 夏普株式会社 显示面板驱动电路、液晶显示装置、移位寄存器、液晶面板、以及显示装置的驱动方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06105262A (ja) 1992-09-21 1994-04-15 Toshiba Corp 液晶表示装置
JP2001134244A (ja) * 1999-11-09 2001-05-18 Toshiba Corp 平面表示装置及びその駆動方法
JP4543531B2 (ja) * 2000-09-28 2010-09-15 ソニー株式会社 デジタル信号処理回路およびその処理方法、並びに表示装置、液晶表示装置および液晶プロジェクタ
JP4672323B2 (ja) 2004-09-30 2011-04-20 東芝モバイルディスプレイ株式会社 平面型表示装置
JP4926422B2 (ja) * 2005-07-26 2012-05-09 ローム株式会社 画像処理装置及びこれを用いた電子機器
JP2008241828A (ja) 2007-03-26 2008-10-09 Hitachi Displays Ltd 表示装置
JP2009109955A (ja) * 2007-11-01 2009-05-21 Mitsubishi Electric Corp マトリクス表示装置用タイミングコントローラ、及びこれを採用した液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5781185A (en) * 1995-05-17 1998-07-14 Samsung Electronics, Co., Ltd. Display device capable of mode detection and automatic centering
US20070018932A1 (en) * 2005-07-25 2007-01-25 Mitsubishi Denki Kabushiki Kaisha Noise elimination circuit of matrix display device and matrix display device using the same
CN100583221C (zh) * 2005-07-25 2010-01-20 三菱电机株式会社 矩阵显示装置的噪声除去电路及使用该电路的矩阵显示装置
US20080094388A1 (en) * 2006-10-18 2008-04-24 Epson Imaging Devices Corporation Electro-optical device, drive circuit, and electronic apparatus
CN101971242A (zh) * 2008-03-19 2011-02-09 夏普株式会社 显示面板驱动电路、液晶显示装置、移位寄存器、液晶面板、以及显示装置的驱动方法

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107767826A (zh) * 2016-08-19 2018-03-06 辛纳普蒂克斯日本合同会社 显示驱动器以及显示装置
CN107767826B (zh) * 2016-08-19 2021-03-02 辛纳普蒂克斯日本合同会社 显示驱动器以及显示装置
JP2018191203A (ja) * 2017-05-10 2018-11-29 富士ゼロックス株式会社 画像処理装置及びプログラム
CN109785806A (zh) * 2017-11-15 2019-05-21 三星显示有限公司 显示设备及其驱动方法
CN108922492A (zh) * 2018-09-18 2018-11-30 京东方科技集团股份有限公司 一种数据驱动器及方法、时序控制器及方法、显示控制装置及显示装置
CN108922492B (zh) * 2018-09-18 2021-01-26 京东方科技集团股份有限公司 一种数据驱动器及方法、时序控制器及方法、显示控制装置及显示装置
CN111243470A (zh) * 2018-11-28 2020-06-05 精工爱普生株式会社 电路装置、电光装置、电子设备及移动体
CN111243470B (zh) * 2018-11-28 2023-06-27 精工爱普生株式会社 电路装置、电光装置、电子设备及移动体
CN110660349A (zh) * 2019-02-18 2020-01-07 友达光电股份有限公司 显示装置以及画面显示方法
CN111696492A (zh) * 2019-03-14 2020-09-22 拉碧斯半导体株式会社 显示装置及显示驱动器
US11393409B2 (en) 2019-03-14 2022-07-19 Lapis Semiconductor Co., Ltd. Display device and display driver
CN111739454A (zh) * 2019-03-25 2020-10-02 精工爱普生株式会社 驱动电路、电光装置、电子设备以及移动体

Also Published As

Publication number Publication date
JP6425115B2 (ja) 2018-11-21
US20160019848A1 (en) 2016-01-21
JP2016014808A (ja) 2016-01-28
CN105321484B (zh) 2019-07-19
US10223986B2 (en) 2019-03-05

Similar Documents

Publication Publication Date Title
CN105321484A (zh) 时序控制器及显示装置
US10453377B2 (en) Display panel and driving method thereof, and display apparatus
US7663594B2 (en) Liquid crystal display device with charge sharing function and driving method thereof
US8063867B2 (en) Liquid crystal display and method of driving the same
US20080252624A1 (en) Liquid crystal display device
US20070126686A1 (en) Liquid crystal display device and method of driving the same
US20120169698A1 (en) Display apparatus and method of driving the same
US9478171B2 (en) Display device and method for operating the display device
JP2004272270A (ja) 液晶表示装置の駆動装置及びその方法
KR20080046778A (ko) 패널 적응형 게이트 스캔 신호 변조 기능을 가지는 액정디스플레이 장치
CN103247272A (zh) 显示装置
US20140354619A1 (en) Liquid crystal display and driving method thereof
KR101341904B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
US10176740B2 (en) Display device
CN103151005A (zh) 液晶显示器的驱动方法
CN101770756B (zh) 液晶显示器及其驱动方法
CN103123777B (zh) 用于驱动图像显示装置的设备和方法
US9218760B2 (en) Driving circuit for liquid crystal display device and method for driving the same
KR20140042010A (ko) 표시 장치 및 그 구동 방법
US20120026137A1 (en) Driving apparatus and driving method of display device
US10936121B2 (en) Method and device for controlling in-plane interference of liquid crystal touch screen, and display system
CN101320177B (zh) 液晶显示面板及其黑画面***方法
KR101765864B1 (ko) 타이밍 컨트롤러 및 이를 이용한 액정표시장치
US20110298768A1 (en) Apparatus and method for driving display device
KR102102912B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: Kanagawa Prefecture, Japan

Patentee after: Tianma Japan, Ltd.

Address before: Kanagawa Prefecture, Japan

Patentee before: NLT TECHNOLOGIES, Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20191128

Address after: 1918 Tianma Building, Liuxian Avenue, Beizhan community, Minzhi street, Longhua District, Shenzhen City, Guangdong Province

Patentee after: Tianma Micro-Electronics Co.,Ltd.

Address before: Kanagawa Prefecture, Japan

Patentee before: Tianma Japan, Ltd.