CN105118459B - 一种goa电路及液晶显示器 - Google Patents

一种goa电路及液晶显示器 Download PDF

Info

Publication number
CN105118459B
CN105118459B CN201510594063.9A CN201510594063A CN105118459B CN 105118459 B CN105118459 B CN 105118459B CN 201510594063 A CN201510594063 A CN 201510594063A CN 105118459 B CN105118459 B CN 105118459B
Authority
CN
China
Prior art keywords
transistor
grades
signal
drain electrode
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510594063.9A
Other languages
English (en)
Other versions
CN105118459A (zh
Inventor
曹尚操
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd, Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201510594063.9A priority Critical patent/CN105118459B/zh
Priority to US14/786,088 priority patent/US9721520B2/en
Priority to PCT/CN2015/090352 priority patent/WO2017045220A1/zh
Publication of CN105118459A publication Critical patent/CN105118459A/zh
Application granted granted Critical
Publication of CN105118459B publication Critical patent/CN105118459B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Logic Circuits (AREA)

Abstract

本发明公开了一种GOA电路及液晶显示器。该GOA电路包括级联的多个GOA单元,第N级GOA单元包括下拉维持模块和漏电控制模块,其中,下拉维持模块包括第五晶体管和第八晶体管,第五晶体管的漏极与第N级下传信号连接,第八晶体管的漏极与第N级栅极信号连接。漏电控制模块串接于第N级栅极信号与第八晶体管之间和/或串接于第N级下传信号与第五晶体管之间,以在第N级扫描信号有效期间,阻断第N级栅极信号经第八晶体管的漏电途径和/或第N级下传信号经第五晶体管的漏电途径,从而增强GOA电路的稳定性。

Description

一种GOA电路及液晶显示器
技术领域
本发明涉及液晶领域,特别是涉及一种GOA电路及液晶显示器。
背景技术
目前,为了实现液晶显示屏的窄边框或无边框,通常采用铟镓锌氧化物薄膜晶体管(IGZO TFT)来实现栅极驱动电路(Gate Driver On Array,GOA)。由于IGZO TFT具有较负的开启电压(Vth)和较小的亚阈值摆幅(Subthreshold Swing,SS),在栅极与源极的电位差(Vgs)等于0的情况下,IGZO TFT仍然无法正常关闭,存在较大的漏电,从而降低了GOA电路的稳定性、增加了GOA电路的功耗。
发明内容
本发明主要解决的技术问题是提供一种GOA电路及液晶显示器,能够阻断GOA电路中IGZO TFT的漏电途径,从而增强GOA电路的稳定性。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种GOA电路,用于液晶显示器,其中,该GOA电路包括级联的多个GOA单元,其中,第N级GOA单元包括:上拉控制模块、下传模块、上拉模块、下拉维持模块和漏电控制模块;上拉控制模块包括第一晶体管,第一晶体管的栅极与第N-1级下传信号连接,第一晶体管的漏极与第一漏电控制信号连接,第一晶体管的源极与第N级栅极信号连接;下传模块包括第二晶体管,第二晶体管的栅极与第N级栅极信号连接,第二晶体管的漏极与第N条时钟信号线连接,第二晶体管的源极输出第N级下传信号;上拉模块包括第三晶体管,第三晶体管的栅极与第N级栅极信号连接,第三晶体管的漏极与第N条时钟信号线连接,第三晶体管的源极输出第N级扫描信号;下拉维持模块包括第五晶体管和第八晶体管,第五晶体管的栅极与第N级公共信号连接,第五晶体管的漏极与第N级下传信号连接,第五晶体管的源极与第一直流低电压连接,第八晶体管的栅极与第N级公共信号连接,第八晶体管的源极与第一直流低电压连接,第八晶体管的漏极与第N级栅极信号连接;漏电控制模块串接于第N级栅极信号与第八晶体管之间和/或第N级下传信号与第五晶体管之间,用于在第N级扫描信号有效期间,通过第二漏电控制信号阻断第N级栅极信号经第八晶体管的漏电途径和/或第N级下传信号经第五晶体管的漏电途径。
其中,漏电控制模块包括第四晶体管和第七晶体管,第四晶体管的栅极与第二漏电控制信号连接,第四晶体管的漏极与直流信号源连接,第四晶体管的源极与第八晶体管的漏极连接,第七晶体管串接于第N级栅极信号和第八晶体管的漏极之间,第七晶体管的栅极与第N级公共信号连接,第七晶体管的漏极与第N级栅极信号连接,第七晶体管的源极与第八晶体管的漏极连接,以在第N级扫描信号有效期间阻断第N级栅极信号经第八晶体管的漏电途径。
其中,第二漏电控制信号为第N级下传信号。
其中,第二漏电控制信号为第N-1级栅极信号。
其中,漏电控制模块进一步包括第六晶体管,第六晶体管串接于第N级下传信号和第五晶体管的漏极之间,第六晶体管的栅极与第N级公共信号连接,第六晶体管的漏极与第N级下传信号连接,第六晶体管的源极与第五晶体管的漏极、第四晶体管的源极连接,以在第N级扫描信号有效期间阻断第N级下传信号经第五晶体管的漏电途径。
其中,第一漏电控制信号为第N-1级栅极信号,以在第N级扫描信号有效期间阻断第N级栅极信号经第一晶体管的漏电途径。
其中,第N级GOA单元进一步包括下拉模块,下拉模块包括第九晶体管、第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管,第九晶体管的栅极与第N级下传信号连接,第九晶体管的源极与第二直流低电压连接,第九晶体管的漏极与第N级公共信号连接,第十晶体管的栅极与第N-1级下传信号连接,第十晶体管的源极与第二直流低电压连接,第十晶体管的漏极与第N级公共信号连接,第十一晶体管的栅极与第N-1级下传信号连接,第十一晶体管的源极与第二直流低电压连接,第十一晶体管的漏极与第十二晶体管的源极连接,第十二晶体管的栅极与第N-1条时钟信号线连接,第十二晶体管的漏极与第十三晶体管的栅极、第十四晶体管的源极连接,第十三晶体管的源极与第N级公共信号连接,第十三晶体管、第十四晶体管的漏极与直流信号源连接,第十四晶体管的栅极与第N+2条时钟信号线连接。
其中,第一直流低电压的电位小于第二直流低电压的电位,第N-1级、第N级下传信号的低电位小于第二直流低电压的电位,以在N级扫描信号无效期间阻断第N级公共信号经第九晶体管、第十晶体管、第十一晶体管的漏电途径。
其中,第N级GOA单元接收第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号,第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号在一个工作周期依次分时有效,其中,当第N条时钟信号线为第一时钟信号时,第N+2条时钟信号线为第三时钟信号,第N-1条时钟信号线为第四时钟信号。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示器,包括了上述GOA电路。
本发明的有益效果是:本发明的GOA电路及液晶显示器通过增加串接于第N级栅极信号与第八晶体管之间和/或串接于第N级下传信号与第五晶体管之间的漏电控制模块,从而实现了在第N级扫描信号有效期间阻断第N级栅极信号经第八晶体管的漏电途径和/或第N级下传信号经第五晶体管的漏电途径,进而增强了GOA电路的稳定性。
附图说明
图1是本发明实施例的GOA电路的结构示意图;
图2是图1所示GOA电路中GOA单元的第一实施例的电路原理图;
图3是图1所示GOA电路中GOA单元的第一实施例的工作时序图;
图4是图1所示GOA电路中GOA单元的第二实施例的电路原理图;
图5是本发明实施例的液晶显示器的结构示意图。
具体实施方式
在说明书及权利要求书当中使用了某些词汇来指称特定的组件,所属领域中的技术人员应可理解,制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的基准。下面结合附图和实施例对本发明进行详细说明。
图1是本发明实施例的GOA电路的结构示意图。如图1所示,GOA电路10包括级联的多个GOA单元11。其中,第N级GOA单元11用于在第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3、第四时钟信号CK4、下传信号ST(N-1)的控制下,输出扫描信号G(N)以对显示区域中对应的第N条水平扫描线进行充电。其中,第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3、第四时钟信号CK4在GOA电路的一个工作周期依次分时有效也即依次分时为高电位。其中,GOA电路中的晶体管为IGZO TFT。
图2是图1所示GOA电路中GOA单元的第一实施例的电路原理图。如图2所示,第N级GOA单元11包括上拉控制模块100、下传模块200、上拉模块300、下拉维持模块400、漏电控制模块500和下拉模块600。
上拉控制模块100包括第一晶体管T1,第一晶体管T1的栅极与第N-1级下传信号ST(N-1)连接,第一晶体管T1的漏极与第一漏电控制信号连接,第一晶体管T1的源极与第N级栅极信号Q(N)连接。在本实施例中,第一漏电控制信号为第N-1级栅极信号Q(N-1)。其中,在第N级扫描信号G(N)有效期间,第N-1级栅极信号Q(N-1)为高电位使得第一晶体管T1的漏极为高电位,进而使得第一晶体管T1的Vgs小于0,从而阻断了第N级栅极信号Q(N)经第一晶体管T1的漏电途径。
下传模块200包括第二晶体管T2,第二晶体管T2的栅极与第N级栅极信号Q(N)连接,第二晶体管T2的漏极与第N条时钟信号线CKn连接,第二晶体管T2的源极输出第N级下传信号ST(N)。
上拉模块300包括第三晶体管T3,第三晶体管T3的栅极与第N级栅极信号Q(N)连接,第三晶体管T3的漏极与第N条时钟信号线CKn连接,第三晶体管T3的源极输出第N级扫描信号G(N)。
下拉维持模块400包括第五晶体管T5和第八晶体管T8,第五晶体管T5的栅极与第N级公共信号P(N)连接,第五晶体管T5的漏极与第N级下传信号ST(N)连接,第五晶体管T5的源极与第一直流低电压VGL1连接,第八晶体管T8的栅极与第N级公共信号P(N)连接,第八晶体管T8的源极与第一直流低电压VGL1连接,第八晶体管T8的漏极与第N级栅极信号Q(N)连接。
其中,在第N级扫描信号G(N)有效期间,由于第五晶体管T5的Vgs等于0,第N级下传信号ST(N)通过第五晶体管T5漏电,使得第N级下传信号ST(N)无法达到高电位,与此同时,由于第八晶体管T8的Vgs等于0,第N级栅极信号Q(N)通过第八晶体管T8漏电,使得第N级栅极信号Q(N)无法达到高电位。
为解决上述问题,在下拉维持模块400与第N级下传信号ST(N)、第N级栅极信号Q(N)之间串接漏电控制模块500,以通过第二漏电控制信号阻断第N级栅极信号Q(N)经第八晶体管T8的漏电途径和第N级下传信号ST(N)经第五晶体管T5的漏电途径。
具体来说,漏电控制模块500包括第四晶体管T4、第六晶体管T6和第七晶体管T7,第四晶体管T4的栅极与第二漏电控制信号连接,第四晶体管T4的漏极与直流信号源VGL连接,第四晶体管T4的源极与第八晶体管T8的漏极连接,第六晶体管T6串接于第N级下传信号ST(N)和第五晶体管T5的漏极之间,第六晶体管T6的栅极与第N级公共信号P(N)连接,第六晶体管T6的漏极与第N级下传信号ST(N)连接,第六晶体管T6的源极与第五晶体管T5的漏极、第四晶体管T4的源极连接,第七晶体管T7串接于第N级栅极信号Q(N)和第八晶体管T8的漏极之间,第七晶体管T7的栅极与第N级公共信号P(N)连接,第七晶体管T7的漏极与第N级栅极信号Q(N)连接,第七晶体管T7的源极与第八晶体管T8的漏极连接。在本实施例中,第二漏电控制信号为第N级下传信号ST(N)。
其中,在第N级扫描信号G(N)有效期间,第N条时钟信号线CKn从低电位转为高电位,第N级下传信号ST(N)和第N级栅极信号Q(N)输出高电位,第六晶体管T6和第七晶体管T7的漏极在第四晶体管T4的作用下变为高电位,使得第六晶体管T6和第七晶体管T7的Vgs小于0,从而阻断了第N级栅极信号Q(N)经第八晶体管T8的漏电途径和第N级下传信号ST(N)经第五晶体管T5的漏电途径。
本领域的技术人员可以理解,在本实施例中,漏电控制模块500包括第四晶体管T4、第六晶体管T6和第七晶体管T7,从而阻断了第N级栅极信号Q(N)经第八晶体管T8的漏电途径和第N级下传信号ST(N)经第五晶体管T5的漏电途径。在其它实施例中,漏电控制模块500也可以仅仅包括第四晶体管T4和第六晶体管T6以阻断第N级下传信号ST(N)经第五晶体管T5的漏电途径。另外漏电控制模块500也可以仅仅包括第四晶体管T4和第七晶体管T7以阻断第N级栅极信号Q(N)经第八晶体管T8的漏电途径。
下拉模块600包括第九晶体管T9、第十晶体管T10、第十一晶体管T11、第十二晶体管T12、第十三晶体管T13、第十四晶体管T14。其中,第九晶体管T9的栅极与第N级下传信号ST(N)连接,第九晶体管T9的源极与第二直流低电压VGL2连接,第九晶体管的漏极与第N级公共信号P(N)连接,第十晶体管T10的栅极与第N-1级下传信号ST(N-1)连接,第十晶体管T10的源极与第二直流低电压VGL2连接,第十晶体管的漏极与第N级公共信号P(N)连接,第十一晶体管T11的栅极与第N-1级下传信号ST(N-1)连接,第十一晶体管T11的源极与第二直流低电压VGL2连接,第十一晶体管T11的漏极与第十二晶体管T12的源极连接,第十二晶体管T12的栅极与第N-1条时钟信号线CKn-1连接,第十二晶体管T12的漏极与第十三晶体管T13的栅极、第十四晶体管T14的源极连接,第十三晶体管T13的源极与第N级公共信号P(N)连接,第十三晶体管T13、第十四晶体管T14的漏极与直流信号源VGL连接,第十四晶体管T14的栅极与第N+2条时钟信号线CKn+2连接。
在本实施例中,第一直流低电压VGL1的电位小于第二直流低电压VGL2的电位,第N-1级下传信号ST(N-1)、第N级下传信号ST(N)的低电位小于第二直流低电压VGL2的电位,从而使得在N级扫描信号G(N)无效期间也即第N级公共信号P(N)处于高电位的期间,第九晶体管T9、第十晶体管T10,第十一晶体管T11的Vgs小于0,从而阻断了第N级公共信号P(N)经第九晶体管T9、第十晶体管T10、第十一晶体管T11的漏电途径,保证了第N级公共信号P(N)维持在高电位。
在本实施例中,当第N条时钟信号线CKn为第一时钟信号CK1时,第N+2条时钟信号线CKn+2为第三时钟信号CK3,第N-1条时钟信号线CKn-1为第四时钟信号CK4。
优选地,第N级GOA单元11进一步包括滤波电容C1和自举电容C2。滤波电容C1的一端与第N级公共信号P(N)连接,滤波电容C1的另一端与第二直流低电压VGL2连接。自举电容C2的一端与第N级栅极信号Q(N)连接,自举电容C2的另一端与第N级下传信号ST(N)连接。
请一并参考图3,图3是图1所示GOA电路中GOA单元的工作时序图。如图3所示,第N级GOA单元的工作过程包括:
在T1阶段,第N-1级下传信号ST(N-1)和第N-1级栅极信号Q(N-1)为高电位,第一晶体管T1、第二晶体管T2和第三晶体管T3打开,从而使得第N级栅极信号Q(N)变为高电位。第十晶体管T10、第十一晶体管T11、第十二晶体管T12打开,第十三晶体管T13关闭,从而使得第N级公共信号P(N)变为低电位。
在T2阶段,第N条时钟信号线CKn也即第一时钟信号CK1从低电位变为高电位时,第N级下传信号ST(N)输出高电位以驱动第N+1级GOA单元,第N级栅极信号Q(N)输出高电位以对显示区域中对应的第N条水平扫描线进行充电。此时,第一晶体管T1的漏极所输入的第N-1级栅极信号Q(N-1)为高电位,使得第一晶体管T1的Vgs小于0,从而阻断了第N级栅极信号Q(N)经第一晶体管T1的漏电途径。第六晶体管T6、第七晶体管T7的漏极为高电位,使得第六晶体管T6、第七晶体管T7的Vgs小于0,从而阻断了第N级栅极信号Q(N)经第八晶体管T8的漏电途径和第N级下传信号ST(N)经第五晶体管T5的漏电途径。
在T3阶段,第N条时钟信号线CKn也即第一时钟信号CK1从高电位变为低电位时,此时,第N级栅极信号Q(N)保持高电位,第N级公共信号P(N)保持低电位。
在T4阶段,第N+2条时钟信号线CKn+2也即第三时钟信号CK3为高电位,第十三晶体管T13、第十四晶体管T14打开,第N级公共信号P(N)变为高电位,第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8打开,第N级下传信号ST(N)和第N级栅极信号Q(N)变为低电位。此时,由于第一直流低电压VGL1的电位小于第二直流低电压VGL2的电位,第N-1级下传信号ST(N-1)、第N级下传信号ST(N)的低电位小于第二直流低电压VGL2的电位,使得第九晶体管T9、第十晶体管T10,第十一晶体管T11的Vgs小于0,从而阻断了第N级公共信号P(N)经第九晶体管T9、第十晶体管T10、第十一晶体管T11的漏电途径。
图4是图1所示GOA电路中GOA单元的第二实施例的电路原理图。如图4所示,图4所示的第二实施例与图2所示的第一实施例的区别在于:图4所示的第四晶体管T4的栅极与第N-1级栅极信号Q(N-1)连接,而图2所示的第四晶体管T4的栅极与第N级下传信号ST(N)连接。
其中,在图3所示的T1阶段,由于图4中第四晶体管T4的栅极所连接的第N-1级栅极信号Q(N-1)为高电位,使得第七晶体管的Vgs小于0,进而使得第N级栅极信号Q(N)变为高电平时阻断了第N级栅极信号Q(N)经第八晶体管T8的漏电途径。
图5是本发明实施例的液晶显示器的结构示意图。如图5所示,液晶显示器1包括了上述GOA电路10。
本发明的有益效果是:本发明的GOA电路及液晶显示器通过增加串接于第N级栅极信号与第八晶体管之间和/或串接于第N级下传信号与第五晶体管之间的漏电控制模块,从而实现了在第N级扫描信号有效期间阻断第N级栅极信号经第八晶体管的漏电途径和/或第N级下传信号经第五晶体管的漏电途径,进而增强了GOA电路的稳定性。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种GOA电路,用于液晶显示器,其特征在于,所述GOA电路包括级联的多个GOA单元,其中,第N级GOA单元包括:上拉控制模块、下传模块、上拉模块、下拉维持模块和漏电控制模块;
所述上拉控制模块包括第一晶体管,所述第一晶体管的栅极与第N-1级下传信号连接,所述第一晶体管的漏极与第一漏电控制信号连接,所述第一晶体管的源极与第N级栅极信号连接;
所述下传模块包括第二晶体管,所述第二晶体管的栅极与第N级栅极信号连接,所述第二晶体管的漏极与第N条时钟信号线连接,所述第二晶体管的源极输出第N级下传信号;
所述上拉模块包括第三晶体管,所述第三晶体管的栅极与第N级栅极信号连接,所述第三晶体管的漏极与第N条时钟信号线连接,所述第三晶体管的源极输出第N级扫描信号;
所述下拉维持模块包括第五晶体管和第八晶体管,所述第五晶体管的栅极与第N级公共信号连接,所述第五晶体管的漏极与第N级下传信号连接,所述第五晶体管的源极与第一直流低电压连接,所述第八晶体管的栅极与第N级公共信号连接,所述第八晶体管的源极与所述第一直流低电压连接,所述第八晶体管的漏极与第N级栅极信号连接;
所述漏电控制模块串接于第N级栅极信号与所述第八晶体管之间和/或第N级下传信号与所述第五晶体管之间,用于在第N级扫描信号有效期间,通过第二漏电控制信号阻断第N级栅极信号经所述第八晶体管的漏电途径和/或第N级下传信号经所述第五晶体管的漏电途径。
2.根据权利要求1所述的GOA电路,其特征在于,所述漏电控制模块包括第四晶体管和第七晶体管,所述第四晶体管的栅极与所述第二漏电控制信号连接,所述第四晶体管的漏极与直流信号源连接,所述第四晶体管的源极与所述第八晶体管的漏极连接,所述第七晶体管串接于第N级栅极信号和所述第八晶体管的漏极之间,所述第七晶体管的栅极与所述第N级公共信号连接,所述第七晶体管的漏极与第N级栅极信号连接,所述第七晶体管的源极与所述第八晶体管的漏极连接,以在第N级扫描信号有效期间阻断第N级栅极信号经所述第八晶体管的漏电途径。
3.根据权利要求2所述的GOA电路,其特征在于,所述第二漏电控制信号为第N级下传信号。
4.根据权利要求2所述的GOA电路,其特征在于,所述第二漏电控制信号为第N-1级栅极信号。
5.根据权利要求2所述的GOA电路,其特征在于,所述漏电控制模块进一步包括第六晶体管,所述第六晶体管串接于第N级下传信号和所述第五晶体管的漏极之间,所述第六晶体管的栅极与所述第N级公共信号连接,所述第六晶体管的漏极与第N级下传信号连接,所述第六晶体管的源极与所述第五晶体管的漏极、所述第四晶体管的源极连接,以在第N级扫描信号有效期间阻断第N级下传信号经所述第五晶体管的漏电途径。
6.根据权利要求1所述的GOA电路,其特征在于,所述第一漏电控制信号为第N-1级栅极信号,以在第N级扫描信号有效期间阻断第N级栅极信号经所述第一晶体管的漏电途径。
7.根据权利要求1所述的GOA电路,其特征在于,第N级GOA单元进一步包括下拉模块,所述下拉模块包括第九晶体管、第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管,所述第九晶体管的栅极与第N级下传信号连接,所述第九晶体管的源极与第二直流低电压连接,所述第九晶体管的漏极与第N级公共信号连接,所述第十晶体管的栅极与第N-1级下传信号连接,所述第十晶体管的源极与所述第二直流低电压连接,所述第十晶体管的漏极与第N级公共信号连接,所述第十一晶体管的栅极与第N-1级下传信号连接,所述第十一晶体管的源极与所述第二直流低电压连接,所述第十一晶体管的漏极与所述第十二晶体管的源极连接,所述第十二晶体管的栅极与第N-1条时钟信号线连接,所述第十二晶体管的漏极与所述第十三晶体管的栅极、所述第十四晶体管的源极连接,所述第十三晶体管的源极与所述第N级公共信号连接,所述第十三晶体管、第十四晶体管的漏极与所述直流信号源连接,所述第十四晶体管的栅极与第N+2条时钟信号线连接。
8.根据权利要求7所述的GOA电路,其特征在于,所述第一直流低电压的电位小于所述第二直流低电压的电位,第N-1级、第N级下传信号的低电位小于所述第二直流低电压的电位,以在N级扫描信号无效期间阻断第N级公共信号经所述第九晶体管、第十晶体管、第十一晶体管的漏电途径。
9.根据权利要求7所述的GOA电路,其特征在于,第N级GOA单元接收第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号,所述第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号在一个工作周期依次分时有效,其中,当第N条时钟信号线为所述第一时钟信号时,所述第N+2条时钟信号线为所述第三时钟信号,所述第N-1条时钟信号线为所述第四时钟信号。
10.一种液晶显示器,其特征在于,包括权利要求1-9任一项所述的GOA电路。
CN201510594063.9A 2015-09-17 2015-09-17 一种goa电路及液晶显示器 Active CN105118459B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510594063.9A CN105118459B (zh) 2015-09-17 2015-09-17 一种goa电路及液晶显示器
US14/786,088 US9721520B2 (en) 2015-09-17 2015-09-23 GOA circuit and a liquid crystal display
PCT/CN2015/090352 WO2017045220A1 (zh) 2015-09-17 2015-09-23 一种goa电路及液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510594063.9A CN105118459B (zh) 2015-09-17 2015-09-17 一种goa电路及液晶显示器

Publications (2)

Publication Number Publication Date
CN105118459A CN105118459A (zh) 2015-12-02
CN105118459B true CN105118459B (zh) 2017-09-26

Family

ID=54666422

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510594063.9A Active CN105118459B (zh) 2015-09-17 2015-09-17 一种goa电路及液晶显示器

Country Status (3)

Country Link
US (1) US9721520B2 (zh)
CN (1) CN105118459B (zh)
WO (1) WO2017045220A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105405382B (zh) * 2015-12-24 2018-01-12 深圳市华星光电技术有限公司 阵列栅极驱动电路与显示面板
CN105390116B (zh) * 2015-12-28 2018-04-20 深圳市华星光电技术有限公司 栅极驱动电路
CN107134460B (zh) 2017-04-11 2019-08-02 深圳市华星光电半导体显示技术有限公司 显示装置及其goa电路
CN107221298B (zh) * 2017-07-12 2019-08-02 深圳市华星光电半导体显示技术有限公司 一种goa电路及液晶显示器
CN107221299B (zh) * 2017-07-12 2019-06-07 深圳市华星光电半导体显示技术有限公司 一种goa电路及液晶显示器
CN107799083B (zh) * 2017-11-17 2020-02-07 武汉华星光电技术有限公司 一种goa电路
US20200035179A1 (en) * 2018-07-26 2020-01-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal panel including goa circuit and driving method thereof
CN109935200B (zh) * 2018-07-27 2022-06-03 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109192167A (zh) * 2018-10-12 2019-01-11 深圳市华星光电半导体显示技术有限公司 阵列基板行驱动电路及液晶显示器
CN111710305B (zh) * 2020-06-09 2021-09-24 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102024415A (zh) * 2010-12-10 2011-04-20 友达光电股份有限公司 移位寄存器电路
CN103021360A (zh) * 2012-10-11 2013-04-03 友达光电股份有限公司 可防止漏电的栅极驱动电路
CN103559867A (zh) * 2013-10-12 2014-02-05 深圳市华星光电技术有限公司 一种栅极驱动电路及其阵列基板和显示面板
CN103996370A (zh) * 2014-05-30 2014-08-20 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN104392701A (zh) * 2014-11-07 2015-03-04 深圳市华星光电技术有限公司 用于氧化物半导体薄膜晶体管的扫描驱动电路

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8072834B2 (en) * 2005-08-25 2011-12-06 Cypress Semiconductor Corporation Line driver circuit and method with standby mode of operation
KR101294321B1 (ko) * 2006-11-28 2013-08-08 삼성디스플레이 주식회사 액정 표시 장치
KR101344835B1 (ko) * 2006-12-11 2013-12-26 삼성디스플레이 주식회사 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치
US8610655B2 (en) * 2007-05-10 2013-12-17 Samsung Display Co., Ltd. Method for removing noise, switching circuit for performing the same and display device having the switching circuit
TWI393110B (zh) * 2008-09-26 2013-04-11 Au Optronics Corp 用於消除殘影之裝置、移位暫存器單元、液晶顯示設備及方法
KR101543281B1 (ko) * 2009-02-19 2015-08-11 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
TWI404036B (zh) * 2009-06-04 2013-08-01 Au Optronics Corp 液晶顯示器
US9632527B2 (en) * 2013-03-21 2017-04-25 Sharp Kabushiki Kaisha Shift register
TWI541779B (zh) * 2014-07-18 2016-07-11 友達光電股份有限公司 移位暫存器及移位暫存器的驅動方法
KR102238636B1 (ko) * 2014-08-05 2021-04-12 엘지디스플레이 주식회사 표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102024415A (zh) * 2010-12-10 2011-04-20 友达光电股份有限公司 移位寄存器电路
CN103021360A (zh) * 2012-10-11 2013-04-03 友达光电股份有限公司 可防止漏电的栅极驱动电路
CN103559867A (zh) * 2013-10-12 2014-02-05 深圳市华星光电技术有限公司 一种栅极驱动电路及其阵列基板和显示面板
CN103996370A (zh) * 2014-05-30 2014-08-20 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN104392701A (zh) * 2014-11-07 2015-03-04 深圳市华星光电技术有限公司 用于氧化物半导体薄膜晶体管的扫描驱动电路

Also Published As

Publication number Publication date
US20170162151A1 (en) 2017-06-08
CN105118459A (zh) 2015-12-02
US9721520B2 (en) 2017-08-01
WO2017045220A1 (zh) 2017-03-23

Similar Documents

Publication Publication Date Title
CN105118459B (zh) 一种goa电路及液晶显示器
CN104795034B (zh) 一种goa电路及液晶显示器
CN106448588B (zh) Goa驱动电路及液晶显示装置
CN104091577B (zh) 应用于2d-3d信号设置的栅极驱动电路
US11257410B2 (en) GOA circuit and display device
CN106571123B (zh) Goa驱动电路及液晶显示装置
CN103440839B (zh) 移位寄存单元、移位寄存器和显示装置
CN105139816B (zh) 栅极驱动电路
CN104517575B (zh) 移位寄存器及级传栅极驱动电路
CN107039016B (zh) Goa驱动电路及液晶显示器
CN104766575A (zh) 一种goa电路及液晶显示器
CN107799087A (zh) 一种goa电路及显示装置
CN103996367A (zh) 移位寄存器、栅极驱动电路和显示装置
CN109712552A (zh) Goa电路及显示面板
CN106409262A (zh) Goa驱动电路及液晶显示装置
CN109961737A (zh) Goa电路和显示装置
CN106652936A (zh) Goa电路及显示装置
JP6773305B2 (ja) Goa回路及び液晶ディスプレイ
CN107808650A (zh) Goa电路
CN106548759B (zh) 一种goa电路及液晶显示器
CN107221299A (zh) 一种goa电路及液晶显示器
CN110379349A (zh) 栅极驱动电路
CN105632451A (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105096811A (zh) Goa单元、栅极驱动电路及显示装置
CN108665865A (zh) 栅极驱动单元以及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: No.9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Patentee after: WUHAN CHINA STAR OPTOELECTRONICS TECHNOLOGY Co.,Ltd.

Address before: No.9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

Patentee before: Wuhan China Star Optoelectronics Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder