CN104917373A - Dc-dc转换器以及半导体集成电路 - Google Patents

Dc-dc转换器以及半导体集成电路 Download PDF

Info

Publication number
CN104917373A
CN104917373A CN201410446805.9A CN201410446805A CN104917373A CN 104917373 A CN104917373 A CN 104917373A CN 201410446805 A CN201410446805 A CN 201410446805A CN 104917373 A CN104917373 A CN 104917373A
Authority
CN
China
Prior art keywords
lower limit
signal
compare result
limit
result signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410446805.9A
Other languages
English (en)
Other versions
CN104917373B (zh
Inventor
谷藤亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN104917373A publication Critical patent/CN104917373A/zh
Application granted granted Critical
Publication of CN104917373B publication Critical patent/CN104917373B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33576Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements having at least one active switching element at the secondary side of an isolation transformer
    • H02M3/33592Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements having at least one active switching element at the secondary side of an isolation transformer having a synchronous rectifier circuit or a synchronous freewheeling circuit at the secondary side of an isolation transformer
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0032Control circuits allowing low power mode operation, e.g. in standby mode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0048Circuits or arrangements for reducing losses
    • H02M1/0054Transistor switching losses
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/325Means for protecting converters other than automatic disconnection with means for allowing continuous operation despite a fault, i.e. fault tolerant converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Amplifiers (AREA)

Abstract

DC-DC转换器的模式比较器,在模式信号规定动作模式的情况下,输入的阈值被切换为第一阈值,另一方面,在模式信号规定休止模式的情况下,输入的阈值被切换为比第一阈值大的第二阈值。DC-DC转换器的下限值设定电路,在模式信号规定动作模式的情况下,下限值被切换为第一下限值,另一方面,在模式信号规定休止模式的情况下,下限值被切换为比第一下限值大的第二下限值。

Description

DC-DC转换器以及半导体集成电路
关联申请的引用
本申请以2014年3月10日提出申请的日本国专利申请第2014-046220号带来的优先权的利益为基础,并且,要求该优先权的利益,在先申请的全部内容通过引用而包含于本申请。
技术领域
涉及DC-DC转换器以及半导体集成电路。
背景技术
DC-DC转换器使一个或多个开关元件接通(ON)/断开(OFF)并控制开关脉冲的高电平(ON)/低电平(OFF)时间(脉冲占空比),从而将所期望的电压、电流提供给负载。
发明内容
实施方式提供能够使从轻负载状态的复原高速化并能够减小输出电压的下降(drop)的DC-DC转换器以及半导体集成电路。
实施方式提供的DC-DC转换器,其特征在于,具备:
线圈,一端连接于被供给脉冲信号的第一节点,另一端连接于输出端子;
电容器,连接于所述线圈的另一端与固定电位之间;
分压电路,对所述输出端子的电压进行分压,输出进行该分压而得到的分压电压;
误差放大器,被输入所述分压电压和基准电压,将与对所述分压电压和所述基准电压进行比较的结果对应的比较结果信号输出至第二节点;
滤波电路,一端连接于所述第二节点,另一端连接于所述固定电位,对由所述误差放大器输出的所述比较结果信号的相位进行补偿;
开关控制电路,基于所述比较结果信号,控制对所述第一节点供给的所述脉冲信号的占空比,以使所述输出端子的电压接近目标值;
模式比较器,被输入所述比较结果信号和阈值,基于对所述比较结果信号和所述阈值进行比较的结果,输出规定动作模式的模式信号或规定休止模式的模式信号,在所述动作模式下,由所述开关控制电路进行所述脉冲信号的输出动作,在所述休止模式下,使由所述开关控制电路输出所述脉冲信号的动作停止,所述模式比较器具有滞后特性;以及
下限值设定电路,根据所述模式信号,设定对所述第二节点供给的所述比较结果信号的下限值,并进行控制以使所述比较结果信号不低于所述下限值,
在所述模式信号规定所述动作模式的情况下,所述下限值设定电路将所述下限值切换为第一下限值,
另一方面,在所述模式信号规定所述休止模式的情况下,所述下限值设定电路将所述下限值切换为比所述第一下限值大的第二下限值。
此外,实施方式提供的半导体集成电路,应用于具备线圈、电容器及分压电路的DC-DC转换器,其中,所述线圈,一端连接于第一节点,另一端连接于输出端子;电容器,连接于所述线圈的另一端与固定电位之间;分压电路,对所述输出端子的电压进行分压,输出进行该分压而得到的分压电压,
所述半导体集成电路的特征在于,具备:
误差放大器,被输入所述分压电压和基准电压,将与对所述分压电压和所述基准电压进行比较的结果对应的比较结果信号输出至第二节点;
滤波电路,一端连接于所述第二节点,另一端连接于所述固定电位,对由所述误差放大器输出的所述比较结果信号的相位进行补偿;
开关控制电路,基于所述比较结果信号,控制对所述第一节点供给的所述脉冲信号的占空比,以使所述输出端子的电压接近目标值;
模式比较器,被输入所述比较结果信号和阈值,基于对所述比较结果信号和所述阈值进行比较的结果,输出规定动作模式的模式信号或规定休止模式的模式信号,在所述动作模式下,由所述开关控制电路进行所述脉冲信号的输出动作,在所述休止模式下,使由所述开关控制电路输出所述脉冲信号的动作停止,所述模式比较器具有滞后特性;以及
下限值设定电路,根据所述模式信号,设定对所述第二节点提供的所述比较结果信号的下限值,并进行控制以使所述比较结果信号不低于所述下限值,
在所述模式信号规定所述动作模式的情况下,所述下限值设定电路将所述下限值切换为第一下限值,
另一方面,在所述模式信号规定所述休止模式的情况下,所述下限值设定电路将所述下限值切换为比所述第一下限值大的第二下限值。
根据实施方式,能够提供能够使从轻负载状态的复原高速化并能够减小输出电压的下降的DC-DC转换器以及半导体集成电路。
附图说明
图1是对作为本发明的一个形态的第一实施方式所涉及的DC-DC转换器1000的构成的一例进行表示的框图。
图2是对图1所示的DC-DC转换器1000的下限值设定电路DC的电路构成的一例进行表示的电路图。
图3是对图1所示的DC-DC转换器1000的上限值设定电路UC的电路构成的一例进行表示的电路图。
图4是对图1所示的DC-DC转换器1000的开关控制电路SWC的电路构成的一例进行表示的电路图。
图5是对图1所示的DC-DC转换器1000的各信号的波形的一例进行表示的波形图。
图6是对第二实施方式所涉及的DC-DC转换器2000的构成的一例进行表示的框图。
具体实施方式
以下,基于各附图对实施方式进行说明。
图1是对作为本发明的一个形态的第一实施方式所涉及的DC-DC转换器1000的构成的一例进行表示的框图。此外,图2是对图1所示的DC-DC转换器1000的下限值设定电路DC的电路构成的一例进行表示的电路图。此外,图3是对图1所示的DC-DC转换器1000的上限值设定电路UC的电路构成的一例进行表示的电路图。此外,图4是对图1所示的DC-DC转换器1000的开关控制电路SWC的电路构成的一例进行表示的电路图。
如图1所示,DC-DC转换器1000具备:线圈L、电容器C、分压电路1、误差放大器EA、滤波电路2、开关控制电路SWC、模式比较器MC、开关元件MC1、MC2、DC1、DC2、下限值设定电路DC、上限值设定电路UC。
线圈L为,一端连接于被提供脉冲信号的第一节点N1,另一端连接于输出端子TOUT。
电容器C连接于线圈L的另一端与固定电位(在此,例如为接地电位)之间。
分压电路1对输出端子TOUT的电压VOUT进行分压,输出进行该分压而得到的分压电压VFB。
该分压电路1例如包含第一分压电阻1a、第二分压电阻1b。第一分压电阻1a的一端连接于输出端子TOUT。第二分压电阻1b连接于第一分压电阻的另一端与接地之间。
此情况下,分压电路1输出第一分压电阻1a与第二分压电阻1b之间的电压作为分压电压VFB。
误差放大器EA为,反转输入端子被输入分压电压VFB,并且非反转输入端子被输入基准电压VREF。该误差放大器EA将与对分压电压VFB和基准电压VREF进行比较而获得的结果对应的比较结果信号Vc输出至第二节点N2。
即,例如,在分压电压VFB小于基准电压VREF的情况下(输出电压VOUT小于目标值的情况下),误差放大器EA使比较结果信号Vc的电压升高。
另一方面,在分压电压VFB比基准电压VREF大的情况下(输出电压VOUT比目标值大的情况下),误差放大器EA使比较结果信号Vc的电压降低。
此外,模式比较器MC被输入比较结果信号Vc和阈值Vth,基于对比较结果信号Vc和阈值Vth进行比较的结果,输出模式信号VMODE。
即,在比较结果信号Vc转移到阈值Vth以上的情况下,模式比较器MC输出用于规定动作模式的模式信号VMODE(例如,“Low”电平的信号),在该动作模式下,由开关控制电路SWC进行脉冲信号的输出动作。
另一方面,在比较结果信号Vc转移到小于阈值Vth的情况下,模式比较器MC输出用于规定休止模式的模式信号VMODE(例如,“High”电平的信号),在该休止模式下,使由开关控制电路SWC输出脉冲信号的动作停止。另外,该模式信号VMODE在图1中与信号Φ对应。并且,信号Φb是使信号Φ反转后的信号。
此外,该模式比较器MC具有滞后(hysteresis)特性。
例如,在比较结果信号Vc转移到阈值Vth以上的情况下(模式信号VMODE规定动作模式的情况下),模式比较器MC将被输入的阈值Vth切换为第一阈值VENTRY(开关元件MC1接通,开关元件MC2断开)。
另一方面,在比较结果信号Vc转移到小于阈值Vth的情况下(模式信号VMODE规定休止模式的情况下),模式比较器MC将被输入的阈值Vth切换为比第一阈值VENTRY高的第二阈值VEXIT(开关元件MC1断开,开关元件MC2接通)。另外,第二阈值VEXIT被设定为比上限值VH低。
此外,滤波电路2为,一端连接于第二节点N2,另一端连接于固定电位(例如,如已经叙述那样为接地电位)。该滤波电路2对由误差放大器EA输出的比较结果信号Vc的相位进行补偿。由此,DC-DC控制回路进行稳态动作。
该滤波电路2例如如图1所示,包含补偿用电阻2a、补偿用电容器2b。
补偿用电阻2a连接于第二节点N2与固定电位之间。
补偿用电容器2b在第二节点N2与固定电位之间、与补偿用电阻2a串联地连接。
补偿用电阻2a例如是通过信号Φb而控制的可变电阻。此情况下,校正用电阻2a以电阻元件2a1、2a2以及开关元件2SW构成。
例如,模式信号VMODE规定动作模式的情况下(信号Φb为“High”电平的情况下),补偿用电阻2a的电阻值被切换为第一电阻值(开关元件2SW接通)。
另一方面,模式信号VMODE规定休止模式的情况下(信号Φb为“Low”电平的情况下),补偿用电阻2a的电阻值被切换为比所述第一电阻值大的第二电阻值(开关元件2SW断开)。
开关控制电路SWC基于比较结果信号Vc,控制对第一节点N1提供的脉冲信号的占空比,以使输出端子TOUT的电压接近目标值。
此外,下限值设定电路DC对应于由模式比较器MC输出的模式信号VMODE,设定对第二节点N2提供的比较结果信号Vc的下限值VL,并进行控制以使比较结果信号Vc不低于下限值VL。
在比较结果信号Vc转移到阈值Vth以上的情况下,该下限值设定电路DC将下限值切换为第一下限值VLa(开关元件DC1接通,开关元件DC2断开)。
另一方面,在比较结果信号Vc转移到小于阈值Vth的情况下,下限值设定电路DC的下限值切换为比第一下限值VLa高的第二下限值VWAIT(开关元件DC1断开,开关元件DC2接通)。
该下限值设定电路DC例如如图2所示,具备第一限制晶体管T1、第一放大器AMP1。
第一限制晶体管T1为,一端连接于电源VIN,另一端连接于第二节点N2。
第一放大器AMP1被输入比较结果信号Vc和下限值,基于比较结果信号Vc和下限值,输出对第一限制晶体管T1的栅极电压进行控制的第一控制信号。
例如,比较结果信号Vc比下限值大的情况下,第一放大器AMP1控制第一限制晶体管T1的栅极电压,以使第一限制晶体管T1截止(off)。
另一方面,在比较结果信号Vc达到下限值的情况下,第一放大器AMP1控制第一限制晶体管T1的栅极电压,以使第一限制晶体管T1导通(on)。
由此,控制为比较结果信号Vc不低于下限值VL。
此外,如图1所示,上限值设定电路UC设定对第二节点N2提供的比较结果信号Vc的上限值VH,并进行控制以使比较结果信号Vc不高于上限值VH。
该上限值设定电路UC例如如图3所示,具备第二限制晶体管T2、第二放大器AMP2。
第二限制晶体管T2为,一端(源极)连接于固定电位(例如,如已经叙述那样为接地电位),另一端(漏极)连接于第二节点N2。
第二放大器AMP2被输入比较结果信号Vc和上限值VH,基于比较结果信号Vc和上限值VH,输出对第二限制晶体管T2的栅极电压进行控制的第二控制信号。
例如,在比较结果信号Vc比上限值VH小的情况下,第二放大器AMP2控制第二限制晶体管T2的栅极电压,以使第二限制晶体管T2截止。
另一方面,在比较结果信号Vc达到上限值VH的情况下,第二放大器AMP2控制第二限制晶体管T2的栅极电压,以使第二限制晶体管T2导通。
由此,控制为比较结果信号Vc不高于上限值VH。
即,能够将误差放大器EA的输出限制在某范围内,能够抑制比较结果信号Vc成为在控制范围外的动作。
在此,开关控制电路SWC例如如图4所示,具备第一MOS晶体管M1、第二MOS晶体管M2、电流检测电阻R1、电流放大器CA、电流比较器ICOMP、振荡器OSC、驱动控制电路3。
第一MOS晶体管M1为,一端(源极)经由电流检测电阻R1而连接于电源VIN,另一端(漏极)连接于第一节点N1。在此,该第一MOS晶体管M1例如是pMOS晶体管。
第二MOS晶体管M2为,一端(漏极)连接于第一节点N1,另一端(源极)连接于固定电位(在此,如已经叙述那样为接地电位)。在此,该第二MOS晶体管M2例如是nMOS晶体管。
如已经叙述那样,电流检测电阻R1连接于电源VIN与第一MOS晶体管M1的一端(源极)之间。
电流放大器CA输出与在电流检测电阻R1中流通的电流的电流值对应的电流检测信号VSW。该电流放大器CA监视在线圈L中流通的电感器电流的例如峰值。即,电流检测信号VSW为与该电感器电流对应的值。
电流比较器ICOMP被输入比较结果信号Vc和电流检测信号VSW,输出与对比较结果信号Vc和电流检测信号VSW进行比较的结果对应的复位信号。
振荡器OSC每隔一定期间输出振荡了的振荡信号即置位信号(例如“High”电平的信号)。
驱动控制电路3为,对应于该置位信号而对第一MOS晶体管M1以及第二MOS晶体管M2的栅极输出脉冲信号即控制信号,将第一MOS晶体管M1和第二MOS晶体管M2切换为互补地导通/截止。并且,驱动控制电路3根据该复位信号,对该控制信号的脉冲占空比进行控制。
在此,驱动控制电路3例如如图4所示,包含双稳态多谐振荡器FF、逻辑电路3a及驱动器PDR、NDR。
该复位信号被输入至双稳态多谐振荡器FF的复位端子R,该置位信号被输入至双稳态多谐振荡器FF的置位端子。双稳态多谐振荡器FF根据该置位信号以及该复位信号,从输出端子Q输出信号。
逻辑电路3a根据双稳态多谐振荡器FF的输出信号,经由对信号进行放大的驱动器PDR、NDR、对第一以及第二MOS晶体管M1、M2的栅极输出该控制信号。
此外,开关控制电路SWC根据已经叙述的规定休止模式的模式信号VMODE,使振荡器OSC、电流比较器ICOMP、或电流放大器CA中的至少某一个停止动作。尤其是,通过使振荡器OSC、电流比较器ICOMP、以及电流放大器CA的全部的动作停止,能够谋求消耗电力的进一步降低。
在具有如以上的构成的DC-DC转换器1000中,通过反馈回路,脉冲占空比被控制,以使分压电压VFB与基准电压VREF一致。为此,通过变更分压电阻1的电阻比,能够将输出电压VOUT设定为预定的值。
这样,DC-DC转换器1000通过每隔一定期间从振荡器OSC提供的置位信号、和通过电压VSW与电压Vc的比较而生成的复位信号,进行PWM(Pulse Width Modulation:脉宽调制)控制。
另外,误差放大器EA、滤波电路2、开关控制电路SWC、模式比较器MC、开关元件MC1、MC2、DC1、DC2、下限值设定电路DC以及上限值设定电路UC构成搭载于一个芯片的半导体集成电路100。该半导体集成电路100如已经叙述那样,应用于DC-DC转换器1000。
在此,对具有如以上的构成的DC-DC转换器1000的模式从轻负载模式转移到通常模式时的动作的一例进行说明。
图5是对图1所示的DC-DC转换器1000的各信号的波形的一例进行表示的波形图。
如图5所示,第一下限值VLa被设定为比第一阈值VENTRY低。并且,第一阈值VENTRY被设定为比第二下限值VWAIT低。并且,第二下限值VWAIT被设定为比第二阈值VEXIT低。
在此,例如,在时刻t0,比较结果信号Vc变为小于阈值Vth(第一阈值VENTRY)后,模式信号VMODE(信号Φ)变为“High”电平(规定休止模式)。
由此,开关控制电路SWC使输出脉冲信号的动作停止。由此,输出电压VOUT开始下降。
此时,阈值Vth被切换为第二阈值VEXIT。然后,比较结果信号Vc被限制为第二下限值VWAIT。
然后,在时刻t2,比较结果信号Vc变为阈值Vth(第二阈值VEXIT)以上时,模式信号VMODE(信号Φ)变为“Low”电平(规定动作模式)。
由此,开关控制电路SWC开始脉冲信号的输出动作。
由于是负载电流IOUT还少的状态(轻负载),所以输出电压VOUT上升,比较结果信号Vc开始下降。
然后,在时刻t3,比较结果信号Vc变为小于阈值Vth(第一阈值VENTRY)时,模式信号VMODE(信号Φ)变为“High”电平(规定休止模式)。
由此,开关控制电路SWC使输出脉冲信号的动作停止。由此,输出电压VOUT开始下降。
此时,阈值Vth被切换为第二阈值VEXIT。然后,比较结果信号Vc被限制为第二下限值VWAIT。
然后,在时刻t4,负载电流IOUT增加。
然后,在时刻t5,比较结果信号Vc变为阈值Vth(第二阈值VEXIT)以上时,模式信号VMODE(信号Φ)变为“Low”电平(从轻负载模式转移到通常模式)。
由此,开关控制电路SWC开始脉冲信号的输出动作。
如已经叙述那样,在时刻t3比较结果信号Vc变为第一阈值VENTRY以下而模式比较器MC反转后,立刻使下限值为第二下限值VWAIT。
由此,在时刻t4,负载电流IOUT增加并从轻负载模式复原到通常模式时,能够使比较结果信号Vc的上升从较高的电压值(VWAIT)开始。即,DC-DC转换器1000的开关动作开始之前的时刻t4~t5的期间变短。
并且,休止模式时(时刻t0~t2,t3~t5)无需考虑动作模式(时刻t2~t3)时的反馈回路的稳定性,所以如已经叙述那样使滤波电路2的电阻值增大。
在增大滤波电路2的电阻值时,即使误差放大器EA的驱动能力相同,比较结果信号Vc的响应速度也提高。
因此,输出电压VOUT的电压下降ΔVdrop进一步变小。由此,能够抑制被提供输出电压VOUT的应用的误动作。
如以上所述,根据本实施方式所涉及的DC-DC转换器,能够使从轻负载状态的复原高速化,能够减小输出电压的下降。
另外,第一、第二阈值及第一、第二下限值的关系的大小关系不限于前述的实施方式的关系。例如,第二下限值VWAIT也可以是第一阈值VENTRY以下的值。
[第二实施方式]
图6是对第二实施方式所涉及的DC-DC转换器2000的构成的一例进行表示的框图。另外,在图6中,与图1所示的符号相同的符号表示与第一实施方式相同的构成。
如图6所示,DC-DC转换器2000与第一实施方式同样地,具备:线圈L、电容器C、分压电路1、误差放大器EA、滤波电路2、开关控制电路SWC、模式比较器MC、开关元件MC1、MC2、DC1、DC2、下限值设定电路DC、上限值设定电路UC。
在此,驱动电流源IX对应于模式信号VMODE(信号Φb),控制误差放大器EA的驱动电流。另外,该驱动电流源IX在图1中为了简单而被省略。
例如,在模式信号VMODE规定动作模式的情况下,驱动电流源IX将驱动电流设定为第一电流值。即,在模式信号VMODE规定动作模式的情况下,误差放大器EA的驱动电流被切换为第一电流值。
另一方面,在模式信号VMODE规定休止模式的情况下,驱动电流源IX将驱动电流设定为比第一电流值大的第二电流值。即,在模式信号VMODE规定休止模式的情况下,误差放大器EA的驱动电流被切换为比第一电流值大的第二电流值。
由此,在模式信号VMODE规定休止模式的情况下,误差放大器EA的驱动能力增加(响应速度提高)。
即,DC-DC转换器2000在从轻负载模式转移到通常模式时,能够降低输出电压VOUT的下降。
另外,误差放大器EA、滤波电路2、开关控制电路SWC、模式比较器MC、开关元件MC1、MC2、DC1、DC2、下限值设定电路DC以及上限值设定电路UC构成搭载于一个芯片的半导体集成电路200。该半导体集成电路200应用于DC-DC转换器2000。
另外,DC-DC转换器2000的其他的构成与实施方式1相同。
即,根据本第二实施方式所涉及的DC-DC转换器2000,与第一实施方式同样地,能够使从轻负载状态的复原高速化,能够减小输出电压的下降。
另外,也可以将该第二实施方式中说明的使误差放大器EA的驱动电流变化的构成应用于第一实施方式的DC-DC转换器1000。
对本发明的几个实施方式进行了说明,但这些实施方式是作为例子而提示的,意图不在于限定发明的范围。这些新的实施方式能够以其他各种方式实施,在不脱离发明的主旨的范围内,能够进行各种省略、置换、变更。这些实施方式及其变形包含于发明的范围及主旨,并且包含于权利要求书记载的发明及其等同的范围。

Claims (20)

1.一种DC-DC转换器,其特征在于,具备:
线圈,一端连接于被提供脉冲信号的第一节点,另一端连接于输出端子;
电容器,连接于所述线圈的另一端与固定电位之间;
分压电路,对所述输出端子的电压进行分压,输出进行该分压而得到的分压电压;
误差放大器,被输入所述分压电压和基准电压,将与对所述分压电压和所述基准电压进行比较的结果对应的比较结果信号输出至第二节点;
滤波电路,一端连接于所述第二节点,另一端连接于所述固定电位,对由所述误差放大器输出的所述比较结果信号的相位进行补偿;
开关控制电路,基于所述比较结果信号,控制对所述第一节点提供的所述脉冲信号的占空比,以使所述输出端子的电压接近目标值;
模式比较器,被输入所述比较结果信号和阈值,基于对所述比较结果信号和所述阈值进行比较的结果,输出规定动作模式的模式信号或规定休止模式的模式信号,在所述动作模式下,由所述开关控制电路进行所述脉冲信号的输出动作,在所述休止模式下,使由所述开关控制电路输出所述脉冲信号的动作停止,所述模式比较器具有滞后特性;以及
下限值设定电路,根据所述模式信号,设定对所述第二节点提供的所述比较结果信号的下限值,并进行控制以使所述比较结果信号不低于所述下限值,
在所述模式信号规定所述动作模式的情况下,所述下限值设定电路将所述下限值切换为第一下限值,
另一方面,在所述模式信号规定所述休止模式的情况下,所述下限值设定电路将所述下限值切换为比所述第一下限值大的第二下限值。
2.如权利要求1所述的DC-DC转换器,其特征在于,
在所述比较结果信号转移到所述阈值以上的情况下,所述模式比较器输出规定所述动作模式的模式信号,
另一方面,在所述比较结果信号转移到小于所述阈值的情况下,所述模式比较器输出规定所述休止模式的模式信号。
3.如权利要求1所述的DC-DC转换器,其特征在于,
在所述模式信号规定所述动作模式的情况下,所述模式比较器的所述阈值为第一阈值,
在所述模式信号规定所述休止模式的情况下,所述模式比较器的所述阈值是比所述第一阈值大的第二阈值。
4.如权利要求3所述的DC-DC转换器,其特征在于,
所述第一下限值比所述第一阈值小,
所述第一阈值比所述第二下限值小,
所述第二下限值比所述第二阈值小。
5.如权利要求1所述的DC-DC转换器,其特征在于,
所述滤波电路具备:
补偿用电阻,连接于所述第二节点与所述固定电位之间;以及
补偿用电容器,在所述第二节点与所述固定电位之间,与所述补偿用电阻串联地连接。
6.如权利要求5所述的DC-DC转换器,其特征在于,
所述补偿用电阻是可变电阻,
在所述模式信号规定所述动作模式的情况下,所述补偿用电阻的电阻值被切换为第一电阻值,
另一方面,在所述模式信号规定所述休止模式的情况下,所述补偿用电阻的电阻值被切换为比所述第一电阻值大的第二电阻值。
7.如权利要求1所述的DC-DC转换器,其特征在于,
所述下限值设定电路具备:
第一限制晶体管,一端连接于电源,另一端连接于所述第二节点;以及
第一放大器,被输入所述比较结果信号和所述下限值,基于所述比较结果信号和所述下限值,输出对所述第一限制晶体管的栅极电压进行控制的第一控制信号,
在所述比较结果信号比所述下限值大的情况下,所述第一控制信号使所述第一限制晶体管截止,
另一方面,在所述比较结果信号达到所述下限值的情况下,所述第一控制信号使所述第一限制晶体管导通。
8.如权利要求1所述的DC-DC转换器,其特征在于,
还具备上限值设定电路,该上限值设定电路设定对所述第二节点提供的所述比较结果信号的上限值,并进行控制以使所述比较结果信号不高于所述上限值。
9.如权利要求8所述的DC-DC转换器,其特征在于,
所述第二阈值比所述上限值小,
所述第一下限值比所述第一阈值小,
所述第一阈值比所述第二下限值小,
所述第二下限值比所述第二阈值小。
10.如权利要求8所述的DC-DC转换器,其特征在于,
所述上限值设定电路具备:
第二限制晶体管,一端连接于所述固定电位,另一端连接于所述第二节点;以及
第二放大器,被输入所述比较结果信号和所述上限值,基于所述比较结果信号和所述上限值,输出对所述第二限制晶体管的栅极电压进行控制的第二控制信号,
在所述比较结果信号比所述上限值小的情况下,所述第二控制信号使所述第二限制晶体管截止,
另一方面,在所述比较结果信号达到所述上限值的情况下,所述第二控制信号使所述第二限制晶体管导通。
11.一种半导体集成电路,应用于具备线圈、电容器及分压电路的DC-DC转换器,其中,
所述线圈,一端连接于第一节点,另一端连接于输出端子;
所述电容器,连接于所述线圈的另一端与固定电位之间;
所述分压电路,对所述输出端子的电压进行分压,输出进行该分压而得到的分压电压,
所述半导体集成电路的特征在于,具备:
误差放大器,被输入所述分压电压和基准电压,将与对所述分压电压和所述基准电压进行比较的结果对应的比较结果信号输出至第二节点;
滤波电路,一端连接于所述第二节点,另一端连接于所述固定电位,对由所述误差放大器输出的所述比较结果信号的相位进行补偿;
开关控制电路,基于所述比较结果信号,控制对所述第一节点提供的所述脉冲信号的占空比,以使所述输出端子的电压接近目标值;
模式比较器,被输入所述比较结果信号和阈值,基于对所述比较结果信号和所述阈值进行比较的结果,输出规定动作模式的模式信号或规定休止模式的模式信号,在所述动作模式下,由所述开关控制电路进行所述脉冲信号的输出动作,在所述休止模式下,使由所述开关控制电路输出所述脉冲信号的动作停止,所述模式比较器具有滞后特性;以及
下限值设定电路,根据所述模式信号,设定对所述第二节点提供的所述比较结果信号的下限值,并进行控制以使所述比较结果信号不低于所述下限值,
在所述模式信号规定所述动作模式的情况下,所述下限值设定电路将所述下限值切换为第一下限值,
另一方面,在所述模式信号规定所述休止模式的情况下,所述下限值设定电路将所述下限值切换为比所述第一下限值大的第二下限值。
12.如权利要求11所述的半导体集成电路,其特征在于,
在所述比较结果信号转移到所述阈值以上的情况下,所述模式比较器输出规定所述动作模式的模式信号,
另一方面,在所述比较结果信号转移到小于所述阈值的情况下,所述模式比较器输出规定所述休止模式的模式信号。
13.如权利要求11所述的半导体集成电路,其特征在于,
在所述模式信号规定所述动作模式的情况下,所述模式比较器的所述阈值为第一阈值,
在所述模式信号规定所述休止模式的情况下,所述模式比较器的所述阈值是比所述第一阈值大的第二阈值。
14.如权利要求13所述的半导体集成电路,其特征在于,
所述第一下限值比所述第一阈值小,
所述第一阈值比所述第二下限值小,
所述第二下限值比所述第二阈值小。
15.如权利要求11所述的半导体集成电路,其特征在于,
所述滤波电路具备:
补偿用电阻,连接于所述第二节点与所述固定电位之间;以及
补偿用电容器,在所述第二节点与所述固定电位之间,与所述补偿用电阻串联地连接。
16.如权利要求15所述的半导体集成电路,其特征在于,
所述补偿用电阻是可变电阻,
在所述模式信号规定所述动作模式的情况下,所述补偿用电阻的电阻值被切换为第一电阻值,
另一方面,在所述模式信号规定所述休止模式的情况下,所述补偿用电阻的电阻值被切换为比所述第一电阻值大的第二电阻值。
17.如权利要求11所述的半导体集成电路,其特征在于,
所述下限值设定电路具备:
第一限制晶体管,一端连接于电源,另一端连接于所述第二节点;以及
第一放大器,被输入所述比较结果信号和所述下限值,基于所述比较结果信号和所述下限值,输出对所述第一限制晶体管的栅极电压进行控制的第一控制信号,
在所述比较结果信号比所述下限值大的情况下,所述第一控制信号使所述第一限制晶体管截止,
另一方面,在所述比较结果信号达到所述下限值的情况下,所述第一控制信号使所述第一限制晶体管导通。
18.如权利要求11所述的半导体集成电路,其特征在于,还具备:
上限值设定电路,设定对所述第二节点提供的所述比较结果信号的上限值,并进行控制以使所述比较结果信号不高于所述上限值。
19.如权利要求18所述的半导体集成电路,其特征在于,
所述第二阈值比所述上限值小,
所述第一下限值比所述第一阈值小,
所述第一阈值比所述第二下限值小,
所述第二下限值比所述第二阈值小。
20.如权利要求18所述的半导体集成电路,其特征在于,
所述上限值设定电路具备:
第二限制晶体管,一端连接于所述固定电位,另一端连接于所述第二节点;以及
第二放大器,被输入所述比较结果信号和所述上限值,基于所述比较结果信号和所述上限值,输出对所述第二限制晶体管的栅极电压进行控制的第二控制信号,
在所述比较结果信号比所述上限值小的情况下,所述第二控制信号使所述第二限制晶体管截止,
另一方面,在所述比较结果信号达到所述上限值的情况下,所述第二控制信号使所述第二限制晶体管导通。
CN201410446805.9A 2014-03-10 2014-09-03 Dc-dc转换器以及半导体集成电路 Expired - Fee Related CN104917373B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014046220A JP6097237B2 (ja) 2014-03-10 2014-03-10 Dc−dcコンバータおよび半導体集積回路
JP2014-046220 2014-03-10

Publications (2)

Publication Number Publication Date
CN104917373A true CN104917373A (zh) 2015-09-16
CN104917373B CN104917373B (zh) 2017-09-05

Family

ID=54018390

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410446805.9A Expired - Fee Related CN104917373B (zh) 2014-03-10 2014-09-03 Dc-dc转换器以及半导体集成电路

Country Status (3)

Country Link
US (1) US9356530B2 (zh)
JP (1) JP6097237B2 (zh)
CN (1) CN104917373B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111371306A (zh) * 2018-12-26 2020-07-03 致茂电子(苏州)有限公司 突波抑制模块及具突波抑制功能的功率因子校正电路

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6097237B2 (ja) * 2014-03-10 2017-03-15 株式会社東芝 Dc−dcコンバータおよび半導体集積回路
US9941790B2 (en) * 2015-08-19 2018-04-10 Qualcomm Incorporated DC-to-DC converter
US10014774B2 (en) * 2016-10-18 2018-07-03 Texas Instruments Incorporated Power supply with low to high power transition mode
CN107317476B (zh) * 2017-07-19 2019-11-12 深圳市华星光电半导体显示技术有限公司 输出电压调整电路及液晶显示装置
USD992626S1 (en) * 2021-03-30 2023-07-18 Axis Ab Monitoring camera

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5289361A (en) * 1991-01-16 1994-02-22 Vlt Corporation Adaptive boost switching preregulator and method
JPH09266664A (ja) * 1996-03-28 1997-10-07 Mitsubishi Electric Corp カレントモードコントロールdc/dcコンバータ
US20100052627A1 (en) * 2008-08-26 2010-03-04 Kabushiki Kaisha Toshiba Dc/dc converter
US20110115456A1 (en) * 2009-11-17 2011-05-19 Kabushiki Kaisha Toshiba Dc-dc converter and semiconductor integrated circuit
US20110221415A1 (en) * 2010-03-09 2011-09-15 Kabushiki Kaisha Toshiba Dc/dc converter
CN102655370A (zh) * 2011-03-04 2012-09-05 英特赛尔美国股份有限公司 用于低待机电流切换调节器的方法和装置
CN103105950A (zh) * 2011-11-14 2013-05-15 罗技欧洲公司 用于多区域输入装置的控制***

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3571690B2 (ja) * 2001-12-06 2004-09-29 松下電器産業株式会社 スイッチング電源装置及びスイッチング電源用半導体装置
JP4033806B2 (ja) * 2003-06-11 2008-01-16 松下電器産業株式会社 スイッチング電源制御用半導体装置
JP3697696B2 (ja) * 2003-09-11 2005-09-21 日本テキサス・インスツルメンツ株式会社 Dc−dcコンバータ
JP5034451B2 (ja) * 2006-11-10 2012-09-26 富士通セミコンダクター株式会社 電流モードdc−dcコンバータ制御回路および電流モードdc−dcコンバータの制御方法
JP2008228362A (ja) * 2007-03-08 2008-09-25 Matsushita Electric Ind Co Ltd 電源装置
JP2010081747A (ja) * 2008-09-26 2010-04-08 Fujitsu Microelectronics Ltd Dc/dcコンバータ制御回路、およびdc/dcコンバータ制御方法
JP5506281B2 (ja) * 2009-08-17 2014-05-28 スパンション エルエルシー 電源回路及び電子機器
JP2011087394A (ja) * 2009-10-14 2011-04-28 Panasonic Corp スイッチング素子駆動用制御回路およびスイッチング電源装置
WO2012087337A2 (en) * 2010-12-24 2012-06-28 Semiconductor Components Industries, Llc Power factor controller and method
JP2012205365A (ja) * 2011-03-24 2012-10-22 Sanken Electric Co Ltd スイッチング電源装置
WO2013080403A1 (ja) * 2011-11-28 2013-06-06 パナソニック株式会社 スイッチング電源装置および半導体装置
GB201200342D0 (en) * 2012-01-10 2012-02-22 Texas Instr Cork Ltd Hybrid peak/average current mode control using digitally assisted analog control schemes
US9112409B2 (en) * 2012-08-10 2015-08-18 Texas Instruments Incorporated Switched mode assisted linear regulator with dynamic buck turn-off using ZCD-controlled tub switching
US9112413B2 (en) * 2012-08-10 2015-08-18 Texas Instruments Incorporated Switched mode assisted linear regulator with AC coupling with capacitive charge control
JP6043132B2 (ja) * 2012-09-11 2016-12-14 ローム株式会社 Dc/dcコンバータおよびその制御回路、制御方法、それを用いた電源装置、電源アダプタおよび電子機器
JP6092604B2 (ja) * 2012-12-10 2017-03-08 ローム株式会社 Dc/dcコンバータおよびその制御回路、それを用いた電源装置、電源アダプタおよび電子機器
JP6272036B2 (ja) * 2013-02-13 2018-01-31 株式会社Soken 電力変換装置
US9264033B2 (en) * 2013-03-08 2016-02-16 Qualcomm Incorporated Feed-forward frequency control method for current mode hysteretic buck regulator
JP6103478B2 (ja) * 2013-03-22 2017-03-29 東芝ライテック株式会社 電源回路及び照明装置
US9431906B2 (en) * 2013-03-29 2016-08-30 Chengdu Monolithic Power Systems Co., Ltd. Voltage converter circuit and associated control method to improve transient performance
JP6173008B2 (ja) * 2013-04-23 2017-08-02 ローム株式会社 電源回路
US9112419B2 (en) * 2013-07-16 2015-08-18 Rohm Co., Ltd. AC/DC converter with control circuit that receives rectified voltage at input detection terminal
US9130455B2 (en) * 2013-07-17 2015-09-08 Avatekh, Inc. Method and apparatus for control of switched-mode power supplies
US20150035509A1 (en) * 2013-07-31 2015-02-05 Semiconductor Energy Laboratory Co., Ltd. Control circuit and dc-dc converter
US10320290B2 (en) * 2013-08-09 2019-06-11 Microsemi Corporation Voltage regulator with switching and low dropout modes
CN103401400B (zh) * 2013-08-12 2016-01-13 成都芯源***有限公司 开关电源转换器***及其控制电路和控制方法
JP6278188B2 (ja) * 2013-09-24 2018-02-14 サンケン電気株式会社 Dc/dcコンバータ
JP6097237B2 (ja) * 2014-03-10 2017-03-15 株式会社東芝 Dc−dcコンバータおよび半導体集積回路
US9455626B2 (en) * 2014-03-11 2016-09-27 Micrel, Inc. Hysteretic buck DC-DC converter
US9564817B2 (en) * 2014-03-17 2017-02-07 Semiconductor Components Industries, Llc Method and apparatus for dedicated skip mode for resonant converters
US9467043B2 (en) * 2014-03-26 2016-10-11 Micrel, Inc. Buck DC-DC converter with fixed frequency
JP6368535B2 (ja) * 2014-05-07 2018-08-01 ローム株式会社 Dc/dcコンバータおよびその制御回路、制御方法、ならびに電子機器
US9413232B2 (en) * 2014-06-30 2016-08-09 Texas Instruments Incorporated Droop reduction circuit for charge pump buck converter

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5289361A (en) * 1991-01-16 1994-02-22 Vlt Corporation Adaptive boost switching preregulator and method
JPH09266664A (ja) * 1996-03-28 1997-10-07 Mitsubishi Electric Corp カレントモードコントロールdc/dcコンバータ
US20100052627A1 (en) * 2008-08-26 2010-03-04 Kabushiki Kaisha Toshiba Dc/dc converter
US20110115456A1 (en) * 2009-11-17 2011-05-19 Kabushiki Kaisha Toshiba Dc-dc converter and semiconductor integrated circuit
US20110221415A1 (en) * 2010-03-09 2011-09-15 Kabushiki Kaisha Toshiba Dc/dc converter
CN102655370A (zh) * 2011-03-04 2012-09-05 英特赛尔美国股份有限公司 用于低待机电流切换调节器的方法和装置
CN103105950A (zh) * 2011-11-14 2013-05-15 罗技欧洲公司 用于多区域输入装置的控制***

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111371306A (zh) * 2018-12-26 2020-07-03 致茂电子(苏州)有限公司 突波抑制模块及具突波抑制功能的功率因子校正电路
CN111371306B (zh) * 2018-12-26 2022-04-05 致茂电子(苏州)有限公司 突波抑制模块及具突波抑制功能的功率因子校正电路

Also Published As

Publication number Publication date
JP2015171274A (ja) 2015-09-28
CN104917373B (zh) 2017-09-05
US20150256066A1 (en) 2015-09-10
US9356530B2 (en) 2016-05-31
JP6097237B2 (ja) 2017-03-15

Similar Documents

Publication Publication Date Title
US9013165B2 (en) Switching regulator including a configurable multi-mode PWM controller implementing multiple control schemes
US10075075B2 (en) Buck-boost power converter and associated mode transition control module
TWI593224B (zh) 升壓降壓型開關功率變換器及其控制電路
US8593125B1 (en) Buck DC-DC converter with dual feedback control
US6229292B1 (en) Voltage regulator compensation circuit and method
TWI538371B (zh) 直流對直流轉換器電路及偵測直流對直流轉換器電路內之零電流交跨的偵測電路和方法以及其電源供應器控制器、電源供應器、系統
US11183928B2 (en) Switching regulator and control method thereof
CN206523802U (zh) 电压调节电路
US7276886B2 (en) Dual buck-boost converter with single inductor
CN104917373A (zh) Dc-dc转换器以及半导体集成电路
US9240720B2 (en) Emulation based ripple cancellation for a DC-DC converter
US10056822B1 (en) Constant on-time switching regulator for zero ESR output capacitor without output voltage offset
US9998008B2 (en) Active transient response for DC-DC converters
JP4834058B2 (ja) 最大デューティサイクルを高めた一定オン時間利用電圧調整器
JP6356214B2 (ja) スイッチングレギュレータにおける100パーセントデューティサイクルのためのシステムおよび方法
US10826380B2 (en) Switching converter, circuit and method for controlling the same
US20140266090A1 (en) Switching regulator with adaptive pwm/pfm modulator
US10630175B2 (en) Pseudo current tracking for power supply regulation
US9490699B2 (en) Digitally controlled current mode power converter
TWI482403B (zh) 可運作於脈波寬度調變模式或脈波省略模式下的電壓轉換器及其切換方法
US20130106384A1 (en) Voltage converting circuit
US11456667B2 (en) Constant ripple injection circuit for switching converter

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170905

Termination date: 20190903

CF01 Termination of patent right due to non-payment of annual fee