CN104333365B - 一种三段式时间数字转换电路 - Google Patents

一种三段式时间数字转换电路 Download PDF

Info

Publication number
CN104333365B
CN104333365B CN201410536431.XA CN201410536431A CN104333365B CN 104333365 B CN104333365 B CN 104333365B CN 201410536431 A CN201410536431 A CN 201410536431A CN 104333365 B CN104333365 B CN 104333365B
Authority
CN
China
Prior art keywords
section
time
clk
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410536431.XA
Other languages
English (en)
Other versions
CN104333365A (zh
Inventor
吴金
张文龙
姚群
唐豪杰
袁德军
郑丽霞
孙伟锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN201410536431.XA priority Critical patent/CN104333365B/zh
Publication of CN104333365A publication Critical patent/CN104333365A/zh
Application granted granted Critical
Publication of CN104333365B publication Critical patent/CN104333365B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种三段式时间数字转换(TDC)电路,时间间隔的测量由高段、中段和低段三部分分段量化完成。高段位TDC采用线性反馈移位寄存器(LFSR)结构,实现宽范围的测量;中段位TDC采用环形振荡器结构,通过均匀相位分辨搜寻高频时钟上升沿的位置,触发锁存信号和中段位计数信号,并用同步计数器完成中段测量;低段位环振TDC完成量化误差更精细的测量,采用与中段位相同的结构,并采用先译码后传输的方式。全部数据通过逻辑控制电路以二进制形式依次串行输出。相比传统的三段式TDC,本发明的TDC可以实现延迟单元复用,从而获得更优的架构设计及更小的版图面积。在相同的检测精度下,其产生的***功耗明显降低,因此可应用于高速高精度的时间测量***。

Description

一种三段式时间数字转换电路
技术领域
本发明涉及一种三段式时间数字转换电路,可用于高速高精度时间测量***中。
背景技术
时间数字转换器(Time Digital Converter,TDC)是一种时间测量的常用电路,它是将时间间隔直接转化为高精度的数字值,并实现数字输出。目前已被广泛应用于电子领域,如用于全数字锁相环ADPLL中,提高其测试器件和信号的时间特性。近几年,最受关注的TDC是使用高速CMOS数字电路的结构,主要原因是被测试信号能实现较高的时间精度。对TDC精确度进行研究,将有利于TDC的应用和质量保证。
随着高精度时间量化技术的纵向化发展,在模拟IC领域中出现了一批以时间数字转换器为核心的高性能模拟器件,譬如高速低功耗模拟数字转换器以及全数字锁相环等,克服了一系列因工艺尺寸限制而无法解决的模拟电路的设计难题,为模拟IC的设计开辟了全新的设计途径。因此,时间数字转换器将成为联系模拟连续时间信号量与数字离散信号量的一个桥梁,成为数模混合集成电路设计的一个全新领域。
发明内容
发明目的:针对上述现有技术,提出一种三段式时间数字转换电路,相比传统的三段式TDC结构,在实现宽范围、高精度测量的同时,简化了电路结构、减小了***的面积和功耗。
发明内容:一种三段式时间数字转换电路,包括高段位线性反馈移位寄存器、初相调整电路、延迟匹配电路、中段位时间数字转换电路、相邻信号提取单元、低段位时间数字转换电路、两位二进制同步计数器、译码单元、直接译码锁存电路以及串行数据输出电路;其中:
高频时钟CLK_H和时间量化的起始信号EN输入初相调整电路,当所述起始信号EN为高电平时,所述初相调整电路在高频时钟CLK_H的下一个上升沿处产生EN0信号并发送至高段位线性反馈移位寄存器;
结束时刻Stop信号输入所述高段位线性反馈移位寄存器,所述高段位线性反馈移位寄存器用于对所述EN0信号和高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿的时间间隔进行量化,得到高段位量化值k·Tclk,其中Tclk为高频时钟CLK_H的周期,k为高段位线性反馈移位寄存器的计数值;所述高段位线性反馈移位寄存器将高段位量化值输入到串行数据输出电路;
所述延迟匹配电路用于根据所述Stop信号对所述高频时钟CLK_H进行延迟处理,使高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿滞后Stop信号tDFF+AND时间,得到延迟后的CLK_M信号,其中tDFF+AND为所述初相调整电路生成的所述EN0信号落后高频时钟CLK_H信号的固有延时;
将所述CLK_M信号分别输入到中段位时间数字转换电路和低段位时间数字转换电路;所述中段位时间数字转换电路为环形TDC,包括由四级延迟单元构成的第一压控环振单元,所述第一压控环振单元根据外部压控信号产生上升沿与所述Stop信号对齐且周期为tM=tclk/4的周期信号,并输入到相邻信号提取单元;所述相邻信号提取单元扫描所述CLK_M信号上升沿在周期为tM=tclk/4的周期信号中所在的区间,从而产生锁存信号LOCK;
所述两位二进制同步计数器用于对所述Stop信号与锁存信号LOCK上升沿之间的时间间隔进行量化测量,得到中段位量化值TCounter=n·tM,其中n为两位二进制同步计数器的计数值;所述二进制同步计数器将中段位量化值输入直接译码锁存电路;
所述低段位时间数字转换电路为环形TDC,包括由四级延迟单元构成的第二压控环振单元,外部压控信号控制所述第二压控环振单元的环振周期为tL,所述CLK_M信号上升沿作为低段位量化门控信号,所述第二压控环振单元构成的八个相位节点状态经所述译码单元进行译码后,在当锁存信号LOCK上升沿到来时,所述直接译码锁存电路用于锁存此时所述译码单元输出的译码值m,得到低段位量化值(m/8)·tL
所述直接译码锁存电路包括D触发器和二选一开关,用于将中段位量化值和低段位量化值锁存于D触发器中,并直接译码成对应的十进制数值后,由二选一开关控制将数据锁存到串行数据输出电路中;
所述串行数据输出电路用于对输入的高段位量化值、中段位量化值以及低段位量化值依次串行输出,得到初相调整后的起始信号EN0和结束时刻Stop信号的时间间隔的全局表达式为T=k·Tclk-n·tM+(m/8)·tL
进一步的,所述中段位时间数字转换电路的第一压控环振单元和低段位时间数字转换电路的第二压控环振单元复用由电流饥饿型压控反相器的延迟单元构成的延迟链。
进一步的,所述译码单元为采用格雷码译码方式的异或门电路。
有益效果:本发明的三段式时间数字转换电路,分为高段、中段和低段三部分计数,其中高段位TDC采用线性反馈移位寄存器(LFSR),采用计数式量化实现宽范围的时间测量;中段TDC采用环振结构,该环振电路由四级压控延迟单元组成,以结束信号Stop作为门控信号,产生的频率给二进制同步计数器提供计数时钟信号;低段位TDC采用和中段位相同的环振结构,以经延迟整形的高频时钟信号CLK_M作为门控信号,环振内部相位结点状态经译码后作为低段位数据输出。
中、低段位均采用环形TDC,其闭环延迟线均采用电流饥饿型压控反相器的延迟单元,均由外部设定的、具有固定电压值的压控信号控制,使两个压控环振单元输出的频率有较高的稳定性。同时,中段位时间数字转换电路的第一压控环振单元和低段位时间数字转换电路的第二压控环振单元复用由电流饥饿型压控反相器的延迟单元构成的延迟链,两个TDC采用不同的门控信号控制,实现中、低段量化功能的同时,减小电路的面积和功耗。
由于初相调整电路中EN0信号落后高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿tDFF+AND时间,该tDFF+AND时间是初相调整电路中的D触发器和与门的固有延时之和。中段位TDC前采用延迟匹配电路,该延迟匹配电路由D触发器、与门和反相器构成,根据Stop信号对高频时钟CLK_H进行延迟处理,使高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿滞后Stop信号tDFF+AND时间,得到延迟后的CLK_M信号,从而使得总体测量时间间隔不变,实现了高段位与中段位的延迟匹配。
连接低段位TDC的译码单元为采用格雷码译码方式的异或门电路,采用格雷码译码方式,大大减少了逻辑混淆,降低了最低权重位的输出频率,使误码率大大降低。采用相同的译码电路结构对低段位TDC中压控环振单元的八个相位节点状态进行译码,实现了延迟匹配和结构对称。
三段式时间数字转换电路可以工作在计数和数据传输两种模式,这两种模式分别用高频计数时钟和低频传输时钟控制,计数数据以二进制数据形式依次串行输出。
相对于传统的两段式时间数字转换器,本发明中的三段式时间数字转换电路能够很好地兼顾测量精度与动态范围的性能要求,实现更精准的时间测量。段间相邻信号提取技术将相邻段的时间间隔采用不同的测量方法进行分段测量,从而在各段TDC中可以复用延迟链,缩减面积,简化电路结构。
附图说明
图1为三段式时间数字转换电路的结构示意图;
图2为三段式时间数字转换电路的中低段TDC时间测量原理时序图;
图3为三段式时间数字转换电路的中低段TDC电路结构图;
图4为三段式时间数字转换电路的高段位计数/传输双模式的LFSR结构;
图5为三段式时间数字转换电路的中低段TDC5位数据锁存及传输结构图;
图6为三段式时间数字转换电路的中低段TDC的压控延迟单元结构图;
图7为三段式时间数字转换电路的时序图。
具体实施方式
结合附图对本发明作更进一步的说明。
如图1所示,一种三段式时间数字转换电路,包括高段位线性反馈移位寄存器、初相调整电路、延迟匹配电路、中段位时间数字转换电路、相邻信号提取单元、低段位时间数字转换电路、两位二进制同步计数器、译码单元、直接译码锁存电路以及串行数据输出电路。
其中,高频时钟CLK_H和时间量化的起始信号EN输入初相调整电路,当起始信号EN为高电平时,初相调整电路在高频时钟CLK_H的下一个上升沿处产生EN0信号并发送至高段位线性反馈移位寄存器。
结束时刻Stop信号输入高段位线性反馈移位寄存器,高段位线性反馈移位寄存器对EN0信号和高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿的时间间隔进行量化,得到高段位量化值k·Tclk,其中Tclk为高频时钟CLK_H的周期,k为高段位线性反馈移位寄存器的计数值。高段位线性反馈移位寄存器将高段位量化值输入到串行数据输出电路。
由于EN0信号落后高频时钟CLK_H信号固定延迟tDFF+AND,导致EN0信号和Stop信号的时间间隔相对减小。延迟匹配电路根据Stop信号对高频时钟CLK_H进行延迟处理,使高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿滞后Stop信号tDFF+AND时间,得到延迟后的CLK_M信号,其中tDFF+AND为初相调整电路生成的所述EN0信号落后CLK_H信号的固有延时。如图2所示为三段式TDC的中低段TDC时间测量原理时序图,CLK_M是经过延迟匹配的、位于结束时刻Stop信号上升沿之后的高频时钟信号。在没有任何延迟情况下,CLK_M应与Stop信号的上升沿对齐,由于存在延迟tDFF+AND,CLK_M信号上升沿到来的时间往后顺延,CLK_M应与Stop信号之间的最大延迟不超过一个高频时钟周期Tclk。加入延迟匹配电路使CLK_M信号同样落后Stop信号tDFF+AND的固定延迟,从而实现延迟匹配,使总体测量时间间隔保持不变。
将CLK_M信号分别输入到中段位时间数字转换电路和低段位时间数字转换电路,中段位时间数字转换电路为环形TDC,包括由四级延迟单元构成的第一压控环振单元。第一压控环振单元根据外部压控信号产生上升沿与Stop信号对齐且周期为tM=tclk/4的周期信号S0~S3,并输入到相邻信号提取单元。相邻信号提取单元扫描CLK_M信号上升沿在周期为tM=tclk/4的周期信号中所在的区间,从而产生锁存信号LOCK。由于扫描信号周期为tM=tclk/4,而Stop信号和CLK_M信号上升沿的时间间隔小于Tclk,则CLK_M信号上升沿一定处于S0~S3信号区间范围内。若CLK_M信号上升沿处于S0~S3信号区间范围内两个相邻信号上升沿之间,则由后一个信号的上升沿触发锁存信号LOCK。Stop信号上升沿到锁存信号LOCK上升沿的时间间隔即为中段位TDC量化值TCounter,且TCounter必然不超过4tM,因此中段位产生的计数信号Count的值必然不大于4,则可以用两位二进制同步计数器完成计数。通过该同步计数器对Stop信号与锁存信号LOCK上升沿之间的时间间隔进行量化测量,得到中段位量化值TCounter=n·tM,其中n为两位二进制同步计数器的计数值。然后,二进制同步计数器将中段位量化值输入直接译码锁存电路。
CLK_M上升沿到LOCK上升沿的时间间隔即为低段位环振TDC测量时间余量tR。低段位时间数字转换电路为环形TDC,包括由四级延迟单元构成的第二压控环振单元,外部压控信号控制第二压控环振单元的环振周期为tL,CLK_M信号上升沿作为低段位量化触发信号,第二压控环振单元构成的八个相位节点状态经译码单元进行译码后,在当锁存信号LOCK上升沿到来时,直接译码锁存电路锁存此时译码单元输出的十进制译码值m,得到低段位量化值tR=(m/8)·tL。则中低段时间测量的表达式为:
TM=TCounter-tR=n·tM-tR=n·tM-(m/8)·tL (1)
直接译码锁存电路包括D触发器和二选一开关,用于将中段位量化值和低段位量化值锁存于D触发器中,并直接译码成对应的十进制数值后,由二选一开关控制将数据锁存到串行数据输出电路中。
串行数据输出电路用于对输入的高段位量化值、中段位量化值以及低段位量化值依次串行输出,得到初相调整后的起始信号EN0和结束时刻Stop信号的时间间隔的全局表达式为:
T=k·TclkTM=k·Tclkn·tM+(m/8·)tL (2)
在上述三段式时间数字转换电路中,中段位时间数字转换电路的第一压控环振单和低段位时间数字转换电路的第二压控环振单复用由电流饥饿型压控反相器的延迟单元构成的延迟链。
如图3所示为中低段TDC电路结构图,左边的由D触发器、与门和反相器构成的逻辑电路是延迟匹配电路。以Stop为门控信号的中段位环振电路产生周期为tM=tclk/4的周期信号,即图2中的S0、S1、S2、S3信号,用于扫描CLK_M信号上升沿所在的区间。若CLK_M上升沿处于两个相邻信号上升沿之间,则由后一个信号的上升沿触发D触发器产生锁存信号LOCK,同时记录下Stop信号与LOCK信号之间的环振周期信号的个数,触发Count计数信号。以CLK_M为门控信号的低段位环振电路产生的八个相位节点状态信息经过LOCK信号采样,经过由异或门构成的译码电路产生低段位三位数据Q0、Q1、Q2。该环振电路中的二选一开关和反相器的延迟与三个延迟单元的延时匹配,避免了因路径存在延时失配导致的边沿误码问题。译码电路采用格雷码译码方式,将这八个相位节点状态译码成三位数据输出,使得低段位TDC最低权重位数据的频率有较大下降,避免了普通二进制译码电路因最低位频率过高导致的D触发器误码。低段位环振TDC相位状态的格雷码译码表如表1所示,Q0、Q1、Q2的译码输出位的表达式分别为:
表1
高段位TDC采用计数/传输双模式的7bit LFSR结构,电路如图4所示。EN0为初相调整后的控制信号,当EN,EN0同为高电平时,二选一开关选通1端口,由CLK_H时钟信号控制计数并锁存。当EN,EN0同为低电平时,进入由低频传输时钟CLK_L信号控制的串行输出阶段,高段位TDC的7位数据Q5-Q11依次从Q11端口串行输出。中低段TDC的低5位数据通过二选一开关从电路左边流向右边,紧随高段位数据串行输出。在本实施例中,输入到7bit LFSR结构的CLK_H时钟信号先进行预处理,将高频信号H_CK和信号SH通过与门输入到7bit LFSR结构的时钟信号的输入端,其中高频信号H_CK为周期Tclk的时钟信号,如图3所示信号SH为通过CLK_M信号生成的反相信号,该结构起关断CLK_H信号的作用。由于需要测量Stop信号上升沿与紧邻下一个CLK_H上升沿时间间隔,所以取时间间隔后必须关断高频计数时钟,避免高段位TDC计数错误,其时序图如图7所示。
如图5所示为中低段TDC的低5位数据锁存电路,该电路由两位二进制同步计数器、五个二选一开关和低段位数据锁存D触发器组成。前两个二选一开关通过选定中段位Count计数信号和低频传输信号CLK_L来分别控制中段位计数及传输,后三个二选一开关和D触发器锁存并传输低段位数据。当EN为高电平时,二选一开关选通1端口,允许锁存信号LOCK对低段位三位数据进行直接锁存,同时中段位计数信号Count触发两位二进制同步计数器开始计数,产生中段位数据Q3、Q4。当EN为低电平时,锁存和计数均停止,开启串行传输模式。最终中低段位的5位数据从最右边依次串行输出至高段位TDC传输电路,构成12位串行输出二进制码。
中、低段位TDC采用压控反向延迟单元,如图6所示,它将一对压控电流源串联在反相器之间,通过互补电压的控制,可以有效控制由输入到输出的传播延迟。随着控制电压OE增加,被控MOS管导通电阻减小,反相器的放电电流增加,延迟时间减小。同时,当延迟单元输入为高电平时,数字管在控制管的源端构成负反馈,降低了电流对控制电压的敏感度,增强了延迟单元传输时间的稳定性。
本发明的三段式时间数字转换电路,实现了高检测精度及宽范围的时间测量,其占据较小的面积,消耗较低的功耗,可应用于高速高精度的时间测量***。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (3)

1.一种三段式时间数字转换电路,其特征在于:包括高段位线性反馈移位寄存器、初相调整电路、延迟匹配电路、中段位时间数字转换电路、相邻信号提取单元、低段位时间数字转换电路、两位二进制同步计数器、译码单元、直接译码锁存电路以及串行数据输出电路;其中:
高频时钟CLK_H和时间量化的起始信号EN输入初相调整电路,当所述起始信号EN为高电平时,所述初相调整电路在高频时钟CLK_H的下一个上升沿处产生EN0信号并发送至高段位线性反馈移位寄存器;
结束时刻Stop信号输入所述高段位线性反馈移位寄存器,所述高段位线性反馈移位寄存器用于对所述EN0信号和高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿的时间间隔进行量化,得到高段位量化值k·Tclk,其中Tclk为高频时钟CLK_H的周期,k为高段位线性反馈移位寄存器的计数值;所述高段位线性反馈移位寄存器将高段位量化值输入到串行数据输出电路;
所述延迟匹配电路用于根据所述Stop信号对所述高频时钟CLK_H进行延迟处理,使高频时钟CLK_H在Stop信号上升沿之后紧邻的上升沿滞后Stop信号tDFF+AND时间,得到延迟后的CLK_M信号,其中tDFF+AND为所述初相调整电路生成的所述EN0信号落后高频时钟CLK_H信号的固有延时;
将所述CLK_M信号分别输入到中段位时间数字转换电路和低段位时间数字转换电路;所述中段位时间数字转换电路为环形TDC,包括由四级延迟单元构成的第一压控环振单元,所述第一压控环振单元根据外部压控信号产生上升沿与所述Stop信号对齐且周期为tM=tclk/4的周期信号,并输入到相邻信号提取单元;所述相邻信号提取单元扫描所述CLK_M信号上升沿在周期为tM=tclk/4的周期信号中所在的区间,从而产生锁存信号LOCK;
所述两位二进制同步计数器用于对所述Stop信号与锁存信号LOCK上升沿之间的时间间隔进行量化测量,得到中段位量化值TCounter=n·tM,其中n为两位二进制同步计数器的计数值;所述二进制同步计数器将中段位量化值输入直接译码锁存电路;
所述低段位时间数字转换电路为环形TDC,包括由四级延迟单元构成的第二压控环振单元,外部压控信号控制所述第二压控环振单元的环振周期为tL,所述CLK_M信号上升沿作为低段位量化门控信号,所述第二压控环振单元构成的八个相位节点状态经所述译码单元进行译码后,在当锁存信号LOCK上升沿到来时,所述直接译码锁存电路用于锁存此时所述译码单元输出的译码值m,得到低段位量化值(m/8)·tL
所述直接译码锁存电路包括D触发器和二选一开关,用于将中段位量化值和低段位量化值锁存于D触发器中,并直接译码成对应的十进制数值后,由二选一开关控制将数据锁存到串行数据输出电路中;
所述串行数据输出电路用于对输入的高段位量化值、中段位量化值以及低段位量化值依次串行输出,得到初相调整后的起始信号EN0和结束时刻Stop信号的时间间隔的全局表达式为T=k·Tclk-n·tM+(m/8)·tL
2.根据权利要求1所述的一种三段式时间数字转换电路,其特征在于:所述中段位时间数字转换电路的第一压控环振单元和低段位时间数字转换电路的第二压控环振单元复用由电流饥饿型压控反相器的延迟单元构成的延迟链。
3.根据权利要求1所述的一种三段式时间数字转换电路,其特征在于:所述译码单元为采用格雷码译码方式的异或门电路。
CN201410536431.XA 2014-10-11 2014-10-11 一种三段式时间数字转换电路 Active CN104333365B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410536431.XA CN104333365B (zh) 2014-10-11 2014-10-11 一种三段式时间数字转换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410536431.XA CN104333365B (zh) 2014-10-11 2014-10-11 一种三段式时间数字转换电路

Publications (2)

Publication Number Publication Date
CN104333365A CN104333365A (zh) 2015-02-04
CN104333365B true CN104333365B (zh) 2017-06-09

Family

ID=52408031

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410536431.XA Active CN104333365B (zh) 2014-10-11 2014-10-11 一种三段式时间数字转换电路

Country Status (1)

Country Link
CN (1) CN104333365B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105353600B (zh) * 2015-10-14 2017-06-09 东南大学 一种应用于阵列***的高精度低功耗三段式tdc电路
KR102456587B1 (ko) * 2015-11-09 2022-10-20 에스케이하이닉스 주식회사 래치 회로, 그 래치 기반의 이중 데이터 레이트 링 카운터, 하이브리드 카운팅 장치, 아날로그-디지털 변환 장치, 및 씨모스 이미지 센서
CN105871371B (zh) * 2016-03-25 2018-08-10 东南大学 一种基于锁相环的三段式时间数字转换电路
CN108761431B (zh) * 2018-04-20 2022-02-11 广州民航职业技术学院 一种用于声纳***测试的数字延时***及其实现方法
CN109814367B (zh) * 2018-12-29 2020-07-17 西安电子科技大学 一种具有门控使能功能的时间数字转换器
CN113206668B (zh) * 2021-05-11 2022-10-28 中国科学技术大学 一种两级内插时间数字转换器电路
CN113376999B (zh) * 2021-06-08 2023-01-06 西安电子科技大学 一种用于高时间分辨率时间数字转换器的特殊加法器
CN114050827B (zh) * 2021-11-17 2024-03-19 东南大学 应用于电容三段式逐次逼近型模数转换器的数字校准方法
CN114114211B (zh) * 2021-12-03 2022-09-06 武汉市聚芯微电子有限责任公司 Tdc单元、tdc阵列以及测距***
CN114935886B (zh) * 2022-04-21 2023-04-28 中国科学院上海微***与信息技术研究所 两段式超导时间数字转换器及超导探测器成像***
CN114815570B (zh) * 2022-05-05 2024-02-13 陕西科技大学 一种基于差分延时环的时间数字转换器
CN114995092B (zh) * 2022-06-15 2024-02-23 西安电子科技大学芜湖研究院 一种时间数字转换电路
CN116153362B (zh) * 2023-04-20 2023-08-25 浙江力积存储科技有限公司 读取等待时间计数器延迟反馈方法、延迟反馈存储结构

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101373973A (zh) * 2007-08-24 2009-02-25 锐迪科微电子(上海)有限公司 时间数字转换电路及方法
CN102651685A (zh) * 2011-02-24 2012-08-29 爱立信(中国)通信有限公司 信号延迟装置和方法
CN103208994A (zh) * 2013-03-11 2013-07-17 东南大学 一种两段式时间数字转换电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8045670B2 (en) * 2007-06-22 2011-10-25 Texas Instruments Incorporated Interpolative all-digital phase locked loop
US8957705B2 (en) * 2012-09-14 2015-02-17 Intel Corporation Phase frequency detector

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101373973A (zh) * 2007-08-24 2009-02-25 锐迪科微电子(上海)有限公司 时间数字转换电路及方法
CN102651685A (zh) * 2011-02-24 2012-08-29 爱立信(中国)通信有限公司 信号延迟装置和方法
CN103208994A (zh) * 2013-03-11 2013-07-17 东南大学 一种两段式时间数字转换电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于延迟锁定环的TDC的设计;李根;《中国优秀硕士学位论文全文数据库 信息科技辑》;20140415(第4期);I136-95 *

Also Published As

Publication number Publication date
CN104333365A (zh) 2015-02-04

Similar Documents

Publication Publication Date Title
CN104333365B (zh) 一种三段式时间数字转换电路
CN106527098B (zh) 基于多重vco的低功耗高精度阵列型时间数字转换电路
CN105353600B (zh) 一种应用于阵列***的高精度低功耗三段式tdc电路
US8736327B2 (en) Time-to-digital converter
CN103208994A (zh) 一种两段式时间数字转换电路
CN107643674A (zh) 一种基于FPGA进位链的Vernier型TDC电路
CN104620532B (zh) 时钟生成装置以及时钟数据恢复装置
CN102073268A (zh) 一种高精度脉冲时间间隔测量电路
CN102916687A (zh) 基于cmos工艺的三值时钟发生器
CN109814367A (zh) 一种具有门控使能功能的时间数字转换器
CN202166844U (zh) 一种高精度时间测量电路
CN112838851A (zh) 一种基于差分采样的剩余时间采样电路和时间数字转换器
CN104639159B (zh) 一种超低功耗且无亚稳态的频率数字转换器
CN109274376B (zh) 一种可压缩最大转换耗时的游标环型时间数字转换器
Kwiatkowski et al. A brief review of wave union TDCs
CN101652926B (zh) 高频计数器及其计数方法
CN102916691B (zh) 基于可逆逻辑的bcd码十进制计数器
CN102035538B (zh) 一种高速的可编程分频器
CN214480526U (zh) 一种基于差分采样的剩余时间采样电路和时间数字转换器
KR930018871A (ko) 러닝디스패러티 측정을 수행하는 방법 및 회로
CN104917517B (zh) 用于实现低功耗、宽测量范围时间数字转换器的节能电路
Deng et al. A 4.32-ps precision Time-to-Digital Convertor using multisampling wave union method on a 28-nm FPGA
CN201887746U (zh) 一种高速的可编程分频器
CN102594359B (zh) 8位制约竞争计数码的实现电路
CN106998309A (zh) 转态强制编码接收器及用于转态强制编码接收器中接收方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant