CN103972371A - 发光二极管封装结构及其制造方法 - Google Patents
发光二极管封装结构及其制造方法 Download PDFInfo
- Publication number
- CN103972371A CN103972371A CN201310042625.XA CN201310042625A CN103972371A CN 103972371 A CN103972371 A CN 103972371A CN 201310042625 A CN201310042625 A CN 201310042625A CN 103972371 A CN103972371 A CN 103972371A
- Authority
- CN
- China
- Prior art keywords
- electrode
- breach
- intercell connector
- package structure
- led
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 31
- 238000000034 method Methods 0.000 claims description 30
- 238000003860 storage Methods 0.000 claims description 21
- 238000000465 moulding Methods 0.000 claims description 11
- 238000001746 injection moulding Methods 0.000 claims description 3
- 238000005520 cutting process Methods 0.000 abstract description 3
- 239000000463 material Substances 0.000 description 7
- 230000006978 adaptation Effects 0.000 description 4
- 229920002521 macromolecule Polymers 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 239000003822 epoxy resin Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 229920006375 polyphtalamide Polymers 0.000 description 2
- 238000005452 bending Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000741 silica gel Substances 0.000 description 1
- 229910002027 silica gel Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/58—Optical field-shaping elements
- H01L33/60—Reflective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Led Device Packages (AREA)
Abstract
一种发光二极管封装结构的制造方法,包括如下步骤:提供引线架,多列第一电极和第二电极交错排列于引线架上,同列第一电极和第二电极分别通过连接条串接,第一电极和第二电极的顶角形成缺口;在相邻连接条之间形成围绕第一电极和第二电极且具有容置槽的反射杯,第一电极和第二电极对应缺口的一端分别自反射杯的两侧凸出;在容置槽内设置发光二极管芯片并电连接第一电极和第二电极;在容置槽内形成覆盖发光二极管芯片的封装层;横向切割反射杯和连接条。本发明还提供一种由该方法制成的发光二极管封装结构。本发明中第一电极和第二电极嵌置于反射杯内,第一电极和第二电极对应缺口的一端露于反射杯外,这有效提升了发光二极管封装结构的密合度。
Description
技术领域
本发明涉及一种半导体发光元件,特别涉及一种发光二极管封装结构及其制造方法。
背景技术
发光二极管(light emitting diode,LED)作为一种高效的发光源,具有环保、省电、寿命长等诸多特点已经被广泛的运用于各种领域。
在应用到具体领域中之前,发光二极管还需要进行封装,以保护发光二极管芯片,从而获得较高的发光效率及较长的使用寿命。
一般的发光二极管封装结构通常先成型反射杯,在反射杯成型后再将电极弯折贴设于反射杯的底面及侧面上。然而,这种方法制成的发光二极管封装结构的密合度不佳,封装结构中的电极与反射杯之间结合不紧密,电极在使用过程中容易松动或脱落。
发明内容
有鉴于此,有必要提供一种有效提升发光二极管封装结构密合度的制造方法及由该制造方法制造的发光二极管封装结构。
一种发光二极管封装结构的制造方法,包括以下步骤:提供装设有多列第一电极和第二电极的引线架,所述第一电极、第二电极交错排列于引线架上,同列中的各第一电极通过第一连接条纵向串接,同列中的各第二电极通过第二连接条纵向串接,第一电极邻近第一连接条的至少一顶角形成一第一缺口,第二电极邻近第二连接条的至少一顶角形成一第二缺口;在引线架上相邻第一连接条和第二连接条之间形成围绕第一电极和第二电极的反射杯,所述反射杯具有容纳发光二极管芯片的容置槽,所述第一电极对应第一缺口的一端和第二电极对应第二缺口的一端分别自反射杯的相对两侧凸出于反射杯之外;在容置槽内设置发光二极管芯片并电连接所述第一电极和第二电极;在容置槽内形成覆盖发光二极管芯片的封装层;以及横向切割反射杯以及连接条形成多个独立的发光二极管封装结构。
一种发光二极管封装结构,该发光二极管封装结构由以下的制造方法制成,该发光二极管封装结构的制造方法包括以下步骤:提供装设有多列第一电极和第二电极的引线架,所述第一电极、第二电极交错排列于引线架上,同列中的各第一电极通过第一连接条纵向串接,同列中的各第二电极通过第二连接条纵向串接,第一电极邻近第一连接条的至少一顶角形成一第一缺口,第二电极邻近第二连接条的至少一顶角形成一第二缺口;在引线架上相邻第一连接条和第二连接条之间形成围绕第一电极和第二电极的反射杯,所述反射杯具有容纳发光二极管芯片的容置槽,所述第一电极对应第一缺口的一端和第二电极对应第二缺口的一端分别自反射杯的相对两侧凸出于反射杯之外;在容置槽内设置发光二极管芯片并电连接所述第一电极和第二电极;在容置槽内形成覆盖发光二极管芯片的封装层;以及横向切割反射杯以及连接条形成多个独立的发光二极管封装结构。
与现有技术相比,本发明的发光二极管封装结构的第一电极和第二电极嵌置于反射杯内,而第一电极对应第一缺口的端部和第二电极对应第二缺口的端部均外露于反射杯的相对两侧,这样能够有效地提升发光二极管封装结构的密合度。
下面参照附图,结合具体实施例对本发明作进一步的描述。
附图说明
图1是本发明一实施例的发光二极管封装结构的制造方法流程图。
图2是图1中所示发光二极管封装结构的制造方法步骤S101所得的引线架的俯视示意图。
图3是图2中所示引线架中第一电极和第二电极的俯视示意图。
图4是图3中所示第一电极和第二电极沿IV-IV线的剖面示意图。
图5是图3中所示第一电极和第二电极沿V-V线的剖面示意图。
图6是图3中所示第一电极和第二电极的仰视示意图。
图7是图1中引线架放置于模具内的剖面示意图。
图8是图1中引线架放置于模具内的仰视示意图,其中下模具的底部被隐藏。
图9是图1中所示发光二极管封装结构的制造方法步骤S102所得的封装元件的俯视示意图。
图10是图9所示封装元件中第一电极和第二电极的放大示意图。
图11是图10所示第一电极和第二电极沿XI-XI线的剖面示意图。
图12是图10所示第一电极和第二电极的仰视示意图。
图13是图1中所示发光二极管封装结构的制造方法步骤S105所得的发光二极管封装结构的俯视示意图。
图14是图13中所示发光二极管封装结构沿XIV-XIV线的剖面示意图。
图15是图13中所示发光二极管封装结构的仰视示意图。
主要元件符号说明
第一电极 | 10 |
第一缺口 | 11 |
第二电极 | 20 |
第二缺口 | 21 |
第一连接条 | 30 |
第三缺口 | 301 |
第二连接条 | 31 |
第四缺口 | 311 |
第一收容槽 | 40 |
第二收容槽 | 41 |
沟槽 | 42 |
引线架 | 50 |
模具 | 60 |
上模具 | 61 |
下模具 | 62 |
反射杯 | 70 |
容置槽 | 71 |
发光二极管芯片 | 80 |
导线 | 81、82 |
封装层 | 90 |
发光二极管封装结构 | 100 |
上表面 | 101、201、302、312 |
下表面 | 102、202、303、313 |
导孔 | 103、203 |
通槽 | 105、205 |
流道 | 611 |
阻挡件 | 621 |
第一增厚部 | 1022 |
第二增厚部 | 2022 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
图1所示为本发明一实施例的发光二极管封装结构100的制造方法流程图,该发光二极管封装结构100的制造方法包括如下步骤:
步骤S101,请同时参阅图2和图3,提供一装设有多列第一电极10和第二电极20的引线架50,所述第一电极10、第二电极20交错排列于引线架50上,同列中的各第一电极10通过第一连接条30纵向串接,同列中的各第二电极20通过第二连接条31纵向串接,第一电极10邻近第一连接条30的至少一顶角形成一第一缺口11,第二电极20邻近第二连接条31的至少一顶角形成一第二缺口21。
该引线架50上还设有延展性能较好的若干金属细线(未标示),该金属细线用于将所述第一电极10和第二电极20分别固定于引线架50上并为该第一电极10和第二电极20提供必要的支撑力。
该第一缺口11由第一电极10的相邻两侧面同时朝向第一电极10的内部凹陷形成。该第二缺口21由第二电极20的相邻两侧面同时朝向第二电极20的内部凹陷形成。该第一连接条30与第一缺口11邻接设置。该第一连接条30自第一电极10相对的两侧分别朝向相邻的第一电极10延伸而出。该第二连接条31与第二缺口21邻接设置。该第二连接条31自第二电极20相对的两侧分别朝向相邻的第二电极20延伸而出。
在本实施例中,该第一电极10邻近第一连接条30的两相邻顶角形成一对第一缺口11。该对第一缺口11位于第一连接条30的同侧。该第二电极20邻近第二连接条31的两相邻顶角形成一对第二缺口21。该对第二缺口21位于第二连接条31的同侧。
该第一连接条30对应第一缺口11形成有一第三缺口301。该第三缺口301与第一缺口11邻接并围设出一第一收容槽40。该第二连接条31对应第二缺口21形成有一第四缺口311,该第四缺口311与第二缺口21邻接并围设出一第二收容槽41。
请一并参阅图4至图6,该第一电极10和第二电极20均呈纵长的条状。该第一电极10包括相对设置的上表面101和下表面102。该第一电极10上开设有贯穿其上表面101和下表面102的至少一导孔103。该第二电极20包括相对设置的上表面201和下表面202。该第二电极20上开设有贯穿其上表面201和下表面202的至少一导孔203。
该第一电极10对应第一缺口11的端部自第一电极10的下表面102向下凸出延伸形成一第一接引电极12。该第二电极20对应第二缺口21的端部自第二电极20的下表面202向下凸出延伸形成一第二接引电极22。
该第一电极10的下表面102和第二电极20的下表面202还分别向下凸出延伸形成第一增厚部1022和第二增厚部2022。该第一增厚部1022和第二增厚部2022分别自第一电极10和第二电极20内侧相对的两端垂直向下延伸而出。该第一增厚部1022、第二增厚部2022的宽度(沿第一连接条30、第二连接条31的延伸方向上的宽度,即纵向的宽度)分别小于其对应的第一电极10、第二电极20的宽度。
该第一增厚部1022远离第一电极10的底面与第一接引电极12的底面(未标示)平齐。该第二增厚部2022远离第二电极20的底面与第二接引电极22的底面(未标示)平齐。
该第一连接条30包括相对设置的上表面302和下表面303。该第一连接条30的上表面302与第一电极10的上表面101平齐。该第一连接条30的下表面303远离第一电极10并与第一接引电极12和第一增厚部1022的底面平齐。该第二连接条31包括相对设置的上表面312和下表面313。该第二连接条31的上表面312与第二电极20的上表面201平齐。该第二连接条31的下表面313远离第二电极20并与第二接引电极22和第二增厚部2022的底面平齐。
相邻的第一电极10和第二电极20之间形成一沟槽42以绝缘性阻断该第一电极10和第二电极20。该第一电极10的第一增厚部1022与第一连接条30和第一接引电极12共同围设形成一通槽105。该第二电极20的第二增厚部2022与第二连接条31和第二接引电极22共同围设形成一通槽205。该通槽105、205的顶端分别与导孔103、203连通。该沟槽42分别与通槽105、205横向(沿第一电极10、第二电极20的纵长方向)连通。
步骤S102,请同时参阅图9至图10,在引线架50上相邻第一连接条30和第二连接条31之间形成围绕第一电极10和第二电极20的反射杯70。该反射杯70具有容纳发光二极管芯片80(请参阅图15)的容置槽71。第一连接条30、第二连接条31之间形成围绕第一电极10、第二电极20设置的反射杯70。该反射杯70具有容纳发光二极管芯片80的容置槽71。该第一电极10对应第一缺口11的端部(未标示)和第二电极20对应第二缺口21的端部(未标示)分别自反射杯70的相对两侧凸出于反射杯70之外。
请一并参阅图11和图12,该容置槽71自第一电极10上表面101和第二电极20的上表面201同时向上贯穿该反射杯70。该第一电极10的上表面101和该第二电极20上表面201部分外露于该容置槽71的底部。所述第一增厚部1022和第二增厚部2022与该容置槽71正对设置。该第一增厚部1022远离第一电极10的底面(未标示)和第二增厚部2022远离第二电极20的底面(未标示)均外露于反射杯70的底部。
请同时参考图7至图8,在本发明中该反射杯70成型于一模具60之中,该模具60包括相对设置的上模具61和下模具62。该上模具61和下模具62共同围设出一收容该引线架50的密闭空间(未标示)。
该模具60还分别对应第一缺口11和第二缺口21设置多个阻挡件621。该多个阻挡件621收容于对应的第一收容槽40、第二收容槽41中并对应与第一缺口11和第二缺口21相卡持以防止反射杯70成型时与第一接引电极12和第二接引电极22发生干涉。
该反射杯70的材质为环氧树脂、硅树脂、PPA(聚邻苯二酰胺树脂)等高分子化合物中的任一种,并通过注塑的方式一体成型于模具60内。
用于成型该反射杯70的高分子化合物经过高温加热后变成熔融的模料(图未示)。该模料经流道611被注入模具60内。该模料经导孔103和导孔203流入通槽105和通槽205以及沟槽42中。该模料被第一接引电极12、第二接引电极22以及多个阻挡件621阻挡而在第一连接条30和第二连接条31之间流动以形成预设的反射杯70形状。在反射杯70成型后第一接引电极12和第二接引电极22均外露于反射杯70的相对两侧。
步骤S103,请参阅图14,在容置槽71内设置发光二极管芯片80并电连接所述第一电极10和第二电极20。
步骤S104,请再次参阅图14,在容置槽71内形成覆盖发光二极管芯片80的封装层90。
步骤S105,请同时参考图13至图15,横向切割反射杯70以及第一连接条30和第二连接条31以形成多个独立的发光二极管封装结构100。第一电极10、第二电极20嵌置于反射杯70内。该第一接引电极12和第二接引电极22均外露于反射杯70的相对两侧。
在本实施例中,该发光二极管芯片80位于容置槽71的底部。具体地,该发光二极管芯片80设置于第一电极10的上表面101上并通过导线81、82分别与第一电极10和第二电极20电连接。可以理解地,在其他实施例中,该发光二极管芯片80还可以通过倒装(Flip-Chip)的方式直接与第一电极10和第二电极20电连接。
该封装层90可为硅胶、环氧树脂或其他高分子材质中的一种。优选地,该封装层90还包含有荧光粉或光学扩散粉,以用于转换或漫射该发光二极管芯片80发出的光线。
在本发明中,由发光二极管封装结构的制造方法制成的发光二极管封装结构100既可以作为侧面发光型发光二极管封装结构也可以作为顶部发光型发光二极管封装结构使用。当该发光二极管封装结构100作为侧面发光型发光二极管封装结构使用并安装于电路板(图未示)上时,该发光二极管封装结构100通过第一接引电极12和第二接引电极22与外部电路连接;当发光二极管封装结构100作为顶部发光型发光二极管封装结构使用时,该发光二极管封装结构100通过其第一增厚部1022和第二增厚部2022的底面与外部电路结构电连接。
在本发明中,该反射杯70是通过注塑的方式一体成型并围绕第一电极10和第二电极20设置。与现有技术相比,本方法制成的发光二极管封装结构100的第一电极10和第二电极20嵌置于反射杯70内,而第一电极10对应第一缺口11的端部和第二电极20对应第二缺口21的端部外露于反射杯70的相对两侧,这有效提升了发光二极管封装结构100的密合度,同时这种制造方法适合批量制作发光二极管封装结构100,能有效提高生产效率。
其次,该第一增厚部1022、第二增厚部2022能增加该反射杯70与第一电极10、第二电极20的结合强度,该导孔103、203内卡榫有形成反射杯70的高分子化合物,亦能增加该反射杯70与第一电极10、第二电极20的结合强度。
再次,该第一缺口11和第二缺口21在成型反射杯70前已经形成,这能避免在反射杯70成型后再对第一电极10和第二电极20的顶角切割形成第一接引电极12和第二接引电极22时容易产生毛边和切割的过程中容易与反射杯70发生干涉的现象,提升封装结构的良率。
另外,在本发明中成型反射杯70时,该第一增厚部1022和第二增厚部2022的底面分别外露于反射杯70的底部,发光二极管芯片80工作时产生的热量能通过第一增厚部1022的底面和第二增厚部2022的底面散发到空气之中,从而有效提升该发光二极管封装结构100的散热效率。
还可以理解的是,对于本领域的普通技术人员来说,可以根据本发明的技术构思做出其它各种相应的改变与变形,而所有这些改变与变形都应属于本发明权利要求的保护范围。
Claims (12)
1.一种发光二极管封装结构的制造方法,包括以下步骤:
提供装设有多列第一电极和第二电极的引线架,所述第一电极、第二电极交错排列于引线架上,同列中的各第一电极通过第一连接条纵向串接,同列中的各第二电极通过第二连接条纵向串接,第一电极邻近第一连接条的至少一顶角处形成一第一缺口,第二电极邻近第二连接条的至少一顶角处形成一第二缺口;
在引线架上相邻第一连接条和第二连接条之间形成围绕第一电极和第二电极的反射杯,所述反射杯具有容纳发光二极管芯片的容置槽,所述第一电极对应第一缺口的一端和第二电极对应第二缺口的一端分别自反射杯的相对两侧凸伸出反射杯之外;
在容置槽内设置发光二极管芯片并电连接所述第一电极和第二电极;
在容置槽内形成覆盖发光二极管芯片的封装层;以及
横向切割反射杯以及连接条形成若干独立的发光二极管封装结构。
2.如权利要求1所述的发光二极管封装结构的制造方法,其特征在于:所述第一缺口由第一电极的相邻两侧面同时朝向第一电极的内部凹陷形成,第一连接条自第一电极相对的两侧分别朝向相邻的第一电极延伸而出,所述第二缺口由第二电极的相邻两侧面同时朝向第二电极的内部凹陷形成,第二连接条自第二电极相对的两侧分别朝向相邻的第二电极延伸而出。
3.如权利要求2所述的发光二极管封装结构的制造方法,其特征在于:所述第一连接条与第一缺口邻接设置,所述第二连接条与第二缺口邻接设置。
4.如权利要求3所述的发光二极管封装结构的制造方法,其特征在于:所述第一连接条对应第一缺口形成有一第三缺口,该第三缺口与第一缺口邻接并共同围设出一第一收容槽,所述第二连接条对应第二缺口形成有一第四缺口,该第四缺口与第二缺口邻接并共同围设出一第二收容槽。
5.如权利要求2所述的发光二极管封装结构的制造方法,其特征在于:所述第一电极邻近第一连接条的相邻顶角形成一对第一缺口,该对第一缺口位于第一连接条的同侧,所述第二电极邻近第二连接条的相邻顶角形成一对第二缺口,该对第二缺口位于第二连接条的同侧。
6.如权利要求1所述的发光二极管封装结构的制造方法,其特征在于:所述第一电极和第二电极均包括相对设置的上表面和下表面,所述第一电极对应第一缺口的端部自第一电极的下表面向下凸出延伸形成一第一接引电极,所述第二电极对应第二缺口的端部自第二电极的下表面向下凸出延伸形成一第二接引电极,在反射杯成型后第一接引电极和第二接引电极均外露于反射杯的相对两侧。
7.如权利要求6所述的发光二极管封装结构的制造方法,其特征在于:所述容置槽自第一电极的上表面和第二电极的上表面同时向上延伸贯穿所述反射杯,第一电极和第二电极的部分上表面外露于容置槽的底部。
8.如权利要求7所述的发光二极管封装结构的制造方法,其特征在于:所述第一电极和第二电极的下表面分别向下凸出延伸形成第一增厚部和第二增厚部,所述第一增厚部和第二增厚部与容置槽正对设置,在反射杯成型后第一增厚部远离第一电极的外表面和第二增厚部远离第二电极的外表面均外露于反射杯外。
9.如权利要求6所述的发光二极管封装结构的制造方法,其特征在于:所述第一连接条和第二连接条均包括相对设置的上表面和下表面,所述第一连接条的上表面与第一电极的上表面平齐,所述连接条的下表面远离第一电极并与第一接引电极的底面平齐。
10.如权利要求9所述的发光二极管封装结构的制造方法,其特征在于:所述反射杯成型于一模具之中,该模具包括相对设置的上模具和下模具,该上模具和下模具共同围设出收容引线架的密闭空间,所述反射杯通过注塑的方式一体成型于模具内。
11.如权利要求10所述的发光二极管封装结构的制造方法,其特征在于:所述模具还分别对应第一缺口和第二缺口设置多个阻挡件,所述阻挡件与对应的第一缺口和第二缺口相互卡持以防止反射杯成型时与第一接引电极和第二接引电极发生干涉。
12.一种发光二极管封装结构,其特征在于:所述发光二极管封装结构由权利要求1-11中任一项所述的制造方法所制造。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310042625.XA CN103972371B (zh) | 2013-02-04 | 2013-02-04 | 发光二极管封装结构及其制造方法 |
TW102112273A TWI509834B (zh) | 2013-02-04 | 2013-04-08 | 發光二極體封裝結構及其製造方法 |
US14/162,754 US20140220717A1 (en) | 2013-02-04 | 2014-01-24 | Method for manufacturing light emitting diode package |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310042625.XA CN103972371B (zh) | 2013-02-04 | 2013-02-04 | 发光二极管封装结构及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103972371A true CN103972371A (zh) | 2014-08-06 |
CN103972371B CN103972371B (zh) | 2017-02-08 |
Family
ID=51241649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310042625.XA Active CN103972371B (zh) | 2013-02-04 | 2013-02-04 | 发光二极管封装结构及其制造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20140220717A1 (zh) |
CN (1) | CN103972371B (zh) |
TW (1) | TWI509834B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107112402A (zh) * | 2014-11-10 | 2017-08-29 | 奥斯兰姆奥普托半导体有限责任公司 | 用于产生载体的方法和用于产生光电子元件的方法 |
CN107134522A (zh) * | 2016-02-26 | 2017-09-05 | 晶元光电股份有限公司 | 发光装置 |
CN111834510A (zh) * | 2019-04-17 | 2020-10-27 | 深圳市明格科技有限公司 | 发光二极管封装支架 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102426118B1 (ko) * | 2017-10-13 | 2022-07-27 | 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 | 발광소자 패키지 및 광원 장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060043401A1 (en) * | 2004-09-01 | 2006-03-02 | Samsung Electro-Mechanics Co., Ltd. | High power light emitting diode package |
TW200847478A (en) * | 2007-05-30 | 2008-12-01 | I Chiun Precision Ind Co Ltd | Light-emitting diode lead frame and manufacture method thereof |
CN102832295A (zh) * | 2011-06-14 | 2012-12-19 | 展晶科技(深圳)有限公司 | 发光二极管封装结构的制造方法 |
TW201301584A (zh) * | 2011-05-16 | 2013-01-01 | Nichia Corp | 發光裝置及其製造方法 |
-
2013
- 2013-02-04 CN CN201310042625.XA patent/CN103972371B/zh active Active
- 2013-04-08 TW TW102112273A patent/TWI509834B/zh not_active IP Right Cessation
-
2014
- 2014-01-24 US US14/162,754 patent/US20140220717A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060043401A1 (en) * | 2004-09-01 | 2006-03-02 | Samsung Electro-Mechanics Co., Ltd. | High power light emitting diode package |
TW200847478A (en) * | 2007-05-30 | 2008-12-01 | I Chiun Precision Ind Co Ltd | Light-emitting diode lead frame and manufacture method thereof |
TW201301584A (zh) * | 2011-05-16 | 2013-01-01 | Nichia Corp | 發光裝置及其製造方法 |
CN102832295A (zh) * | 2011-06-14 | 2012-12-19 | 展晶科技(深圳)有限公司 | 发光二极管封装结构的制造方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107112402A (zh) * | 2014-11-10 | 2017-08-29 | 奥斯兰姆奥普托半导体有限责任公司 | 用于产生载体的方法和用于产生光电子元件的方法 |
CN107134522A (zh) * | 2016-02-26 | 2017-09-05 | 晶元光电股份有限公司 | 发光装置 |
CN111834510A (zh) * | 2019-04-17 | 2020-10-27 | 深圳市明格科技有限公司 | 发光二极管封装支架 |
Also Published As
Publication number | Publication date |
---|---|
CN103972371B (zh) | 2017-02-08 |
US20140220717A1 (en) | 2014-08-07 |
TW201432944A (zh) | 2014-08-16 |
TWI509834B (zh) | 2015-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104022215A (zh) | 发光二极管封装结构及其制造方法 | |
CN102959748A (zh) | 发光设备和方法 | |
CN103531669B (zh) | 发光二极管封装结构的制造方法 | |
CN103972371A (zh) | 发光二极管封装结构及其制造方法 | |
KR20090121956A (ko) | Led 패키지 | |
CN202308051U (zh) | Led封装支架及led器件 | |
CN101834256B (zh) | 发光器件封装 | |
CN103682018A (zh) | 发光二极管及其制造方法 | |
US8791493B2 (en) | Light emitting diode package and method for manufacturing the same | |
CN103682028A (zh) | 发光二极管封装结构及其制造方法 | |
CN104103748B (zh) | 发光二极管封装结构及其制造方法 | |
US9041022B2 (en) | Light emitting diode package and method for manufacturing the same | |
CN105493300A (zh) | 板上芯片式发光元件封装及其制作方法 | |
CN104022214A (zh) | 发光二极管封装结构及其制造方法 | |
CN103682063A (zh) | 侧面发光型发光二极管封装结构及其制造方法 | |
CN103887417A (zh) | 发光二极管的制造方法及使用该方法制成的发光二极管 | |
KR100592328B1 (ko) | 발광다이오드 모듈의 제조방법 및 발광다이오드 모듈 | |
CN103887399A (zh) | 发光二极管的制造方法及使用该方法制成的发光二极管 | |
CN103887400A (zh) | 发光二极管封装结构 | |
CN104701440A (zh) | 发光二极管封装元件及其制造方法 | |
CN104701436A (zh) | 发光二极管封装元件及其制造方法 | |
CN104425672A (zh) | 发光二极管制造方法 | |
KR101214964B1 (ko) | 리드프레임 및 이를 이용한 반도체 소자 패키지 | |
KR101109754B1 (ko) | 발광 다이오드 패키지의 제조방법 | |
KR101198860B1 (ko) | 리드프레임 및 이를 이용한 반도체 소자 패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20201225 Address after: Building 2, No.3 Fuqian Road, Hailing District, Taizhou City, Jiangsu Province Patentee after: Taizhou Haitong Asset Management Co., Ltd Address before: 518109 Longhua sub district office, Bao'an District, Shenzhen City, Guangdong Province Patentee before: ZHANJING Technology (Shenzhen) Co.,Ltd. Patentee before: Rongchuang Energy Technology Co.,Ltd. |
|
TR01 | Transfer of patent right |