CN103941792B - 带隙电压基准电路 - Google Patents
带隙电压基准电路 Download PDFInfo
- Publication number
- CN103941792B CN103941792B CN201310021495.1A CN201310021495A CN103941792B CN 103941792 B CN103941792 B CN 103941792B CN 201310021495 A CN201310021495 A CN 201310021495A CN 103941792 B CN103941792 B CN 103941792B
- Authority
- CN
- China
- Prior art keywords
- pmos transistor
- transistor
- resistance
- nmos pass
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Amplifiers (AREA)
Abstract
本发明提供一种带隙电压基准电路,属于模拟电路领域。其中,该带隙电压基准电路包括:第一PMOS晶体管,第二NMOS晶体管,第三NMOS晶体管,第四PMOS晶体管,第五PMOS晶体管,第六PMOS晶体管,第一PNP三极管,第二PNP三极管,电容C,第一电阻,第二电阻,第三电阻,第四电阻,第五电阻和运算放大器。本发明的技术方案能够降低本证噪声及电压噪声对输出电压的影响,提高基准电压的精度,同时兼顾芯片面积,减少电路设计复杂性。
Description
技术领域
本发明涉及模拟电路领域,尤其是指一种带隙电压基准电路。
背景技术
带隙电压基准电路广泛地应用于模拟和混合电路中,如A/D转换器、D/A转换器、电压调谐器、电压表、电流表等测试仪器以及偏置电路等等。随着射频集成电路和数字电路的发展以及带隙基准源在高频电路应用中的推广,电源抑制性能成为了基准源在高频及数模混合电路应用中的一个重要衡量标准。芯片内部的基准源在整个频段内对电源噪声的抑制能力的好坏将影响到整个芯片在整个频段尤其是高频下的工作性能。
现有技术中带隙电压基准源的实现电路如图1所示,它包括一个运算放大器,三个电阻,两个PNP三极管和两个PMOS晶体管,其中,VDD是电源电压高电平,GND是电源电压低电平。
运算放大器在电路中起到了钳位的作用,使A、B两点电压相等,并通过CMOS电流镜使两条支路的电流相同。
在图1中,输出基准电压为:
VREF=VEB2+I1R3(1)
其中,VEB2为B点的电压。由于CMOS电流镜的作用,I1=I2,因此可得:
其中,ΔVEB为两个PNP晶体管Q1和Q2的VBE之差,VT为热电压,N为Q2与Q1的发射结面积之比。
将式(2)代入式(1),可得:
由式(3)可以看出,通过合理选择R3与R1的比值和N的值,即可得到较小温度系数的基准电压。
现有带隙电压基准电路中的本证噪声及电源噪声对带隙基准的输出电压有着较大的影响,使得带隙基准的输出电压的精度较小。
发明内容
本发明要解决的技术问题是提供一种带隙电压基准电路,可以极大程度地降低本证噪声及电压噪声对输出电压的影响,提高基准电压的精度,同时兼顾芯片面积,减少电路设计复杂性。
本发明实施例提供了一种带隙电压基准电路,包括:第一PMOS晶体管,第二NMOS晶体管,第三NMOS晶体管,第四PMOS晶体管,第五PMOS晶体管,第六PMOS晶体管,第一PNP三极管,第二PNP三极管,电容C,第一电阻,第二电阻,第三电阻,第四电阻,第五电阻和运算放大器;
其中,第一PMOS晶体管的源极连接电源电压VDD,第二NMOS晶体管的栅极和漏极连接电源电压VDD,第一PMOS晶体管的栅极与第二NMOS晶体管的源极、第三NMOS晶体管的漏极、第四PMOS晶体管的栅极相连;
第三NMOS晶体管的源极和衬底连接接地信号GND,第四PMOS晶体管的源极连接电源电压VDD,第四PMOS晶体管的漏极与第五PMOS晶体管的栅极、第六PMOS晶体管的源极相连,第六PMOS晶体管的栅极和漏极连接接地信号GND;
运算放大器的正输入端与第二电阻的负端、第二PNP三极管的发射极、第五PMOS晶体管的漏极相连,运算放大器的负输入端与第一电阻的正端、第三电阻的负端相连,运算放大器的输出端与第三NMOS晶体管的栅极相连;
第一电阻的负端与第一PNP三极管的发射极相连,第二电阻的正端与第三电阻的正端、第四电阻的负端相连,第四电阻的正端与第一PMOS晶体管的漏极相连,第五电阻的正端与第一PMOS晶体管的栅极相连;
电容C的上极板与第一PMOS晶体管的漏极相连,电容C的下极板与第五电阻的负端相连;
第一PNP三极管的基极和集电极连接到接地信号GND,第二PNP三极管的基极和集电极连接到接地信号GND。
进一步地,所述运算放大器包括:第七PMOS晶体管、第八PMOS晶体管、第九PMOS晶体管、第十PMOS晶体管、第十一PMOS晶体管、第十二PMOS晶体管、第十三NMOS晶体管、第十四NMOS晶体管、第十五NMOS晶体管;
其中,第七PMOS晶体管的栅极连接到运算放大器的正输入端,第七PMOS晶体管的源极与第九PMOS晶体管的漏极、第十四NMOS晶体管的栅极相连,第八PMOS晶体管的栅极连接到运算放大器的负输入端,第八PMOS晶体管的源极与第十PMOS晶体管的漏极、第十三NMOS晶体管的栅极相连;
第九PMOS晶体管的栅极连接到偏置电压V2,第九PMOS晶体管的源极连接到电源电压VDD,第十PMOS晶体管的栅极连接到偏置电压V2,第十PMOS晶体管的源极连接到电源电压VDD,第七PMOS晶体管的漏极连接到接地信号GND,第八PMOS晶体管的漏极连接到接地信号GND;
第十一PMOS晶体管的栅极和漏极与第十三NMOS晶体管的漏极、第十二PMOS晶体管的栅极相连,第十二PMOS晶体管的漏极与第十四NMOS晶体管的漏极、运算放大器的输出端相连,第十一PMOS晶体管的源极连接到电源电压VDD,第十二PMOS晶体管的源极连接到电源电压VDD;
第十三NMOS晶体管的源极与第十四NMOS晶体管的源极、第十五NMOS晶体管的漏极相连,第十五NMOS晶体管的栅极连接到偏置电压V1,第十五NMOS晶体管的源极连接到接地信号GND。
进一步地,第一PMOS晶体管、第四PMOS晶体管、第五PMOS晶体管、第六PMOS晶体管、第七PMOS晶体管、第八PMOS晶体管、第九PMOS晶体管、第十PMOS晶体管、第十一PMOS晶体管和第十二PMOS晶体管的衬底均连接电源电压VDD;
第二NMOS晶体管、第三NMOS晶体管、第十三NMOS晶体管、第十四NMOS晶体管和第十五NMOS晶体管的衬底均连接地信号GND。
进一步地,当电路通电时,第四PMOS晶体管关断,第六PMOS晶体管导通,第五PMOS晶体管的栅极电压为GND,第五PMOS晶体管导通,使得第二PNP三极管产生电源到地的电流,带隙电压基准电路开始工作;
其中,带隙电压基准电路工作后,第四PMOS晶体管导通,第五PMOS晶体管关断。
进一步地,所述第三电阻为可变电阻串。
进一步地,所述运算放大器为两级运算放大器,其中,第一级采用PMOS晶体管,第二级采用双端输入单端输出运算放大器。
本发明的实施例具有以下有益效果:
上述方案中,第三NMOS晶体管连接在运算放大器的输出端和第一PMOS晶体管的栅极之间作为一个电压减法器,使得电源噪声直接处于反馈环路中,通过反馈调节第一PMOS晶体管的栅源电压,能够降低第一PMOS晶体管漏电流的变化并降低输出节点对电源电压的敏感度,提高整体电路的电源抑制;另外,运算放大器的输入管采用PMOS晶体管,能够减少了1/f噪声;进一步地,第三电阻为可变电阻串,通过调节第三电阻,可在可变电阻串的各个节点中选出一个最优值作为输出。本发明的带隙电压基准电路能够提供精确的且不随温度变化而变化的电压值,并且对电源噪声有良好的抑制作用,具有更低的噪声。
附图说明
图1为现有技术中带隙电压基准源的电路示意图;
图2为本发明实施例带隙电压基准电路的电路示意图;
图3为本发明实施例运算放大器的电路示意图。
具体实施方式
为使本发明的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本发明的实施例提供了一种带隙电压基准电路,可以极大程度地降低本证噪声及电压噪声对输出电压的影响,提高基准电压的精度,同时兼顾芯片面积,减少电路设计复杂性。
本发明的带隙电压基准电路如图2所示,在图1所示电路的基础上,将两个晶体管构成的电流镜合为一个晶体管,以减少因为失配引起的电流误差;同时增加第二NMOS晶体管和第三NMOS晶体管以减少电源噪声对输出电压的影响,提高电源抑制;增加第五电阻和电容C构成米勒补偿以提高环路稳定性;使用可变电阻串调节输出精度;另外,运算放大器的第一级全部采用PMOS晶体管,可以减少电路的1/f噪声。
如图2所示,本发明的带隙电压基准电路包括:第一PMOS晶体管(M1),第二NMOS晶体管(M2),第三NMOS晶体管(M3),第四PMOS晶体管(M4),第五PMOS晶体管(M5),第六PMOS晶体管(M6),第一PNP三极管(Q1),第二PNP三极管(Q2),电容C,第一电阻(R1),第二电阻(R2),第三电阻(R3),第四电阻(R4),第五电阻(R5)和运算放大器(A1);
其中,第一PMOS晶体管的源极连接电源电压VDD,第二NMOS晶体管的栅极和漏极连接电源电压VDD,第一PMOS晶体管的栅极与第二NMOS晶体管的源极、第三NMOS晶体管的漏极、第四PMOS晶体管的栅极相连;
第三NMOS晶体管的源极和衬底连接接地信号GND,第四PMOS晶体管的源极连接电源电压VDD,第四PMOS晶体管的漏极与第五PMOS晶体管的栅极、第六PMOS晶体管的源极相连,第六PMOS晶体管的栅极和漏极连接接地信号GND;
运算放大器的正输入端与第二电阻的负端、第二PNP三极管的发射极、第五PMOS晶体管的漏极相连,运算放大器的负输入端与第一电阻的正端、第三电阻的负端相连,运算放大器的输出端与第三NMOS晶体管的栅极相连;
第一电阻的负端与第一PNP三极管的发射极相连,第二电阻的正端与第三电阻的正端、第四电阻的负端相连,第四电阻的正端与第一PMOS晶体管的漏极相连,第五电阻的正端与第一PMOS晶体管的栅极相连;
电容C的上极板与第一PMOS晶体管的漏极相连,电容C的下极板与第五电阻的负端相连;
第一PNP三极管的基极和集电极连接到接地信号GND,第二PNP三极管的基极和集电极连接到接地信号GND。
进一步地,如图3所示,运算放大器A1包括:第七PMOS晶体管(M7)、第八PMOS晶体管(M8)、第九PMOS晶体管(M9)、第十PMOS晶体管(M10)、第十一PMOS晶体管(M11)、第十二PMOS晶体管(M12)、第十三NMOS晶体管(M13)、第十四NMOS晶体管(M14)、第十五NMOS晶体管(M15);
其中,第七PMOS晶体管的栅极连接到运算放大器的正输入端,第七PMOS晶体管的源极与第九PMOS晶体管的漏极、第十四NMOS晶体管的栅极相连,第八PMOS晶体管的栅极连接到运算放大器的负输入端,第八PMOS晶体管的源极与第十PMOS晶体管的漏极、第十三NMOS晶体管的栅极相连;
第九PMOS晶体管的栅极连接到偏置电压V2,第九PMOS晶体管的源极连接到电源电压VDD,第十PMOS晶体管的栅极连接到偏置电压V2,第十PMOS晶体管的源极连接到电源电压VDD,第七PMOS晶体管的漏极连接到接地信号GND,第八PMOS晶体管的漏极连接到接地信号GND;
第十一PMOS晶体管的栅极和漏极与第十三NMOS晶体管的漏极、第十二PMOS晶体管的栅极相连,第十二PMOS晶体管的漏极与第十四NMOS晶体管的漏极、运算放大器的输出端相连,第十一PMOS晶体管的源极连接到电源电压VDD,第十二PMOS晶体管的源极连接到电源电压VDD;
第十三NMOS晶体管的源极与第十四NMOS晶体管的源极、第十五NMOS晶体管的漏极相连,第十五NMOS晶体管的栅极连接到偏置电压V1,第十五NMOS晶体管的源极连接到接地信号GND。
可以看出,所述运算放大器为两级运算放大器,其中,第一级全部采用PMOS晶体管,能够降低电路中的1/f噪声;第二级,采用普通的双端输入单端输出运算放大器,能够达到足够的增益,以满足A、B两点嵌位的需求。
进一步地,第一PMOS晶体管、第四PMOS晶体管、第五PMOS晶体管、第六PMOS晶体管、第七PMOS晶体管、第八PMOS晶体管、第九PMOS晶体管、第十PMOS晶体管、第十一PMOS晶体管和第十二PMOS晶体管的衬底均连接电源电压VDD;
第二NMOS晶体管、第三NMOS晶体管、第十三NMOS晶体管、第十四NMOS晶体管和第十五NMOS晶体管的衬底均连接地信号GND。
进一步地,所述第三电阻为可变电阻串。
本发明带隙电压基准电路的电源抑制降低为传统带隙电压基准电路电源抑制的即:
其中,PSR1为传统带隙电压基准电路的电源抑制,PSR2为本发明带隙电压基准电路的电源抑制,go2为第二NMOS晶体管的电导,go3为第三NMOS晶体管的电导,gm3为第三NMOS晶体管的跨导。
本发明实施例中,加入的第二NMOS晶体管和第三NMOS晶体管作为一个电压减法器,使得电源噪声直接处于反馈环路中,通过反馈调节第一PMOS晶体管的栅源电压,能够降低第一PMOS晶体管漏电流的变化并降低输出节点对电源电压的敏感度,提高整体电路的电源抑制。
第四PMOS晶体管的宽长比比较大,具体地可以为12.2u/0.75u,第六PMOS晶体管的长宽比比较大,具体地可以为1.2u/41u,当电路通电时,第四PMOS晶体管关断,第六PMOS晶体管导通,第五PMOS晶体管的栅极电压为GND,该管导通,使得第二PNP三极管产生电源到地的电流,整个带隙电压基准电路开始工作。电路工作后,第四PMOS晶体管导通,因为第六PMOS晶体管的长宽比过大,使得第五PMOS晶体管的栅压接近电源电压,该管关断,整个带隙电压基准电路正常工作。
由于第三电阻为可变电阻串,在电路工作稳定后,通过精确调节第三电阻,可在第三电阻中电阻串的各个节点中选出一个最优值作为输出,使得电路温漂达到最低,实现高精度。
本发明的带隙电压基准电路中,第三NMOS晶体管连接在运算放大器的输出端和第一PMOS晶体管的栅极之间作为一个电压减法器,使得电源噪声直接处于反馈环路中,通过反馈调节第一PMOS晶体管的栅源电压,能够降低第一PMOS晶体管漏电流的变化并降低输出节点对电源电压的敏感度,提高整体电路的电源抑制;另外,运算放大器的输入管采用PMOS晶体管,能够减少了1/f噪声;进一步地,第三电阻为可变电阻串,通过调节第三电阻,可在可变电阻串的各个节点中选出一个最优值作为输出。本发明的带隙电压基准电路能够提供精确的且不随温度变化而变化的电压值,并且对电源噪声有良好的抑制作用,具有更低的噪声。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (4)
1.一种带隙电压基准电路,其特征在于,包括:第一PMOS晶体管,第二NMOS晶体管,第三NMOS晶体管,第四PMOS晶体管,第五PMOS晶体管,第六PMOS晶体管,第一PNP三极管,第二PNP三极管,电容C,第一电阻,第二电阻,第三电阻,第四电阻,第五电阻和运算放大器;
其中,第一PMOS晶体管的源极连接电源电压VDD,第二NMOS晶体管的栅极和漏极连接电源电压VDD,第一PMOS晶体管的栅极与第二NMOS晶体管的源极、第三NMOS晶体管的漏极、第四PMOS晶体管的栅极相连;
第三NMOS晶体管的源极和衬底连接接地信号GND,第四PMOS晶体管的源极连接电源电压VDD,第四PMOS晶体管的漏极与第五PMOS晶体管的栅极、第六PMOS晶体管的源极相连,第六PMOS晶体管的栅极和漏极连接接地信号GND;
运算放大器的正输入端与第二电阻的负端、第二PNP三极管的发射极、第五PMOS晶体管的漏极相连,运算放大器的负输入端与第一电阻的正端、第三电阻的负端相连,运算放大器的输出端与第三NMOS晶体管的栅极相连;
第一电阻的负端与第一PNP三极管的发射极相连,第二电阻的正端与第三电阻的正端、第四电阻的负端相连,第四电阻的正端与第一PMOS晶体管的漏极相连,第五电阻的正端与第一PMOS晶体管的栅极相连;
电容C的上极板与第一PMOS晶体管的漏极相连,电容C的下极板与第五电阻的负端相连;
第一PNP三极管的基极和集电极连接到接地信号GND,第二PNP三极管的基极和集电极连接到接地信号GND;
所述第三电阻为可变电阻串;
所述运算放大器包括:第七PMOS晶体管、第八PMOS晶体管、第九PMOS晶体管、第十PMOS晶体管、第十一PMOS晶体管、第十二PMOS晶体管、第十三NMOS晶体管、第十四NMOS晶体管、第十五NMOS晶体管;
其中,第七PMOS晶体管的栅极连接到运算放大器的正输入端,第七PMOS晶体管的源极与第九PMOS晶体管的漏极、第十四NMOS晶体管的栅极相连,第八PMOS晶体管的栅极连接到运算放大器的负输入端,第八PMOS晶体管的源极与第十PMOS晶体管的漏极、第十三NMOS晶体管的栅极相连;
第九PMOS晶体管的栅极连接到偏置电压V2,第九PMOS晶体管的源极连接到电源电压VDD,第十PMOS晶体管的栅极连接到偏置电压V2,第十PMOS晶体管的源极连接到电源电压VDD,第七PMOS晶体管的漏极连接到接地信号GND,第八PMOS晶体管的漏极连接到接地信号GND;
第十一PMOS晶体管的栅极和漏极与第十三NMOS晶体管的漏极、第十二PMOS晶体管的栅极相连,第十二PMOS晶体管的漏极与第十四NMOS晶体管的漏极、运算放大器的输出端相连,第十一PMOS晶体管的源极连接到电源电压VDD,第十二PMOS晶体管的源极连接到电源电压VDD;
第十三NMOS晶体管的源极与第十四NMOS晶体管的源极、第十五NMOS晶体管的漏极相连,第十五NMOS晶体管的栅极连接到偏置电压V1,第十五NMOS晶体管的源极连接到接地信号GND。
2.根据权利要求1所述的带隙电压基准电路,其特征在于,
第一PMOS晶体管、第四PMOS晶体管、第五PMOS晶体管、第六PMOS晶体管、第七PMOS晶体管、第八PMOS晶体管、第九PMOS晶体管、第十PMOS晶体管、第十一PMOS晶体管和第十二PMOS晶体管的衬底均连接电源电压VDD;
第二NMOS晶体管、第三NMOS晶体管、第十三NMOS晶体管、第十四NMOS晶体管和第十五NMOS晶体管的衬底均连接地信号GND。
3.根据权利要求1所述的带隙电压基准电路,其特征在于,
当电路通电时,第四PMOS晶体管关断,第六PMOS晶体管导通,第五PMOS晶体管的栅极电压为GND,第五PMOS晶体管导通,使得第二PNP三极管产生电源到地的电流,带隙电压基准电路开始工作;
其中,带隙电压基准电路工作后,第四PMOS晶体管导通,第五PMOS晶体管关断。
4.根据权利要求1所述的带隙电压基准电路,其特征在于,所述运算放大器为两级运算放大器,其中,第一级采用PMOS晶体管,第二级采用双端输入单端输出运算放大器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310021495.1A CN103941792B (zh) | 2013-01-21 | 2013-01-21 | 带隙电压基准电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310021495.1A CN103941792B (zh) | 2013-01-21 | 2013-01-21 | 带隙电压基准电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103941792A CN103941792A (zh) | 2014-07-23 |
CN103941792B true CN103941792B (zh) | 2016-06-01 |
Family
ID=51189497
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310021495.1A Active CN103941792B (zh) | 2013-01-21 | 2013-01-21 | 带隙电压基准电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103941792B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107390770B (zh) * | 2017-08-24 | 2019-02-12 | 京东方科技集团股份有限公司 | 电流镜电路、显示驱动电路、显示装置 |
CN110262622B (zh) * | 2019-07-04 | 2021-01-29 | 中国电子科技集团公司第五十八研究所 | 一种具有快速启动和高psrr的带隙基准源 |
CN111781983A (zh) * | 2020-07-14 | 2020-10-16 | 天津工业大学 | 一种高电源抑制比亚阈值mosfet补偿带隙基准电压电路 |
CN112306141B (zh) * | 2020-10-30 | 2022-07-01 | 天津大学 | 低电压余度高精度电流镜 |
CN112965565B (zh) * | 2021-02-08 | 2022-03-08 | 苏州领慧立芯科技有限公司 | 一种低温漂的带隙基准电路 |
CN113067466B (zh) * | 2021-05-19 | 2022-06-24 | 上海鸿晔电子科技股份有限公司 | 一种电压源电路及电源管理芯片 |
CN113485504B (zh) * | 2021-07-05 | 2022-12-09 | 珠海亿智电子科技有限公司 | 电压基准电路及具有电压基准电路的线路板 |
CN114640244B (zh) * | 2022-04-14 | 2024-04-26 | 西安交通大学 | 一种应用于全摆幅仪表放大器的高压电荷泵 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5856742A (en) * | 1995-06-30 | 1999-01-05 | Harris Corporation | Temperature insensitive bandgap voltage generator tracking power supply variations |
JP2006031246A (ja) * | 2004-07-14 | 2006-02-02 | Seiko Epson Corp | 基準電流発生回路 |
CN101320278A (zh) * | 2008-06-25 | 2008-12-10 | 苏州中科半导体集成技术研发中心有限公司 | Cmos基准源 |
CN101604175A (zh) * | 2009-07-07 | 2009-12-16 | 东南大学 | 高阶温度补偿带隙基准电路 |
CN102103388A (zh) * | 2009-12-22 | 2011-06-22 | 三星半导体(中国)研究开发有限公司 | 具有启动电路的带隙电压基准电路 |
CN102141818A (zh) * | 2011-02-18 | 2011-08-03 | 电子科技大学 | 温度自适应带隙基准电路 |
CN102419609A (zh) * | 2010-09-27 | 2012-04-18 | 联咏科技股份有限公司 | 参考电压与参考电流产生电路及方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003273654A (ja) * | 2002-03-15 | 2003-09-26 | Seiko Epson Corp | 温度特性補償装置 |
JP2009217809A (ja) * | 2008-02-12 | 2009-09-24 | Seiko Epson Corp | 基準電圧生成回路、集積回路装置および信号処理装置 |
-
2013
- 2013-01-21 CN CN201310021495.1A patent/CN103941792B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5856742A (en) * | 1995-06-30 | 1999-01-05 | Harris Corporation | Temperature insensitive bandgap voltage generator tracking power supply variations |
JP2006031246A (ja) * | 2004-07-14 | 2006-02-02 | Seiko Epson Corp | 基準電流発生回路 |
CN101320278A (zh) * | 2008-06-25 | 2008-12-10 | 苏州中科半导体集成技术研发中心有限公司 | Cmos基准源 |
CN101604175A (zh) * | 2009-07-07 | 2009-12-16 | 东南大学 | 高阶温度补偿带隙基准电路 |
CN102103388A (zh) * | 2009-12-22 | 2011-06-22 | 三星半导体(中国)研究开发有限公司 | 具有启动电路的带隙电压基准电路 |
CN102419609A (zh) * | 2010-09-27 | 2012-04-18 | 联咏科技股份有限公司 | 参考电压与参考电流产生电路及方法 |
CN102141818A (zh) * | 2011-02-18 | 2011-08-03 | 电子科技大学 | 温度自适应带隙基准电路 |
Non-Patent Citations (1)
Title |
---|
A Low Power CMOS Bandgap Voltage Reference with Enhanced Power Supply Rejection;Wenguan Li 等;《ASIC, 2009. ASICON "09. IEEE 8th International Conference on》;20091023;第300页右栏倒数第一段-第301页左栏倒数第2段,附图2 * |
Also Published As
Publication number | Publication date |
---|---|
CN103941792A (zh) | 2014-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103941792B (zh) | 带隙电压基准电路 | |
CN105242734B (zh) | 一种无外置电容的大功率ldo电路 | |
CN108037791B (zh) | 一种无运放的带隙基准电路 | |
CN107066015B (zh) | 一种全共栅共源基准电压源 | |
CN102866721B (zh) | 一种基准电压源电路 | |
CN102270008B (zh) | 宽输入带曲率补偿的带隙基准电压源 | |
CN201191822Y (zh) | 适用于模数转换器的差分参考电压源电路 | |
CN104007777B (zh) | 一种电流源产生器 | |
CN105912064B (zh) | 一种高精度高电源抑制比的带隙基准源 | |
CN106909192A (zh) | 一种高阶温度补偿电压基准源 | |
CN104156025B (zh) | 一种高阶温度补偿基准源 | |
CN104216455B (zh) | 用于4g通信芯片的低功耗基准电压源电路 | |
CN104679092B (zh) | 宽电源电压的过温迟滞保护电路 | |
CN109164867A (zh) | 全mos基准电流产生电路 | |
CN106055011B (zh) | 一种自启动供电电路 | |
CN111045470B (zh) | 一种低失调电压高电源抑制比的带隙基准电路 | |
CN203405752U (zh) | 一种基于native NMOS晶体管的高电源抑制LDO稳压器 | |
CN104516385B (zh) | 电压调节器 | |
TW201306468A (zh) | 電壓/電流轉換電路 | |
CN104881071A (zh) | 低功耗基准电压源 | |
CN101320279B (zh) | 电流产生器 | |
CN103677040A (zh) | 一种参考电压的驱动电路 | |
CN116860052A (zh) | 一种负反馈稳压电路及前端稳压电路 | |
CN104035466B (zh) | 固定电压产生电路 | |
CN216649632U (zh) | 低失配运算放大器、带隙基准电路以及芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20200207 Address after: No. 116, floor 1, building 2, yard 2, Yongjie South Road, Haidian District, Beijing 100094 Patentee after: Beijing Senhai Chenyang Technology Co., Ltd Address before: Xi'an City, Shaanxi province Taibai Road 710071 No. 2 Patentee before: XIDIAN University |