CN102340303A - 两级电压电平转换 - Google Patents
两级电压电平转换 Download PDFInfo
- Publication number
- CN102340303A CN102340303A CN2011102052204A CN201110205220A CN102340303A CN 102340303 A CN102340303 A CN 102340303A CN 2011102052204 A CN2011102052204 A CN 2011102052204A CN 201110205220 A CN201110205220 A CN 201110205220A CN 102340303 A CN102340303 A CN 102340303A
- Authority
- CN
- China
- Prior art keywords
- voltage level
- output
- voltage
- input
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000008859 change Effects 0.000 claims abstract description 14
- 230000004044 response Effects 0.000 claims description 42
- 238000006243 chemical reaction Methods 0.000 claims description 26
- 238000012545 processing Methods 0.000 claims description 11
- 238000000034 method Methods 0.000 claims description 10
- 239000004065 semiconductor Substances 0.000 claims description 6
- 230000005055 memory storage Effects 0.000 claims description 4
- 230000009466 transformation Effects 0.000 description 10
- 230000000630 rising effect Effects 0.000 description 9
- 230000008901 benefit Effects 0.000 description 4
- 230000002349 favourable effect Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 210000002683 foot Anatomy 0.000 description 3
- 230000007958 sleep Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012423 maintenance Methods 0.000 description 2
- 230000001737 promoting effect Effects 0.000 description 2
- 101100400452 Caenorhabditis elegans map-2 gene Proteins 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 238000006880 cross-coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005059 dormancy Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000284 resting effect Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 230000001131 transforming effect Effects 0.000 description 1
- 230000007306 turnover Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0016—Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/018—Coupling arrangements; Interface arrangements using bipolar transistors only
- H03K19/01806—Interface arrangements
- H03K19/01818—Interface arrangements for integrated injection logic (I2L)
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
- H03K3/356113—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Dram (AREA)
Abstract
本发明涉及两级电压电平转换,公开了一种电压电平转换器,用于将输出信号从第一电压电平转换到第二电压电平,然后转换到进一步提升的第二电压电平。电压电平转换器包括:输入端,接收输入信号;输出端,将输出信号输出;第一电源输入端,连接到提供所述第一电压电平的第一电压源;第二电源输入端,连接到提供所述第二电压电平的第二电压源;以及第三电源输入端,连接到提供所述提升的第二电压电平的第三电压源;电压电平转换器响应于输入信号中的预定变化,将第一电源输入端与输出端隔离,并将第二电源输入端连接到输出端,以及响应于输出信号达到预定值,将第三电源输入端连接到输出端,并将第二电源输入端与输出端隔离。
Description
技术领域
本发明的领域涉及半导体电路,尤其涉及用于在第一值与提升的第二值之间切换的电压电平转换器(voltage level shifter)。
背景技术
能够从第一电压电平切换到提升的第二电压电平的电路是公知的。例如在用于在不工作期间降低功耗的功率选通电路领域中,提供将电源选通给处理电路的头部(header)器件或脚部(footer)器件是公知的。这些器件采取晶体管的形式,该晶体管位于电源导轨(rail)之一与处理电路之间,通过施加到它们的栅极的控制信号来导通或截止。当它们截止时,仍然有一些泄漏电流流过晶体管,然后流过处理电路,并且该泄漏电流增加器件的功耗,不提供任何好处。已经认识到这个问题并提出了一种解决方案,提供栅极偏置电压,该栅极偏置电压将施加到栅极的电压偏置到超过电源电压,导致有时候称为超级切断状态(super cutoff state)的状态。在这种状态下,通过晶体管的泄漏电流显著减少。
这种***的问题在于需要另外的电源来提供这种偏置电压。可以通过用于产生提升的核心电源的芯片上稳压器或通过电荷泵来提供这种电源。为了降低这种器件的尺寸要求,希望将这些器件的额定电流保持为小值。小电流还降低了与电源相关联的电网要求,也就是将电流从电源分配到所需节点所需的连接的尺寸。但是,限制这种器件能够提供的电流量会由于加长某些转变所花费的时间而影响***的性能。
希望能够提供提升的电压电平却没有大量附加硬件要求。
发明内容
本发明的第一方面提供一种电压电平转换器,用于将输出信号从第一电压电平转换到第二电压电平,然后转换到进一步提升的第二电压电平,所述电压电平转换器包括:输入端,用于接收输入信号;输出端,用于将输出信号输出;第一电源输入端,用于连接提供所述第一电压电平的第一电压源;第二电源输入端,用于连接提供所述第二电压电平的第二电压源;以及第三电源输入端,用于连接提供所述提升的第二电压电平的第三电压源;所述电压电平转换器响应于所述输入信号中的预定变化,将所述第一电源输入端与所述输出端隔离,并将所述第二电源输入端连接到所述输出端,以及响应于所述输出信号达到预定值,将所述第三电源输入端连接到所述输出端,并将所述第二电源输入端与所述输出端隔离。
本发明认识到性能速度、更小的电流泄漏和硬件尺寸的竞争要求。它解决了提供提升的电压电平同时限制这种提升的电压电平所需的附加电源的容量的问题。通过认识到在需要这种电压电平转换器的电路中会有大尺寸的提供该第二电压电平(该电压电平是用作向电路供电的电源的电压电平)的电压源和电网(grid),它实现了这一点。本发明利用了提供所需电流的这种电源和电网的存在,以达到从第一电压向预定电压电平的转变,并且仅当达到该电平时它才切换为连接到提升的电压电平电源。
因此,通过这种方式,提升的电压电平电源只需要提供用于从预定电平转变到提升的第二电压电平的电流,因此,装置的电流需求明显小于将该电源用于向整个转变供电的情况。
提供向第一预定电平然后向最终提升的第二电压电平的两级电压电平转换,这要求附加转换来控制到不同电压电平电源的连接。通常在这种电路中尽可能避免附加转换,因为它们增加装置的尺寸且降低性能,因为附加转换会增加等待时间。但是,本发明认识到与提升的电压源和电网需求中的减少相关联的优点超过与本发明的电压电平转换器相关联的附加转换需求。
在一些实施例中,所述预定值基本上等于所述第二电压电平。
虽然可将电压电平转换器设计为对输出电压从第一电平到提升的第二电平的变化的供电在第一电压电平与第二电压电平之间的任何值处从第二电压源切换到第三电压源,但是在一些实施例中将其配置为使得它当预定值基本上等于第二电压电平时进行切换。显然第二电压源能提供直到第二电压电平的电压电平,并且由于如果它要用于向电路供电,就需要是大电压源,并且通常具有相关联的高容量电网,因此在从一个电压电平向下一个电压电平转变的过程中,尽可能长地利用该电压源和电网是有利的。
这种布置的其他优点在于,虽然提升的电压可以提高装置的性能,但是它并非其操作所必需,因此,使用第二电压源和电网来获得第二电压电平意味着,即使第三电压源或电网失效,装置在很多情况下仍将可靠地工作,虽然性能下降。
在一些实施例中,所述电压电平转换器包括反相器,使得触发所述输出从所述第一电压电平变化为所述第二提升的电压电平的所述输入电压中的所述预定变化包括从所述第二电压电平变化为所述第一电压电平的输入信号变化。
虽然电压电平转换器可以有多种形式,但是方便地,它可以是反相器。电平转换器在有些情况下可以是非反相的,以保持从输入到输出的逻辑等同性。但是,如果不要求从输入到输出的逻辑等同性,则优选一级(即反相)电平转换器来减少逻辑级以及来自一直导通的电源的泄漏。
在一些实施例中,所述电压电平转换器包括:第一开关,响应于所述输入信号的第一值,将所述输出端连接到所述第一电源输入端,以及响应于所述输入信号的第二值,将所述输出端与所述第一电源输入端隔离;第二开关,响应于所述输入信号的第二值,将所述输出端连接到所述第二电源输入端,以及响应于所述输入信号的第一值,将所述第二电源输入端与所述输出端隔离;以及其他开关,响应于所述输出信号达到所述预定值,将所述第三电源输入端连接到所述输出端,所述其他开关形成反馈通道的一部分,所述反馈通道用于提供一信号,该信号用于通过改写(override)提供给所述第二开关的所述第二值来控制所述第二开关,使得所述第二开关受控为响应于所述输出信号达到所述预定值,将所述输出信号与所述第二电源输入端隔离。
形成电压电平转换器的一种方式是从多个开关形成,所述多个开关配置为响应于输入信号改变值和输出信号达到预定值而开关。当输出值达到预定值时将输出端连接到第三电压源的其他开关被布置为也提供反馈通道,以保证此时将第二电压源连接到输出端的开关与输出端隔离,因此没有第三电压源赖以与第二电压源相连接的通道。
在一些实施例中,所述第二开关显著大于所述其他开关的任何一个。
通过允许由第二电压源经由第二开关对从第一电压电平到预定电压电平的转变进行供电,该开关可以是大开关,并且因此能承载大量电流并使得这种转变能够迅速进行。可将控制后一转变的其他开关制造得更小,承载更少的电流,虽然这样意味着后一转变更慢,但还是一旦已经获得向第二电压电平的转变,电路就能正确工作更为重要。因此,假设预定电压电平非常接近第二电压电平,则后一转换中任何延迟都不会很影响工作性能,而只是稍微增加泄漏电流。
在一些实施例中,所述其他开关被配置为使得所述输出电压电平从所述预定值变化为所述第二提升的电压电平的速度低于所述输出电压电平从所述第一电压电平变化为所述预定值的速度。
如上所述,其他开关的尺寸影响输出电压电平从预定值向提升的第二电压电平变化的速度。因此,只要合适,就可选择更小的其他开关,并且电压电平的这种变化速度可以允许慢速。
在一些实施例中,所述电压电平转换器包括三态电压电平转换器,所述三态电压电平转换器被配置为输出三种不同的输出信号:将所述输入信号与所述输出信号隔离的高阻抗三态输出信号、所述第一电压电平和所述第二提升的电压电平,所述电压电平转换器包括其他输入端,用于接收三态控制信号,所述电压电平转换器响应于具有预定值的所述三态控制信号,通过将所述输入端与所述输出端隔离来产生所述三态输出信号。
电压电平转换器可以是具有其他三态输出的三态电压电平转换器,在该状态中将输入端与输出端隔离。在一些实施例中,这是有利的,所述实施例例如是电压电平转换器控制还具有保持模式的功率控制开关的情况。见下文所述。
本发明的第二方面提供一种包括至少一个根据本发明第一方面的电压电平转换器的设备,所述设备进一步包括:第一、第二和第三电源,分别被配置为提供所述第一电压电平、所述第二电压电平以及所述提升的第二电压电平;电路,通过所述第一电源与所述第二电源之间的电压差供电;其中所述第三电源被配置为经由所述至少一个电压电平转换器将所述第二提升的电压电平作为偏置电压电平提供给所述设备中的至少一个元件;其中所述第三电源与所述第一电源、所述第二电源的至少其中之一相比是小电源。
如果通过第一电压电平与第二电压电平之间的电压差向电路供电,那么这些电压电平电源和它们的供应电网必然大。利用这一点并允许大部分从第一电平到提升的第二电平的转变通过第二电压源供电,这意味着可以提供具有小的第三电压源的设备,并且与第三电压源和其他电压源的其中之一同样大的***相比,该电压源所需的附加面积减小。
在一些实施例中,所述设备包括数据处理设备,所述数据处理设备包括处理电路,所述处理电路通过所述第一电源与所述第二电源之间的电压差供电,所述设备进一步包括:至少一个功率控制开关,布置在所述第一电源和所述第二电源的其中之一与所述处理电路之间,所述至少一个功率控制开关受来自所述至少一个电压电平转换器的所述输出信号控制,所述至少一个功率控制开关响应于所述至少一个电压电平转换器,该电压电平转换器输出:所述第一电压电平,将所述第一电源和所述第二电源的所述其中之一连接到所述处理电路;所述第二电压电平,将所述第一电源和所述第二电源的所述其中之一与所述处理电路隔离;以及所述提升的第二电压电平,将所述第一电源和所述第二电源的所述其中之一与所述处理电路隔离并提供通过所述功率控制开关的更小的泄漏电流。
提供提升的电压电平在具有功率控制开关的设备中特别方便,因为该提升的电压电平可用于确保这些功率开关当它们处于可称为超级切断状态的状态时并非仅仅是截止,而是有更小的泄漏电流。
在一些实施例中,所述至少一个电压电平转换器包括三态电压电平转换器;所述三态电压电平转换器被配置为输出三种不同的输出信号:将所述输入信号与所述输出信号隔离的高阻抗三态输出信号、所述第一电压电平和所述第二提升的电压电平,所述电压电平转换器包括其他输入端,用于接收三态控制信号;所述三态电压电平转换器响应于具有预定值的所述三态控制信号,通过将所述输入端与所述输出端隔离来产生所述三态输出信号;所述数据处理设备进一步包括:保持模式开关,受所述三态控制信号控制,并连接在所述至少一个功率控制开关的输出端与所述至少一个功率控制开关的控制输入端之间,其中响应于具有预定值的所述三态控制信号,所述三态电压电平转换器输出所述高阻抗三态输出并且所述三态开关导通,使得所述至少一个功率控制开关的所述输出端连接到所述控制输入端,并且不同地提供给所述处理电路的所述电压的一部分在所述至少一个功率控制开关两端下降。
对于具有保持状态的设备,三态电压电平转换器是方便的,因为它可以提供高阻抗输出,高阻抗输出将数据输入端与功率控制开关的输入端隔离,并使得可以控制该输入端的电压电平,而没有来自电压电平转换器的输入端的干扰。
在一些实施例中,所述数据处理设备包括SCMOS设备。这是一种具有超级切断状态的MOS设备,即,当开关的控制输入端的电压电平是提升的电压电平时,它进入超级切断状态且泄漏电流减少。
在一些实施例中,所述设备包括半导体存储器存储装置,该装置包括:多个存储单元,用于存储数据;至少两个访问控制线,分别用于控制到所述多个存储单元的至少其中之一的访问;其中响应于表示待访问的被选择单元的访问控制信号,所述至少一个电压电平转换器受控向所述访问控制线的其中之一输出所述提升的第二电压电平,以在所述访问控制线上对电压电平提供一个提升。
本发明实施例特别有用的一种其他情况是在半导体存储器存储装置中,其中可将提升的电压电平用于提升访问控制线电压,当向半导体存储器写入时访问控制线电压有用,因为它使得存储单元能够切换值。存储器中的存储单元的设计具有竞争的需求。它们必须能够保持它们的存储值,此外还必须能够在写入时切换值。因此,在写入期间向访问控制线提供提升是确保稳定单元在需要时仍然可以切换值的方便方式。如上所述,这是一种提供该提升的电压电平的方便且面积高效的方式。
本发明的第三方面提供一种将输出信号从第一电压电平转换到第二电压电平,然后将所述输出信号电压转换到进一步提升的第二电压电平的方法,所述方法包括以下步骤:将提供所述第一电压电平的第一电压源连接到第一电源输入端;将提供所述第二电压电平的第二电压源连接到第二电源输入端;以及将提供所述提升的第二电压电平的第三电压源连接到第三电源输入端;接收具有第一值的输入信号;响应于所述输入信号的接收,将所述第一电压源连接到输出端,以产生所述输出信号;接收从所述第一值变化为第二值的输入信号;响应于所述变化:将所述第一电源输入端与所述输出端隔离;将所述第二电源输入端连接到所述输出端;以及响应于所述输出信号达到预定值:将所述第三电源输入端连接到所述输出端并将所述第二电源输入端与所述输出端隔离。
本发明的第四方面提供一种电压转换装置,用于将输出信号从第一电压电平转换为第二电压电平,然后转换为进一步提升的第二电压电平,所述电压转换装置包括:输入装置,用于接收输入信号;输出装置,用于将输出信号输出;第一电源输入装置,用于连接提供所述第一电压电平的第一电压源;第二电源输入装置,用于连接提供所述第二电压电平的第二电压源;以及第三电源输入装置,用于连接提供所述提升的第二电压电平的第三电压源;所述电压电平转换装置响应于所述输入信号中的预定变化,用于将所述第一电压源与所述输出端隔离,并用于将所述第二电源输入装置连接到所述输出端,以及响应于所述输出信号达到预定值,用于将所述第三电源输入装置连接到所述输出装置,并将所述第二电源输入装置与所述输出装置隔离。
本发明的第五方面提供一种包括至少一个根据本发明第四方面的电压转换装置的设备,所述设备进一步包括:用于提供电压的三个装置,第一装置用于提供所述第一电压电平、第二装置用于提供所述第二电压电平、第三装置用于提供所述提升的第二电压电平;电路,通过所述第一装置与所述第二装置之间的电压差供电;其中所述第三装置用于经由所述至少一个电压转换装置将所述第二提升的电压电平作为偏置电压电平提供给所述设备中的至少一个元件;其中所述第三装置与所述第一装置、所述第二装置的至少其中之一相比为小。
根据下文示意性实施例的详细描述,本发明的上述和其他目的、特征以及优点将变得显而易见,下面结合附图来阅读示意性实施例。
附图说明
图1示出根据本发明实施例用于提供提升的输出电压的反相器;
图2以电路形式示出图1的反相器;
图3示出时序图,说明图2的电路中不同节点处的电压怎样随输入电压中的变化而变化;
图4示出使用中的图1的反相器控制电路中的头部功率控制晶体管;
图5示出使用中的图1的反相器在存储器单元中提供提升的字线电压;
图6示出根据本发明实施例的三态反相器;
图7示出使用图6的这种三态反相器控制处理电路中的头部晶体管;
图8给出现有技术和本发明实施例的电路的电流要求的实例;以及
图9示出流程图,说明根据本发明实施例的方法。
具体实施方式
图1示意性地示出根据本发明实施例的反相器5,反相器5配置为响应于输入信号变化提供提升的输入电压VGB。反相器5具有电源输入端6和电源输入端7以及电源输入端8,电源输入端6用于接收VDDG,VDDG是电路的高电源导轨的电压电平,电源输入端7接收来自提升的电压源VGB的电压,VGB是比高电压导轨的电压电平更高的电压电平,电源输入端8接收低电压电平VSS。
反相器5具有输入端10和输出端12,且响应于高输入信号,反相器输出低输出信号。如果输入信号下降则反相器输出电平上升。一开始它上升到VDDG的电平,然后它上升得更高,到达提升的VGB电平。如图示意性所示,从低电平到VDDG的上升以一个速度发生,而从VDDG到VGB的上升更慢地发生。这些电平上升的速度取决于反相器5中器件的尺寸。到VDDG的电平的上升影响电路的定时,并且因此应当迅速,而到附加偏置电压的上升只是减少泄漏电流,因此不是很快地达到该电平并非那么重要。因此,有利的是允许电压电平从VDDG到VGB的上升发生得更慢,并使用更小的元件,从而节约面积。
图2示出电路图,说明本发明实施例的反相器5。在该实施例中将输入信号显示为从1变化为0,并将晶体管的不同状态显示为响应于此而变化。当要将该反相器用于控制电路的功率晶体管时,将输入信号指定为休眠(SLEEP)信号,控制的方式为:在此情况下由于它们是PMOS晶体管,因此当休眠信号变低且输出上升时,它使这些晶体管截止且电路进入低功率模式。对输出电压的提升确保在该低功率模式期间,这些功率晶体管处于超级切断状态,因此它们的泄漏电流减少。
本实施例中我们有不同的晶体管20、30、40、50、60、70、80和90,它们用于控制高电压线Vddg以及提升的高电压Vgb与输出端的连接。
本电路的操作发生如下。当输入信号为高时,晶体管20导通(On)且低信号在输出端输出。该低信号将晶体管30导通且高信号被传输到节点n2,使得1出现在该节点。这样将晶体管60截止(Off)且将输出端与电源Vddg隔离。输入端的1和输出端的0意味着晶体管90导通,并且来自输入端的1被传输到节点n4且将晶体管80截止。这将偏置栅极电压1′与输出端隔离。输出端的0也将栅极70导通,但是由于栅极90截止,因此1′不会被进一步传输。
当输入信号下降为0时,它随后将晶体管20截止且将输出端与VSS隔离。一开始,之前输出的0意味着栅极30仍然导通并且因此,输入端的0被传输到节点n2并且它下降至0。它将晶体管60导通并且来自电源Vddg的电流通过晶体管60发送并将输出电平升高至1。晶体管60是具有低阻抗的大晶体管,并且因此传输高电流,并且输出端从0至1的转变是迅速的。当输出到达1时,晶体管90被导通,并且输入端的0通过晶体管90传输到晶体管80的栅极,这样将晶体管80导通。这意味着输出电压从1上升到1′。该电压电平的升高是通过提升的电压源Vgb提供的。当提升之前输出为1时,在晶体管70的输入端为1,而在其源极为1′,意味着它只是部分地截止。通过晶体管90传输的1进入晶体管50并将其截止,将晶体管40导通。这意味着n2处的0通过晶体管40上升到1′,并且这将晶体管60截止。输出端的1′也被传输到晶体管70的栅极并将其完全截止。因此,如图所示,一旦输出电平到达电源Vddg的电平,晶体管的配置就意味着晶体管80导通并且可将提升的电源提供给输出端,但是同时,电源Vddg与该输出端隔离,防止从提升的电源Vbg到电源Vddg的任何电流通道。
图3示出时序图,显示图2的电路的节点n2和n4的电压怎样随输入信号而变化。因此,当输入信号高时,节点n2的电压也为高,达1V,即电源线的电压,而n4的电压为提升的1.25V。这是因为晶体管70导通,而晶体管80截止。如果输入电压下降为低,则节点n2的电压也下降。这是对晶体管40的截止作出的响应。节点n2的电压低导致晶体管60导通。晶体管60是设计用于连接高电源线Vddg的大晶体管,因此它能承载大量电流,并且因此输出信号的电压电平迅速上升到1。如果它达到1,则它用于将NMOS晶体管90导通,晶体管90将0传输到晶体管80的栅极并将其导通,这然后将提升的电压电平提供给输出端。晶体管70输入端的这种高电平将其截止,这进而将晶体管40导通,使得n2的电压上升到提升的电压电平1.25V,并将晶体管60截止,从而将电源电压Vddg与经由输出线的电源电压Vgb隔离。
如果输入电压信号再次变高,则n2的电压从1′V下降到1V,而由于晶体管70导通,因此n4的电压上升到1′。
因此,不同晶体管用于先将高电压源Vddg连接到输出端,然后将提升的高电压源连接到输出端,同时将输出端与高电压源Vddg隔离。
图4示出根据本发明实施例的反相器的使用。在本实施例中,反相器5用于控制头部晶体管100,头部晶体管100用于选通处理电路110。因此,响应于通过反相器5输出的信号,提供Vddg的高电压导轨120经由并联排列的晶体管100连接到实际电源导轨130。因此,当输出0时,这些头部晶体管100导通并且实际电源导轨130大约为Vddg。如果在反相器5接收到指示电路要进入低功率模式的休眠信号,则输出高输出信号,其将头部晶体管100截止。反相器5是两级反相器,参照图1和图2所示。因此,一开始电压电平上升到足以将头部晶体管100截止的Vddg。然后它进一步上升到1.25V的栅极偏置电压,这意味着晶体管100进入它们的超级截止状态,超级截止状态减少通过这些头部晶体管100的任何泄漏电流。
在本实施例中,多个驱动器电路140被示出连接到三级反相器5。这些电路在这里引入对晶体管的接通的延迟。这是因为很多电路有大量成组布置的头部晶体管。如果所有头部晶体管都同时导通,就会有大电流峰值,并且这会导致电源电压下降,如果下降到低于临界值,就会导致电路的某些故障。因此,将电流的接通布置为使得它们不会全部一起导通,而是相互之间有微小延迟地导通。这些驱动器电路140用于引入该延迟。当将电路断开时不必提供延迟。
图5示出根据本发明实施例的电压电平转换装置的替代性使用。在本实施例中,反相器5用于提升字线上的电压,字线用于访问存储器单元7。关于存储器单元的一个问题是,如果它们要关于数据保持是鲁棒(robust)的,那么它们可能很难覆写(overwrite)。写入要求这些单元的状态翻转(flip)。这些单元一般是交叉耦合反相器,如果它们对于电压波动而言是稳定的,则它们确实变得难以覆写。通过在写入期间向字线电压提供提升,使得这些单元能够被翻转,已经解决了这个问题。根据本发明实施例的反相器5是以面积高效方式将这种提升提供给字线的一种方便方式。
图6示出根据本发明实施例的三态两级反相器。图1至图4的反相器5具有0或1′Vbg的输出状态。对于反相器来说也具有三态高阻抗输出可能是方便的,在所述三态高阻抗输出中将输入信号与输出信号隔离。该三态三级反相器比图2的两级反相器增加了晶体管。这些附加反相器包括晶体管210和晶体管220、230、240和250,晶体管210用于控制三态输出。当保持信号表示要进入该休眠状态时,这些晶体管帮助产生高阻抗状态。因此,该三态两级反相器具有三种可能的输出:三态高阻抗输出、0输出以及提升的电压输出。
在图7所示的电路中这可以用于控制头部晶体管100。在这种情况下,有一个附加的二极管连接的晶体管140,它被布置在头部晶体管之间,用于产生保持状态。因此,在这种情况下,晶体管100和140可用于产生三种可能状态:向电路110供电时的导通状态、当晶体管100截止且没有向电路110供电时的截止状态以及保持状态,当处于所述保持状态时,将更小的电压电平施加到实际电源导轨130使得有充足的电压在电路110中保持该状态,但是该电路两端有更小的电压降,因此功率泄漏水平更低。
当二极管连接的晶体管140导通时,它提供头部晶体管100的输出端与它们的栅极之间的连接,使得它们两端有电压降,该电压降取决于头部晶体管100的阈值电压。因此,实际电压导轨上的输出电压不再是Vddg,而是Vddg减去这些头部晶体管的阈值电压。这就是三态状态,其中输入到三态反相器55的输入信号与其输出隔离,这样停止了该输出与二极管连接的晶体管140的源极的电压电平的竞争。如同图4的实施例,反相器55能够输出提升的电压电平Vgb,因此能产生用于头部晶体管100的超级切断状态。有一个附加的三态反相器5,其用于产生该提升的信号,用于输入到二极管连接的晶体管140并停止通过该晶体管140的任何泄漏通道。
图8示出与根据现有技术的仅使用提升的电压源用于完整转变的单级电压电平转换器相比,根据本发明实施例的两级电压电平转换器的电流流动的一些实例。行300涉及具有现有技术的电压电平转换器的电路,310涉及具有快速压摆率(fast slew rate)的两级反相器,320涉及具有慢速压摆率(slow slew rate)的两级反相器,330涉及具有慢速压摆率的三态两级反相器,340涉及图7所示的慢速压摆率三态布置。
如上所述,从VDDG到提升的电平VGB的电压电平的变化速度可以是慢速,这是因为此时电路已经截止但不是处于超级切断状态。延迟进入超级切断状态只是增加泄漏电流,而不会影响操作性能,因此,在很多情况下是可以接受的。因此,在一些实施例中选择小晶体管用于馈送提升的电压电平的晶体管,即图2中的晶体管70、80和90,这可能是有利的。这样会导致从VDDG到VGB的慢速压摆率上升,就像在图8底部的图表中所示。在其他实施例中,在这些点有更大的晶体管是可以接受的,因此,对于转变的这后一部分可获得快速压摆率。
在现有技术中从提升的电压源得到的峰值电流是2.23毫安,而在本发明的任一个实施例中的提升的电压源得到的最大电流是927微安。这显著更低。这是因为用于产生电压电平中这种变化的电流是从VDDG源产生。因为要求这样来向电路的其余部分供电,所以需要它是大电源,并且将它连接到电路的电网类似地大。因此,在现有技术中需要足以提供2.23毫安的峰值电流的电网和提升的电源,而本发明的实施例只需要927微安的峰值电流,或者如果慢速压摆率是可以接受的,那么只需要174微安的峰值电流。
图表还示出快速压摆率与慢速压摆率之间转变时间和峰值电流中的差异。这些差异很明显,因此,在一些具有小电源非常重要的实施例中,可证明慢速压摆率是有利的。
图9示出流程图,说明根据本发明实施例的方法中的步骤。在该方法中,一开始接收高输入信号,响应于此,将低电压源连接到输出端并输出低输出信号。然后确定输入信号是否已经转变为低值。如果输入信号已经转变为低值,则将电源VDDG连接到输出端并输出高输出信号。然后确定输出电压是否已经获得该VDDG值。当输出电压已经获得该VDDG值时,将提升的输出电压连接到输出端,并将VDDG输出与该输出端隔离,因此,输出提升值。然后确定输入信号是否已经转变为更高值。如果输入信号已经转变为更高值,则重新开始以上序列。
应当注意,虽然关于提供从低电平到高电平然后到提升高电平的电压电平转换描述了本发明的实施例,但是对本领域技术人员来说显而易见的是,本发明实施例的技术可同样好地应用于从高电平到低电平然后到提升的超低电平的转换,例如从VDD到VSS再到VSS’。因此,在与图4和图7的实施例相对应的实施例中,可使用升压器,其中功率控制晶体管是脚部NMOS晶体管,它们可用于产生关于低电压电平提升的电压电平,因此有可能将负电压提供给这些脚部晶体管的栅极。
虽然已经参照附图详细描述了本发明的示意性实施例,但是应当理解,本发明并不限于这些确切的实施例,本领域技术人员可对它们做出不脱离所附权利要求书限定的范围和精神的各种变化和修改。例如,可将从属权利要求的特征与独立权利要求的特征进行不脱离本发明范围的各种组合。
Claims (17)
1.一种电压电平转换器,用于将输出信号从第一电压电平转换到第二电压电平,然后转换到进一步提升的第二电压电平,所述电压电平转换器包括:
输入端,用于接收输入信号;
输出端,用于将输出信号输出;
第一电源输入端,用于连接提供所述第一电压电平的第一电压源;
第二电源输入端,用于连接提供所述第二电压电平的第二电压源;以及
第三电源输入端,用于连接提供所述提升的第二电压电平的第三电压源;
所述电压电平转换器响应于所述输入信号中的预定变化,将所述第一电源输入端与所述输出端隔离,并将所述第二电源输入端连接到所述输出端,以及响应于所述输出信号达到预定值,将所述第三电源输入端连接到所述输出端,并将所述第二电源输入端与所述输出端隔离。
2.根据权利要求1的电压电平转换器,其中所述预定值实际上等于所述第二电压电平。
3.根据权利要求1的电压电平转换器,其中所述电压电平转换器包括反相器,使得触发所述输出从所述第一电压电平变化为所述第二提升的电压电平的所述输入电压中的所述预定变化包括从所述第二电压电平变化为所述第一电压电平的输入信号变化。
4.根据权利要求1的电压电平转换器,其中所述电压电平转换器包括:
第一开关,响应于所述输入信号的第一值,将所述输出端连接到所述第一电源输入端,以及响应于所述输入信号的第二值,将所述输出端与所述第一电源输入端隔离;
第二开关,响应于所述输入信号的第二值,将所述输出端连接到所述第二电源输入端,以及响应于所述输入信号的所述第一值,将所述第二电源输入端与所述输出端隔离;以及
其他开关,响应于所述输出信号达到所述预定值,将所述第三电源输入端连接到所述输出端,所述其他开关形成反馈通道的一部分,所述反馈通道用于提供一信号,该信号用于通过改写提供给所述第二开关的所述第二值来控制所述第二开关,使得所述第二开关受控为响应于所述输出信号达到所述预定值,将所述输出信号与所述第二电源输入端隔离。
5.根据权利要求4的电压电平转换器,其中所述第二开关实际上大于所述其他开关的任何一个。
6.根据权利要求5的电压电平转换器,其中所述其他开关被配置为使得所述输出电压电平从所述预定值变化为所述第二提升的电压电平的速度小于所述输出电压电平从所述第一电压电平变化为所述预定值的速度。
7.根据权利要求1的电压电平转换器,所述电压电平转换器包括三态电压电平转换器,所述三态电压电平转换器被配置为输出三种不同的输出信号:将所述输入信号与所述输出信号隔离的高阻抗三态输出信号、所述第一电压电平和所述第二提升的电压电平,所述电压电平转换器包括其他输入端,该其他输入端用于接收三态控制信号,所述电压电平转换器响应于具有预定值的所述三态控制信号,通过将所述输入端与所述输出端隔离来产生所述三态输出信号。
8.一种包括至少一个根据权利要求1的电压电平转换器的设备,所述设备进一步包括:
第一电源、第二电源和第三电源,分别被配置为提供所述第一电压电平、所述第二电压电平以及所述提升的第二电压电平;
电路,通过所述第一电源与所述第二电源之间的电压差而被供电;其中
所述第三电源被配置为经由所述至少一个电压电平转换器将所述第二提升的电压电平作为偏置电压电平提供给所述设备中的至少一个元件;其由
所述第三电源与所述第一电源、所述第二电源的至少其中之一相比是小电源。
9.根据权利要求8的设备,所述设备包括数据处理设备,所述数据处理设备包括处理电路,所述处理电路通过所述第一电源与所述第二电源之间的电压差而被供电,所述设备进一步包括:
至少一个功率控制开关,布置在所述第一电源和所述第二电源的其中之一与所述处理电路之间,所述至少一个功率控制开关受来自所述至少一个电压电平转换器的所述输出信号控制,所述至少一个功率控制开关对所述至少一个电压电平转换器作出响应,所述至少一个电压电平转换器输出:
所述第一电压电平,用以将所述第一电源和所述第二电源的所述其中之一连接到所述处理电路;
所述第二电压电平,用以将所述第一电源和所述第二电源的所述其中之一与所述处理电路隔离;以及
所述提升的第二电压电平,用以将所述第一电源和所述第二电源的所述其中之一与所述处理电路隔离并通过所述功率控制开关提供更小的泄漏电流。
10.根据权利要求9的数据处理设备,其中所述至少一个电压电平转换器包括三态电压电平转换器;
所述三态电压电平转换器被配置为输出三种不同的输出信号:将所述输入信号与所述输出信号隔离的高阻抗三态输出信号、所述第一电压电平和所述第二提升的电压电平,所述电压电平转换器包括其他输入端,该其他输入端用于接收三态控制信号;
所述三态电压电平转换器响应于具有预定值的所述三态控制信号,通过将所述输入端与所述输出端隔离来产生所述三态输出信号;所述数据处理设备进一步包括:
保持模式开关,受所述三态控制信号控制,并连接在所述至少一个功率控制开关的输出端与所述至少一个功率控制开关的控制输入端之间,其中响应于具有所述预定值的所述三态控制信号,所述三态电压电平转换器输出所述高阻抗三态输出并且所述三态开关导通,使得所述至少一个功率控制开关的所述输出端连接到所述控制输入端,并且不同地提供给所述处理电路的一部分所述电压在所述至少一个功率控制开关两端下降。
11.根据权利要求9的数据处理设备,其中所述数据处理设备包括SCMOS设备。
12.根据权利要求8的设备,所述设备包括半导体存储器存储装置,该半导体存储器存储装置包括:
多个存储单元,用于存储数据;
至少两个访问控制线,分别用于控制到所述多个存储单元的至少其中之一的访问;
其中响应于表示待访问的被选择单元的访问控制信号,所述至少一个电压电平转换器被控制为向所述访问控制线的其中之一输出所述提升的第二电压电平,以提升所述访问控制线上的电压电平。
13.一种将输出信号从第一电压电平转换到第二电压电平,然后将所述输出信号电压转换到进一步提升的第二电压电平的方法,所述方法包括以下步骤:
将提供所述第一电压电平的第一电压源连接到第一电源输入端;
将提供所述第二电压电平的第二电压源连接到第二电源输入端;以及
将提供所述提升的第二电压电平的第三电压源连接到第三电源输入端;
接收具有第一值的输入信号;
响应于所述输入信号的接收,将所述第一电压源连接到输出端,以产生所述输出信号;
接收从所述第一值变化为第二值的输入信号;
响应于所述变化:
将所述第一电源输入端与所述输出端隔离;
将所述第二电源输入端连接到所述输出端;以及
响应于达到预定值的所述输出信号:
将所述第三电源输入端连接到所述输出端并将所述第二电源输入端与所述输出端隔离。
14.根据权利要求13的方法,其中所述预定值实际上等于所述第二电压电平。
15.根据权利要求13的方法,其中所述电压电平转换器包括反相器,使得所述输入信号的所述第一值包括所述第二电压电平,且所述输入信号的所述第二值包括所述第一电压电平。
16.一种电压转换装置,用于将输出信号从第一电压电平转换为第二电压电平,然后转换为进一步提升的第二电压电平,所述电压转换装置包括:
输入装置,用于接收输入信号;
输出装置,用于将输出信号输出;
第一电源输入装置,用于连接到提供所述第一电压电平的第一电压源;
第二电源输入装置,用于连接到提供所述第二电压电平的第二电压源;以及
第三电源输入装置,用于连接到提供所述提升的第二电压电平的第三电压源;
所述电压转换装置用于响应于所述输入信号中的预定变化,将所述第一电压源与所述输出端隔离,并将所述第二电源输入装置连接到所述输出端,以及用于响应于所述输出信号达到预定值,将所述第三电源输入装置连接到所述输出装置,并将所述第二电源输入装置与所述输出装置隔离。
17.一种包括至少一个根据权利要求16的电压转换装置的设备,所述设备进一步包括:
用于提供电压的三个装置,第一装置用于提供所述第一电压电平、第二装置用于提供所述第二电压电平、第三装置用于提供所述提升的第二电压电平;
电路,通过所述第一装置与所述第二装置之间的电压差而被供电;其中
所述第三装置用于经由所述至少一个电压转换装置将所述第二提升的电压电平作为偏置电压电平提供给所述设备中的至少一个元件;其中
所述第三装置比所述第一装置、所述第二装置的至少其中之一小。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/805,147 | 2010-07-14 | ||
US12/805,147 US8228745B2 (en) | 2010-07-14 | 2010-07-14 | Two stage voltage level shifting |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102340303A true CN102340303A (zh) | 2012-02-01 |
CN102340303B CN102340303B (zh) | 2015-11-25 |
Family
ID=44485289
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110205220.4A Active CN102340303B (zh) | 2010-07-14 | 2011-07-14 | 两级电压电平转换 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8228745B2 (zh) |
JP (1) | JP5622677B2 (zh) |
CN (1) | CN102340303B (zh) |
GB (1) | GB2482044A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103680597A (zh) * | 2012-08-29 | 2014-03-26 | 爱思开海力士有限公司 | 集成电路及其操作方法 |
CN104883176A (zh) * | 2014-02-27 | 2015-09-02 | Arm有限公司 | 电平转换电路及方法 |
CN109622085A (zh) * | 2019-01-31 | 2019-04-16 | 京东方科技集团股份有限公司 | 微流控芯片的驱动方法及其装置、微流控*** |
CN112187253A (zh) * | 2020-11-05 | 2021-01-05 | 安徽大学 | 低功耗的强锁存结构电平转换器电路 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8456199B2 (en) * | 2009-12-21 | 2013-06-04 | Arm Limited | Reducing current leakage in a semiconductor device |
US8816748B2 (en) | 2012-06-12 | 2014-08-26 | Lsi Corporation | Jitter reduction in high speed low core voltage level shifter |
US8963609B2 (en) * | 2013-03-01 | 2015-02-24 | Arm Limited | Combinatorial circuit and method of operation of such a combinatorial circuit |
US9666253B2 (en) * | 2015-09-18 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company Ltd. | Dual rail memory, memory macro and associated hybrid power supply method |
CN108630249B (zh) | 2017-03-24 | 2022-03-04 | 铠侠股份有限公司 | 半导体存储装置 |
CN112242712B (zh) * | 2019-07-17 | 2022-08-19 | 株洲中车时代电气股份有限公司 | 用于两级式光伏逆变***的功率控制方法 |
US11916549B1 (en) | 2022-08-29 | 2024-02-27 | Sandisk Technologies Llc | Two-stage high speed level shifter |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1734941A (zh) * | 2005-08-30 | 2006-02-15 | 上海复旦微电子股份有限公司 | 电平转换电路 |
CN101312342A (zh) * | 2007-05-23 | 2008-11-26 | 中芯国际集成电路制造(上海)有限公司 | 电平转换电路 |
US20090085644A1 (en) * | 2007-09-28 | 2009-04-02 | Harald Roth | Integrated Circuit |
US20100008162A1 (en) * | 2008-07-09 | 2010-01-14 | Hynix Semiconductor, Inc. | Semiconductor memory device and method for generating bit line equalizing signal |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08288816A (ja) * | 1995-04-18 | 1996-11-01 | Rohm Co Ltd | スイッチ回路 |
JP2792477B2 (ja) * | 1995-09-08 | 1998-09-03 | 日本電気株式会社 | 電源切換回路および該電源切換回路を備える半導体集積回路 |
JP5015029B2 (ja) * | 2007-03-09 | 2012-08-29 | パナソニック株式会社 | 昇圧回路に用いられる電流制御回路 |
US20110149661A1 (en) | 2009-12-18 | 2011-06-23 | Rajwani Iqbal R | Memory array having extended write operation |
-
2010
- 2010-07-14 US US12/805,147 patent/US8228745B2/en active Active
-
2011
- 2011-06-28 GB GB1110958.4A patent/GB2482044A/en not_active Withdrawn
- 2011-07-13 JP JP2011154688A patent/JP5622677B2/ja active Active
- 2011-07-14 CN CN201110205220.4A patent/CN102340303B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1734941A (zh) * | 2005-08-30 | 2006-02-15 | 上海复旦微电子股份有限公司 | 电平转换电路 |
CN101312342A (zh) * | 2007-05-23 | 2008-11-26 | 中芯国际集成电路制造(上海)有限公司 | 电平转换电路 |
US20090085644A1 (en) * | 2007-09-28 | 2009-04-02 | Harald Roth | Integrated Circuit |
US20100008162A1 (en) * | 2008-07-09 | 2010-01-14 | Hynix Semiconductor, Inc. | Semiconductor memory device and method for generating bit line equalizing signal |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103680597A (zh) * | 2012-08-29 | 2014-03-26 | 爱思开海力士有限公司 | 集成电路及其操作方法 |
CN104883176A (zh) * | 2014-02-27 | 2015-09-02 | Arm有限公司 | 电平转换电路及方法 |
CN104883176B (zh) * | 2014-02-27 | 2018-05-04 | Arm 有限公司 | 电平转换电路及方法 |
CN109622085A (zh) * | 2019-01-31 | 2019-04-16 | 京东方科技集团股份有限公司 | 微流控芯片的驱动方法及其装置、微流控*** |
US11731131B2 (en) | 2019-01-31 | 2023-08-22 | Beijing Boe Optoelectronics Technology Co., Ltd. | Method and device for driving microfluidic chip, and microfluidic system |
CN112187253A (zh) * | 2020-11-05 | 2021-01-05 | 安徽大学 | 低功耗的强锁存结构电平转换器电路 |
CN112187253B (zh) * | 2020-11-05 | 2022-12-02 | 安徽大学 | 低功耗的强锁存结构电平转换器电路 |
Also Published As
Publication number | Publication date |
---|---|
JP5622677B2 (ja) | 2014-11-12 |
US20120014192A1 (en) | 2012-01-19 |
JP2012023730A (ja) | 2012-02-02 |
CN102340303B (zh) | 2015-11-25 |
US8228745B2 (en) | 2012-07-24 |
GB201110958D0 (en) | 2011-08-10 |
GB2482044A (en) | 2012-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102340303B (zh) | 两级电压电平转换 | |
CN101366179B (zh) | 电压电平转换器电路 | |
CN100456390C (zh) | 多模式多级的充电泵 | |
CN203800810U (zh) | 电压调节装置、电压调节器和包括电压调节装置或电压调节器的*** | |
CN107924223B (zh) | 用于集成电路电网效率的功率多路复用器 | |
CN101515751B (zh) | 电源电路 | |
CN101174793A (zh) | 具有单电压源的电平转换器 | |
CN101569101B (zh) | Cmos电路和半导体器件 | |
CN103797715A (zh) | 包括电荷注入的传递差分串行信号的设备及方法 | |
KR102304755B1 (ko) | 1t1d dram 셀과, 액세스 방법 및 dram에 대한 연관 장치 | |
CN107888179A (zh) | 半导体装置 | |
CN102118156A (zh) | 一种用于otp***电路的电平转换电路及转换方法 | |
US20100097097A1 (en) | Semiconductor device using power gating | |
CN102097927A (zh) | 一种开关电源芯片的启动电路及其启动方法 | |
CN100521478C (zh) | 电位移转电路与方法 | |
CN105515555B (zh) | 采用脉冲触发方式实现主电路上电的启动电路 | |
CN100407578C (zh) | 电平转换数字开关 | |
CN102255499B (zh) | 电压稳压器 | |
CN206164345U (zh) | 一种电源路径选择变换*** | |
CN100552816C (zh) | 半导体存储装置 | |
CN101379702B (zh) | 形成信号电平变换器的方法及其结构 | |
CN109741778A (zh) | 一种dram输出驱动电路及其减小漏电的方法 | |
CN203406851U (zh) | 一种fpga片上低功耗*** | |
CN102570784B (zh) | 电源开启/重置电路与控制数字电路开启/重置状态方法 | |
CN209657807U (zh) | 动态随机存储器的晶体管闩锁预防*** |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |