WO2022246800A1 - 显示面板及其感测方法、驱动方法 - Google Patents

显示面板及其感测方法、驱动方法 Download PDF

Info

Publication number
WO2022246800A1
WO2022246800A1 PCT/CN2021/096759 CN2021096759W WO2022246800A1 WO 2022246800 A1 WO2022246800 A1 WO 2022246800A1 CN 2021096759 W CN2021096759 W CN 2021096759W WO 2022246800 A1 WO2022246800 A1 WO 2022246800A1
Authority
WO
WIPO (PCT)
Prior art keywords
sensing
sub
pixels
pixel
signal
Prior art date
Application number
PCT/CN2021/096759
Other languages
English (en)
French (fr)
Inventor
孟松
许静波
先建波
Original Assignee
京东方科技集团股份有限公司
合肥京东方卓印科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 合肥京东方卓印科技有限公司 filed Critical 京东方科技集团股份有限公司
Priority to PCT/CN2021/096759 priority Critical patent/WO2022246800A1/zh
Priority to US17/781,776 priority patent/US20240203361A1/en
Priority to CN202180001336.8A priority patent/CN115943458A/zh
Publication of WO2022246800A1 publication Critical patent/WO2022246800A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Definitions

  • the sensing phases of different Pth subpixels are located in the blanking phases of different frames, or at least two Pth subpixels
  • the sensing phase of the pixel is within the blanking phase of the same frame.
  • FIG. 10 is the third timing diagram of a sensing method provided by some embodiments of the present disclosure.
  • the storage circuit 123 is connected to the driving circuit 121 and the data writing circuit 122 and is configured to store the sensing data signal, zero grayscale data signal or display data signal written by the data writing circuit 122 .
  • the sensing circuit 124 is connected to the driving circuit 121, the light emitting element L, and the sensing signal line Se, and is configured to transmit the signal flowing through the driving circuit 121 to the sensing signal line Se in response to the second scanning signal, so as to pass through the sensing signal line Se. Se outputs a sensing signal.
  • the sensing circuit 124 is also connected to the second scan line G2 to receive the second scan signal.
  • multiple sub-pixels 12 are connected to the same sensing signal line Se, and when sensing a certain sub-pixel 12, in order to avoid signal interference, it is necessary to set zero gray
  • the level data signal is written into other sub-pixels 12, and at this time, the second transistor T2 in the sub-pixel 12 in which the zero gray-scale data signal is written is turned off, so no current flows from these sub-pixels 12 to the sensing signal line Se, Only the current output by the sensed sub-pixel 12 is transmitted on the sensing signal line Se. For example, the sensing data signal is different from the zero grayscale data signal.
  • the sensing phases of two sub-pixels 12 among the multiple sub-pixels 12 belonging to the same sensing group can be located in the blanking phase of the same frame, or the multiple sub-pixels 12 belonging to the same sensing group can be The sensing phases of the three sub-pixels 12 in 12 are located in the blanking phase of the same frame, and the sensing phases of four sub-pixels 12 among the plurality of sub-pixels 12 belonging to the same sensing group can also be located in the blanking phase of the same frame.
  • the four sub-pixels 12 in each pixel unit 11 are connected to the same sensing signal line Se, the four sub-pixels 12 in each pixel unit 11 belong to one sensor test group.
  • the red sub-pixel R is the first sub-pixel
  • the green sub-pixel G is the second sub-pixel
  • the blue sub-pixel B is the third sub-pixel
  • the white sub-pixel W is the fourth sub-pixel.
  • the first sub-pixel to the Mth sub-pixel are not arranged sequentially along the row direction.
  • Pixel W can also be red sub-pixel R, white sub-pixel W, blue sub-pixel B, and green sub-pixel G, or in any other order, as long as it is not R-G-B-W or W-B-G-R.
  • step S21 in the display stage, progressive scanning or other scanning methods may be used to write display data signals to the OLED display panel, so that the OLED display panel displays a desired picture.
  • progressive scanning or other scanning methods may be used to write display data signals to the OLED display panel, so that the OLED display panel displays a desired picture.
  • the driving method is not limited to the steps and order described above, and may include more steps, and the order of each step may be set according to actual needs, which is not limited by the embodiments of the present disclosure.
  • the driving method reference may be made to the detailed description of the sensing method above, and details will not be repeated here.
  • the first sub-pixels are sensed row by row, and the first sub-pixels in the same row are simultaneously sensed. For example, from the first row to the last row, the sensing of the first sub-pixel is completed row by row, and then starting from the first row, the sensing of the second sub-pixel is completed row by row, and then starting from the first row , complete the sensing of the third sub-pixel row by row, and so on. That is, in this embodiment, the Pth subpixels located in the same row perform sensing simultaneously, and for the Pth subpixels located in the same column, the Pth subpixels are sequentially sensed along the column direction.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种有机发光二极管显示面板及其感测方法、驱动方法,该有机发光二极管显示面板(100)包括多个阵列排布的像素单元(11),每个像素单元(11)包括多个子像素(12),至少两个子像素(12)连接到同一条感测信号线(Se)。该感测方法包括:向有机发光二极管显示面板(100)中的子像素(12)依次施加感测数据信号,并通过感测信号线(Se)依次输出感测信号,以对子像素(12)进行感测,从而用于进行子像素补偿。在连接到同一条感测信号线(Se)的子像素(12)中,除被感测的子像素(12)之外的子像素(12)被施加零灰阶数据信号。该感测方法可以在减少感测信号线、提高像素开口率的同时,实现全屏子像素的感测,能够提高感测效率和感测稳定性。

Description

显示面板及其感测方法、驱动方法 技术领域
本公开的实施例涉及一种用于有机发光二极管显示面板的感测方法、驱动方法、有机发光二极管显示面板。
背景技术
随着技术的发展,有机发光二极管(Organic Light Emitting Diode,OLED)显示装置由于具有视角宽、对比度高、响应速度快以及相比于无机发光显示器件更高的发光亮度、更低的驱动电压等优势而逐渐受到人们的广泛关注。由于上述特点,OLED可以适用于手机、显示器、笔记本电脑、数码相机、仪器仪表等具有显示功能的装置。
发明内容
本公开至少一个实施例提供一种用于有机发光二极管显示面板的感测方法,其中,所述有机发光二极管显示面板包括多个阵列排布的像素单元,每个像素单元包括多个子像素,至少两个子像素连接到同一条感测信号线,所述方法包括:向所述有机发光二极管显示面板中的子像素依次施加感测数据信号,并通过所述感测信号线依次输出感测信号,以对所述子像素进行感测,从而用于进行子像素补偿;其中,在连接到同一条感测信号线的子像素中,除被感测的子像素之外的子像素被施加零灰阶数据信号。
例如,在本公开一实施例提供的方法中,向所述有机发光二极管显示面板中的子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号,包括:向第N行子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号,以对所述第N行子像素中的每个子像素进行感测;响应于完成对所述第N行子像素的感测,向第N+1行子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号;其中,N为正整数。
例如,在本公开一实施例提供的方法中,所述有机发光二极管显示面板的每一帧驱动阶段包括显示阶段和消隐阶段,所述子像素的感测阶段位于所述消隐阶段内。
例如,在本公开一实施例提供的方法中,连接到同一条感测信号线的子像素属于一个感测组,对于同一个感测组的子像素,不同子像素的感测阶段位于不同帧的消隐阶段内,或者,至少两个子像素的感测阶段位于同一帧的消隐阶段内。
例如,在本公开一实施例提供的方法中,连接到同一条感测信号线的子像素属于一个感测组,对于同一个感测组的子像素,沿行方向对所述子像素依次进行感测。
例如,在本公开一实施例提供的方法中,连接到同一条感测信号线的子像素属于一个感测组,对于同一个感测组的子像素,根据预设顺序对所述子像素进行感测,所述预设顺序不同于所述子像素沿所述行方向排列的顺序。
例如,在本公开一实施例提供的方法中,连接到同一条感测信号线的子像素属于一个感测组,同一个感测组的子像素被编号为第一子像素至第M子像素,向所述有机发光二极管显示面板中的子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号,包括:向所述有机发光二极管显示面板中的第P子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号,以对所述有机发光二极管显示面板中的每个第P子像素进行感测;响应于完成对所述有机发光二极管显示面板中的第P子像素的感测,向所述有机发光二极管显示面板中的第P+1子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号;其中,M>1且M为整数,1≤P≤M-1且P为整数。
例如,在本公开一实施例提供的方法中,向所述有机发光二极管显示面板中的第P子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号,包括:逐行向所述第P子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号。
例如,在本公开一实施例提供的方法中,所述有机发光二极管显示面板的每一帧驱动阶段包括显示阶段和消隐阶段,所述子像素的感测阶段位于所述消隐阶段内。
例如,在本公开一实施例提供的方法中,对于位于同一列的第P子像素,不同的第P子像素的感测阶段位于不同帧的消隐阶段内,或者,至少两个第P子像素的感测阶段位于同一帧的消隐阶段内。
例如,在本公开一实施例提供的方法中,位于同一行的第P子像素同时进行感测,对于位于同一列的第P子像素,沿列方向对所述第P子像素依次进行感测。
例如,在本公开一实施例提供的方法中,对于同一个感测组的子像素,所述第一子像素至所述第M子像素沿行方向依序排列,或者,所述第一子像素至所述第M子像素沿所述行方向不依序排列。
例如,在本公开一实施例提供的方法中,连接到同一条感测信号线的子像素属于相同或不同的像素单元,每个像素单元的子像素位于同一行。
例如,在本公开一实施例提供的方法中,对于连接到同一条感测信号线的子像素,各个子像素的感测阶段的时长不完全相同。
例如,在本公开一实施例提供的方法中,所述子像素的感测阶段位于所述有机发光二极管显示面板的关机补偿阶段内。
例如,在本公开一实施例提供的方法中,每个像素单元包括4个子像素,所述4个子像素包括红色子像素、绿色子像素、蓝色子像素和白色子像素。
例如,在本公开一实施例提供的方法中,每个子像素包括像素电路,所述像素电路包括驱动电路、数据写入电路、存储电路和感测电路;所述驱动电路与发光元件连接,配置为控制驱动所述发光元件发光的驱动电流;所述数据写入电路与所述驱动电路连接,配置为响应于第一扫描信号将所述感测数据信号、所述零灰阶数据信号或显示数据信号写入所述驱动电路;所述存储电路与所述驱动电路和所述数据写入电路连接,配置为存储所述数据写入电路写入的所述感测数据信号、所述零灰阶数据信号或所述显示数据信号;所述感测电路与所述驱动电路、所述发光元件和所述感测信号线连接,配置为响应于第二扫描信 号将流经所述驱动电路的信号传输至所述感测信号线,以通过所述感测信号线输出所述感测信号。
本公开至少一个实施例还提供一种用于有机发光二极管显示面板的驱动方法,包括:在显示阶段,向所述有机发光二极管显示面板的子像素写入显示数据信号,以使所述有机发光二极管显示面板进行显示;在非显示阶段,采用本公开任一实施例提供的用于所述有机发光二极管显示面板的感测方法对所述有机发光二极管显示面板的子像素进行感测,以进行子像素补偿。
本公开至少一个实施例还提供一种有机发光二极管显示面板,包括时序控制器、栅极驱动器、数据驱动器和多个阵列排布的像素单元,其中,每个像素单元包括多个子像素,至少两个子像素连接到同一条感测信号线;所述时序控制器与所述栅极驱动器和所述数据驱动器连接,所述时序控制器配置为向所述栅极驱动器提供第一控制信号,以控制所述栅极驱动器输出第一扫描信号和第二扫描信号,并且向所述数据驱动器提供第二控制信号,以控制所述数据驱动器输出感测数据信号和零灰阶数据信号;所述栅极驱动器配置为在所述第一控制信号的控制下,向所述有机发光二极管显示面板中的子像素施加所述第一扫描信号和所述第二扫描信号;所述数据驱动器配置为在所述第二控制信号的控制下,向所述有机发光二极管显示面板中的子像素施加所述感测数据信号和所述零灰阶数据信号;所述子像素响应于所述第一扫描信号、所述第二扫描信号和所述感测数据信号,通过所述感测信号线输出感测信号,以实现对所述子像素的感测,从而用于进行子像素补偿;其中,在连接到同一条感测信号线的子像素中,除被感测的子像素之外的子像素被施加所述零灰阶数据信号。
例如,在本公开一实施例提供的有机发光二极管显示面板中,所述栅极驱动器还配置为在所述第一控制信号的控制下,向第N行子像素多次施加所述第一扫描信号和所述第二扫描信号;所述数据驱动器还配置为在所述第二控制信号的控制下,向所述第N行子像素中的每个子像素分别施加所述感测数据信号,其中,所述第N行子像素不在同一时刻被施加所述感测数据信号;所述第N行子像素中的每个子像素通过所述感测信号线输出所述感测信号以完成所述第N行子像素的感测之后,第N+1行子像素接收所述栅极驱动器和所述数据驱动器提供的信号并开始感测;其中,N为正整数。
例如,在本公开一实施例提供的有机发光二极管显示面板中,连接到同一条感测信号线的子像素属于一个感测组,同一个感测组的子像素被编号为第一子像素至第M子像素;所述栅极驱动器还配置为在所述第一控制信号的控制下,逐行输出所述第一扫描信号和所述第二扫描信号;所述数据驱动器还配置为在所述第二控制信号的控制下,向所述有机发光二极管显示面板中的第P子像素施加所述感测数据信号;所述有机发光二极管显示面板中的每个第P子像素通过所述感测信号线输出所述感测信号以完成每个第P子像素的感测之后,所述有机发光二极管显示面板中的第P+1子像素接收所述栅极驱动器和所述数据驱动器提供的信号并开始感测;其中,M>1且M为整数,1≤P≤M-1且P为整数。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为本公开一些实施例提供的一种感测方法所适用的有机发光二极管显示面板的示意图;
图2为本公开一些实施例提供的一种感测方法所适用的有机发光二极管显示面板的具体示例的示意图;
图3A为本公开一些实施例提供的有机发光二极管显示面板中的像素电路的示意框图;
图3B为图3A所示的像素电路的示意性电路图;
图4为本公开一些实施例提供的有机发光二极管显示面板的结构示意图;
图5为本公开一些实施例提供的有机发光二极管显示面板中多个像素电路的示意性电路图;
图6为本公开一些实施例提供的一种用于有机发光二极管显示面板的感测方法的流程示意图;
图7为图6中步骤S10的示意性流程图;
图8为本公开一些实施例提供的一种感测方法的时序图之一;
图9为本公开一些实施例提供的一种感测方法的时序图之二;
图10为本公开一些实施例提供的一种感测方法的时序图之三;
图11为图6中步骤S10的示意性流程图;
图12为本公开一些实施例提供的一种感测方法的时序图之四;
图13为本公开一些实施例提供的一种用于有机发光二极管显示面板的驱动方法的流程示意图;以及
图14为本公开一些实施例提供的一种有机发光二极管显示面板的示意框图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。 “上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
OLED显示装置中的像素电路一般采用矩阵驱动方式,根据每个像素单元中是否引入开关元器件分为有源矩阵(Active Matrix,AM)驱动和无源矩阵(Passive Matrix,PM)驱动。PMOLED虽然工艺简单、成本较低,但因存在交叉串扰、高功耗、低寿命等缺点,不能满足高分辨率大尺寸显示的需求。相比之下,AMOLED在每一个像素的像素电路中都集成了一组薄膜晶体管和存储电容,通过对薄膜晶体管和存储电容的驱动控制,实现对流过OLED的电流的控制,从而使OLED根据需要发光。相比PMOLED,AMOLED所需驱动电流小、功耗低、寿命更长,可以满足高分辨率多灰度的大尺寸显示需求。同时,AMOLED在可视角度、色彩的还原、功耗以及响应时间等方面具有明显的优势,适用于高信息含量、高分辨率的显示装置。
像素电路中的晶体管的特性是影响显示画面质量的主要因素。晶体管材料的特性存在空间上的不一致性和时间上退化的现象,无论是非晶硅、多晶硅,还是金属氧化物半导体,都存在不同形式的阈值电压偏移。例如,OLED为电流型驱动器件,电流的大小直接决定OLED的亮度(即显示灰阶),OLED的驱动晶体管的均一性影响着各个像素的电流的均一性。大尺寸AMOLED的薄膜晶体管在制成期间,工艺上会存在不均匀,这使得各个像素的驱动晶体管的均一性较差,从而造成提供给各个驱动晶体管的电压相同时各个驱动晶体管产生的电流不同的问题,进而导致各个像素的亮度不同。
又例如,当晶体管使用了一段时间之后,由于晶体管的栅极一直偏置在某种电压(例如高电压或低电压)下,导致晶体管的阈值电压出现偏移,进而影响显示质量。晶体管的阈值电压的偏移会导致提供给像素中发光元件(例如OLED)的电流变化,从而导致OLED的亮度变化。并且,各个晶体管的阈值电压的偏移程度不同,也会导致显示面板的亮度不均匀,致使显示面板的亮度均一性下降,甚至产生区域的斑点或图案,产生mura或者残像。而且,电压源的压降(IR Drop)及OLED老化等因素也会影响显示屏的亮度均一性。因此,需要通过补偿技术来使像素的亮度达到理想值。
常用的补偿方案包括内部补偿和外部补偿。外部补偿是通过***电路监测流经驱动晶体管的电流大小,根据各像素电流的大小再对驱动晶体管进行补偿。相比于内部补偿,外部补偿具有更好的补偿效果。
电学补偿是最常用的外部补偿技术,电学补偿是通过像素电路和***电路配合,检测流经驱动晶体管的电流的大小,从而得到驱动晶体管的特性参数(例如,阈值电压和迁移率),利用得到的特性参数适当地修正输入到相应子像素的数据信号,以实现补偿的目的。在感测驱动晶体管的特性参数时,可以向驱动晶体管写入感测数据信号,然后接收流经驱动晶体管的电流以作为感测信号,根据感测信号计算驱动晶体管的阈值电压的变化量,并且计算驱动晶体管的迁移率,从而获得数据补偿的偏移值。电学补偿需要检测每个子像素,计算得到每个子像素的补偿数据,以用于相应子像素的补偿。电学补偿又包括实时补偿和关机补偿。实时补偿是在显示面板工作时进行补偿,关机补偿是在显示面板关机前进行补 偿。
通常以像素或子像素为单位进行感测驱动晶体管的特性参数的操作。为了提高像素开口率,也可以采用两个或更多个相邻像素或子像素共用感测信号线的像素结构。例如,感测信号线为传输感测信号的走线。由于多个像素或子像素共用感测信号线,不能采用传统的方式对各个子像素进行感测,在该情形下,如何进行各个像素或子像素的感测,并且提高感测性能,成为亟待解决的问题。
本公开至少一个实施例提供一种用于有机发光二极管显示面板的感测方法、驱动方法。该感测方法可以在减少感测信号线、提高像素开口率的同时,实现全屏子像素的感测,能够提高感测效率,提高感测稳定性,实现实时补偿或关机补偿。
下面,将参考附图详细地说明本公开的实施例。应当注意的是,不同的附图中相同的附图标记将用于指代已描述的相同的元件。
本公开至少一个实施例提供一种用于有机发光二极管显示面板的感测方法。该有机发光二极管显示面板包括多个阵列排布的像素单元,每个像素单元包括多个子像素,至少两个子像素连接到同一条感测信号线。该感测方法包括:向有机发光二极管显示面板中的子像素依次施加感测数据信号,并通过感测信号线依次输出感测信号,以对子像素进行感测,从而用于进行子像素补偿。在连接到同一条感测信号线的子像素中,除被感测的子像素之外的子像素被施加零灰阶数据信号。
图1为本公开一些实施例提供的一种感测方法所适用的有机发光二极管显示面板的示意图。如图1所示,该OLED显示面板100包括多个阵列排布的像素单元11,每个像素单元11包括多个子像素12。每个像素单元11内的子像素12沿行方向依次排列。每个像素单元11所包括的子像素12的数量不受限制,可以为2个、3个、4个等任意数量,这可以根据实际需求而定,本公开的实施例对此不作限制。OLED显示面板100中的所有像素单元11呈阵列排布,相应地,OLED显示面板100中的所有子像素12排列为多行多列,以形成像素阵列。
图2为本公开一些实施例提供的一种感测方法所适用的有机发光二极管显示面板的具体示例的示意图。如图2所示,在一些示例中,OLED显示面板100中的每个像素单元11包括4个子像素12,4个子像素12包括沿行方向依序排列的红色子像素R、绿色子像素G、蓝色子像素B和白色子像素W。当然,本公开的实施例不限于此,每个像素单元11不限于包括RGBW类型的子像素,也可以采用其他任意颜色的子像素,子像素的排列顺序可以根据实际需求而定。例如,多个像素单元11可以排列为Q行,Q为任意的正整数。
图3A为本公开一些实施例提供的有机发光二极管显示面板中的像素电路的示意框图。如图3A所示,每个子像素12包括像素电路120,像素电路120包括驱动电路121、数据写入电路122、存储电路123和感测电路124。
驱动电路121与发光元件L连接,配置为控制驱动发光元件L发光的驱动电流。数据写入电路122与驱动电路121连接,配置为响应于第一扫描信号将感测数据信号、零灰阶数据信号或显示数据信号写入驱动电路121。例如,数据写入电路122与第一扫描线G1 和数据线Vd连接,以分别接收第一扫描信号和数据信号。
例如,数据信号可以为感测数据信号、零灰阶数据信号或显示数据信号。感测数据信号为进行感测时写入的数据信号,以用于得到感测信号并进行外部补偿。零灰阶数据信号为对应于零灰阶的数据信号,当零灰阶数据信号被写入时,相应的子像素显示零灰阶,也即,不发光。例如,零灰阶数据信号近似为0V。显示数据信号为进行正常显示时需要写入的数据信号,以基于显示数据信号显示相应的画面。
存储电路123与驱动电路121和数据写入电路122连接,配置为存储数据写入电路122写入的感测数据信号、零灰阶数据信号或显示数据信号。感测电路124与驱动电路121、发光元件L和感测信号线Se连接,配置为响应于第二扫描信号将流经驱动电路121的信号传输至感测信号线Se,以通过感测信号线Se输出感测信号。例如,感测电路124还与第二扫描线G2连接,以接收第二扫描信号。
需要说明的是,本公开的实施例中,像素电路120还可以包括其他子电路,不限于上文描述的驱动电路121、数据写入电路122、存储电路123和感测电路124。例如,像素电路120还可以包括复位电路、发光控制电路、内部补偿电路等,以实现更加全面的功能,本公开的实施例对此不作限制。
图3B为图3A所示的像素电路的示意性电路图。如图3B所示,在一些示例中,像素电路120可以实现为第一晶体管T1、第二晶体管T2、第三晶体管T3、存储电容C。
例如,数据写入电路122可以实现为第一晶体管T1。第一晶体管T1的栅极与第一扫描线G1连接以接收第一扫描信号,第一晶体管T1的第一极与数据线Vd连接以接收感测数据信号、零灰阶数据信号或显示数据信号,第一晶体管T1的第二极与第一节点G连接。
例如,驱动电路121可以实现为第二晶体管T2。第二晶体管T2的栅极与第一节点G连接,第二晶体管T2的第一极与第一电压端VDD连接以接收第一电压信号,第二晶体管T2的第二极与第二节点S连接。例如,第一电压端VDD配置为提供直流高电平信号,该直流高电平信号称为第一电压信号。
存储电路123可以实现为存储电容C。存储电容C的第一极与第一节点G连接,存储电容C的第二极与第二节点S连接。
感测电路124可以实现为第三晶体管T3。第三晶体管T3的栅极与第二扫描线G2连接以接收第二扫描信号,第三晶体管T3的第一极与第二节点S连接,第三晶体管T3的第二极与感测信号线Se连接,以将感测信号传输至感测信号线Se。
发光元件L的阳极与第二节点S连接,发光元件L的阴极与第二电压端VSS连接以接收第二电压信号。例如,第二电压端VSS配置为提供直流低电平信号,例如接地,该直流低电平信号称为第二电压信号。发光元件L例如为OLED。
例如,在进行感测时,第一晶体管T1响应于第一扫描线G1提供的第一扫描信号而导通,将数据线Vd提供的感测数据信号写入第一节点G,使得第二晶体管T2在第一节点G的控制下导通。此时,第三晶体管T3响应于第二扫描线G2提供的第二扫描信号而导通,将流经第二晶体管T2的电流传输到感测信号线Se,再由另行提供的***电路进行检测, 以计算阈值电压和迁移率等,从而用于进行补偿。
图4为本公开一些实施例提供的有机发光二极管显示面板的结构示意图。如图4所示,本示例性实施例的显示面板包括:像素阵列201和面板驱动器。面板驱动器配置为驱动像素阵列201。面板驱动器可以包括:时序控制器202、数据驱动器203、栅极驱动器204以及用于存储补偿数据的存储器205。
在一些示例性实施方式中,像素阵列201可以包括:多条扫描信号线(例如,GL1至GLk)、多条数据信号线(例如,DL1至DLy)、多条感测控制线(例如,SL1至SLk)、多条感测信号线(图中未示出)以及多个子像素Pxij。其中,k和y均为正整数。例如,扫描信号线GL1至GLk可以为前述实施例的第一扫描线G1,数据信号线DL1至DLy可以为前述实施例的数据线Vd,感测控制线SL1至SLk可以为前述实施例的第二扫描线G2。
在一些示例性实施方式中,多条扫描信号线GL1至GLk和多条感测控制线SL1至SLk在显示面板的第一方向(例如水平方向)上形成,多条数据信号线DL1至DLy和多条感测信号线可以在显示面板的第二方向(例如,垂直方向)上形成。其中,第一方向和第二方向交叉,例如,第一方向垂直于第二方向。多条数据信号线和多条感测信号线配置为与多条扫描信号线和多条感测控制线相交。
在一些示例性实施方式中,时序控制器202可以将适合于数据驱动器203的规格的灰度值和控制信号提供到数据驱动器203。数据驱动器203可以利用从时序控制器202接收的灰度值和控制信号来产生将提供到数据信号线DL1至DLy的数据电压。例如,数据驱动器203可以利用时钟信号对灰度值进行采样,并且以子像素行为单位将与灰度值对应的数据电压施加到数据信号线DL1至DLy。
在一些示例性实施方式中,时序控制器202可以将适于栅极驱动器204的规格的时钟信号、扫描起始信号、感测起始信号等提供到栅极驱动器204。栅极驱动器204可以通过从时序控制器202接收时钟信号、扫描起始信号、感测起始信号等来产生将提供到扫描信号线GL1至GLk的扫描信号(例如,前述实施例的第一扫描信号)以及提供到感测控制线SL1至SLk的感测控制信号(例如,前述实施例的第二扫描信号)。例如,栅极驱动器204可以包括:扫描驱动电路和感测驱动电路。扫描驱动电路可以将具有导通电平脉冲的扫描信号顺序地提供到扫描信号线GL1至GLk。感测驱动电路可以将具有导通电平脉冲的感测控制信号顺序地提供到感测控制线SL1至SLk。例如,扫描驱动电路可以被构造为移位寄存器的形式,并且可以以在扫描时钟信号的控制下顺序地将以导通电平脉冲形式提供的扫描起始信号传输到下一级电路的方式产生扫描信号。感测驱动电路可以被构造为移位寄存器的形式,并且可以以在感测时钟信号的控制下顺序地将以导通电平脉冲形式提供的感测控制信号传输到下一级电路的方式产生感测控制信号。
在一些示例性实施方式中,数据驱动器203可以通过感测信号线获取感测数据,并将感测数据传输给时序控制器202。时序控制器202可以根据感测数据确定驱动晶体管的电学特性参数的补偿数据,并将补偿数据存储在存储器205中。在一些示例中,存储器205可以存储显示面板包括的驱动晶体管的电学特性参数的补偿数据,还可以存储显示面板的 发光元件的光学补偿数据。然而,本公开的实施例对此并不限定。
在一些示例性实施方式中,栅极驱动器204包括的扫描驱动电路和感测驱动电路可以位于像素阵列201的相对两侧(例如,像素阵列201的左侧和右侧)。然而,本公开的实施例对此并不限定。例如,在像素阵列201的相对两侧均设置栅极驱动器,实现对子像素的双边驱动。
在一些示例性实施方式中,栅极驱动器204可以采用集成电路形成,或者,可以在制备子像素的像素电路的工艺期间直接形成在显示面板的基底上。然而,本公开的实施例对此并不限定。
在一些示例性实施方式中,像素阵列201内的每个子像素Pxij可以连接到对应的数据信号线、扫描信号线、感测控制线和感测信号线,i和j可以是自然数。子像素Pxij可以指其中晶体管连接到第i扫描信号线且连接到第j数据信号线的子像素。
图5为本公开一些实施例提供的有机发光二极管显示面板中多个像素电路的示意性电路图。例如,在一些示例中,如图5所示,为了减少感测信号线的数量、提高像素开口率,可以使多个子像素12共用一条感测信号线Se,也即是,至少两个子像素12连接到同一条感测信号线Se。例如,在该示例中,位于同一行的相邻的4个子像素12共用同一条感测信号线Se。例如,相邻的4个像素电路120中的第三晶体管T3的第二极连接到同一条感测信号线Se,以通过分时复用的方式传输感测信号。
例如,每一行子像素12连接到同一条第一扫描线G1,并且连接到同一条第二扫描线G2,也即是,每一行子像素12连接到两条扫描线。因此,第一扫描线G1传输的第一扫描信号可以控制位于同一行的所有像素电路120中的第一晶体管T1是否导通,第二扫描线G2传输的第二扫描信号可以控制位于同一行的所有像素电路120中的第三晶体管T3是否导通。
对于连接到同一条感测信号线Se的子像素12,各个子像素12连接到不同的数据线Vd,例如分别连接到数据线Vd1、Vd2、Vd3、Vd4,因此通过各自的数据线Vd写入感测数据信号,并通过第一扫描信号和第二扫描信号的配合,可以对各个子像素12中的第二晶体管T2(也即驱动晶体管)的特性进行检测。
例如,连接到同一条感测信号线Se的子像素12可以属于相同的像素单元11,也可以属于不同的像素单元11。例如,可以同一个像素单元11内的所有子像素12连接到同一条感测信号线Se,也可以一个像素单元11内的部分子像素12与另一个像素单元11内的部分子像素12连接到同一条感测信号线Se。例如,每个像素单元11的子像素12位于同一行。
需要说明的是,本公开的实施例中,连接到同一条感测信号线Se的子像素12的数量不限于为4个,也可以为2个、3个、5个、6个、8个等任意数量,连接到同一条感测信号线Se的子像素12可以属于同一个像素单元11,也可以属于不同的像素单元11,本公开的实施例对此不作限制。
需要注意的是,在本公开的各个实施例的说明中,第一节点G和第二节点S并非表示 实际存在的部件,而是表示电路图中相关电连接的汇合点。
需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管、场效应晶体管或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。
另外,在本公开的实施例中的晶体管均以N型晶体管为例进行说明,此时,晶体管的第一极是漏极,第二极是源极。需要说明的是,本公开包括但不限于此。例如,本公开的实施例提供的像素电路120中的一个或多个晶体管也可以采用P型晶体管,此时,晶体管第一极是源极,第二极是漏极,只需将选定类型的晶体管的各极参照本公开的实施例中的相应晶体管的各极相应连接并且使相应的信号线提供对应的信号即可。当采用N型晶体管时,可以采用氧化铟镓锌(Indium Gallium Zinc Oxide,IGZO)作为薄膜晶体管的有源层,相对于采用低温多晶硅(Low Temperature Poly Silicon,LTPS)或非晶硅(例如氢化非晶硅)作为薄膜晶体管的有源层,可以有效减小晶体管的尺寸以及防止漏电流。
图6为本公开一些实施例提供的一种用于有机发光二极管显示面板的感测方法的流程示意图,该感测方法例如可以用于对图1至图5所示的OLED显示面板100进行感测,该OLED显示面板100中至少两个子像素12连接到同一条感测信号线Se。例如,如图6所示,该感测方法包括如下操作。
步骤S10:向有机发光二极管显示面板中的子像素依次施加感测数据信号,并通过感测信号线依次输出感测信号,以对子像素进行感测,从而用于进行子像素补偿。
例如,在步骤S10中,可以向OLED显示面板100中的子像素12依次施加感测数据信号,并通过感测信号线Se依次输出感测信号,以对子像素12进行感测,从而用于进行子像素12的补偿。例如,感测信号通过感测信号线Se传输至另行提供的电路,该电路可以检测感测信号并基于感测信号进行计算,进而实现补偿。
例如,感测数据信号被写入子像素12的像素电路120,像素电路120将感测信号输出至感测信号线Se。例如,在连接到同一条感测信号线Se的子像素12中,除被感测的子像素12之外的子像素12被施加零灰阶数据信号。也即是,当采用如图5所示的电路结构时,多个子像素12连接到同一条感测信号线Se,对某一个子像素12进行感测时,为了避免信号干扰,需要将零灰阶数据信号写入其他子像素12,此时被写入零灰阶数据信号的子像素12中的第二晶体管T2截止,因此不会有电流从这些子像素12流至感测信号线Se,感测信号线Se上仅传输被感测的子像素12所输出的电流。例如,感测数据信号不同于零灰阶数据信号。
例如,如图5所示,4个子像素12连接到同一条感测信号线Se。当需要感测第一个子像素12时,通过数据线Vd1向第一个子像素12写入感测数据信号,并且通过数据线Vd2、Vd3、Vd4向第二个子像素12、第三个子像素12、第四个子像素12写入零灰阶数据信号。并且,第一扫描线G1和第二扫描线G2分别提供有效的第一扫描信号和第二扫描信号,以 控制该行所有子像素12中的第一晶体管T1和第三晶体管T3导通。
此时,由于被写入零灰阶数据信号,第二个子像素12、第三个子像素12、第四个子像素12中的第二晶体管T2均截止,不会有电流从第二个子像素12、第三个子像素12、第四个子像素12流至感测信号线Se。由于被写入感测数据信号,第一个子像素12中的第二晶体管T2导通,流经该第二晶体管T2的电流通过第三晶体管T3流至感测信号线Se。因此,此时感测信号线Se上传输的感测信号反映了第一个子像素12中第二晶体管T2的特性,可以用于后续的计算和补偿。类似地,可以采用相似的方法对第二个子像素12、第三个子像素12、第四个子像素12分别进行感测,只需向被感测的子像素12施加感测数据信号,向除被感测的子像素12之外的子像素12施加零灰阶数据信号即可。
图7为图6中步骤S10的示意性流程图。例如,在一些示例中,如图7所示,上述步骤S10还可以进一步包括如下操作。
步骤S111:向第N行子像素依次施加感测数据信号,并通过感测信号线依次输出感测信号,以对第N行子像素中的每个子像素进行感测;
步骤S112:响应于完成对第N行子像素的感测,向第N+1行子像素依次施加感测数据信号,并通过感测信号线依次输出感测信号。
例如,在步骤S111中,N为正整数,对第N行子像素进行感测时,需要对第N行子像素中的每个子像素进行感测,以完成对第N行子像素中所有子像素的感测。
例如,在步骤S112中,当完成对第N行子像素的感测后,则对第N+1行子像素进行感测。也即是,对于相邻的两行子像素,完成上一行子像素中所有子像素的感测之后再对下一行子像素进行感测。
在该实施例中,对子像素的感测是逐行进行的,当完成一行中所有子像素的感测之后,再进行下一行子像素的感测。关于位于同一行的子像素的感测顺序,将在下文说明,此处不再赘述。
图8为本公开一些实施例提供的一种感测方法的时序图之一。如图8所示,OLED显示面板100的每一帧驱动阶段包括显示阶段和消隐(Blank)阶段。
显示阶段用于进行显示。在显示阶段内,例如可以进行逐行扫描或采用其他方式扫描,以将每一帧的显示数据信号写入各个子像素12,从而显示该帧画面。例如,可以控制第一扫描信号G1和第二扫描信号G2,并提供显示数据信号Vd,利用像素电路120的各个晶体管和存储电容配合工作,使发光元件L根据所需要的灰阶发光。
消隐阶段可以用于补偿。消隐阶段例如为某一帧的最后一行数据写完到第二帧写第一行数据之间的时间。在消隐阶段内,不会进行显示数据信号的写入和刷新,而是进行子像素的感测。例如,子像素的感测阶段t1位于消隐阶段内。在感测阶段t1内,对于某一个子像素12,通过控制第一扫描信号G1和第二扫描信号G2使第一晶体管T1和第三晶体管T3导通,并提供感测数据信号Vd,可以使第二晶体管T2导通,从而使流经第二晶体管T2的电流通过第三晶体管T3流至感测信号线Se,进而使感测信号线Se输出感测信号。由此,可以实现实时补偿。
需要说明的是,数据线Vd在显示阶段内传输的信号为显示数据信号,数据线Vd在感测阶段t1内传输的信号为感测数据信号,由于通过同一数据线Vd传输,因此显示数据信号和感测数据信号均采用符号Vd表示,但这并不表示显示数据信号和感测数据信号为相同的信号,显示数据信号和感测数据信号在不同的阶段内通过数据线Vd传输,两者可以相同也可以不同,两者彼此独立,互不影响。
需要说明的是,在图8以及相关说明中,G1、G2、Vd、Se等既用于表示相应的信号线,也用于分别表示相应的信号线上传输的信号。类似地,在后文关于图9、图10、图12的说明中,各个符号也既表示相应的信号端或信号线,又表示相应的信号端或信号线上传输的信号。
例如,对于连接到同一条感测信号线Se的子像素12,各个子像素12的感测阶段的时长不完全相同。例如,可以所有的子像素12的感测时长均相同,也可以存在至少一个子像素12的感测阶段的时长不同于其他子像素12的感测阶段的时长。
例如,如果是检测驱动晶体管的阈值电压,则每个颜色子像素需要的感测阶段的时长大约为30ms;如果是检测驱动晶体管的迁移率,则需要的感测阶段的时长约为300ms~600ms。若各个颜色子像素的驱动晶体管的尺寸不同,则感测阶段的时长可能也会存在差异。例如,若蓝色子像素的驱动晶体管的电流较大,充电时间较短,则蓝色子像素的感测阶段的时长会小于其他颜色子像素的感测阶段的时长。
图9为本公开一些实施例提供的一种感测方法的时序图之二,该时序例如用于对采用图5所示的电路结构的OLED显示面板100进行感测。如图9和图5所示,通过4个感测阶段t1-t4完成一行子像素12的感测。
在感测阶段t1内,使第一扫描信号G1和第二扫描信号G2为有效电平,并且通过数据线Vd1提供感测数据信号,通过数据线Vd2、Vd3、Vd4提供零灰阶数据信号。此时,图5中的4个子像素12的第一晶体管T1和第三晶体管T3均导通,但只有第一个子像素12的第二晶体管T2导通,流过该第二晶体管T2的电流会流至感测信号线Se。第二个子像素12、第三个子像素12、第四个子像素12中的第二晶体管T2均在零灰阶数据信号的控制下截止,不会产生电流。因此,感测信号线Se上传输的感测信号为来自第一个子像素12的感测信号,该感测信号通过感测信号线Se传输至另行提供的电路,该电路可以检测感测信号并基于感测信号进行计算,进而用于后续对第一个子像素12进行补偿。
在感测阶段t2内,使第一扫描信号G1和第二扫描信号G2为有效电平,并且通过数据线Vd2提供感测数据信号,通过数据线Vd1、Vd3、Vd4提供零灰阶数据信号。此时,图5中的4个子像素12的第一晶体管T1和第三晶体管T3均导通,但只有第二个子像素12的第二晶体管T2导通,流过该第二晶体管T2的电流会流至感测信号线Se。第一个子像素12、第三个子像素12、第四个子像素12中的第二晶体管T2均在零灰阶数据信号的控制下截止,不会产生电流。因此,感测信号线Se上传输的感测信号为来自第二个子像素12的感测信号,该感测信号通过感测信号线Se传输至另行提供的电路,该电路可以检测感测信号并基于感测信号进行计算,进而用于后续对第二个子像素12进行补偿。
在感测阶段t3内,使第一扫描信号G1和第二扫描信号G2为有效电平,并且通过数据线Vd3提供感测数据信号,通过数据线Vd1、Vd2、Vd4提供零灰阶数据信号。此时,图5中的4个子像素12的第一晶体管T1和第三晶体管T3均导通,但只有第三个子像素12的第二晶体管T2导通,流过该第二晶体管T2的电流会流至感测信号线Se。第一个子像素12、第二个子像素12、第四个子像素12中的第二晶体管T2均在零灰阶数据信号的控制下截止,不会产生电流。因此,感测信号线Se上传输的感测信号为来自第三个子像素12的感测信号,该感测信号通过感测信号线Se传输至另行提供的电路,该电路可以检测感测信号并基于感测信号进行计算,进而用于后续对第三个子像素12进行补偿。
在感测阶段t4内,使第一扫描信号G1和第二扫描信号G2为有效电平,并且通过数据线Vd4提供感测数据信号,通过数据线Vd1、Vd2、Vd3提供零灰阶数据信号。此时,图5中的4个子像素12的第一晶体管T1和第三晶体管T3均导通,但只有第四个子像素12的第二晶体管T2导通,流过该第二晶体管T2的电流会流至感测信号线Se。第一个子像素12、第二个子像素12、第三个子像素12中的第二晶体管T2均在零灰阶数据信号的控制下截止,不会产生电流。因此,感测信号线Se上传输的感测信号为来自第四个子像素12的感测信号,该感测信号通过感测信号线Se传输至另行提供的电路,该电路可以检测感测信号并基于感测信号进行计算,进而用于后续对第四个子像素12进行补偿。
通过上述方式,可以实现对连接至同一条感测信号线Se的4个子像素12的感测,且各个子像素12彼此之间不会影响。例如,连接到同一条感测信号线Se的子像素12属于一个感测组,一行子像素12连接至同一条第一扫描线G1和同一条第二扫描线G2,因此,对于位于同一行的感测组,位于不同感测组中的第一个子像素12可以在感测阶段t1内同时进行感测,位于不同感测组中的第二个子像素12可以在感测阶段t2内同时进行感测,以此类推。由此,通过感测阶段t1-t4,可以完成对一行子像素12的感测。
例如,感测阶段t1、t2、t3、t4各自的时长可以相同,也可以不完全相同,这可以根据实际需求而定,本公开的实施例对此不作限制。
例如,在一些示例中,对于同一个感测组的子像素,不同子像素的感测阶段位于不同帧的消隐阶段内。例如,感测阶段t1、t2、t3、t4分别位于4帧的消隐阶段内,每一帧的消隐阶段仅包含一个感测阶段。例如,在相邻的4帧的驱动阶段内,感测阶段t1位于第一帧的消隐阶段内,感测阶段t2位于第二帧的消隐阶段内,感测阶段t3位于第三帧的消隐阶段内,感测阶段t4位于第四帧的消隐阶段内。例如,在每一帧的消隐阶段内,仅需要对属于同一个感测组的多个子像素12中的一个子像素12进行感测。通过这种方式,可以为子像素12的感测提供充裕的时间,便于通过感测信号线Se获得稳定、准确的感测信号。
例如,在另一些示例中,对于同一个感测组的子像素,至少两个子像素的感测阶段位于同一帧的消隐阶段内。如图10所示,感测阶段t1、t2位于消隐阶段1,感测阶段t3、t4位于消隐阶段2,消隐阶段1和消隐阶段2为不同帧的消隐阶段。也即是,每一帧的消隐阶段包含两个感测阶段,在每一帧的消隐阶段内,需要对属于同一个感测组的多个子像素12中的两个子像素12进行感测。通过这种方式,可以加快感测速度,提高感测效率。图 10中的帧同步信号VS和数据使能信号DE用于控制每一帧的扫描,关于帧同步信号VS和数据使能信号DE的说明可参考常规设计,此处不再详述。
需要说明的是,可以使属于同一个感测组的多个子像素12中的两个子像素12的感测阶段位于同一帧的消隐阶段内,也可以使属于同一个感测组的多个子像素12中的三个子像素12的感测阶段位于同一帧的消隐阶段内,还可以使属于同一个感测组的多个子像素12中的四个子像素12的感测阶段位于同一帧的消隐阶段内,或者,可以使属于同一个感测组的多个子像素12中的任意数量的子像素12的感测阶段位于同一帧的消隐阶段内,这可以根据感测阶段的时长和消隐阶段的时长确定,本公开的实施例对此不作限制。通过这种方式,可以提高感测阶段设置的灵活性,满足多样化的应用需求。
例如,在一些示例中,连接到同一条感测信号线Se的子像素12属于一个感测组,对于同一个感测组的子像素12,沿行方向对子像素12依次进行感测。以图2所示的OLED显示面板100为例,每个像素单元11内的4个子像素12连接到同一条感测信号线Se,每个像素单元11内的4个子像素12属于一个感测组。对于同一个感测组的子像素12,可以沿行方向按照R-G-B-W的顺序依次对感测组内的各个子像素12进行感测。
由于不同的感测组并不共用感测信号线Se,因此一行子像素12中的所有红色子像素R可以同时进行感测,一行子像素12中的所有绿色子像素G可以同时进行感测,以此类推。进行4次感测后,该行所有子像素12完成感测。当完成一行所有子像素12的感测后,采用类似的方式对下一行子像素12进行感测,以此类推。由此,可以完成对OLED显示面板100中所有子像素12的感测。
通过这种方式,可以使4个颜色的子像素的检测间隔时间很短,4个颜色的子像素基本同时更新数据,因此不会带来单个颜色数据更新产生的色偏。并且,这种方式便于控制,易于实现。需要说明的是,在该实施例中,也可以沿行方向按照W-B-G-R的顺序进行感测,这可以根据实际需求而定,本公开的实施例对此不作限制。
例如,在另一些示例中,连接到同一条感测信号线Se的子像素12属于一个感测组,对于同一个感测组的子像素12,根据预设顺序对子像素12进行感测,该预设顺序不同于子像素12沿行方向排列的顺序。仍然以图2所示的OLED显示面板100为例,每个像素单元11内的4个子像素12连接到同一条感测信号线Se,每个像素单元11内的4个子像素12属于一个感测组。对于同一个感测组的子像素12,可以根据预设顺序对子像素12进行感测,预设顺序例如为R-B-G-W、R-W-B-G等,只要该预设顺序不同于R-G-B-W或W-B-G-R即可。
由于不同的感测组并不共用感测信号线Se,因此一行子像素12中的所有红色子像素R可以同时进行感测,一行子像素12中的所有绿色子像素G可以同时进行感测,以此类推。进行4次感测后,该行所有子像素12完成感测。当完成一行所有子像素12的感测后,采用类似的方式对下一行子像素12进行感测,以此类推。由此,可以完成对OLED显示面板100中所有子像素12的感测。通过这种方式,可以提高灵活性,便于满足多种应用需求。
图11为图6中步骤S10的示意性流程图。例如,在一些示例中,连接到同一条感测信号线Se的子像素12属于一个感测组,同一个感测组的子像素12被编号为第一子像素至第M子像素,M>1且M为整数。如图11所示,上述步骤S10还可以进一步包括如下操作。
步骤S121:向有机发光二极管显示面板中的第P子像素施加感测数据信号,并通过感测信号线Se输出感测信号,以对有机发光二极管显示面板中的每个第P子像素进行感测;
步骤S122:响应于完成对有机发光二极管显示面板中的第P子像素的感测,向有机发光二极管显示面板中的第P+1子像素施加感测数据信号,并通过感测信号线输出感测信号。
例如,1≤P≤M-1且P为整数。
例如,以图2所示的OLED显示面板100为例,每个像素单元11内的4个子像素12连接到同一条感测信号线Se,每个像素单元11内的4个子像素12属于一个感测组。同一个感测组的子像素12被编号为第一子像素至第4子像素,此时M=4。例如,红色子像素R为第一子像素,绿色子像素G为第二子像素,蓝色子像素B为第三子像素,白色子像素W为第四子像素。
在步骤S121中,向OLED显示面板100中的第一子像素施加感测数据信号,并通过感测信号线Se输出感测信号,从而对OLED显示面板100中的每个第一子像素进行感测。此时,P=1。例如,可以逐行向第P子像素(例如第一子像素)施加感测数据信号,并通过感测信号线Se输出感测信号。关于多个第一子像素的感测顺序将在后文描述,此处不再赘述。
在步骤S122中,当完成对OLED显示面板100中的第一子像素的感测后,也即,完成所有第一子像素的感测后,向OLED显示面板100中的第二子像素施加感测数据信号,并通过感测信号线Se输出感测信号。以此类推,完成所有第二子像素的感测后,对第三子像素进行感测,完成对所有第三子像素的感测后,对第四子像素进行感测。
例如,OLED显示面板100的每一帧驱动阶段包括显示阶段和消隐阶段,子像素12的感测阶段位于消隐阶段内。例如,对于同一个感测组的子像素12,不同子像素12的感测阶段位于不同帧的消隐阶段内,或者,至少两个子像素12的感测阶段位于同一帧的消隐阶段内。关于显示阶段、消隐阶段、感测阶段的说明可参考上文中关于图8和图10的说明,此处不再赘述。
图12为本公开一些实施例提供的一种感测方法的时序图之四,该时序例如用于对采用图5所示的电路结构的OLED显示面板100进行感测。例如,图5中的4个子像素12从左至右被编号为第一子像素至第四子像素。
如图12和图5所示,对于同一感测组的子像素12,不同子像素12在不同的感测阶段内进行感测。
在感测阶段t1内,使提供给第一行子像素12的第一扫描信号G1和第二扫描信号G2为有效电平,并且通过数据线Vd1提供感测数据信号,通过数据线Vd2、Vd3、Vd4提供零灰阶数据信号(图中未示出)。此时,图5中的4个子像素12的第一晶体管T1和第三 晶体管T3均导通,但只有第一子像素的第二晶体管T2导通,流过该第二晶体管T2的电流会流至感测信号线Se。第二子像素、第三子像素、第四子像素中的第二晶体管T2均在零灰阶数据信号的控制下截止,不会产生电流。因此,感测信号线Se上传输的感测信号为来自第一子像素的感测信号,该感测信号通过感测信号线Se传输至另行提供的电路,该电路可以检测感测信号并基于感测信号进行计算,进而用于后续对第一子像素进行补偿。由于不同的感测组并不共用感测信号线Se,因此一行子像素12中的所有第一子像素(例如所有红色子像素R)可以同时进行感测。
在感测阶段t2内,使提供给第二行子像素12的第一扫描信号G3和第二扫描信号G4为有效电平,并且通过数据线Vd1提供感测数据信号,通过数据线Vd2、Vd3、Vd4提供零灰阶数据信号(图中未示出)。例如,第一扫描信号G3用于控制第一晶体管T1是否导通,第一扫描信号G3的作用与第一扫描信号G1的作用基本相同,只是两者分别为提供给不同行的信号。例如,第二扫描信号G4用于控制第三晶体管T3是否导通,第二扫描信号G4的作用与第二扫描信号G2的作用基本相同,只是两者分别为提供给不同行的信号。此时,对第二行子像素12中的所有第一子像素进行感测。
在感测阶段t3内,使提供给第三行子像素12的第一扫描信号G5和第二扫描信号G6为有效电平,并且通过数据线Vd1提供感测数据信号,通过数据线Vd2、Vd3、Vd4提供零灰阶数据信号(图中未示出)。例如,第一扫描信号G5用于控制第一晶体管T1是否导通,第一扫描信号G5的作用与第一扫描信号G1的作用基本相同,只是两者分别为提供给不同行的信号。例如,第二扫描信号G6用于控制第三晶体管T3是否导通,第二扫描信号G6的作用与第二扫描信号G2的作用基本相同,只是两者分别为提供给不同行的信号。此时,对第三行子像素12中的所有第一子像素进行感测。
在感测阶段t4内,使提供给第四行子像素12的第一扫描信号G7和第二扫描信号G8为有效电平,并且通过数据线Vd1提供感测数据信号,通过数据线Vd2、Vd3、Vd4提供零灰阶数据信号(图中未示出)。例如,第一扫描信号G7用于控制第一晶体管T1是否导通,第一扫描信号G7的作用与第一扫描信号G1的作用基本相同,只是两者分别为提供给不同行的信号。例如,第二扫描信号G8用于控制第三晶体管T3是否导通,第二扫描信号G8的作用与第二扫描信号G2的作用基本相同,只是两者分别为提供给不同行的信号。此时,对第四行子像素12中的所有第一子像素进行感测。
通过上述方式逐行对第一子像素进行感测,位于同一行的第一子像素同时进行感测。例如,从第一行至最后一行,逐行完成对第一子像素的感测,之后,又从第一行开始,逐行完成对第二子像素的感测,然后又从第一行开始,逐行完成对第三子像素的感测,以此类推。也即是,在该实施例中,位于同一行的第P子像素同时进行感测,对于位于同一列的第P子像素,沿列方向对第P子像素依次进行感测。
通过上述方式,使得连接至同一条感测信号线Se的子像素12彼此之间的感测时间间隔较长,可以有效避免感测信号线Se上残留电荷的影响,避免信号干扰,提高检测准确性。
例如,在一些示例中,对于位于同一列的第P子像素,不同的第P子像素的感测阶段 位于不同帧的消隐阶段内。也即是,图12中的感测阶段t1、t2、t3、t4分别位于不同帧的消隐阶段内。通过这种方式,可以为子像素12的感测提供充裕的时间,便于通过感测信号线Se获得稳定、准确的感测信号。
例如,在另一些示例中,对于位于同一列的第P子像素,至少两个第P子像素的感测阶段位于同一帧的消隐阶段内。也即是,图12中的感测阶段t1、t2、t3、t4中至少两个感测阶段位于同一帧的消隐阶段内。通过这种方式,可以提高感测阶段设置的灵活性,满足多样化的应用需求。关于感测阶段与消隐阶段的关系,可以参考上文内容,此处不再赘述。
例如,在一些示例中,对于同一个感测组的子像素12,第一子像素至第M子像素沿行方向依序排列。以图2所示的OLED显示面板100为例,第一子像素至第4子像素(此时M=4)分别为红色子像素R、绿色子像素G、蓝色子像素B和白色子像素W。
例如,在另一些示例中,第一子像素至第M子像素沿行方向不依序排列。以图2所示的OLED显示面板100为例,第一子像素至第4子像素(此时M=4)可以分别为红色子像素R、蓝色子像素B、绿色子像素G和白色子像素W,也可以分别为红色子像素R、白色子像素W、蓝色子像素B和绿色子像素G,或者为其他任意的排列顺序,只要不为R-G-B-W或W-B-G-R即可。例如,当第一子像素至第4子像素(此时M=4)分别为红色子像素R、蓝色子像素B、绿色子像素G和白色子像素W时,进行感测时,需要逐行完成对红色子像素R的感测后,再逐行完成对蓝色子像素B的感测,接着再逐行完成对绿色子像素G的感测,最后再逐行完成对白色子像素W的感测。采用其他顺序对子像素编号时,采用类似的方式逐行完成某一颜色子像素的感测后再逐行完成另一颜色子像素的感测。
需要说明的是,在上文的描述中,虽然以感测阶段位于消隐阶段内为例进行说明,但这并不构成对本公开实施例的限制。在其他一些实施例中,子像素12的感测阶段位于OLED显示面板100的关机补偿阶段内,而不位于消隐阶段内,由此实现关机补偿。在OLED显示面板100接收到关机命令时,会进入关机补偿阶段,在关机补偿阶段内,各个子像素12可以按照图9或图12所示的方式进行感测,从而实现关机补偿。
需要说明的是,本公开的实施例中,用于OLED显示面板100的感测方法不限于上文描述的步骤和顺序,还可以包括更多的步骤,各个步骤的顺序可以根据实际需求设置,本公开的实施例对此不作限制。
本公开至少一个实施例还提供一种用于有机发光二极管显示面板的驱动方法。利用该驱动方法,可以既使有机发光二极管显示面板进行显示,又使有机发光二极管显示面板采用上述感测方法进行感测以实现补偿。该驱动方法可以在减少感测信号线、提高像素开口率的同时,实现全屏子像素的感测,能够提高感测效率,提高感测稳定性,实现实时补偿或关机补偿。
图13为本公开一些实施例提供的一种用于有机发光二极管显示面板的驱动方法的流程示意图。例如,在一些示例中,如图13所示,该驱动方法包括如下操作。
步骤S21:在显示阶段,向有机发光二极管显示面板的子像素写入显示数据信号,以使有机发光二极管显示面板进行显示;
步骤S22:在非显示阶段,采用用于有机发光二极管显示面板的感测方法对有机发光二极管显示面板的子像素进行感测,以进行子像素补偿。
例如,在步骤S21中,在显示阶段,可以采用逐行扫描或其他扫描方式向OLED显示面板写入显示数据信号,以使OLED显示面板显示所需要的画面。关于驱动OLED显示面板进行显示的详细说明可参考常规设计,此处不再详述。
例如,在步骤S22中,在非显示阶段,可以采用上述实施例提供的感测方法对OLED显示面板的子像素进行感测,以进行子像素补偿。关于感测方法的详细说明可参考上文内容,此处不再赘述。例如,非显示阶段可以为消隐阶段,由此可以实现实时补偿。例如,非显示阶段也可以为关机补偿阶段,由此可以实现关机补偿。
例如,该驱动方法不限于上文描述的步骤和顺序,还可以包括更多的步骤,各个步骤的顺序可以根据实际需求设置,本公开的实施例对此不作限制。关于该驱动方法的详细说明和技术效果,可以参考上文中关于感测方法的详细说明,此处不再赘述。
本公开至少一个实施例还提供一种有机发光二极管显示面板。该有机发光二极管显示面板既可以进行显示,又可以进行感测以实现补偿。该有机发光二极管显示面板可以在减少感测信号线、提高像素开口率的同时,实现全屏子像素的感测,能够提高感测效率,提高感测稳定性,实现实时补偿或关机补偿。
图14为本公开一些实施例提供的一种有机发光二极管显示面板的示意框图。如图14所示,该有机发光二极管显示面板300包括时序控制器310、栅极驱动器320、数据驱动器330和多个阵列排布的像素单元340。每个像素单元340包括多个子像素341,至少两个子像素341连接到同一条感测信号线Se。
例如,时序控制器310与栅极驱动器320和数据驱动器330连接。时序控制器310配置为向栅极驱动器320提供第一控制信号,以控制栅极驱动器320输出第一扫描信号和第二扫描信号,并且向数据驱动器330提供第二控制信号,以控制数据驱动器330输出感测数据信号和零灰阶数据信号。例如,时序控制器310、栅极驱动器320、数据驱动器330分别与图4所示的时序控制器202、栅极驱动器204、数据驱动器203基本相同,第一控制信号可以为前述的时钟信号、扫描起始信号、感测起始信号等,第二控制信号可以为前述的灰度值和控制信号等,相关说明可参考上文中关于图4的描述,此处不再赘述。
例如,栅极驱动器320配置为在第一控制信号的控制下,向有机发光二极管显示面板300中的子像素341施加第一扫描信号和第二扫描信号。例如,子像素341与图4所示的子像素Pxij基本相同,此处不再赘述。例如,数据驱动器330配置为在第二控制信号的控制下,向有机发光二极管显示面板300中的子像素341施加感测数据信号和零灰阶数据信号。
例如,子像素341响应于第一扫描信号、第二扫描信号和感测数据信号,通过感测信号线Se输出感测信号,以实现对子像素341的感测,从而用于进行子像素补偿。例如,在连接到同一条感测信号线Se的子像素341中,除被感测的子像素341之外的子像素341被施加零灰阶数据信号。关于子像素341的感测方法,可以参考上文中关于图6的说明, 此处不再赘述。
例如,在一些示例中,栅极驱动器320还配置为在第一控制信号的控制下,向第N行子像素多次施加第一扫描信号和第二扫描信号,N为正整数。数据驱动器330还配置为在第二控制信号的控制下,向第N行子像素中的每个子像素分别施加感测数据信号。例如,第N行子像素不在同一时刻被施加感测数据信号。例如,对于连接到同一条感测信号线Se的多个子像素341,在同一时刻仅有一个子像素341被施加感测数据信号,而其他子像素341被施加零灰阶数据信号。
例如,第N行子像素中的每个子像素通过感测信号线Se输出感测信号以完成第N行子像素的感测之后,第N+1行子像素接收栅极驱动器320和数据驱动器330提供的信号(例如第一扫描信号、第二扫描信号、感测数据信号、零灰阶数据信号等)并开始感测。
在该示例中,对子像素341的感测是逐行进行的,当完成一行中所有子像素341的感测之后,再进行下一行子像素341的感测。通过上述方式,可以实现对连接至同一条感测信号线Se的多个子像素341的感测,且各个子像素341彼此之间不会影响。连接至同一条感测信号线Se的多个子像素341的检测间隔时间很短,各个子像素341基本同时更新数据,因此不会带来单个颜色数据更新产生的色偏。并且,这种方式便于控制,易于实现。关于该感测方式的详细说明可参考上文中关于图7至图10的说明,此处不再赘述。
例如,在另一些示例中,连接到同一条感测信号线Se的子像素341属于一个感测组,同一个感测组的子像素341被编号为第一子像素至第M子像素,M>1且M为整数。
例如,栅极驱动器320还配置为在第一控制信号的控制下,逐行输出第一扫描信号和第二扫描信号。数据驱动器330还配置为在第二控制信号的控制下,向有机发光二极管显示面板300中的第P子像素施加感测数据信号。
例如,有机发光二极管显示面板300中的每个第P子像素通过感测信号线Se输出感测信号以完成每个第P子像素的感测之后,有机发光二极管显示面板300中的第P+1子像素接收栅极驱动器320和数据驱动器330提供的信号并开始感测。例如,1≤P≤M-1且P为整数。
通过上述方式逐行对第一子像素进行感测,位于同一行的第一子像素同时进行感测。例如,从第一行至最后一行,逐行完成对第一子像素的感测,之后,又从第一行开始,逐行完成对第二子像素的感测,然后又从第一行开始,逐行完成对第三子像素的感测,以此类推。也即是,在该实施例中,位于同一行的第P子像素同时进行感测,对于位于同一列的第P子像素,沿列方向对第P子像素依次进行感测。
通过上述方式,使得连接至同一条感测信号线Se的子像素341彼此之间的感测时间间隔较长,可以有效避免感测信号线Se上残留电荷的影响,避免信号干扰,提高检测准确性。关于该感测方式的详细说明可参考上文中关于图11、图12的说明,此处不再赘述。
关于该有机发光二极管显示面板300的详细说明和技术效果,可以参考上文中关于感测方法、驱动方法以及图4所示的显示面板的描述,此处不再赘述。
有以下几点需要说明:
(1)本公开实施例附图只涉及到本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (21)

  1. 一种用于有机发光二极管显示面板的感测方法,其中,所述有机发光二极管显示面板包括多个阵列排布的像素单元,每个像素单元包括多个子像素,至少两个子像素连接到同一条感测信号线,
    所述方法包括:
    向所述有机发光二极管显示面板中的子像素依次施加感测数据信号,并通过所述感测信号线依次输出感测信号,以对所述子像素进行感测,从而用于进行子像素补偿;
    其中,在连接到同一条感测信号线的子像素中,除被感测的子像素之外的子像素被施加零灰阶数据信号。
  2. 根据权利要求1所述的方法,其中,向所述有机发光二极管显示面板中的子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号,包括:
    向第N行子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号,以对所述第N行子像素中的每个子像素进行感测;
    响应于完成对所述第N行子像素的感测,向第N+1行子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号;
    其中,N为正整数。
  3. 根据权利要求2所述的方法,其中,所述有机发光二极管显示面板的每一帧驱动阶段包括显示阶段和消隐阶段,所述子像素的感测阶段位于所述消隐阶段内。
  4. 根据权利要求3所述的方法,其中,连接到同一条感测信号线的子像素属于一个感测组,
    对于同一个感测组的子像素,不同子像素的感测阶段位于不同帧的消隐阶段内,或者,至少两个子像素的感测阶段位于同一帧的消隐阶段内。
  5. 根据权利要求2-4任一所述的方法,其中,连接到同一条感测信号线的子像素属于一个感测组,
    对于同一个感测组的子像素,沿行方向对所述子像素依次进行感测。
  6. 根据权利要求2-4任一所述的方法,其中,连接到同一条感测信号线的子像素属于一个感测组,
    对于同一个感测组的子像素,根据预设顺序对所述子像素进行感测,所述预设顺序不同于所述子像素沿所述行方向排列的顺序。
  7. 根据权利要求1所述的方法,其中,连接到同一条感测信号线的子像素属于一个感测组,同一个感测组的子像素被编号为第一子像素至第M子像素,
    向所述有机发光二极管显示面板中的子像素依次施加所述感测数据信号,并通过所述感测信号线依次输出所述感测信号,包括:
    向所述有机发光二极管显示面板中的第P子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号,以对所述有机发光二极管显示面板中的每个第P子像素进 行感测;
    响应于完成对所述有机发光二极管显示面板中的第P子像素的感测,向所述有机发光二极管显示面板中的第P+1子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号;
    其中,M>1且M为整数,1≤P≤M-1且P为整数。
  8. 根据权利要求7所述的方法,其中,向所述有机发光二极管显示面板中的第P子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号,包括:
    逐行向所述第P子像素施加所述感测数据信号,并通过所述感测信号线输出所述感测信号。
  9. 根据权利要求7所述的方法,其中,所述有机发光二极管显示面板的每一帧驱动阶段包括显示阶段和消隐阶段,所述子像素的感测阶段位于所述消隐阶段内。
  10. 根据权利要求9所述的方法,其中,对于位于同一列的第P子像素,不同的第P子像素的感测阶段位于不同帧的消隐阶段内,或者,至少两个第P子像素的感测阶段位于同一帧的消隐阶段内。
  11. 根据权利要求7-10任一所述的方法,其中,位于同一行的第P子像素同时进行感测,
    对于位于同一列的第P子像素,沿列方向对所述第P子像素依次进行感测。
  12. 根据权利要求7-10任一所述的方法,其中,对于同一个感测组的子像素,
    所述第一子像素至所述第M子像素沿行方向依序排列,或者,
    所述第一子像素至所述第M子像素沿所述行方向不依序排列。
  13. 根据权利要求2-12任一所述的方法,其中,连接到同一条感测信号线的子像素属于相同或不同的像素单元,每个像素单元的子像素位于同一行。
  14. 根据权利要求2-13任一所述的方法,其中,对于连接到同一条感测信号线的子像素,各个子像素的感测阶段的时长不完全相同。
  15. 根据权利要求1-2、7-8任一所述的方法,其中,所述子像素的感测阶段位于所述有机发光二极管显示面板的关机补偿阶段内。
  16. 根据权利要求2-15任一所述的方法,其中,每个像素单元包括4个子像素,所述4个子像素包括红色子像素、绿色子像素、蓝色子像素和白色子像素。
  17. 根据权利要求2-16任一所述的方法,其中,每个子像素包括像素电路,所述像素电路包括驱动电路、数据写入电路、存储电路和感测电路;
    所述驱动电路与发光元件连接,配置为控制驱动所述发光元件发光的驱动电流;
    所述数据写入电路与所述驱动电路连接,配置为响应于第一扫描信号将所述感测数据信号、所述零灰阶数据信号或显示数据信号写入所述驱动电路;
    所述存储电路与所述驱动电路和所述数据写入电路连接,配置为存储所述数据写入电路写入的所述感测数据信号、所述零灰阶数据信号或所述显示数据信号;
    所述感测电路与所述驱动电路、所述发光元件和所述感测信号线连接,配置为响应于 第二扫描信号将流经所述驱动电路的信号传输至所述感测信号线,以通过所述感测信号线输出所述感测信号。
  18. 一种用于有机发光二极管显示面板的驱动方法,包括:
    在显示阶段,向所述有机发光二极管显示面板的子像素写入显示数据信号,以使所述有机发光二极管显示面板进行显示;
    在非显示阶段,采用如权利要求1-17任一所述的用于所述有机发光二极管显示面板的感测方法对所述有机发光二极管显示面板的子像素进行感测,以进行子像素补偿。
  19. 一种有机发光二极管显示面板,包括时序控制器、栅极驱动器、数据驱动器和多个阵列排布的像素单元,其中,每个像素单元包括多个子像素,至少两个子像素连接到同一条感测信号线;
    所述时序控制器与所述栅极驱动器和所述数据驱动器连接,所述时序控制器配置为向所述栅极驱动器提供第一控制信号,以控制所述栅极驱动器输出第一扫描信号和第二扫描信号,并且向所述数据驱动器提供第二控制信号,以控制所述数据驱动器输出感测数据信号和零灰阶数据信号;
    所述栅极驱动器配置为在所述第一控制信号的控制下,向所述有机发光二极管显示面板中的子像素施加所述第一扫描信号和所述第二扫描信号;
    所述数据驱动器配置为在所述第二控制信号的控制下,向所述有机发光二极管显示面板中的子像素施加所述感测数据信号和所述零灰阶数据信号;
    所述子像素响应于所述第一扫描信号、所述第二扫描信号和所述感测数据信号,通过所述感测信号线输出感测信号,以实现对所述子像素的感测,从而用于进行子像素补偿;
    其中,在连接到同一条感测信号线的子像素中,除被感测的子像素之外的子像素被施加所述零灰阶数据信号。
  20. 根据权利要求19所述的有机发光二极管显示面板,其中,
    所述栅极驱动器还配置为在所述第一控制信号的控制下,向第N行子像素多次施加所述第一扫描信号和所述第二扫描信号;
    所述数据驱动器还配置为在所述第二控制信号的控制下,向所述第N行子像素中的每个子像素分别施加所述感测数据信号,其中,所述第N行子像素不在同一时刻被施加所述感测数据信号;
    所述第N行子像素中的每个子像素通过所述感测信号线输出所述感测信号以完成所述第N行子像素的感测之后,第N+1行子像素接收所述栅极驱动器和所述数据驱动器提供的信号并开始感测;
    其中,N为正整数。
  21. 根据权利要求19所述的有机发光二极管显示面板,其中,连接到同一条感测信号线的子像素属于一个感测组,同一个感测组的子像素被编号为第一子像素至第M子像素;
    所述栅极驱动器还配置为在所述第一控制信号的控制下,逐行输出所述第一扫描信号和所述第二扫描信号;
    所述数据驱动器还配置为在所述第二控制信号的控制下,向所述有机发光二极管显示面板中的第P子像素施加所述感测数据信号;
    所述有机发光二极管显示面板中的每个第P子像素通过所述感测信号线输出所述感测信号以完成每个第P子像素的感测之后,所述有机发光二极管显示面板中的第P+1子像素接收所述栅极驱动器和所述数据驱动器提供的信号并开始感测;
    其中,M>1且M为整数,1≤P≤M-1且P为整数。
PCT/CN2021/096759 2021-05-28 2021-05-28 显示面板及其感测方法、驱动方法 WO2022246800A1 (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/CN2021/096759 WO2022246800A1 (zh) 2021-05-28 2021-05-28 显示面板及其感测方法、驱动方法
US17/781,776 US20240203361A1 (en) 2021-05-28 2021-05-28 Display panel and sensing method and driving method therefor
CN202180001336.8A CN115943458A (zh) 2021-05-28 2021-05-28 显示面板及其感测方法、驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2021/096759 WO2022246800A1 (zh) 2021-05-28 2021-05-28 显示面板及其感测方法、驱动方法

Publications (1)

Publication Number Publication Date
WO2022246800A1 true WO2022246800A1 (zh) 2022-12-01

Family

ID=84228385

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2021/096759 WO2022246800A1 (zh) 2021-05-28 2021-05-28 显示面板及其感测方法、驱动方法

Country Status (3)

Country Link
US (1) US20240203361A1 (zh)
CN (1) CN115943458A (zh)
WO (1) WO2022246800A1 (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578411A (zh) * 2012-07-19 2014-02-12 乐金显示有限公司 用于感测像素电流的显示装置及其像素电流感测方法
CN104732920A (zh) * 2013-12-24 2015-06-24 乐金显示有限公司 有机发光显示装置
CN107799040A (zh) * 2016-08-31 2018-03-13 乐金显示有限公司 有机发光显示面板、有机发光显示装置及短路检测方法
KR20180130207A (ko) * 2017-05-29 2018-12-07 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 그 센싱 방법
CN110956929A (zh) * 2020-01-02 2020-04-03 京东方科技集团股份有限公司 像素驱动电路、其驱动方法、阵列基板及显示装置
CN112599055A (zh) * 2019-10-02 2021-04-02 乐金显示有限公司 显示装置及其驱动方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578411A (zh) * 2012-07-19 2014-02-12 乐金显示有限公司 用于感测像素电流的显示装置及其像素电流感测方法
CN104732920A (zh) * 2013-12-24 2015-06-24 乐金显示有限公司 有机发光显示装置
CN107799040A (zh) * 2016-08-31 2018-03-13 乐金显示有限公司 有机发光显示面板、有机发光显示装置及短路检测方法
KR20180130207A (ko) * 2017-05-29 2018-12-07 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 그 센싱 방법
CN112599055A (zh) * 2019-10-02 2021-04-02 乐金显示有限公司 显示装置及其驱动方法
CN110956929A (zh) * 2020-01-02 2020-04-03 京东方科技集团股份有限公司 像素驱动电路、其驱动方法、阵列基板及显示装置

Also Published As

Publication number Publication date
US20240203361A1 (en) 2024-06-20
CN115943458A (zh) 2023-04-07

Similar Documents

Publication Publication Date Title
WO2019227946A1 (zh) 显示面板及其驱动方法、显示装置
US11620942B2 (en) Pixel circuit, driving method thereof and display device
US7365714B2 (en) Data driving apparatus and method of driving organic electro luminescence display panel
JP5357399B2 (ja) 表示装置
US11475831B2 (en) Display panel, method of driving display panel, and display device
US11238776B2 (en) Pixel circuit and driving method thereof, display device and driving method thereof
US11069298B2 (en) Driving circuit, display panel, driving method and display device
WO2020192734A1 (zh) 显示驱动电路及其驱动方法、显示面板及显示装置
US20210225262A1 (en) Pixel driving circuit, driving method thereof, and display panel
US20120062618A1 (en) Image display device and method of driving the same
US20070024547A1 (en) Organic light emitting diode display device and a driving method thereof
JP4855652B2 (ja) 表示装置
WO2024037344A1 (zh) 显示面板及其显示方法、显示装置
WO2018205717A1 (zh) 有机电致发光显示器的补偿方法和补偿装置、显示设备
WO2023065425A1 (zh) 显示面板及其亮度补偿方法
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
JP2005331900A (ja) 表示装置
WO2022246800A1 (zh) 显示面板及其感测方法、驱动方法
WO2022227485A1 (zh) 像素电路及其驱动方法、显示基板及显示装置
KR100541829B1 (ko) 액티브 매트릭스 oled에 대한 전류 구동 장치 및 방법
WO2022246790A1 (zh) 显示面板的侦测方法及显示面板
WO2023216175A1 (zh) 显示基板及其驱动方法、显示装置
WO2024041217A1 (zh) 像素电路及其驱动方法、显示面板、显示装置
KR20050034113A (ko) 유기 전계 발광 표시 장치
WO2024000279A1 (zh) 显示面板及其显示方法、显示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 17781776

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21942374

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

32PN Ep: public notification in the ep bulletin as address of the adressee cannot be established

Free format text: NOTING OF LOSS OF RIGHTS PURSUANT TO RULE 112(1) EPC (EPO FORM 1205A DATED 27/03/2024)