WO2021060577A1 - 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법 - Google Patents

마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법 Download PDF

Info

Publication number
WO2021060577A1
WO2021060577A1 PCT/KR2019/012438 KR2019012438W WO2021060577A1 WO 2021060577 A1 WO2021060577 A1 WO 2021060577A1 KR 2019012438 W KR2019012438 W KR 2019012438W WO 2021060577 A1 WO2021060577 A1 WO 2021060577A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
semiconductor light
light emitting
emitting device
display device
Prior art date
Application number
PCT/KR2019/012438
Other languages
English (en)
French (fr)
Inventor
전지나
김용대
김명수
김윤철
김정섭
문성현
정연홍
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to US17/763,050 priority Critical patent/US20220416125A1/en
Priority to EP19946478.5A priority patent/EP4036976A4/en
Publication of WO2021060577A1 publication Critical patent/WO2021060577A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/0045Devices characterised by their operation the devices being superluminescent diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0343Manufacturing methods by blanket deposition of the material of the bonding area in solid form
    • H01L2224/03436Lamination of a preform, e.g. foil, sheet or layer
    • H01L2224/0344Lamination of a preform, e.g. foil, sheet or layer by transfer printing

Definitions

  • the present invention is applicable to the technical field related to a display device, and relates to, for example, a display device using a micro LED (Light Emitting Diode) and a method of manufacturing the same.
  • a micro LED Light Emitting Diode
  • LCD Liquid Crystal Display
  • OLED Organic Light Emitting Diodes
  • LED Light Emitting Diode
  • GaAsP compound semiconductors in 1962, along with GaP:N series green LEDs. It has been used as a light source for display images in electronic devices including information and communication devices. Accordingly, a method for solving the above-described problems by implementing a display using the semiconductor light emitting device may be proposed.
  • the semiconductor light emitting device has various advantages, such as long lifespan, low power consumption, excellent initial driving characteristics, and high vibration resistance compared to the filament-based light emitting device.
  • semiconductor light emitting devices formed on a growth substrate must be individually separated and transferred or assembled on a large-area display panel.
  • semiconductor light emitting devices must be accurately disposed at a desired position so that a subsequent wiring process is smoothly performed.
  • An object of an embodiment of the present invention is to provide a display device and a manufacturing method using a semiconductor light emitting device.
  • Another object of an embodiment of the present invention is to provide a manufacturing method for minimizing an alignment error occurring in a transfer process of a semiconductor light emitting device, and a display device using the same.
  • Another object of an embodiment of the present invention is to solve various problems not mentioned herein. Those skilled in the art can understand through the entire purpose of the specification and drawings.
  • a method of manufacturing a display device using a semiconductor light emitting device for achieving the above object includes: aligning a second substrate for transfer to face a first substrate having a semiconductor light emitting device; Pressing the semiconductor light emitting device of the first substrate onto the second substrate; Main compression bonding the semiconductor light emitting device of the first substrate onto the second substrate by using a pressure acting on the second substrate according to a change in atmospheric pressure; And transferring the semiconductor light emitting device of the first substrate to the second substrate by removing the first substrate.
  • the main compression is characterized in that at least one of a vacuum compression method or a high pressure compression method is performed.
  • the first substrate is a growth substrate on which a semiconductor light emitting device is formed or an assembly substrate on which a semiconductor light emitting device is assembled.
  • the third substrate is a wiring board provided with a transistor for driving an active matrix.
  • the second substrate is characterized in that it includes an organic material stamp layer having adhesive force.
  • the third substrate is characterized in that it has an adhesive layer on the surface to which the semiconductor light emitting device is transferred.
  • the first adhesive force of the organic material stamp layer is less than the second adhesive force of the adhesive layer.
  • the organic material stamp layer is characterized in that the flexible material that can be deformed in shape according to the pressure applied to the organic material stamp layer.
  • the step of main compression bonding on the third substrate is characterized in that indentations are formed in the adhesive layer corresponding to the transfer surface of the semiconductor light emitting device transferred to the third substrate.
  • the indentation is characterized in that the shape of the organic material stamp layer is deformed so that a part of the organic material stamp layer is formed in a region in contact with the adhesive layer.
  • the indentation may include a protrusion at an end of the contacted region.
  • the height of the protrusion is characterized in that it is proportional to the strength of the pressure acting on the organic material stamp layer.
  • the main compression bonding is characterized in that the pressure of the front side of the second substrate to which the semiconductor light emitting device is transferred is formed to be lower than the pressure of the rear side of the second substrate through the vacuum compression.
  • the high-pressure compression is characterized in that gas having an intensity exceeding atmospheric pressure is sprayed to all directions of the press-bonded semiconductor light emitting device and the second substrate.
  • a display device using a semiconductor light emitting device includes: a substrate; An adhesive layer including a protrusion positioned on the substrate; A semiconductor light emitting device positioned on the adhesive layer; An insulating layer on the semiconductor light emitting device and the adhesive layer; And a wiring electrode electrically connected to the semiconductor light emitting device, wherein the protrusions of the adhesive layer are positioned at regular intervals corresponding to a shape of a contact surface of the semiconductor light emitting device in contact with the adhesive layer.
  • the protrusions are continuously positioned and form a closed curve on the adhesive layer.
  • the semiconductor light emitting device is located inside the closed curve.
  • a display device and a manufacturing method using a semiconductor light emitting device can be provided.
  • the semiconductor light emitting device is vacuum-pressed or high-pressure-compressed using a transfer substrate containing a flexible material with adhesive force, thereby minimizing the alignment error, from the growth substrate (or assembly substrate) to the transfer substrate or from the transfer substrate to the wiring substrate.
  • a transfer substrate containing a flexible material with adhesive force, thereby minimizing the alignment error, from the growth substrate (or assembly substrate) to the transfer substrate or from the transfer substrate to the wiring substrate.
  • the size of the transfer substrate can be increased as the alignment error decreases, and thus, when transferring the semiconductor light emitting device to a large-area wiring board, the number of transfers can be reduced, thereby reducing the manufacturing time of the display device.
  • FIG. 1 is a conceptual diagram showing an embodiment of a display device using a semiconductor light emitting device of the present invention.
  • FIG. 2 is a partially enlarged view of part A of FIG. 1.
  • 3A and 3B are cross-sectional views taken along lines B-B and C-C of FIG. 2.
  • FIG. 4 is a conceptual diagram illustrating the flip chip type semiconductor light emitting device of FIG. 3.
  • 5A to 5C are conceptual diagrams illustrating various forms of implementing colors in relation to a flip chip type semiconductor light emitting device.
  • FIG. 6 is a cross-sectional view showing a method of manufacturing a display device using the semiconductor light emitting device of the present invention.
  • FIG. 7 is a perspective view showing another embodiment of a display device using the semiconductor light emitting device of the present invention.
  • FIG. 8 is a cross-sectional view taken along line D-D of FIG. 7.
  • FIG. 9 is a conceptual diagram illustrating the vertical semiconductor light emitting device of FIG. 8.
  • FIG. 10 is a flowchart schematically illustrating a method of manufacturing a display device using a semiconductor light emitting device.
  • FIG. 11 is a diagram illustrating an embodiment of a method for assembling a semiconductor light emitting device to a substrate by a self-assembly process.
  • FIG. 13 are cross-sectional views illustrating a method of manufacturing a display device using a transfer substrate.
  • FIG. 14 is a diagram illustrating an arrangement error that may occur when a semiconductor light emitting device is transferred by a conventional transfer method.
  • 15 is a flowchart illustrating a process of transferring a semiconductor light emitting device through the transfer method of the present invention.
  • 16 is a diagram showing a process of transferring a semiconductor light emitting device from a growth substrate (or assembly substrate) to a transfer substrate by the transfer method of the present invention.
  • FIG. 17 are diagrams showing a process of transferring a semiconductor light emitting device from a transfer substrate to a wiring board by the transfer method of the present invention.
  • FIGS. 18 are diagrams showing a specific method of generating an air pressure difference according to the present invention.
  • FIG. 19 is a diagram illustrating a process in which a semiconductor light emitting device is fully compressed to a transfer substrate using a vacuum compression method.
  • FIG. 20 is a diagram illustrating a process in which a semiconductor light emitting device is fully compressed to a transfer substrate by a high pressure compression method.
  • 21 is a cross-sectional view illustrating a process of forming an indent in an adhesive layer of the wiring board when a semiconductor light emitting device is transferred to a wiring board by the transfer method of the present invention.
  • FIG. 22 is a view showing an embodiment after forming an insulating layer and a wiring electrode for a semiconductor light emitting device transferred to a wiring board.
  • FIG. 23 are views showing various shapes of indentations formed on an adhesive layer of a wiring board.
  • FIGS. 24 are diagrams showing a reduction in the number of transfers compared to the conventional transfer method when the transfer method of the present invention is used.
  • 25 is a simulation model for observing the pressure acting on the substrate in the vacuum compression method.
  • 26 is a simulation result of the pressure acting on the transfer substrate that changes according to the degree of vacuum, measured according to the model of FIG. 25.
  • an element such as a layer, region or substrate is referred to as being “on” another component, it will be understood that it may exist directly on the other element or there may be intermediate elements between them. There will be.
  • the display device described herein is a concept including all display devices that display information as a unit pixel or a set of unit pixels. Therefore, it can be applied to parts, not limited to finished products.
  • a panel corresponding to a part of a digital TV is also independently a display device in the present specification.
  • Finished products include mobile phones, smart phones, laptop computers, digital broadcasting terminals, personal digital assistants (PDAs), portable multimedia players (PMPs), navigation, Slate PC, Tablet PC, and Ultra. This could include books, digital TVs, and desktop computers.
  • the semiconductor light emitting device mentioned in this specification is a concept including LEDs, micro LEDs, and the like, and may be used interchangeably.
  • FIG. 1 is a conceptual diagram showing an embodiment of a display device using a semiconductor light emitting device of the present invention.
  • information processed by a controller (not shown) of the display apparatus 100 may be displayed using a flexible display.
  • Flexible displays include, for example, displays that can be bent, or bent, or twistable, or foldable, or rollable by an external force.
  • the flexible display may be, for example, a display manufactured on a thin and flexible substrate that can be bent, bent, or foldable or rolled like paper while maintaining the display characteristics of a conventional flat panel display.
  • the display area of the flexible display becomes a flat surface.
  • the display area may be a curved surface.
  • information displayed in the second state may be visual information output on a curved surface.
  • Such visual information is implemented by independently controlling light emission of sub-pixels arranged in a matrix form.
  • the unit pixel means, for example, a minimum unit for implementing one color.
  • the unit pixel of the flexible display may be implemented by a semiconductor light emitting device.
  • a light emitting diode LED
  • the light emitting diode is formed in a small size, and through this, it can serve as a unit pixel even in the second state.
  • FIG. 2 is a partially enlarged view of part A of FIG. 1.
  • 3A and 3B are cross-sectional views taken along lines B-B and C-C of FIG. 2.
  • FIG. 4 is a conceptual diagram illustrating the flip chip type semiconductor light emitting device of FIG. 3.
  • 5A to 5C are conceptual diagrams illustrating various forms of implementing colors in relation to a flip chip type semiconductor light emitting device.
  • a display device 100 using a passive matrix (PM) type semiconductor light emitting device is illustrated as a display device 100 using a semiconductor light emitting device.
  • PM passive matrix
  • AM active matrix
  • the display device 100 illustrated in FIG. 1 includes a substrate 110, a first electrode 120, a conductive adhesive layer 130, a second electrode 140, and at least one semiconductor light emitting device, as illustrated in FIG. 2. Includes 150.
  • the substrate 110 may be a flexible substrate.
  • the substrate 110 may include glass or polyimide (PI).
  • PI polyimide
  • any material such as polyethylene naphthalate (PEN) and polyethylene terephthalate (PET) may be used as long as it has an insulating property and is flexible.
  • the substrate 110 may be a transparent material or an opaque material.
  • the substrate 110 may be a wiring board on which the first electrode 120 is disposed, and thus the first electrode 120 may be positioned on the substrate 110.
  • the insulating layer 160 may be disposed on the substrate 110 on which the first electrode 120 is located, and the auxiliary electrode 170 may be disposed on the insulating layer 160.
  • a state in which the insulating layer 160 is stacked on the substrate 110 may be a single wiring board.
  • the insulating layer 160 is made of an insulating and flexible material such as polyimide (PI), PET, and PEN, and may be formed integrally with the substrate 110 to form a single substrate.
  • the auxiliary electrode 170 is an electrode that electrically connects the first electrode 120 and the semiconductor light emitting device 150, and is positioned on the insulating layer 160 and is disposed corresponding to the position of the first electrode 120.
  • the auxiliary electrode 170 has a dot shape and may be electrically connected to the first electrode 120 by an electrode hole 171 penetrating through the insulating layer 160.
  • the electrode hole 171 may be formed by filling a via hole with a conductive material.
  • a conductive adhesive layer 130 is formed on one surface of the insulating layer 160, but the present invention is not limited thereto.
  • a layer performing a specific function is formed between the insulating layer 160 and the conductive adhesive layer 130, or a structure in which the conductive adhesive layer 130 is disposed on the substrate 110 without the insulating layer 160 It is also possible.
  • the conductive adhesive layer 130 may serve as an insulating layer.
  • the conductive adhesive layer 130 may be a layer having adhesiveness and conductivity, and for this purpose, a conductive material and a material having adhesiveness may be mixed in the conductive adhesive layer 130.
  • the conductive adhesive layer 130 has ductility, thereby enabling a flexible function in the display device.
  • the conductive adhesive layer 130 may be an anisotropic conductive film (ACF), an anisotropic conductive paste, a solution containing conductive particles, or the like.
  • ACF anisotropic conductive film
  • the conductive adhesive layer 130 allows electrical interconnection in the Z direction penetrating through the thickness, but may be configured as a layer having electrical insulation in the horizontal X-Y direction. Therefore, the conductive adhesive layer 130 may be referred to as a Z-axis conductive layer (however, hereinafter referred to as a'conductive adhesive layer').
  • the anisotropic conductive film is a film in which an anisotropic conductive medium is mixed with an insulating base member, and when heat and pressure are applied, only a specific portion becomes conductive by the anisotropic conductive medium.
  • heat and pressure are applied to the anisotropic conductive film, but other methods may be applied in order for the anisotropic conductive film to partially have conductivity.
  • Other methods described above may be, for example, that only one of the above heat and pressure is applied or UV cured or the like.
  • the anisotropic conductive medium may be, for example, conductive balls or conductive particles.
  • the anisotropic conductive film is a film in which conductive balls are mixed with an insulating base member, and when heat and pressure are applied, only a specific portion becomes conductive by the conductive balls.
  • a core of a conductive material may contain a plurality of particles covered by an insulating film made of a polymer material, and in this case, a portion to which heat and pressure are applied becomes conductive by the core as the insulating film is destroyed. .
  • the shape of the core may be deformed to form a layer in contact with each other in the thickness direction of the film.
  • heat and pressure are applied to the anisotropic conductive film as a whole, and an electrical connection in the Z-axis direction is partially formed by a difference in height of a counterpart adhered by the anisotropic conductive film.
  • the anisotropic conductive film may contain a plurality of particles coated with a conductive material in an insulating core.
  • the part to which heat and pressure are applied is deformed (pressed) to have conductivity in the thickness direction of the film.
  • a form in which the conductive material penetrates the insulating base member in the Z-axis direction and has conductivity in the thickness direction of the film is also possible.
  • the conductive material may have a pointed end.
  • the anisotropic conductive film may be a fixed array anisotropic conductive film (ACF) in which conductive balls are inserted into one surface of an insulating base member. More specifically, the insulating base member is formed of an adhesive material, and the conductive ball is intensively disposed on the bottom of the insulating base member, and when heat and pressure are applied from the base member, it is deformed together with the conductive ball. Accordingly, it has conductivity in the vertical direction.
  • ACF fixed array anisotropic conductive film
  • the anisotropic conductive film has a form in which conductive balls are randomly mixed in an insulating base member, or consists of a plurality of layers, and a form in which conductive balls are disposed on any one layer (double- ACF) etc. are all possible.
  • the anisotropic conductive paste is a combination of a paste and conductive balls, and may be a paste in which conductive balls are mixed with an insulating and adhesive base material.
  • a solution containing conductive particles may be a solution containing conductive particles or nanoparticles.
  • the second electrode 140 is positioned on the insulating layer 160 to be spaced apart from the auxiliary electrode 170. That is, the conductive adhesive layer 130 is disposed on the insulating layer 160 on which the auxiliary electrode 170 and the second electrode 140 are located.
  • the semiconductor light emitting device 150 After forming the conductive adhesive layer 130 with the auxiliary electrode 170 and the second electrode 140 positioned on the insulating layer 160, the semiconductor light emitting device 150 is connected in a flip chip form by applying heat and pressure. Then, the semiconductor light emitting device 150 is electrically connected to the first electrode 120 and the second electrode 140.
  • the semiconductor light emitting device may be a flip chip type light emitting device.
  • the semiconductor light emitting device includes a p-type electrode 156, a p-type semiconductor layer 155 on which the p-type electrode 156 is formed, an active layer 154 formed on the p-type semiconductor layer 155, and an active layer ( And an n-type semiconductor layer 153 formed on 154) and an n-type electrode 152 disposed horizontally apart from the p-type electrode 156 on the n-type semiconductor layer 153.
  • the p-type electrode 156 may be electrically connected to the auxiliary electrode 170 and the conductive adhesive layer 130 shown in FIG. 3, and the n-type electrode 152 is electrically connected to the second electrode 140. Can be connected to.
  • the auxiliary electrode 170 is formed to be elongated in one direction, so that one auxiliary electrode may be electrically connected to the plurality of semiconductor light emitting devices 150.
  • one auxiliary electrode may be electrically connected to the plurality of semiconductor light emitting devices 150.
  • p-type electrodes of the left and right semiconductor light emitting devices with the auxiliary electrode at the center may be electrically connected to one auxiliary electrode.
  • the semiconductor light emitting device 150 is pressed into the conductive adhesive layer 130 by heat and pressure, through which the portion between the p-type electrode 156 and the auxiliary electrode 170 of the semiconductor light emitting device 150 And, only a portion between the n-type electrode 152 and the second electrode 140 of the semiconductor light emitting device 150 has conductivity, and the remaining portion does not have conductivity because there is no press-fitting of the semiconductor light emitting device.
  • the conductive adhesive layer 130 not only mutually couples the semiconductor light emitting device 150 and the auxiliary electrode 170 and between the semiconductor light emitting device 150 and the second electrode 140, but also forms an electrical connection.
  • the plurality of semiconductor light emitting devices 150 constitute a light emitting device array, and a phosphor layer 180 is formed in the light emitting device array.
  • the light emitting device array may include a plurality of semiconductor light emitting devices having different self-luminance values.
  • Each semiconductor light emitting device 150 constitutes a unit pixel and is electrically connected to the first electrode 120.
  • there may be a plurality of first electrodes 120 semiconductor light emitting devices are arranged in, for example, several rows, and semiconductor light emitting devices in each row may be electrically connected to any one of the plurality of first electrodes.
  • the semiconductor light emitting devices are connected in a flip chip form, semiconductor light emitting devices grown on a transparent dielectric substrate can be used.
  • the semiconductor light emitting devices may be, for example, nitride semiconductor light emitting devices. Since the semiconductor light emitting device 150 has excellent luminance, individual unit pixels can be configured with a small size.
  • a partition wall 190 may be formed between the semiconductor light emitting devices 150.
  • the partition wall 190 may serve to separate individual unit pixels from each other, and may be integrally formed with the conductive adhesive layer 130.
  • the base member of the anisotropic conductive film may form the partition wall.
  • the partition wall 190 may have reflective properties and a contrast ratio may be increased even without a separate black insulator.
  • a reflective partition wall may be separately provided as the partition wall 190.
  • the partition wall 190 may include a black or white insulator depending on the purpose of the display device. When a partition wall of a white insulator is used, it is possible to increase reflectivity, and when a partition wall of a black insulator is used, it is possible to increase the contrast while having reflective characteristics.
  • the phosphor layer 180 may be located on the outer surface of the semiconductor light emitting device 150.
  • the semiconductor light emitting device 150 is a blue semiconductor light emitting device that emits blue (B) light
  • the phosphor layer 180 performs a function of converting the blue (B) light into a color of a unit pixel.
  • the phosphor layer 180 may be a red phosphor 181 or a green phosphor 182 constituting individual pixels.
  • a red phosphor 181 capable of converting blue light into red (R) light may be stacked on a blue semiconductor light emitting device, and at a position forming a green unit pixel, blue A green phosphor 182 capable of converting blue light into green (G) light may be stacked on the semiconductor light emitting device.
  • a blue semiconductor light emitting device may be used alone in a portion constituting a blue unit pixel.
  • unit pixels of red (R), green (G), and blue (B) may form one pixel.
  • a phosphor of one color may be stacked along each line of the first electrode 120. Accordingly, one line of the first electrode 120 may be an electrode that controls one color. That is, along the second electrode 140, red (R), green (G), and blue (B) may be sequentially disposed, and a unit pixel may be implemented through this.
  • unit pixels of red (R), green (G), and blue (B) may be implemented by combining the semiconductor light emitting device 150 and the quantum dot (QD) instead of the phosphor. have.
  • a black matrix 191 may be disposed between each of the phosphor layers to improve contrast. That is, such a black matrix 191 can improve contrast of light and dark.
  • the present invention is not necessarily limited thereto, and other structures for implementing blue, red, and green colors may be applied.
  • each of the semiconductor light emitting devices 150 is made of gallium nitride (GaN) as a main material, and indium (In) and/or aluminum (Al) are added together to emit various lights including blue. It can be implemented as a light emitting device.
  • GaN gallium nitride
  • Al aluminum
  • the semiconductor light emitting device 150 may be a red, green, and blue semiconductor light emitting device to form a sub-pixel, respectively.
  • red, green, and blue semiconductor light emitting devices R, G, B
  • R, G, B red, green, and blue semiconductor light emitting devices
  • unit pixels of red, green, and blue by red, green, and blue semiconductor light emitting devices They form one pixel, and through this, a full color display can be implemented.
  • the semiconductor light emitting device 150a may include a white light emitting device W in which a yellow phosphor layer is provided for each individual device.
  • a red phosphor layer 181, a green phosphor layer 182, and a blue phosphor layer 183 may be provided on the white light emitting device W.
  • a unit pixel may be formed on the white light emitting device W by using a color filter in which red, green, and blue are repeated.
  • a structure in which a red phosphor layer 184, a green phosphor layer 185, and a blue phosphor layer 186 are provided on the ultraviolet light emitting device 150b is also possible.
  • the semiconductor light emitting device can be used not only in visible light but also in the ultraviolet (UV) region, and the ultraviolet (UV) can be extended in the form of a semiconductor light emitting device that can be used as an excitation source of the upper phosphor. .
  • the semiconductor light emitting device is positioned on the conductive adhesive layer to constitute a unit pixel in the display device. Since the semiconductor light emitting device has excellent luminance, individual unit pixels can be configured even with a small size.
  • the size of the individual semiconductor light emitting device 150 may be, for example, a side length of 80 ⁇ m or less, and may be a rectangular or square device. In the case of a rectangle, the size may be 20 X 80 ⁇ m or less.
  • the distance between the semiconductor light emitting devices is relatively large enough.
  • a display device using the semiconductor light emitting device described above can be manufactured by a new type of manufacturing method. Hereinafter, the manufacturing method will be described with reference to FIG. 6.
  • FIG. 6 is a cross-sectional view showing a method of manufacturing a display device using the semiconductor light emitting device of the present invention.
  • a conductive adhesive layer 130 is formed on the insulating layer 160 on which the auxiliary electrode 170 and the second electrode 140 are positioned.
  • An insulating layer 160 is stacked on the wiring board 110, and a first electrode 120, an auxiliary electrode 170, and a second electrode 140 are disposed on the wiring board 110.
  • the first electrode 120 and the second electrode 140 may be disposed in a mutually orthogonal direction.
  • the wiring board 110 and the insulating layer 160 may each include glass or polyimide (PI).
  • the conductive adhesive layer 130 may be implemented by, for example, an anisotropic conductive film, and for this purpose, an anisotropic conductive film may be applied to a substrate on which the insulating layer 160 is positioned.
  • a temporary substrate 112 corresponding to the positions of the auxiliary electrodes 170 and the second electrodes 140 and on which the plurality of semiconductor light emitting elements 150 constituting individual pixels are positioned is provided, and the semiconductor light emitting element 150 ) Is disposed to face the auxiliary electrode 170 and the second electrode 140.
  • the temporary substrate 112 is a growth substrate on which the semiconductor light emitting device 150 is grown, and may be a spire substrate or a silicon substrate.
  • the semiconductor light emitting device When the semiconductor light emitting device is formed in a wafer unit, it can be effectively used in a display device by having a gap and a size capable of forming a display device.
  • the wiring board and the temporary board 112 are thermally compressed.
  • the wiring board and the temporary board 112 may be thermally compressed by applying an ACF press head.
  • the wiring board and the temporary board 112 are bonded by the thermal compression. Due to the property of the anisotropic conductive film having conductivity by thermal compression, only the portion between the semiconductor light emitting device 150 and the auxiliary electrode 170 and the second electrode 140 has conductivity, through which the electrodes and the semiconductor light emission.
  • the device 150 may be electrically connected. In this case, the semiconductor light emitting device 150 is inserted into the anisotropic conductive film, and a partition wall may be formed between the semiconductor light emitting devices 150 through this.
  • the temporary substrate 112 is removed.
  • the temporary substrate 112 may be removed using a laser lift-off method (LLO) or a chemical lift-off method (CLO).
  • LLO laser lift-off method
  • CLO chemical lift-off method
  • a transparent insulating layer (not shown) may be formed by coating a silicon oxide (SiOx) or the like on the wiring board to which the semiconductor light emitting device 150 is bonded.
  • the step of forming a phosphor layer on one surface of the semiconductor light emitting device 150 may be further included.
  • the semiconductor light-emitting device 150 is a blue semiconductor light-emitting device that emits blue (B) light, and a red or green phosphor for converting the blue (B) light into the color of a unit pixel is used to emit the blue semiconductor light.
  • a layer can be formed on one side of the device.
  • the manufacturing method or structure of a display device using the semiconductor light emitting device described above may be modified in various forms.
  • a vertical semiconductor light emitting device may also be applied to the display device described above.
  • FIG. 7 is a perspective view showing another embodiment of a display device using the semiconductor light emitting device of the present invention
  • FIG. 8 is a cross-sectional view taken along the line DD of FIG. 7
  • FIG. 9 is a vertical semiconductor light emitting device of FIG. It is a conceptual diagram.
  • the display device may be a display device using a passive matrix (PM) type vertical semiconductor light emitting device.
  • PM passive matrix
  • the display device includes a substrate 210, a first electrode 220, a conductive adhesive layer 230, a second electrode 240, and at least one semiconductor light emitting device 250.
  • the substrate 210 is a wiring board on which the first electrode 220 is disposed, and may include polyimide (PI) to implement a flexible display device.
  • PI polyimide
  • any material that has insulation and is flexible may be used.
  • the first electrode 220 is positioned on the substrate 210 and may be formed as a bar-shaped electrode in one direction.
  • the first electrode 220 may be formed to serve as a data electrode.
  • the conductive adhesive layer 230 is formed on the substrate 210 on which the first electrode 220 is located.
  • the conductive adhesive layer 230 is a solution containing anisotropy conductive film (ACF), anisotropic conductive paste, and conductive particles. ), etc.
  • ACF anisotropy conductive film
  • anisotropic conductive paste anisotropic conductive paste
  • conductive particles conductive particles.
  • the present embodiment also illustrates a case in which the conductive adhesive layer 230 is implemented by the anisotropic conductive film.
  • the semiconductor light emitting element 250 is connected by applying heat and pressure to the semiconductor light emitting element 250. It is electrically connected to the electrode 220.
  • the semiconductor light emitting device 250 is preferably disposed to be positioned on the first electrode 220.
  • the electrical connection is created because the anisotropic conductive film partially has conductivity in the thickness direction when heat and pressure are applied. Accordingly, the anisotropic conductive film is divided into a conductive portion and a non-conductive portion in the thickness direction.
  • the conductive adhesive layer 230 implements electrical connection as well as mechanical coupling between the semiconductor light emitting device 250 and the first electrode 220.
  • the semiconductor light emitting device 250 is positioned on the conductive adhesive layer 230, thereby configuring individual pixels in the display device. Since the semiconductor light emitting device 250 has excellent luminance, individual unit pixels can be configured even with a small size.
  • the size of the individual semiconductor light emitting device 250 may be, for example, a side length of 80 ⁇ m or less, and may be a rectangular or square device. In the case of a rectangle, for example, it may have a size of 20 X 80 ⁇ m or less.
  • the semiconductor light emitting device 250 may have a vertical structure.
  • a plurality of second electrodes 240 are disposed between the vertical semiconductor light emitting devices in a direction crossing the length direction of the first electrode 220 and electrically connected to the vertical semiconductor light emitting device 250.
  • such a vertical semiconductor light emitting device 250 includes a p-type electrode 256, a p-type semiconductor layer 255 formed on the p-type electrode 256, and a p-type semiconductor layer 255. And an active layer 254, an n-type semiconductor layer 253 formed on the active layer 254, and an n-type electrode 252 formed on the n-type semiconductor layer 253.
  • the p-type electrode 256 located at the bottom may be electrically connected by the first electrode 220 and the conductive adhesive layer 230, and the n-type electrode 252 located at the top is a second electrode 240 to be described later. ) And can be electrically connected.
  • the vertical semiconductor light emitting device 250 has a great advantage of reducing a chip size since electrodes can be arranged up and down.
  • a phosphor layer 280 may be formed on one surface of the semiconductor light emitting device 250.
  • the semiconductor light emitting device 250 is a blue semiconductor light emitting device 251 that emits blue (B) light, and a phosphor layer 280 for converting the blue (B) light into a color of a unit pixel is provided.
  • the phosphor layer 280 may be a red phosphor 281 and a green phosphor 282 constituting individual pixels.
  • a red phosphor 281 capable of converting blue light into red (R) light may be stacked on a blue semiconductor light emitting device, and at a position forming a green unit pixel, blue A green phosphor 282 capable of converting blue light into green (G) light may be stacked on the semiconductor light emitting device.
  • a blue semiconductor light emitting device may be used alone in a portion constituting a blue unit pixel. In this case, unit pixels of red (R), green (G), and blue (B) may form one pixel.
  • the present invention is not necessarily limited thereto, and other structures for implementing blue, red, and green colors may be applied as described above in a display device to which a flip chip type light emitting device is applied.
  • the second electrode 240 is positioned between the semiconductor light emitting devices 250 and is electrically connected to the semiconductor light emitting devices 250.
  • the semiconductor light emitting devices 250 may be arranged in a plurality of rows, and the second electrode 240 may be located between the rows of the semiconductor light emitting devices 250.
  • the second electrode 240 may be positioned between the semiconductor light emitting devices 250.
  • the second electrode 240 may be formed as a bar-shaped electrode in one direction, and may be disposed in a direction perpendicular to the first electrode.
  • the second electrode 240 and the semiconductor light emitting device 250 may be electrically connected by a connection electrode protruding from the second electrode 240.
  • the connection electrode may be an n-type electrode of the semiconductor light emitting device 250.
  • the n-type electrode is formed as an ohmic electrode for ohmic contact, and the second electrode covers at least a portion of the ohmic electrode by printing or vapor deposition. Through this, the second electrode 240 and the n-type electrode of the semiconductor light emitting device 250 may be electrically connected.
  • the second electrode 240 may be positioned on the conductive adhesive layer 230.
  • a transparent insulating layer (not shown) including silicon oxide (SiOx) or the like may be formed on the substrate 210 on which the semiconductor light emitting device 250 is formed.
  • SiOx silicon oxide
  • the second electrode 240 is positioned after the transparent insulating layer is formed, the second electrode 240 is positioned on the transparent insulating layer.
  • the second electrode 240 may be formed to be spaced apart from the conductive adhesive layer 230 or the transparent insulating layer.
  • a transparent electrode such as ITO Indium Tin Oxide
  • ITO Indium Tin Oxide
  • the ITO material has poor adhesion to the n-type semiconductor layer. have. Accordingly, according to the present invention, by placing the second electrode 240 between the semiconductor light emitting devices 250, there is an advantage in that a transparent electrode such as ITO is not required. Therefore, the light extraction efficiency can be improved by using an n-type semiconductor layer and a conductive material having good adhesion as a horizontal electrode without being restricted by the selection of a transparent material.
  • a partition wall 290 may be positioned between the semiconductor light emitting devices 250. That is, a partition wall 290 may be disposed between the vertical semiconductor light emitting devices 250 to isolate the semiconductor light emitting devices 250 constituting individual pixels. In this case, the partition wall 290 may serve to separate individual unit pixels from each other, and may be integrally formed with the conductive adhesive layer 230. For example, when the semiconductor light emitting device 250 is inserted into the anisotropic conductive film, the base member of the anisotropic conductive film may form the partition wall.
  • the partition wall 290 may have reflective properties and a contrast ratio may be increased even without a separate black insulator.
  • a reflective partition wall may be separately provided.
  • the partition wall 290 may include a black or white insulator depending on the purpose of the display device.
  • the partition wall 290 is between the vertical semiconductor light emitting element 250 and the second electrode 240. It can be located between. Accordingly, individual unit pixels can be configured with a small size using the semiconductor light emitting device 250, and the distance of the semiconductor light emitting device 250 is relatively large enough, so that the second electrode 240 is connected to the semiconductor light emitting device 250. ), there is an effect of implementing a flexible display device having HD image quality.
  • a black matrix 291 may be disposed between each phosphor to improve contrast. That is, such a black matrix 291 can improve contrast of light and dark.
  • FIG. 10 is a diagram schematically illustrating a method of manufacturing a display device using a semiconductor light emitting device.
  • semiconductor light emitting devices are formed on a growth substrate (S1010).
  • the semiconductor light emitting devices may include a first conductive type semiconductor layer, an active layer, and a second conductive type semiconductor layer.
  • a first conductive type electrode formed on the first conductive type semiconductor layer and a second conductive type electrode formed on the second conductive type semiconductor layer may be further included.
  • the semiconductor light emitting devices may be horizontal semiconductor light emitting devices or vertical semiconductor light emitting devices. However, in the case of a vertical type semiconductor light emitting device, since the first conductive type electrode and the second conductive type electrode face each other, the semiconductor light emitting device is separated from the growth substrate, and a conductive type electrode in any one direction is formed in a subsequent process. Add a process to do it. In addition, as will be described later, a magnetic layer may be included in the semiconductor light emitting device for the self-assembly process.
  • the semiconductor light emitting devices In order to use the semiconductor light emitting devices in a display device, three types of semiconductor light emitting devices that emit colors corresponding to red (R), green (G), and blue (B) are generally required. Since semiconductor light emitting elements emitting one color are formed on one growth substrate, a separate substrate is required for a display device implementing individual unit pixels using the three types of semiconductor light emitting elements. Accordingly, individual semiconductor light emitting devices must be separated from the growth substrate and assembled or transferred to the final substrate.
  • the final substrate is a substrate on which a process of forming a wiring electrode for applying a voltage to the semiconductor light emitting device so that the semiconductor light emitting device can emit light is performed.
  • the semiconductor light emitting devices emitting each color may be transferred to the transfer substrate or the assembly substrate (S1020) and then transferred back to the final substrate.
  • the transfer substrate or the assembly substrate serves as a final substrate.
  • the method of arranging the semiconductor light emitting device on the transfer substrate or the assembly substrate (S1020) can be roughly divided into three types.
  • the stamping process refers to a process of separating the semiconductor light emitting device from the growth substrate through the protrusion using a substrate made of a flexible material having a protrusion having adhesive force. By adjusting the spacing and arrangement of the protrusions, the semiconductor light emitting device of the growth substrate can be selectively separated.
  • the semiconductor light emitting devices must be separated from the growth substrate and exist individually, and the semiconductor light emitting devices are separated from the growth substrate through a laser lift-off (LLO) process or the like as many as the number of semiconductor light emitting devices required. Thereafter, the semiconductor light emitting devices are dispersed in a fluid and assembled on an assembly substrate using an electromagnetic field.
  • LLO laser lift-off
  • the self-assembly process may simultaneously assemble each of the semiconductor light emitting devices implementing R, G, and B colors on one assembling substrate, or may assemble individual colored semiconductor light emitting devices through individual assembling substrates.
  • the semiconductor light emitting devices are placed on an assembly substrate through a self-assembly process, and then the semiconductor light emitting devices are moved to the final substrate through a stamping process.
  • the semiconductor light emitting devices are moved to the final substrate through a stamping process.
  • it is difficult to implement a large area due to the location of the assembly substrate disposed during the self-assembly process, contact with fluid, and the influence of an electromagnetic field.
  • a process of transferring multiple times to a final substrate having a large area may be performed by a stamping process.
  • the wiring electrode formed through the wiring process electrically connects the semiconductor light emitting devices assembled or transferred to the substrate to the substrate.
  • a transistor for driving an active matrix may be previously formed under the substrate. Accordingly, the wiring electrode may be electrically connected to the transistor.
  • a self-assembly process is preferable. Further, in order to improve the assembly speed, it may be preferred that semiconductor light emitting devices of each color are simultaneously assembled on one assembly substrate during the self-assembly process. In addition, it may be required to have mutually exclusive structures in order for the semiconductor light emitting devices of each color to be assembled at a specific location on the assembly substrate.
  • FIG. 11 is a diagram illustrating an embodiment of a method for assembling a semiconductor light emitting device to a substrate by a self-assembly process.
  • the semiconductor light emitting device 1150 may be introduced into the chamber 1130 filled with the fluid 1120.
  • the assembly substrate 1110 may be disposed on the chamber 1130.
  • the assembly substrate 1110 may be introduced into the chamber 1130.
  • the direction in which the assembly substrate 1110 is inserted is a direction in which the assembly groove 1111 of the assembly substrate 1110 faces the fluid 1120.
  • a pair of electrodes 1112 and 1113 corresponding to each of the semiconductor light emitting devices 1150 to be assembled may be formed on the assembly substrate 1110.
  • the electrodes 1112 and 1113 may be implemented as a transparent electrode (ITO), or may be implemented using other general materials.
  • the electrodes 1112 and 1113 correspond to assembly electrodes that stably fix the semiconductor light emitting device 1150 in contact with the assembly grooves 1112 and 1113 by generating an electric field as a voltage is applied.
  • an AC voltage may be applied to the electrodes 1112 and 1113, and the semiconductor light emitting device 1150 floating around the electrodes 1112 and 1113 may have a polarity due to dielectric polarization. Further, in the case of the dielectrically polarized semiconductor light emitting device, it may be moved or fixed in a specific direction by a non-uniform electric field formed around the electrodes 1112 and 1113. This is referred to as dielectrophoresis (DEP), and in the self-assembly process of the present invention, the semiconductor light emitting device 1150 can be stably fixed to the assembly groove 1111 by using the dielectrophoresis.
  • the strength of the dielectrophoresis (dielectric force, DEP force) is proportional to the strength of the electric field, and varies depending on the degree of dielectric polarization in the semiconductor light emitting device.
  • the distance between the assembly electrodes 1112 and 1113 is formed, for example, smaller than the width of the semiconductor light emitting element 1150 and the diameter of the assembly groove 1111, so that the assembly position of the semiconductor light emitting element 1150 using an electric field Can be fixed more precisely.
  • an insulating layer 1114 is formed on the assembly electrodes 1112 and 1113 to protect the electrodes 1112 and 1113 from the fluid 1120 and prevent leakage of current flowing through the assembly electrodes 1112 and 1113 can do.
  • the insulating layer 1114 may be formed of a single layer or multiple layers of inorganic or organic insulators such as silica and alumina.
  • the insulating layer 1114 may have a minimum thickness to prevent damage to the assembly electrodes 1112 and 1113 when assembling the semiconductor light emitting device 1150, and for stably assembling the semiconductor light emitting device 1150 It can have a maximum thickness.
  • a partition wall 1115 may be formed on the insulating layer 1114.
  • a partial region of the partition wall 1115 may be positioned above the assembly electrodes 1112 and 1113, and the remaining region may be positioned above the assembly substrate 1110.
  • an assembly groove 1111 to which the semiconductor light emitting device 1150 is coupled is formed in the assembly substrate 1110, and the surface on which the assembly groove 1111 is formed is in contact with the fluid 1120. I can.
  • the assembly groove 1111 may guide an accurate assembly position of the semiconductor light emitting device 1150.
  • the partition wall 1115 may be formed to have a certain inclination toward the bottom surface from the opening of the assembly groove 1111.
  • the assembly groove 1111 may have an opening and a bottom surface, and an area of the opening may be formed larger than an area of the bottom surface. Accordingly, the semiconductor light emitting device 1150 can be assembled at the correct position of the bottom surface in the assembly groove 1111.
  • the assembly groove 1111 may have a shape and size corresponding to the shape of the semiconductor light emitting device 1150 to be assembled. Accordingly, it is possible to prevent other semiconductor light emitting devices from being assembled in the assembly groove 1111 or from assembling a plurality of semiconductor light emitting devices.
  • the depth of the assembly groove 1111 may be formed to be smaller than the vertical height of the semiconductor light emitting device 1150.
  • the semiconductor light emitting device 1150 may have a structure protruding between the barrier ribs 1115 and may easily contact the protrusions of the transfer substrate during a transfer process that may occur after assembly.
  • the assembly apparatus 1140 including a magnetic material may move along the assembly substrate 1110.
  • the assembly device 1140 may move in a state in contact with the assembly substrate 1110 in order to maximize an area of the magnetic field into the fluid 1120.
  • the assembly apparatus 1140 may include a plurality of magnetic materials, or may include a magnetic material having a size corresponding to that of the assembly substrate 1110. In this case, the moving distance of the assembly device 1140 may be limited within a predetermined range.
  • the semiconductor light emitting element 1150 in the chamber 1130 can move toward the assembling device 1140 by the magnetic field generated by the assembling device 1140.
  • the semiconductor light emitting device 1150 While moving toward the assembly device 1140, the semiconductor light emitting device 1150 may enter the assembly groove 1111 and contact the assembly substrate 1110 as shown in FIG. 12.
  • the semiconductor light emitting device 1150 may include a magnetic layer inside the semiconductor light emitting device so that a self-assembly process can be performed.
  • the semiconductor light emitting element 1150 in contact with the assembly substrate 1110 is separated by the movement of the assembly device 1140 Can be prevented.
  • FIG. 13 are cross-sectional views illustrating a method of manufacturing a display device using a transfer substrate.
  • the semiconductor light emitting device formed on a growth substrate must be assembled or transferred to a new substrate.
  • the growth substrate may be, for example, an 8-inch wafer, and accordingly, a plurality of transfers may be repeated.
  • FIG. 13(a) shows the semiconductor light emitting device 1350 provided on the growth substrate 1310 and the transfer substrate 1320 including the base layer 1321 and the organic stamp layer 1322 facing each other and aligned. Shows a cross-sectional view.
  • the semiconductor light emitting device 1350 formed on the growth substrate 1310 may include a first conductive type semiconductor layer, a second conductive type semiconductor layer, an active layer, and a conductive type electrode deposited on each conductive type semiconductor layer.
  • the semiconductor light emitting device 1350 may be a vertical semiconductor light emitting device in which the conductive electrodes are formed to face each other, or a horizontal semiconductor light emitting device in which the conductive electrodes are formed in the same direction.
  • a process may be performed to form a conductive type electrode in one direction on a growth substrate and then form a conductive type electrode in another direction after transfer.
  • all of each conductive type electrode can be formed on the growth substrate.
  • a horizontal type semiconductor light emitting device when transferred to a final wiring board, it may be transferred in a flip chip structure.
  • the growth substrate 1310 may be replaced with an assembled substrate.
  • the assembled substrate may mean a substrate on which a semiconductor light emitting device is assembled in a fluid in a manner of an electromagnetic field, as described above with reference to FIGS. 11 to 12. That is, FIG. 13(a) can also be understood as showing a case where the semiconductor light emitting device of the growth substrate or the assembled substrate is transferred to the transfer substrate.
  • the organic material stamp layer 1322 of the transfer substrate 1320 has sufficient adhesion to transfer the semiconductor light emitting device 1350.
  • the organic material stamp layer 1322 may include protrusions having a predetermined interval so as to correspond to intervals at which the semiconductor light emitting elements 1350 of the growth substrate 1310 are disposed.
  • an alignment process may be performed to accurately transfer the protrusion and the semiconductor light emitting device.
  • the alignment process is performed, for example, by horizontally moving one of the growth substrate 1310 or the transfer substrate 1320 relative to the other, and then vertically moving the other one. Thereafter, the semiconductor light emitting device 1350 of the growth substrate 1310 and the protrusion of the transfer substrate 1320 corresponding to the semiconductor light emitting device 1350 are inspected to see if they overlap each other by a camera sensor. The semiconductor light emitting device 1350 is transferred. Therefore, the growth substrate 1310 may be a light-transmitting material so that the position of the semiconductor light emitting device can be observed by a camera.
  • the semiconductor light emitting device 1350 is stably transferred to a protrusion in the organic stamp layer 1322 of the transfer substrate 1320.
  • the organic stamp layer 1322 may be a flexible film material such as polydimethylsiloxane (PDMS), and the base layer 1321 of the transfer substrate 1320 is at least one of polyethylene terephthalate (PET), polycarboxylate ether (PCE), and glass. It may include more than one. Therefore, the base layer 1321 may stably support the organic material stamp layer 1322 during a transfer process.
  • PDMS polydimethylsiloxane
  • PET polyethylene terephthalate
  • PCE polycarboxylate ether
  • a laser lift off (LLO) process to selectively separate the semiconductor light emitting device 1350 This can be done. That is, when a laser is irradiated on a specific region of the growth substrate 1310 where the semiconductor light emitting element 1350 to be separated is located, the interface of the specific region changes, thereby removing the semiconductor light emitting element 1350 from the growth substrate 1310. Can be separated selectively.
  • LLO laser lift off
  • 13C is a cross-sectional view after the semiconductor light emitting device 1350 is transferred from the organic stamp layer 1322 of the transfer substrate 1320 to the wiring board 1330.
  • the base layer 1321 of the transfer substrate 1320 serves to stably support the organic stamp layer 1322 of the transfer substrate 1310 during a substrate-to-substrate compression process during transfer.
  • the pressing process is a process of applying mechanical pressure to the substrates through a pressing machine such as a press.
  • an electrode portion for electrically connecting the semiconductor light emitting device 1350 and the wiring board 1330 may be previously formed.
  • an adhesive layer for stably fixing the semiconductor light emitting device 1350 to the wiring board 1330 may be previously formed on the wiring board 1330.
  • the adhesive layer may be, for example, an anisotropically conductive adhesive layer, and a wiring process may be performed at the same time as the transfer of the semiconductor light emitting device 1350.
  • the transfer process is illustrated twice, but the present invention is not limited to the number of transfers.
  • an additional transfer process may be performed to form a conductive electrode for a vertical semiconductor light emitting device or to form a light extraction structure of the semiconductor light emitting device.
  • FIG. 14 is a diagram illustrating an arrangement error that may occur when a semiconductor light emitting device is transferred by a conventional transfer method.
  • a conventional transfer substrate it is manufactured using an organic material such as PDMS, and includes a plurality of protrusions for transferring individual semiconductor light emitting devices.
  • the semiconductor light emitting element 1450 formed on the growth substrate 1410 is transferred to the transfer substrate 1420. As described above, the semiconductor light emitting element 1450 is transferred from the assembly substrate to the transfer substrate 1420. It can also be transferred.
  • the transfer substrate 1420 may include an organic stamp layer 1422 and a base layer 1421.
  • the organic material stamp layer 1422 has a protrusion corresponding to the arrangement position of the semiconductor light emitting device 1450, but the protrusion may be absent in some cases.
  • the organic stamp layer 1422 may be a flexible material having adhesive force, and as shown in FIG. 14, when the growth substrate 1410 and the transfer substrate 1420 are compressed, the organic material stamp layer ( 1422) can change its shape.
  • the organic material stamp layer 1422 and the semiconductor light emitting device 1450 are brought into contact by applying pressure at the rear surface of the transfer substrate 1420 by a mechanical force.
  • the organic material stamp layer 1422 may be deformed by the heat and pressure generated in the pressing process, in particular, when the organic material stamp layer 1422 itself is not flat, as shown in FIG. Corresponding alignment errors may occur.
  • the arrangement error F may occur again even when transferring from the transfer substrate 1420 to the wiring board, and thus, semiconductor light emitting devices transferred to the wiring board may not be disposed at a desired position. Accordingly, the probability of occurrence of a short circuit or an openness defect increases in the wiring process to be carried out later.
  • the semiconductor light emitting element is transferred from the transfer substrate to the wiring board through the shortest possible number of transfers to the large-area wiring board. Therefore, a new transfer method that can minimize the alignment error and reduce the number of transfers by increasing the size of the transfer substrate must be considered.
  • FIGS. 15 to 26 the new transfer method will be described later.
  • 15 is a flowchart illustrating a process of transferring a semiconductor light emitting device through the transfer method of the present invention.
  • the main feature of the transfer method of the present invention compared to the conventional transfer method is to include the step of performing main compression using the difference in atmospheric pressure.
  • the conventional transfer method if mechanical pressure is applied when transferring the semiconductor light emitting device of the first substrate to the second substrate, in the case of the present invention, the pressure generated through the difference in atmospheric pressure between the front and rear parts of the second substrate is compressed It is done.
  • the difference in atmospheric pressure may be caused by introducing the substrates into the chamber and performing vacuum compression or high pressure compression.
  • the transfer process can be largely divided into a first transfer step (S1510) in which a first substrate is transferred to a second substrate and a second transfer step (S1520) in which a second substrate is transferred to a third substrate.
  • the first substrate may be a growth substrate on which a semiconductor light emitting device is formed, or an assembly substrate on which a semiconductor light emitting device is assembled.
  • the second substrate means a transfer substrate, and may include an organic material stamp layer having adhesive strength.
  • the third substrate refers to a wiring board for a display device.
  • the second substrate for transfer is aligned to face the first substrate provided with the semiconductor light emitting device (S1511).
  • the first substrate may be a light-transmitting material, and accordingly, the second substrate may be aligned to correspond to the arrangement position of the semiconductor light emitting devices of the first substrate through the camera.
  • pressing means a step of bringing the semiconductor light emitting device into contact with the second substrate, and a weak mechanical pressure is applied or no mechanical pressure is applied at all.
  • the difference in atmospheric pressure refers to a difference between the air pressure of the front portion and the air pressure of the rear portion (rear portion) of the second substrate (transfer substrate). More specifically, the front portion of the second substrate is in contact with the semiconductor light emitting device, and the air pressure of the front portion may be lower than that of the rear portion, so that pressure may be generated in the direction of the front portion.
  • the second substrate includes a flexible material that can be deformed in shape according to pressure, and the semiconductor light emitting device of the first substrate can be strongly pressed to the second substrate by the generated pressure.
  • the pressing process is different from the pressing process in which an arrangement error occurs as shown in FIG. 14.
  • the transfer position of the semiconductor light emitting device is moved in the direction of one side of the organic stamp layer due to mechanical pressure, resulting in an arrangement error.
  • the deformation of the organic material stamp layer of the present invention which will be described later, serves as a means for strongly compressing the semiconductor light-emitting device and the organic material stamp layer without changing the transfer position of the semiconductor light-emitting device.
  • At least one or more of a vacuum compression method or a high pressure compression method may be selected.
  • the second substrate includes an organic material stamp layer having adhesive strength
  • the process of transferring the semiconductor light emitting device of the first substrate to the second substrate by removing the first substrate after the main pressing step (S1513) is completed. It becomes (S1514).
  • the third substrate is aligned so that the semiconductor light emitting device faces the transferred second substrate (S1521).
  • the third substrate may be a light-transmitting material, and accordingly, the third substrate may be aligned to correspond to the arrangement position of the semiconductor light emitting devices of the second substrate through the camera.
  • pressing means a step of bringing the semiconductor light emitting device into contact with the third substrate, and a weak mechanical pressure is applied or no mechanical pressure is applied at all.
  • the difference in atmospheric pressure refers to a difference between the air pressure of the front portion and the air pressure of the rear portion (rear portion) of the second substrate (transfer substrate). More specifically, the front portion of the second substrate is in contact with the semiconductor light emitting device, and the air pressure of the front portion may be lower than that of the rear portion, so that pressure may be generated in the direction of the front portion. Due to the generated pressure, the semiconductor light emitting device of the second substrate may be strongly pressed against the third substrate.
  • the third substrate includes an adhesive layer having an adhesive strength stronger than that of the organic material stamp layer of the second substrate, by removing the second substrate after the main compression step (S1523), semiconductor light emission of the second substrate The process of transferring the device to the third substrate is completed (S1524).
  • 16 is a diagram showing a process of transferring a semiconductor light emitting device from a growth substrate (or assembly substrate) to a transfer substrate by the transfer method of the present invention.
  • the first substrate 1610 provided with the semiconductor light emitting device 1650 and the second substrate 1620 for transfer are aligned to face each other.
  • the second substrate includes an organic material stamp layer, and is an organic material that can be deformed by pressure.
  • the semiconductor light emitting device 1650 of the first substrate 1610 and the second substrate 1620 are press-bonded.
  • the semiconductor light emitting device 1650 of the first substrate 1610 and the second substrate 1620 are bonded together.
  • the main compression bonding is performed through vacuum compression or high pressure compression, and the organic material stamp layer of the second substrate and the semiconductor light emitting device of the first substrate are strongly compressed.
  • the semiconductor light emitting device 1650 of the first substrate 1610 compressed with the second substrate 1620 is transferred to the second substrate 1620.
  • FIG. 17 are diagrams showing a process of transferring a semiconductor light emitting device from a transfer substrate to a wiring board by the transfer method of the present invention.
  • the second substrate 1620 to which the semiconductor light emitting device 1650 is transferred and the third substrate 1630 for the display device are aligned to face each other. Since the third substrate may be a light-transmitting material, an alignment position may be determined using a camera.
  • the semiconductor light emitting device 1650 of the second substrate 1620 and the third substrate 1630 are press-bonded.
  • the semiconductor light emitting device 1650 of the second substrate 1620 and the third substrate 1630 are bonded together.
  • the main compression bonding is performed through vacuum compression or high pressure compression, and the semiconductor light emitting device 1650 of the second substrate 1620 and the third substrate are strongly compressed.
  • the semiconductor light emitting device 1650 of the second substrate 1620 compressed with the third substrate 1630 is transferred to the third substrate 1620 as shown in FIG. 17D.
  • FIGS. 18 are diagrams showing a specific method of generating an air pressure difference according to the present invention.
  • the major difference between the transfer method of the present invention is that the semiconductor light emitting device is transferred by the pressure generated on the substrate according to the difference in atmospheric pressure rather than the conventional mechanical pressure. Therefore, as shown in Fig. 18(a), a chamber 1810 for generating a pressure difference is required.
  • the chamber 1810 may be a vacuum chamber for vacuum compression or a high pressure chamber for high pressure compression. Accordingly, as shown in FIG. 18(a), the chamber 1810 may include a connection valve 1820 for injecting high-pressure gas or a connection valve 1830 for vacuum.
  • a press-bonded first substrate 1610 and a second substrate 1620 or a press-bonded second substrate and a third substrate may be disposed inside the chamber 1810. have.
  • a plurality of press-bonded substrates can be disposed through the tray 1840 disposed inside the chamber 1810 and main compression can be simultaneously performed, the process time can be shortened.
  • FIG. 19 is a diagram illustrating a process in which a semiconductor light emitting device is fully compressed to a transfer substrate using a vacuum compression method.
  • the semiconductor light emitting device 1650 of the first substrate 1610 is in contact with the organic stamp layer 1622 of the second substrate (or the transfer substrate 1620) and press-bonded.
  • the second substrate 1620 includes a base layer 1621 for supporting the organic material stamp layer 1622, and the organic material stamp layer 1622 and the base layer 1621 have the same material or different rigidity. It can be a substance.
  • the pressurized first and second substrates 1610 and 1620 are provided in the chamber 1810, and as shown in the arrow shown in FIG. 19(a), air is leaked to the outside, and the inside of the chamber 1810 is below atmospheric pressure. Can change to the state of.
  • the semiconductor light emitting device 1650 of the first substrate 1610 is in contact with the rear portion of the second substrate 1620 Pressure may develop in the direction of the front side. A detailed description of this will be described later through simulation results of FIGS. 25 to 26.
  • the second substrate 1620 is a first substrate ( It may be compressed while surrounding the semiconductor light emitting device 1650 of 1610). That is, it is possible to sufficiently compress between the substrate and the substrate by only the pressure generated on the substrate due to a change in atmospheric pressure without a separate mechanical pressure.
  • a pressure can be uniformly applied to the front portion of the rear surface of the second substrate 1620, and the compression can proceed in a relatively short time (within a few seconds) during transfer. Alignment errors that occur can be minimized.
  • pressure can be applied to the entire surface regardless of the flatness and size of the second substrate 1620, there is no restriction on increasing the size of the transfer substrate, and thus the number of transfers can be reduced.
  • FIG. 20 is a diagram illustrating a process in which a semiconductor light emitting device is fully compressed to a transfer substrate by a high pressure compression method.
  • the semiconductor light emitting device 1650 of the first substrate 1610 is in contact with the organic stamp layer 1622 of the second substrate (or the transfer substrate 1620) and press-bonded.
  • the second substrate 1620 includes a base layer 1621 for supporting the organic material stamp layer 1622, and the organic material stamp layer 1622 and the base layer 1621 have the same material or different rigidity. It can be a substance.
  • the pressurized first and second substrates 1610 and 1620 are provided in the chamber 1810, and a high-pressure gas is injected as shown in the arrow shown in FIG. 20(a) to reduce the atmospheric pressure inside the chamber 1810. Can change to a state above atmospheric pressure.
  • the high-pressure gas has an intensity exceeding atmospheric pressure, and may be injected in all directions of the press-bonded semiconductor light emitting device 1650 and the second substrate 1620.
  • the interior of the chamber 1810 has a high pressure higher than atmospheric pressure, as shown in FIG. Pressure may be generated in the direction of the front side. Also, the same pressure may be generated on both side surfaces of the semiconductor light emitting device 1650.
  • the shape of the second substrate 1620 is deformed, and as shown in FIG. 20(b), the second substrate 1620 is 1 It may be compressed while surrounding the semiconductor light emitting device 1650 of the substrate 1610. That is, only the pressure generated on the substrate by the high-pressure gas can sufficiently compress the substrate and the substrate. Experimentally, when the intensity of the high pressure was more than 5 times the atmospheric pressure, the main compression fixing was successfully performed.
  • 21 is a cross-sectional view illustrating a process of forming an indent in an adhesive layer of the wiring board when a semiconductor light emitting device is transferred to a wiring board by the transfer method of the present invention.
  • the semiconductor light emitting device 2150 is pressed between the second substrate 2120 and the third substrate 2130.
  • the second substrate 2120 may be a transfer substrate on which the semiconductor light emitting device 2150 is pre-transferred
  • the third substrate 2130 may be a wiring substrate including a transistor for driving an active matrix.
  • an adhesive layer 2131 may be positioned on the third substrate 2130, and an adhesive force of the adhesive layer 2131 may be stronger than that of an organic stamp layer of the second substrate 2120.
  • the second substrate 2120 when a main compression process through vacuum compression or high pressure compression is performed on the pressurized second substrate 2120 and third substrate 2130, the second substrate 2120 ) Can be changed in shape.
  • the second substrate 2120 includes an organic stamp layer, and the organic stamp layer is made of a flexible material whose shape is deformed by a pressure applied to the second substrate 2120. Therefore, in the main compression process, a part of the organic material stamp layer may contact the adhesive layer 2131 of the third substrate 2130 as shown in FIG. 21(b).
  • an indentation may be formed in a region where the adhesive layer 2131 and the organic stamp layer are in contact with a transfer surface on which the semiconductor light emitting device 2150 is transferred to the third substrate 2130.
  • the indentation may include a protrusion 2131a at an end of a region where the organic stamp layer of the second substrate 2120 contacts the adhesive layer 2131.
  • the height of the protrusion 2131a may be formed in proportion to the strength of the pressure applied to the adhesive layer 2131 by the organic stamp layer of the second substrate 2120. That is, in the case of vacuum compression, the height of the protrusion 2131a may be adjusted by adjusting the degree of vacuum, or by controlling the pressure of the injected gas in the case of high-pressure compression.
  • FIG. 22 is a diagram illustrating an embodiment after forming an insulating layer and a wiring electrode for a semiconductor light emitting device transferred to a wiring board.
  • the semiconductor light emitting device 2150 is transferred to the adhesive layer 2131 of the third substrate (or wiring board 2130), and is insulated on the semiconductor light emitting device 2150 and the adhesive layer 2131.
  • a layer 2160 may be formed.
  • a wiring electrode 2170 electrically connected to the semiconductor light emitting device 2150 may be formed to be connected to a transistor previously formed on the third substrate 2130.
  • the transfer by vacuum compression or high pressure compression is performed. As shown in FIG. ) May include a protrusion 2131a formed on it.
  • FIG. 23 are views showing various shapes of indentations formed on an adhesive layer of a wiring board.
  • the indentation formed on the adhesive layer 2231 of the third substrate (or wiring board) includes a protrusion 2231a, and the protrusion 2231a is a contact surface of the semiconductor light emitting device 2250 It is located corresponding to the shape of.
  • the protrusions 2231a are continuously positioned and form a closed curve on the adhesive layer 2231.
  • the semiconductor light emitting device 2250 is located inside the closed curve.
  • the protrusion 2231a is also continuously formed, thereby forming a rectangular shape with a predetermined distance from the semiconductor light emitting device 2250. It forms a closed curve of the shape.
  • the protrusion 2231a on the adhesive layer 2331 is also continuously formed, so that the semiconductor light emitting device 2350 and the A circular closed curve is formed at regular intervals.
  • FIGS. 24 are diagrams showing a reduction in the number of transfers compared to the conventional transfer method when the transfer method of the present invention is used.
  • the size of the transfer substrate and the alignment error have a weak correlation, so that the size of the transfer substrate can be increased.
  • the size of the transfer board 2520 may be formed to be about half the size of the wiring board 2350, and in this case, the wiring board having the same size as that of FIG. 24(a)
  • the transfer method of the present invention it is possible to shorten the transfer process time of the semiconductor light emitting device, furthermore, it is advantageous to manufacture a display device having a larger area, and manufacturing cost can be reduced.
  • 25 is a simulation model for observing the pressure acting on the substrate in the vacuum compression method.
  • air may be discharged downward as shown in the arrow direction shown in FIG. 25, and accordingly, the atmospheric pressure in the chamber may decrease from 760 Torr, which is atmospheric pressure, to 0.01 Torr.
  • the upper substrate 2620 and the lower substrate 2630 are in a pressurized state without applying a separate mechanical pressure.
  • the upper substrate 2620 includes an organic material stamp layer and a base layer 2623, and the organic material stamp layer is again composed of a protrusion 2622 and a support 2621.
  • the base layer 2623 is assumed to be polycarbonate, and the organic stamp layer is assumed to be a PDMS material.
  • the upper substrate 2620 corresponds to a transfer substrate in an actual process
  • the lower substrate 2630 corresponds to a wiring substrate.
  • the height of the protrusion 2622 is 10 ⁇ m
  • the width of the protrusion 2622 is 120 ⁇ m
  • the height of the support 2621 is 400 ⁇ m
  • the width of the support 2621 is set to 500 ⁇ m to perform the simulation. I did.
  • 26 is a simulation result of the pressure acting on the transfer substrate, which changes according to the degree of vacuum, measured according to the model of FIG. 25.
  • the pressure is, as shown in the Force (N) 26 (a) can, and also to be expressed in a large change, in some cases the degree of vacuum is higher G zone but is, H region at about 1.0 * 10 2 N -6.0 *10 2 Changes to N.
  • the change in the pressure felt in the H region from (+) to (-) means that the direction of the pressure has changed. That is, in the vicinity of atmospheric pressure, the protrusion is in contact with the lower substrate, and the repulsive force may cause a pressure directed upward.
  • the degree of vacuum increases, the air pressure at the rear portion of the upper substrate becomes higher than the air pressure at the front portion, so that pressure from the rear portion to the front portion may be generated. That is, since the pressure from the G region to the H region is greater than the repulsive force, the pressure observed in the H region may be expressed as (-) as the degree of vacuum increases.
  • 26(b) is a graph showing the sum of the pressure observed in the region G located on the rear part of the upper substrate and the region H located on the front part.
  • the pressure toward the front side of the upper substrate (based on FIG. 25, downward force) exists in the G region
  • the pressure toward the rear side of the upper substrate (based on FIG. 25, upwardly) exists in the H region.
  • the force acting on the upper substrate is weak, so even if the upper substrate is made of a flexible material, it is difficult to deform the shape of the upper substrate.
  • the upper substrate is a transfer substrate capable of being deformed according to the pressure of the present invention
  • the upper substrate may be deformed so as to contact the lower substrate as the degree of vacuum increases. This process was described above in FIG. 21.
  • the sum of the pressures (or pressures acting on the upper substrate) acting on the region G and H according to the degree of vacuum may be saturated at a degree of vacuum of about 10 Torr, as shown in FIG. 26(b).
  • the saturation vacuum degree of 10 Torr is a result of the simulation model of FIG. 25 and may vary according to the structures of the transfer substrate and the semiconductor light emitting device in an actual process.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Led Device Packages (AREA)

Abstract

본 명세서에서는 반도체 발광 소자의 전사 과정에서 발생하는 배열 오차를 최소화하는 제조 방법 및 이를 이용한 디스플레이 장치를 제공한다. 구체적으로, 접착력이 있는 유연소재를 포함하는 전사기판을 이용하여 반도체 발광 소자를 진공 압착 또는 고압 압착하여, 배열오차를 최소화하여 성장기판(또는 조립기판)에서 전사기판으로 또는 전사기판에서 배선기판으로 전사할 수 있다. 여기서 본 발명의 일 실시예에 따른 디스플레이 장치는, 기판, 상기 기판 상에 위치하는 돌출부를 포함하는 접착층, 상기 접착층 상에 위치하는 반도체 발광 소자; 상기 반도체 발광 소자 및 상기 접착층 상에 위치하는 절연층 및 상기 반도체 발광 소자와 전기적으로 연결되는 배선 전극을 포함하고, 상기 접착층의 상기 돌출부는 상기 접착층과 접촉하는 상기 반도체 발광 소자의 접촉면의 형상에 대응하여 일정한 간격을 두고 위치하는 것을 특징으로 한다.

Description

마이크로 LED를 이용한 디스플레이 장치 및 이의 제조 방법
본 발명은 디스플레이 장치 관련 기술 분야에 적용 가능하며, 예를 들어 마이크로 LED(Light Emitting Diode)를 이용한 디스플레이 장치 및 이의 제조 방법에 관한 것이다.
최근에는 디스플레이 기술 분야에서 박형, 플렉서블 등의 우수한 특성을 가지는 디스플레이 장치가 개발되고 있다. 이에 반해, 현재 상용화된 주요 디스플레이는 LCD(Liquid Crystal Display)와 OLED(Organic Light Emitting Diodes)로 대표되고 있다.
그러나, LCD의 경우에 빠르지 않은 반응 시간과, 플렉서블의 구현이 어렵다는 문제점이 있고, OLED의 경우에 수명이 짧고, 양산 수율이 좋지 않다는 문제점이 있다.
한편, 발광 다이오드(Light Emitting Diode: LED)는 전류를 빛으로 변환시키는 것으로 잘 알려진 반도체 발광 소자로서, 1962년 GaAsP 화합물 반도체를 이용한 적색 LED가 상품화된 것을 시작으로 GaP:N 계열의 녹색 LED와 함께 정보 통신기기를 비롯한 전자장치의 표시 화상용 광원으로 이용되어 왔다. 따라서, 상기 반도체 발광 소자를 이용하여 디스플레이를 구현하여, 전술한 문제점을 해결하는 방안이 제시될 수 있다. 상기 반도체 발광 소자는 필라멘트 기반의 발광 소자에 비해 긴 수명, 낮은 전력 소모, 우수한 초기 구동 특성, 및 높은 진동 저항 등의 다양한 장점을 갖는다.
이러한 반도체 발광 소자들을 이용한 디스플레이 장치를 구현하기 위해서는, 매우 많은 수의 반도체 발광 소자들이 필요하다. 또한 대면적 디스플레이 장치를 위해서는 성장기판에서 형성된 반도체 발광 소자들은 개별적으로 분리되어, 대면적의 디스플레이 패널에 전사 또는 조립되어야 한다.
또한, 상기 전사 또는 조립과정은 후속 배선 공정이 원활히 수행되도록 반도체 발광 소자들이 원하는 위치에 정확히 배치되어야 한다.
이에, 본 발명에서는 매우 많은 수의 반도체 발광 소자들이 배열 오차를 최소화하며, 동시에 전사되는 방법 및 이를 이용한 디스플레이 장치를 제시한다.
본 발명의 일 실시예의 목적은, 반도체 발광 소자를 이용한 디스플레이 장치 및 제조 방법을 제공하는 것이다.
본 발명의 일 실시예의 다른 목적은, 반도체 발광 소자의 전사 과정에서 발생하는 배열 오차를 최소화하는 제조 방법 및 이를 이용한 디스플레이 장치를 제공하는 것이다.
나아가, 본 발명의 일 실시예의 또 다른 목적은, 여기에서 언급하지 않은 다양한 문제점들도 해결하고자 한다. 당업자는 명세서 및 도면의 전 취지를 통해 이해할 수 있다.
상기 목적을 달성하기 위한 반도체 발광 소자를 이용한 디스플레이 장치의 제조 방법은, 반도체 발광 소자를 구비하는 제1 기판과 마주하도록 전사용 제2 기판을 정렬하는 단계; 상기 제1 기판의 반도체 발광 소자를 상기 제2 기판 상에 가압착하는 단계; 기압의 변화에 따라 발생하는 상기 제2 기판에 작용하는 압력을 이용하여, 상기 제1 기판의 반도체 발광 소자를 상기 제2 기판 상에 본압착하는 단계; 및 상기 제1 기판을 제거하여 상기 제1 기판의 반도체 발광 소자를 상기 제2 기판으로 전사하는 단계를 포함한다.
실시예로서, 상기 제2 기판과 마주하도록 제3 기판을 정렬하는 단계; 상기 제2 기판의 반도체 발광 소자를 상기 제3 기판 상에 가압착하는 단계; 기압의 변화에 따라 발생하는 상기 제2 기판에 작용하는 압력을 이용하여, 상기 제1 기판의 반도체 발광 소자를 상기 제3 기판 상에 본압착하는 단계; 및 상기 제2 기판을 제거하여 상기 제2 기판의 반도체 발광 소자를 상기 제3 기판으로 전사하는 단계를 더 포함한다.
실시예로서, 상기 본압착하는 단계는 진공 압착 방식 또는 고압 압착 방식 중 적어도 하나 이상을 수행하는 것을 특징으로 한다.
실시예로서, 상기 제1 기판은 반도체 발광 소자가 형성되는 성장기판 또는 반도체 발광 소자가 조립되는 조립 기판인 것을 특징으로 한다.
실시예로서, 상기 제3 기판은 액티브 매트릭스 구동을 위한 트랜지스터가 구비된 배선기판인 것을 특징으로 한다.
실시예로서, 상기 제2 기판은 접착력을 가지는 유기물 스탬프층을 포함하는 것을 특징으로 한다.
실시예로서, 상기 제3 기판은 반도체 발광 소자가 전사되는 표면에 접착층을 구비하는 것을 특징으로 한다.
실시예로서, 상기 유기물 스탬프층의 제1 접착력은 상기 접착층의 제2 접착력보다 작은 것을 특징으로 한다.
실시예로서, 상기 유기물 스탬프층은 상기 유기물 스탬프층에 작용하는 압력에 따라 형상의 변형이 가능한 유연 소재인 것을 특징으로 한다.
실시예로서, 상기 제3 기판 상에 본압착하는 단계는 상기 제3 기판에 전사되는 반도체 발광 소자의 전사면에 대응하여 상기 접착층에 압흔이 형성되는 것을 특징으로 한다.
실시예로서, 상기 압흔은 상기 유기물 스탬프층의 형상이 변형되어, 상기 유기물 스탬프층의 일부가 상기 접착층과 접촉하는 영역에 형성되는 것을 특징으로 한다.
실시예로서, 상기 압흔은 상기 접촉하는 영역의 끝단에 돌출부를 포함하는 것을 특징으로 한다.
실시예로서, 상기 돌출부의 높이는 상기 유기물 스탬프층에 작용하는 압력의 세기에 비례하는 것을 특징으로 한다.
실시예로서, 상기 본압착하는 단계는 상기 진공 압착을 통해, 반도체 발광 소자가 전사되는 상기 제2 기판의 전면부의 기압이 상기 제2 기판의 후면부의 기압보다 낮도록 형성하는 것을 특징으로 한다.
실시예로서, 상기 고압 압착은 대기압을 초과하는 세기의 가스를 상기 가압착된 상기 반도체 발광 소자와 상기 제2 기판의 모든 방향에 분사하는 것을 특징으로 한다.
본 발명의 다른 실시예에 따른 반도체 발광 소자를 이용한 디스플레이 장치는, 기판; 상기 기판 상에 위치하는 돌출부를 포함하는 접착층; 상기 접착층 상에 위치하는 반도체 발광 소자; 상기 반도체 발광 소자 및 상기 접착층 상에 위치하는 절연층; 및 상기 반도체 발광 소자와 전기적으로 연결되는 배선 전극을 포함하고, 상기 접착층의 상기 돌출부는 상기 접착층과 접촉하는 상기 반도체 발광 소자의 접촉면의 형상에 대응하여 일정한 간격을 두고 위치하는 것을 특징으로 한다.
실시예로서, 상기 돌출부는 연속적으로 위치하며, 상기 접착층 상에서 폐곡선을 이루는 것을 특징으로 한다.
실시예로서, 상기 반도체 발광 소자는 상기 폐곡선의 내부에 위치하는 것을 특징으로 한다.
본 발명의 일 실시예에 따르면, 반도체 발광 소자를 이용한 디스플레이 장치 및 제조 방법을 제공할 수 있다.
구체적으로, 접착력이 있는 유연소재를 포함하는 전사기판을 이용하여 반도체 발광 소자를 진공 압착 또는 고압 압착하여, 배열오차를 최소화하여 성장기판(또는 조립기판)에서 전사기판으로 또는 전사기판에서 배선기판으로 전사할 수 있다.
나아가, 배열오차가 감소하는 만큼 전사기판의 크기를 증가시킬 수 있어, 대면적의 배선기판에 반도체 발광 소자를 전사하는 경우, 전사횟수를 감소시켜 디스플레이 장치의 제조 시간을 단축시킬 수 있다.
나아가, 본 발명의 또 다른 실시예에 따르면, 여기에서 언급하지 않은 추가적인 기술적 효과들도 있다. 당업자는 명세서 및 도면의 전 취지를 통해 이해할 수 있다.
도 1은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 일 실시예를 나타내는 개념도이다.
도 2는 도 1의 A부분의 부분 확대도 이다.
도 3a 및 도 3b는 도 2의 라인 B-B 및 C-C를 따라 절단된 단면도들이다.
도 4는 도 3의 플립 칩 타입 반도체 발광 소자를 나타내는 개념도이다.
도 5a 내지 도 5c는 플립 칩 타입 반도체 발광 소자와 관련하여 컬러를 구현하는 여러 가지 형태를 나타내는 개념도들이다.
도 6은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 제조 방법을 나타낸 단면도들이다.
도 7은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 다른 일 실시예를 나타내는 사시도이다.
도 8은 도 7의 라인 D-D를 따라 절단된 단면도이다.
도 9는 도 8의 수직형 반도체 발광 소자를 나타내는 개념도이다.
도 10은 반도체 발광 소자를 이용한 디스플레이 장치의 제조 방법에 대해 개략적으로 나타내는 순서도이다.
도 11은 반도체 발광 소자가 자가 조립 공정에 의해 기판에 조립되는 방법의 일 실시예를 나타내는 도면이다.
도 12는 도 11의 E부분을 확대한 도면이다.
도 13은 전사기판을 이용하여 디스플레이 장치를 제조하는 방법을 나타내는 단면도들이다.
도 14는 종래의 전사 방법으로 반도체 발광 소자를 전사하는 경우 발생할 수 있는 배열 오차를 도시한 도면이다.
도 15는 본 발명의 전사방법을 통해 반도체 발광 소자를 전사하는 과정을 나타내는 순서도이다.
도 16은 본 발명의 전사방법으로 성장기판(또는 조립기판)에서 전사기판으로 반도체 발광 소자를 전사하는 과정을 나타내는 도면이다.
도 17은 본 발명의 전사방법으로 전사기판에서 배선기판으로 반도체 발광 소자를 전사하는 과정을 나타내는 도면들이다.
도 18은 본 발명의 기압 차이를 발생시키는 구체적인 방법을 나타내는 도면들이다.
도 19는 진공 압착 방식으로 반도체 발광 소자가 전사기판에 본압착되는 과정을 나타내는 도면들이다.
도 20은 고압 압착 방식으로 반도체 발광 소자가 전사기판에 본압착되는 과정을 나타내는 도면들이다.
도 21은 본 발명의 전사방법으로 반도체 발광 소자가 배선기판에 전사되는 경우, 상기 배선기판의 접착층에 압흔이 형성되는 과정을 나타내는 단면도들이다.
도 22는 배선기판에 전사된 반도체 발광 소자에 대해, 절연층 및 배선 전극을 형성한 이후의 일실시예를 나타내는 도면이다.
도 23은 배선기판의 접착층에 형성되는 압흔의 다양한 형상을 나타내는 도면들이다.
도 24는 본 발명의 전사방법을 사용하는 경우, 종래 전사방법 대비 전사횟수가 감소됨을 나타내는 도면들이다.
도 25는 진공 압축 방식에서, 기판에 작용하는 압력을 관찰하기 위한 시뮬레이션 모형이다.
도 26은 도25의 모형에 따라 측정된, 진공도에 따라 변화하는 전사기판에 작용하는 압력에 대한 시뮬레이션 결과이다.
이하, 첨부된 도면을 참조하여 본 명세서에 개시된 실시 예를 상세히 설명하되, 도면 부호에 관계없이 동일하거나 유사한 구성요소는 동일한 참조 번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 이하의 설명에서 사용되는 구성요소에 대한 접미사 "모듈" 및 "부"는 명세서 작성의 용이함만이 고려되어 부여되거나 혼용되는 것으로서, 그 자체로 서로 구별되는 의미 또는 역할을 갖는 것은 아니다. 또한, 본 명세서에 개시된 실시예를 설명함에 있어서 관련된 공지기술에 대한 구체적인 설명이 본 명세서에 개시된 실시 예의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다. 또한, 첨부된 도면은 본 명세서에 개시된 실시 예를 쉽게 이해할 수 있도록 하기 위한 것일 뿐, 첨부된 도면에 의해 본 명세서에 개시된 기술적 사상이 제한되는 것으로 해석되어서는 아니 됨을 유의해야 한다.
나아가, 설명의 편의를 위해 각각의 도면에 대해 설명하고 있으나, 당업자가 적어도 2개 이상의 도면을 결합하여 다른 실시예를 구현하는 것도 본 발명의 권리범위에 속한다.
또한, 층, 영역 또는 기판과 같은 요소가 다른 구성요소 "상(on)"에 존재하는 것으로 언급될 때, 이것은 직접적으로 다른 요소 상에 존재하거나 또는 그 사이에 중간 요소가 존재할 수도 있다는 것을 이해할 수 있을 것이다.
본 명세서에서 설명되는 디스플레이 장치는 단위 화소 또는 단위 화소의 집합으로 정보를 표시하는 모든 디스플레이 장치를 포함하는 개념이다. 따라서 완성품에 한정하지 않고 부품에도 적용될 수 있다. 예를 들어 디지털 TV의 일 부품에 해당하는 패널도 독자적으로 본 명세서 상의 디스플레이 장치에 해당한다. 완성품으로는 휴대폰, 스마트 폰(smart phone), 노트북 컴퓨터(laptop computer), 디지털방송용 단말기, PDA(personal digital assistants), PMP(portable multimedia player), 네비게이션, 슬레이트 피씨(Slate PC), Tablet PC, Ultra Book, 디지털 TV, 데스크 탑 컴퓨터 등이 포함될 수 있다.
그러나, 본 명세서에 기재된 실시예에 따른 구성은 추후 개발되는 새로운 제품 형태라도, 디스플레이가 가능한 장치에는 적용될 수도 있음을 본 기술 분야의 당업자라면 쉽게 알 수 있을 것이다.
또한, 당해 명세서에서 언급된 반도체 발광 소자는 LED, 마이크로 LED 등을 포함하는 개념이며, 혼용되어 사용될 수 있다.
도 1은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 일실시예를 나타내는 개념도이다.
도 1에 도시된 바와 같이, 디스플레이 장치(100)의 제어부(미도시)에서 처리되는 정보는 플렉서블 디스플레이(flexible display)를 이용하여 표시될 수 있다.
플렉서블 디스플레이는, 예를 들어 외력에 의하여 휘어질 수 있는, 또는 구부러질 수 있는, 또는 비틀어질 수 있는, 또는 접힐 수 있는, 또는 말려질 수 있는 디스플레이를 포함한다.
나아가, 플렉서블 디스플레이는, 예를 들어 기존의 평판 디스플레이의 디스플레이 특성을 유지하면서, 종이와 같이 휘어지거나, 또는 구부리거나, 또는 접을 수 있거나 또는 말 수 있는 얇고 유연한 기판 위에 제작되는 디스플레이가 될 수 있다.
상기 플렉서블 디스플레이가 휘어지지 않는 상태(예를 들어, 무한대의 곡률반경을 가지는 상태, 이하 제1상태라 한다)에서는 상기 플렉서블 디스플레이의 디스플레이 영역이 평면이 된다. 상기 제1상태에서 외력에 의하여 휘어진 상태(예를 들어, 유한의 곡률 반경을 가지는 상태, 이하, 제2상태라 한다)에서는 상기 디스플레이 영역이 곡면이 될 수 있다. 도 1에 도시된 바와 같이, 상기 제2상태에서 표시되는 정보는 곡면상에 출력되는 시각 정보가 될 수 있다. 이러한 시각 정보는 매트릭스 형태로 배치되는 단위 화소(sub-pixel)의 발광이 독자적으로 제어됨에 의하여 구현된다. 상기 단위 화소는, 예를 들어 하나의 색을 구현하기 위한 최소 단위를 의미한다.
상기 플렉서블 디스플레이의 단위 화소는 반도체 발광 소자에 의하여 구현될 수 있다. 본 발명에서는 전류를 빛으로 변환시키는 반도체 발광 소자의 일 종류로서 발광 다이오드(Light Emitting Diode: LED)를 예시한다. 상기 발광 다이오드는 작은 크기로 형성되며, 이를 통하여 상기 제2상태에서도 단위 화소의 역할을 할 수 있게 된다.
상기 발광 다이오드를 이용하여 구현된 플렉서블 디스플레이에 대하여, 이하 도면들을 참조하여 보다 상세히 설명한다.
도 2는 도 1의 A부분의 부분 확대도 이다.
도 3a 및 도 3b는 도 2의 라인 B-B 및 C-C를 따라 절단된 단면도들이다.
도 4는 도 3의 플립 칩 타입 반도체 발광 소자를 나타내는 개념도이다.
도 5a 내지 도 5c는 플립 칩 타입 반도체 발광 소자와 관련하여 컬러를 구현하는 여러 가지 형태를 나타내는 개념도들이다.
도 2, 도 3a 및 도 3b에 도시된 바와 같이, 반도체 발광 소자를 이용한 디스플레이 장치(100)로서 패시브 매트릭스(Passive Matrix, PM) 방식의 반도체 발광 소자를 이용한 디스플레이 장치(100)를 예시한다. 다만, 이하 설명되는 예시는 액티브 매트릭스(Active Matrix, AM) 방식의 반도체 발광 소자에도 적용 가능하다.
도 1에 도시된 디스플레이 장치(100)는, 도 2에 도시된 바와 같이 기판(110), 제1전극(120), 전도성 접착층(130), 제2전극(140) 및 적어도 하나의 반도체 발광 소자(150)를 포함한다.
기판(110)은 플렉서블 기판일 수 있다. 예를 들어, 플렉서블(flexible) 디스플레이 장치를 구현하기 위하여 기판(110)은 유리나 폴리이미드(PI, Polyimide)를 포함할 수 있다. 이외에도 절연성이 있고, 유연성 있는 재질이면, 예를 들어 PEN(Polyethylene Naphthalate), PET(Polyethylene Terephthalate) 등 어느 것이라도 사용될 수 있다. 또한, 상기 기판(110)은 투명한 재질 또는 불투명한 재질 어느 것이나 될 수 있다.
상기 기판(110)은 제1전극(120)이 배치되는 배선기판이 될 수 있으며, 따라서 상기 제1전극(120)은 기판(110) 상에 위치할 수 있다.
도 3a에 도시된 바와 같이 절연층(160)은 제1전극(120)이 위치한 기판(110) 상에 배치될 수 있으며, 상기 절연층(160)에는 보조전극(170)이 위치할 수 있다. 이 경우에, 상기 기판(110)에 절연층(160)이 적층된 상태가 하나의 배선기판이 될 수 있다. 보다 구체적으로, 절연층(160)은 폴리이미드(PI, Polyimide), PET, PEN 등과 같이 절연성이 있고, 유연성 있는 재질로, 상기 기판(110)과 일체로 이루어져 하나의 기판을 형성할 수 있다.
보조전극(170)은 제1전극(120)과 반도체 발광 소자(150)를 전기적으로 연결하는 전극으로서, 절연층(160) 상에 위치하고, 제1전극(120)의 위치에 대응하여 배치된다. 예를 들어, 보조전극(170)은 닷(dot) 형태이며, 절연층(160)을 관통하는 전극홀(171)에 의하여 제1전극(120)과 전기적으로 연결될 수 있다. 상기 전극홀(171)은 비아홀에 도전물질이 채워짐에 의하여 형성될 수 있다.
도 2 또는 도 3a에 도시된 바와 같이, 절연층(160)의 일면에는 전도성 접착층(130)이 형성되나, 본 발명은 반드시 이에 한정되는 것은 아니다. 예를 들어, 절연층(160)과 전도성 접착층(130)의 사이에 특정 기능을 수행하는 레이어가 형성되거나, 절연층(160)이 없이 전도성 접착층(130)이 기판(110)상에 배치되는 구조도 가능하다. 전도성 접착층(130)이 기판(110)상에 배치되는 구조에서는 전도성 접착층(130)이 절연층의 역할을 할 수 있다.
상기 전도성 접착층(130)은 접착성과 전도성을 가지는 층이 될 수 있으며, 이를 위하여 상기 전도성 접착층(130)에서는 전도성을 가지는 물질과 접착성을 가지는 물질이 혼합될 수 있다. 또한 전도성 접착층(130)은 연성을 가지며, 이를 통하여 디스플레이 장치에서 플렉서블 기능을 가능하게 한다.
이러한 예로서, 전도성 접착층(130)은 이방성 전도성 필름(anistropy conductive film, ACF), 이방성 전도 페이스트(paste), 전도성 입자를 함유한 솔루션(solution) 등이 될 수 있다. 상기 전도성 접착층(130)은 두께를 관통하는 Z 방향으로는 전기적 상호 연결을 허용하나, 수평적인 X-Y 방향으로는 전기 절연성을 가지는 레이어로서 구성될 수 있다. 따라서 상기 전도성 접착층(130)은 Z축 전도층으로 명명될 수 있다(다만, 이하 '전도성 접착층'이라 한다).
상기 이방성 전도성 필름은 이방성 전도매질(anisotropic conductive medium)이 절연성 베이스부재에 혼합된 형태의 필름으로서, 열 및 압력이 가해지면 특정 부분만 이방성 전도매질에 의하여 전도성을 가지게 된다. 이하, 상기 이방성 전도성 필름에는 열 및 압력이 가해지는 것으로 설명하나, 상기 이방성 전도성 필름이 부분적으로 전도성을 가지기 위하여 다른 방법이 적용될 수도 있다. 전술한 다른 방법은, 예를 들어 상기 열 및 압력 중 어느 하나만이 가해지거나 UV 경화 등이 될 수 있다.
또한, 상기 이방성 전도매질은 예를 들어, 도전볼이나 전도성 입자가 될 수 있다. 예를 들어, 상기 이방성 전도성 필름은 도전볼이 절연성 베이스 부재에 혼합된 형태의 필름으로서, 열 및 압력이 가해지면 특정 부분만 도전볼에 의하여 전도성을 가지게 된다. 이방성 전도성 필름은 전도성 물질의 코어가 폴리머 재질의 절연막에 의하여 피복된 복수의 입자가 함유된 상태가 될 수 있으며, 이 경우에 열 및 압력이 가해진 부분이 절연막이 파괴되면서 코어에 의하여 도전성을 가지게 된다. 이때, 코어의 형태는 변형되어 필름의 두께방향으로 서로 접촉하는 층을 이룰 수 있다. 보다 구체적인 예로서, 열 및 압력은 이방성 전도성 필름에 전체적으로 가해지며, 이방성 전도성 필름에 의하여 접착되는 상대물의 높이 차에 의하여 Z축 방향의 전기적 연결이 부분적으로 형성된다.
다른 예로서, 이방성 전도성 필름은 절연 코어에 전도성 물질이 피복된 복수의 입자가 함유된 상태가 될 수 있다. 이 경우에는 열 및 압력이 가해진 부분이 전도성 물질이 변형되어(눌러 붙어서) 필름의 두께방향으로 전도성을 가지게 된다. 또 다른 예로서, 전도성 물질이 Z축 방향으로 절연성 베이스 부재를 관통하여 필름의 두께방향으로 전도성을 가지는 형태도 가능하다. 이 경우에, 전도성 물질은 뽀족한 단부를 가질 수 있다.
상기 이방성 전도성 필름은 도전볼이 절연성 베이스 부재의 일면에 삽입된 형태로 구성되는 고정배열 이방성 전도성 필름(fixed array ACF)이 될 수 있다. 보다 구체적으로, 절연성 베이스 부재는 접착성을 가지는 물질로 형성되며, 도전볼은 상기 절연성 베이스 부재의 바닥 부분에 집중적으로 배치되며, 상기 베이스 부재에서 열 및 압력이 가해지면 상기 도전볼과 함께 변형됨에 따라 수직 방향으로 전도성을 가지게 된다.
다만, 본 발명은 반드시 이에 한정되는 것은 아니며, 상기 이방성 전도성 필름은 절연성 베이스 부재에 도전볼이 랜덤하게 혼입된 형태나, 복수의 층으로 구성되며 어느 한 층에 도전볼이 배치되는 형태(double-ACF) 등이 모두 가능하다.
이방성 전도 페이스트는 페이스트와 도전볼의 결합 형태로서, 절연성 및 접착성의 베이스 물질에 도전볼이 혼합된 페이스트가 될 수 있다. 또한, 전도성 입자를 함유한 솔루션은 전도성 파티클 혹은 나노 입자를 함유한 형태의 솔루션이 될 수 있다.
다시 도3a를 참조하면, 제2전극(140)은 보조전극(170)과 이격하여 절연층(160)에 위치한다. 즉, 상기 전도성 접착층(130)은 보조전극(170) 및 제2전극(140)이 위치하는 절연층(160) 상에 배치된다.
절연층(160)에 보조전극(170)과 제2전극(140)이 위치된 상태에서 전도성 접착층(130)을 형성한 후에, 반도체 발광 소자(150)를 열 및 압력을 가하여 플립 칩 형태로 접속시키면, 상기 반도체 발광 소자(150)는 제1전극(120) 및 제2전극(140)과 전기적으로 연결된다.
도 4를 참조하면, 상기 반도체 발광 소자는 플립 칩 타입(flip chiptype)의 발광 소자가 될 수 있다.
예를 들어, 상기 반도체 발광 소자는 p형 전극(156), p형 전극(156)이 형성되는 p형 반도체층(155), p형 반도체층(155) 상에 형성된 활성층(154), 활성층(154) 상에 형성된 n형 반도체층(153) 및 n형 반도체층(153) 상에서 p형 전극(156)과 수평방향으로 이격 배치되는 n형 전극(152)을 포함한다. 이 경우, p형 전극(156)은 도3에 도시된, 보조전극(170)과 전도성 접착층(130)에 의하여 전기적으로 연결될 수 있고, n형 전극(152)은 제2전극(140)과 전기적으로 연결될 수 있다.
다시 도 2, 도 3a 및 도 3b를 참조하면, 보조전극(170)은 일방향으로 길게 형성되어, 하나의 보조전극이 복수의 반도체 발광 소자(150)에 전기적으로 연결될 수 있다. 예를 들어, 보조전극을 중심으로 좌우의 반도체 발광 소자들의 p 형 전극들이 하나의 보조전극에 전기적으로 연결될 수 있다.
보다 구체적으로, 열 및 압력에 의하여 전도성 접착층(130)의 내부로 반도체 발광 소자(150)가 압입되며 이를 통하여 반도체 발광 소자(150)의 p형 전극(156)과 보조전극(170) 사이의 부분과, 반도체 발광 소자(150)의 n형 전극(152)과 제2전극(140) 사이의 부분에서만 전도성을 가지게 되고, 나머지 부분에서는 반도체 발광 소자의 압입이 없어 전도성을 가지지 않게 된다. 이와 같이, 전도성 접착층(130)은 반도체 발광 소자(150)와 보조전극(170) 사이 및 반도체 발광 소자(150)와 제2전극(140) 사이를 상호 결합시켜줄 뿐만 아니라 전기적 연결까지 형성시킨다.
또한, 복수의 반도체 발광 소자(150)는 발광 소자 어레이(array)를 구성하며, 발광 소자 어레이에는 형광체층(180)이 형성된다.
발광 소자 어레이는 자체 휘도 값이 상이한 복수의 반도체 발광 소자들을 포함할 수 있다. 각각의 반도체 발광 소자(150)는 단위 화소를 구성하며, 제1전극(120)에 전기적으로 연결된다. 예를 들어, 제1전극(120)은 복수 개일 수 있고, 반도체 발광 소자들은 예컨대 수 열로 배치되며, 각 열의 반도체 발광 소자들은 상기 복수 개의 제1전극 중 어느 하나에 전기적으로 연결될 수 있다.
또한, 반도체 발광 소자들이 플립 칩 형태로 접속되므로, 투명 유전체 기판에 성장시킨 반도체 발광 소자들을 이용할 수 있다. 또한, 상기 반도체 발광 소자들은 예컨대 질화물 반도체 발광 소자일 수 있다. 반도체 발광 소자(150)는 휘도가 우수하므로, 작은 크기로도 개별 단위 화소를 구성할 수 있다.
도3에 도시된 바와 같이, 반도체 발광 소자(150)의 사이에 격벽(190)이 형성될 수 있다. 이 경우, 격벽(190)은 개별 단위 화소를 서로 분리하는 역할을 할 수 있으며, 전도성 접착층(130)과 일체로 형성될 수 있다. 예를 들어, 이방성 전도성 필름에 반도체 발광 소자(150)가 삽입됨에 의하여 이방성 전도성 필름의 베이스 부재가 상기 격벽을 형성할 수 있다.
또한, 상기 이방성 전도성 필름의 베이스 부재가 블랙이면, 별도의 블랙 절연체가 없어도 상기 격벽(190)이 반사 특성을 가지는 동시에 대비비(contrast)가 증가될 수 있다.
다른 예로서, 상기 격벽(190)으로 반사성 격벽이 별도로 구비될 수 있다. 이 경우에, 상기 격벽(190)은 디스플레이 장치의 목적에 따라 블랙(Black) 또는 화이트(White) 절연체를 포함할 수 있다. 화이트 절연체의 격벽을 이용할 경우 반사성을 높이는 효과가 있을 수 있고, 블랙 절연체의 격벽을 이용할 경우, 반사 특성을 가지는 동시에 대비비(contrast)를 증가시킬 수 있다.
형광체층(180)은 반도체 발광 소자(150)의 외면에 위치할 수 있다. 예를 들어, 반도체 발광 소자(150)는 청색(B) 광을 발광하는 청색 반도체 발광 소자고, 형광체층(180)은 상기 청색(B) 광을 단위 화소의 색상으로 변환시키는 기능을 수행한다. 상기 형광체층(180)은 개별 화소를 구성하는 적색 형광체(181) 또는 녹색 형광체(182)가 될 수 있다.
즉, 적색의 단위 화소를 이루는 위치에서, 청색 반도체 발광 소자 상에는 청색 광을 적색(R) 광으로 변환시킬 수 있는 적색 형광체(181)가 적층될 수 있고, 녹색의 단위 화소를 이루는 위치에서는, 청색 반도체 발광 소자 상에 청색광을 녹색(G) 광으로 변환시킬 수 있는 녹색 형광체(182)가 적층될 수 있다. 또한, 청색의 단위 화소를 이루는 부분에는 청색 반도체 발광 소자만 단독으로 이용될 수 있다. 이 경우, 적색(R), 녹색(G), 및 청색(B)의 단위 화소들이 하나의 화소를 이룰 수 있다. 보다 구체적으로, 제1전극(120)의 각 라인을 따라 하나의 색상의 형광체가 적층될 수 있다. 따라서, 제1전극(120)에서 하나의 라인은 하나의 색상을 제어하는 전극이 될 수 있다. 즉, 제2전극(140)을 따라서, 적색(R), 녹색(G) 및 청색(B)이 차례로 배치될 수 있으며, 이를 통하여 단위 화소가 구현될 수 있다.
다만, 본 발명은 반드시 이에 한정되는 것은 아니며, 형광체 대신에 반도체 발광 소자(150)와 퀀텀닷(QD)이 조합되어 적색(R), 녹색(G) 및 청색(B)의 단위 화소들을 구현할 수 있다.
또한, 대비비(contrast) 향상을 위하여 각각의 형광체층들의 사이에는 블랙 매트릭스(191)가 배치될 수 있다. 즉, 이러한 블랙 매트릭스(191)는 명암의 대조를 향상시킬 수 있다.
다만, 본 발명은 반드시 이에 한정되는 것은 아니며, 청색, 적색, 녹색을 구현하기 위한 다른 구조가 적용될 수 있다.
도 5a를 참조하면, 각각의 반도체 발광 소자(150)는 질화 갈륨(GaN)을 주재료로 하여, 인듐(In) 및/또는 알루미늄(Al)이 함께 첨가되어 청색을 비롯한 다양한 빛을 발광하는 고출력의 발광 소자로 구현될 수 있다.
이 경우, 반도체 발광 소자(150)는 각각 단위 화소(sub-pixel)를 이루기 위하여 적색, 녹색 및 청색 반도체 발광 소자일 수 있다. 예컨대, 적색, 녹색 및 청색 반도체 발광 소자(R, G, B)가 교대로 배치되고, 적색, 녹색 및 청색 반도체 발광 소자에 의하여 적색(Red), 녹색(Green) 및 청색(Blue)의 단위 화소들이 하나의 화소(pixel)를 이루며, 이를 통하여 풀 칼라 디스플레이가 구현될 수 있다.
도 5b를 참조하면, 반도체 발광 소자(150a)는 황색 형광체층이 개별 소자 마다 구비된 백색 발광 소자(W)를 구비할 수 있다. 이 경우에는, 단위 화소를 이루기 위하여, 백색 발광 소자(W) 상에 적색 형광체층(181), 녹색 형광체층(182), 및 청색 형광체층(183)이 구비될 수 있다. 또한, 이러한 백색 발광 소자(W) 상에 적색, 녹색, 및 청색이 반복되는 컬러 필터를 이용하여 단위 화소를 이룰 수 있다.
도 5c를 참조하면, 자외선 발광 소자(150b) 상에 적색 형광체층(184), 녹색 형광체층(185), 및 청색 형광체층(186)이 구비되는 구조도 가능하다. 이와 같이, 반도체 발광 소자는 가시광선뿐만 아니라 자외선(UV)까지 전 영역에 사용 가능하며, 자외선(UV)이 상부 형광체의 여기원(excitation source)으로 사용 가능한 반도체 발광 소자의 형태로 확장될 수 있다.
본 예시를 다시 살펴보면, 반도체 발광 소자는 전도성 접착층 상에 위치되어, 디스플레이 장치에서 단위 화소를 구성한다. 반도체 발광 소자는 휘도가 우수하므로, 작은 크기로도 개별 단위 화소를 구성할 수 있다.
이와 같은 개별 반도체 발광 소자(150)의 크기는 예를 들어, 한 변의 길이가 80㎛ 이하일 수 있고, 직사각형 또는 정사각형 소자일 수 있다. 직사각형인 경우에는 20 X 80㎛ 이하의 크기가 될 수 있다.
또한, 한 변의 길이가 10㎛인 정사각형의 반도체 발광 소자(150)를 단위 화소로 이용하여도 디스플레이 장치를 이루기 위한 충분한 밝기가 나타난다.
따라서, 단위 화소의 크기가 한 변이 600㎛, 나머지 한 변이 300㎛인 직사각형 화소인 경우를 예로 들면, 반도체 발광 소자의 거리가 상대적으로 충분히 크게 된다.
따라서, 이러한 경우, HD화질 이상의 고화질을 가지는 플렉서블 디스플레이 장치를 구현할 수 있게 된다.
상기에서 설명된 반도체 발광 소자를 이용한 디스플레이 장치는 새로운 형태의 제조방법에 의하여 제조될 수 있다. 이하, 도 6을 참조하여 상기 제조 방법에 대하여 설명한다.
도 6은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 제조 방법을 나타낸 단면도들이다.
도 6에 도시된 바와 같이, 먼저, 보조전극(170) 및 제2전극(140)이 위치된 절연층(160) 상에 전도성 접착층(130)을 형성한다. 배선기판(110)에 절연층(160)이 적층되며, 상기 배선기판(110)에는 제1전극(120), 보조전극(170) 및 제2전극(140)이 배치된다. 이 경우에, 제1전극(120)과 제2전극(140)은 상호 직교 방향으로 배치될 수 있다. 또한, 플렉서블(flexible) 디스플레이 장치를 구현하기 위하여 배선기판(110) 및 절연층(160)은 각각 유리 또는 폴리이미드(PI)를 포함할 수 있다.
상기 전도성 접착층(130)은 예를 들어, 이방성 전도성 필름에 의하여 구현될 수 있으며, 이를 위하여 절연층(160)이 위치된 기판에 이방성 전도성 필름이 도포될 수 있다.
다음에, 보조전극(170) 및 제2전극(140)들의 위치에 대응하고, 개별 화소를 구성하는 복수의 반도체 발광 소자(150)가 위치된 임시기판(112)을, 상기 반도체 발광 소자(150)가 보조전극(170) 및 제2전극(140)와 마주하도록 배치한다.
이 경우에, 임시기판(112)은 반도체 발광 소자(150)를 성장시키는 성장기판으로서, 사파이어(spire) 기판 또는 실리콘(silicon) 기판이 될 수 있다.
상기 반도체 발광 소자는 웨이퍼(wafer) 단위로 형성될 때, 디스플레이 장치를 이룰 수 있는 간격 및 크기를 가지도록 함으로써, 디스플레이 장치에 효과적으로 이용될 수 있다.
그 다음에, 배선기판과 임시기판(112)을 열 압착한다. 예를 들어, 배선기판과 임시기판(112)은 ACF 프레스 헤드를 적용하여 열 압착할 수 있다. 상기 열 압착에 의하여 배선기판과 임시기판(112)은 본딩(bonding)된다. 열 압착에 의하여 전도성을 갖는 이방성 전도성 필름의 특성에 의해 반도체 발광 소자(150)와 보조전극(170) 및 제2전극(140)의 사이의 부분만 전도성을 가지게 되며, 이를 통하여 전극들과 반도체 발광 소자(150)는 전기적으로 연결될 수 있다. 이 때에, 반도체 발광 소자(150)가 상기 이방성 전도성 필름의 내부로 삽입되며, 이를 통하여 반도체 발광 소자(150) 사이에 격벽이 형성될 수 있다.
그 다음에, 상기 임시기판(112)을 제거한다. 예를 들어, 임시기판(112)은 레이저 리프트 오프법(Laser Lift-off, LLO) 또는 화학적 리프트 오프법(Chemical Lift-off, CLO)을 이용하여 제거할 수 있다.
마지막으로, 상기 임시기판(112)을 제거하여 반도체 발광 소자들(150)을 외부로 노출시킨다. 필요에 따라, 반도체 발광 소자(150)가 결합된 배선기판 상을 실리콘 옥사이드(SiOx) 등을 코팅하여 투명 절연층(미도시)을 형성할 수 있다.
또한, 상기 반도체 발광 소자(150)의 일 면에 형광체층을 형성하는 단계를 더 포함할 수 있다. 예를 들어, 반도체 발광 소자(150)는 청색(B) 광을 발광하는 청색 반도체 발광 소자고, 이러한 청색(B) 광을 단위 화소의 색상으로 변환시키기 위한 적색 형광체 또는 녹색 형광체가 상기 청색 반도체 발광 소자의 일면에 레이어를 형성할 수 있다.
이상에서 설명된 반도체 발광 소자를 이용한 디스플레이 장치의 제조 방법이나 구조는 여러 가지 형태로 변형될 수 있다. 그 예로서, 상기에서 설명된 디스플레이 장치에는 수직형 반도체 발광 소자도 적용될 수 있다.
또한, 이하 설명되는 변형예 또는 실시예에서는 앞선 예와 동일 또는 유사한 구성에 대해서는 동일, 유사한 참조번호가 부여되고, 그 설명은 처음 설명으로 갈음된다.
도 7은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 다른 일 실시예를 나타내는 사시도이고, 도 8은 도 7의 라인 D-D를 따라 취한 단면도이며, 도 9은 도 8의 수직형 반도체 발광 소자를 나타내는 개념도이다.
본 도면들을 참조하면, 디스플레이 장치는 패시브 매트릭스(Passive Matrix, PM) 방식의 수직형 반도체 발광 소자를 이용한 디스플레이 장치가 될 수 있다.
상기 디스플레이 장치는 기판(210), 제1전극(220), 전도성 접착층(230), 제2전극(240) 및 적어도 하나의 반도체 발광 소자(250)를 포함한다.
기판(210)은 제1전극(220)이 배치되는 배선기판으로서, 플렉서블(flexible) 디스플레이 장치를 구현하기 위하여 폴리이미드(PI)를 포함할 수 있다. 이외에도 절연성이 있고, 유연성 있는 재질이면 어느 것이라도 사용 가능할 것이다.
제1전극(220)은 기판(210) 상에 위치하며, 일 방향으로 긴 바(bar) 형태의 전극으로 형성될 수 있다. 상기 제1 전극(220)은 데이터 전극의 역할을 하도록 이루어질 수 있다.
전도성 접착층(230)은 제1전극(220)이 위치하는 기판(210)상에 형성된다. 플립 칩 타입(flip chip type)의 발광 소자가 적용된 디스플레이 장치와 같이, 전도성 접착층(230)은 이방성 전도성 필름(Anisotropy Conductive Film, ACF), 이방성 전도 페이스트(paste), 전도성 입자를 함유한 솔루션(solution) 등이 될 수 있다. 다만, 본 실시 예에서도 이방성 전도성 필름에 의하여 전도성 접착층(230)이 구현되는 경우를 예시한다.
기판(210) 상에 제1전극(220)이 위치하는 상태에서 이방성 전도성 필름을 위치시킨 후에, 반도체 발광 소자(250)를 열 및 압력을 가하여 접속시키면, 상기 반도체 발광 소자(250)가 제1전극(220)과 전기적으로 연결된다. 이 때, 상기 반도체 발광 소자(250)는 제1전극(220) 상에 위치되도록 배치되는 것이 바람직하다.
상기 전기적 연결은 전술한 바와 같이, 이방성 전도성 필름에서 열 및 압력이 가해지면 부분적으로 두께방향으로 전도성을 가지기 때문에 생성된다. 따라서, 이방성 전도성 필름에서는 두께 방향으로 전도성을 가지는 부분과 전도성을 가지지 않는 부분으로 구획된다.
또한, 이방성 전도성 필름은 접착 성분을 함유하기 때문에, 전도성 접착층(230)은 반도체 발광 소자(250)와 제1전극(220) 사이에서 전기적 연결뿐만 아니라 기계적 결합까지 구현한다.
이와 같이, 반도체 발광 소자(250)는 전도성 접착층(230) 상에 위치되며, 이를 통하여 디스플레이 장치에서 개별 화소를 구성한다. 반도체 발광 소자(250)는 휘도가 우수하므로, 작은 크기로도 개별 단위 픽셀을 구성할 수 있다. 이와 같은 개별 반도체 발광 소자(250)의 크기는 예를 들어, 한 변의 길이가 80㎛ 이하일 수 있고, 직사각형 또는 정사각형 소자일 수 있다. 직사각형인 경우에는 예를 들어, 20 X 80㎛ 이하의 크기가 될 수 있다.
상기 반도체 발광 소자(250)는 수직형 구조가 될 수 있다.
수직형 반도체 발광 소자들의 사이에는, 제1전극(220)의 길이 방향과 교차하는 방향으로 배치되고, 수직형 반도체 발광 소자(250)와 전기적으로 연결된 복수의 제2전극(240)이 위치한다.
도 9를 참조하면, 이러한 수직형 반도체 발광 소자(250)는 p형 전극(256), p형 전극(256) 상에 형성된 p형 반도체층(255), p형 반도체층(255) 상에 형성된 활성층(254), 활성층(254)상에 형성된 n형 반도체층(253) 및 n형 반도체층(253) 상에 형성된 n형 전극(252)을 포함한다. 이 경우, 하부에 위치한 p형 전극(256)은 제1전극(220)과 전도성 접착층(230)에 의하여 전기적으로 연결될 수 있고, 상부에 위치한 n형 전극(252)은 후술하는 제2전극(240)과 전기적으로 연결될 수 있다. 이러한 수직형 반도체 발광 소자(250)는 전극을 상/하로 배치할 수 있으므로, 칩 사이즈를 줄일 수 있다는 큰 강점을 가지고 있다.
다시 도 8을 참조하면, 상기 반도체 발광 소자(250)의 일면에는 형광체층(280)이 형성될 수 있다. 예를 들어, 반도체 발광 소자(250)는 청색(B) 광을 발광하는 청색 반도체 발광 소자(251)이고, 이러한 청색(B) 광을 단위 화소의 색상으로 변환시키기 위한 형광체층(280)이 구비될 수 있다. 이 경우에, 형광체층(280)은 개별 화소를 구성하는 적색 형광체(281) 및 녹색 형광체(282) 일 수 있다.
즉, 적색의 단위 화소를 이루는 위치에서, 청색 반도체 발광 소자 상에는 청색 광을 적색(R) 광으로 변환시킬 수 있는 적색 형광체(281)가 적층될 수 있고, 녹색의 단위 화소를 이루는 위치에서는, 청색 반도체 발광 소자 상에 청색광을 녹색(G) 광으로 변환시킬 수 있는 녹색 형광체(282)가 적층될 수 있다. 또한, 청색의 단위 화소를 이루는 부분에는 청색 반도체 발광 소자만 단독으로 이용될 수 있다. 이 경우, 적색(R), 녹색(G), 및 청색(B)의 단위 화소들이 하나의 화소를 이룰 수 있다.
다만, 본 발명은 반드시 이에 한정되는 것은 아니며, 플립 칩 타입(flip chip type)의 발광 소자가 적용된 디스플레이 장치에서 전술한 바와 같이, 청색, 적색, 녹색을 구현하기 위한 다른 구조가 적용될 수 있다.
다시 본 실시예를 살펴보면, 제2전극(240)은 반도체 발광 소자들(250) 사이에 위치하고, 반도체 발광 소자들(250)과 전기적으로 연결된다. 예를 들어, 반도체 발광 소자들(250)은 복수의 열로 배치되고, 제2전극(240)은 반도체 발광 소자들(250)의 열들 사이에 위치할 수 있다.
개별 화소를 이루는 반도체 발광 소자(250) 사이의 거리가 충분히 크기 때문에 제2전극(240)은 반도체 발광 소자들(250) 사이에 위치될 수 있다.
제2전극(240)은 일 방향으로 긴 바(bar) 형태의 전극으로 형성될 수 있으며, 제1전극과 상호 수직한 방향으로 배치될 수 있다.
또한, 제2전극(240)과 반도체 발광 소자(250)는 제2전극(240)에서 돌출된 연결 전극에 의해 전기적으로 연결될 수 있다. 보다 구체적으로, 상기 연결 전극이 반도체 발광 소자(250)의 n형 전극이 될 수 있다. 예를 들어, n형 전극은 오믹(ohmic) 접촉을 위한 오믹 전극으로 형성되며, 상기 제2전극은 인쇄 또는 증착에 의하여 오믹 전극의 적어도 일부를 덮게 된다. 이를 통하여 제2전극(240)과 반도체 발광 소자(250)의 n형 전극이 전기적으로 연결될 수 있다.
다시 도 8을 참조하면, 상기 제2전극(240)은 전도성 접착층(230) 상에 위치될 수 있다. 경우에 따라, 반도체 발광 소자(250)가 형성된 기판(210) 상에 실리콘 옥사이드(SiOx) 등을 포함하는 투명 절연층(미도시)이 형성될 수 있다. 투명 절연층이 형성된 후에 제2전극(240)을 위치시킬 경우, 상기 제2전극(240)은 투명 절연층 상에 위치하게 된다. 또한, 제2전극(240)은 전도성 접착층(230) 또는 투명 절연층에 이격되어 형성될 수도 있다.
만약 반도체 발광 소자(250) 상에 제2전극(240)을 위치시키기 위하여는 ITO(Indium Tin Oxide)와 같은 투명 전극을 사용한다면, ITO 물질은 n형 반도체층과는 접착성이 좋지 않은 문제가 있다. 따라서, 본 발명은 반도체 발광 소자(250) 사이에 제2전극(240)을 위치시킴으로써, ITO와 같은 투명 전극을 사용하지 않아도 되는 이점이 있다. 따라서, 투명한 재료 선택에 구속되지 않고, n형 반도체층과 접착성이 좋은 전도성 물질을 수평 전극으로 사용하여 광추출 효율을 향상시킬 수 있다.
다시 도 8을 참조하면, 반도체 발광 소자(250) 사이에는 격벽(290)이 위치할 수 있다. 즉, 개별 화소를 이루는 반도체 발광 소자(250)를 격리시키기 위하여 수직형 반도체 발광 소자(250) 사이에는 격벽(290)이 배치될 수 있다. 이 경우, 격벽(290)은 개별 단위 화소를 서로 분리하는 역할을 할 수 있으며, 상기 전도성 접착층(230)과 일체로 형성될 수 있다. 예를 들어, 이방성 전도성 필름에 반도체 발광 소자(250)가 삽입됨에 의하여 이방성 전도성 필름의 베이스부재가 상기 격벽을 형성할 수 있다.
또한, 상기 이방성 전도성 필름의 베이스 부재가 블랙이면, 별도의 블랙 절연체가 없어도 상기 격벽(290)이 반사 특성을 가지는 동시에 대비비(contrast)가 증가될 수 있다.
다른 예로서, 상기 격벽(190)으로서, 반사성 격벽이 별도로 구비될 수 있다. 격벽(290)은 디스플레이 장치의 목적에 따라 블랙(Black) 또는 화이트(White) 절연체를 포함할 수 있다.
만일 제2전극(240)이 반도체 발광 소자(250) 사이의 전도성 접착층(230) 상에 바로 위치된 경우, 격벽(290)은 수직형 반도체 발광 소자(250) 및 제2전극(240)의 사이 사이에 위치될 수 있다. 따라서, 반도체 발광 소자(250)를 이용하여 작은 크기로도 개별 단위 픽셀을 구성할 수 있고, 반도체 발광 소자(250)의 거리가 상대적으로 충분히 크게 되어 제2전극(240)을 반도체 발광 소자(250) 사이에 위치시킬 수 있고, HD 화질을 가지는 플렉서블 디스플레이 장치를 구현할 수 있는 효과가 있게 된다.
또한, 도8에 도시된 바와 같이, 대비비(contrast) 향상을 위하여 각각의 형광체 사이에는 블랙 매트릭스(291)가 배치될 수 있다. 즉, 이러한 블랙 매트릭스(291)는 명암의 대조를 향상시킬 수 있다.
도 10은 반도체 발광 소자를 이용한 디스플레이 장치의 제조 방법에 대해 개략적으로 나타내는 도면이다.
먼저 성장기판에서 반도체 발광 소자들을 형성한다(S1010). 상기 반도체 발광 소자들은 제1도전형 반도체층, 활성층, 제2도전형 반도체층을 포함할 수 있다. 또한 상기 제1도전형 반도체층 상에 형성되는 제1도전형 전극 및 제2도전형 반도체층 상에 형성되는 제2도전형 전극이 더 포함될 수 있다.
상기 반도체 발광 소자들은 수평형 반도체 발광 소자 또는 수직형 반도체 발광 소자 모두 가능하다. 다만 수직형 반도체 발광 소자의 경우, 상기 제1도전형 전극과 상기 제2도전형 전극은 마주보는 구조이기 때문에, 성장기판에서 반도체 발광 소자를 분리하고, 후속 공정에서 어느 일방향의 도전형 전극을 형성하는 공정을 추가한다. 또한 후술하겠지만, 자가 조립 공정을 위해서 반도체 발광 소자에는 자성층이 포함될 수 있다
상기 반도체 발광 소자들을 디스플레이 장치에 활용하기 위해서는 일반적으로 Red(R), Green(G), Blue(B)에 해당하는 색상을 발광하는 3가지 종류의 반도체 발광 소자들이 필요하다. 하나의 성장기판에는 하나의 색상을 발광하는 반도체 발광 소자들이 형성되므로, 상기 3종류의 반도체 발광 소자들을 이용하여 개별 단위 화소를 구현하는 디스플레이 장치를 위해서는 별도의 기판이 요구된다. 따라서, 개별 반도체 발광 소자들은 성장기판에서 분리되어 최종 기판에 조립 또는 전사되어야 한다. 상기 최종 기판은 반도체 발광 소자가 발광할 수 있도록 상기 반도체 발광 소자에 전압을 인가하는 배선 전극이 형성되는 공정이 수행되는 기판이다.
따라서 각 색상을 발광하는 반도체 발광 소자들은 일단 전사기판 또는 조립 기판으로 이동한 후(S1020) 최종 기판으로 다시 전사될 수 있다. 경우에 따라 상기 전사기판 또는 조립 기판에 바로 배선 공정을 수행하는 경우, 상기 전사기판 또는 조립 기판은 최종 기판으로서 역할을 수행한다.
전사기판 또는 조립 기판에 반도체 발광 소자가 배치(S1020)되는 방법은 크게 3가지로 나뉠 수 있다.
첫째, 스탬프 공정에 의해 성장기판에서 전사기판으로 반도체 발광 소자를 이동하는 방법이다(S1021). 스탬프 공정이란 접착력이 있는 돌기부를 지닌 유연한 소재의 기판을 이용하여, 상기 돌기부를 통해 성장기판에서 반도체 발광 소자를 분리하는 공정을 말한다. 돌기부의 간격 및 배치를 조절하여 성장기판의 반도체 발광 소자를 선택적으로 분리할 수 있다.
두 번째로, 자가 조립 공정을 이용하여 반도체 발광 소자를 조립 기판에 조립하는 방법이다(S1022). 자가 조립 공정을 위해서는 반도체 발광 소자가 성장기판으로부터 분리되어 낱개로 존재해야 하는 바, 필요한 반도체 발광 소자의 수만큼 레이저 리프트 오프(LLO) 공정 등을 통해 상기 반도체 발광 소자들을 성장기판으로부터 분리시킨다. 이후 상기 반도체 발광 소자들을 유체 내에 분산하고 전자기장을 이용하여 조립 기판에 조립한다.
상기 자가 조립 공정은 하나의 조립 기판에 R,G,B 색상을 구현하는 각각의 반도체 발광 소자들을 동시에 조립하거나, 개별 조립 기판을 통해 개별 색상의 반도체 발광 소자를 조립할 수 있다.
세번째로는, 상기 스탬프 공정과 자가 조립 공정을 혼용하는 방법이다(S1023). 먼저 자가 조립 공정을 통해 반도체 발광 소자들을 조립 기판에 위치시킨 후 다시 스탬프 공정을 통해 최종 기판으로 상기 반도체 발광 소자들을 이동시킨다. 조립 기판의 경우, 자가 조립 공정 시 배치되는 조립 기판의 위치 및 유체와의 접촉, 전자기장의 영향 등에 의해 대면적으로 구현하기 어렵기 때문에 적당한 면적의 조립 기판을 사용하여 반도체 발광 소자들을 조립한 후, 이후 스탬프 공정으로 대면적의 최종 기판에 여러 번 전사하는 과정이 수행될 수 있다.
최종 기판에 개별 단위 화소를 구성하는 복수 개의 반도체 발광 소자들이 배치되면, 상기 반도체 발광 소자들을 전기적으로 연결하는 배선 공정을 수행한다(S1030).
상기 배선 공정을 통해 형성된 배선 전극은 기판에 조립 또는 전사된 반도체 발광 소자들을 상기 기판과 전기적으로 연결시킨다. 또한 상기 기판의 하부에는 액티브 매트릭스 구동을 위한 트랜지스터가 기 형성될 수 있다. 따라서 상기 배선 전극은 상기 트랜지스터와 전기적으로 연결될 수 있다.
한편, 대면적의 디스플레이 장치를 위해서는 무수히 많은 반도체 발광 소자들이 필요한 바, 자가 조립 공정이 바람직하다. 나아가 조립 속도를 향상시키기 위해서는 상기 자가 조립 공정 중에서도 각 색상의 반도체 발광 소자들이 하나의 조립 기판에 동시에 조립되는 것이 선호될 수 있다. 또한 각 색상의 반도체 발광 소자들이 조립 기판의 정해진 특정 위치에 조립되기 위해서는 상호 배타적인 구조를 가지는 것이 요구될 수 있다.
도 11은 반도체 발광 소자가 자가 조립 공정에 의해 기판에 조립되는 방법의 일 실시예를 나타내는 도면이다.
도 12는 도 11의 E부분을 확대한 도면이다.
도 11과 도 12를 참조하면, 반도체 발광 소자(1150)는 유체(1120)가 채워진 챔버(1130)에 투입될 수 있다.
이 후, 조립 기판(1110)이 챔버(1130) 상에 배치될 수 있다. 실시 예에 따라, 조립 기판(1110)은 챔버(1130) 내로 투입될 수도 있다. 이때 조립 기판(1110)이 투입되는 방향은 상기 조립 기판(1110)의 조립 홈(1111)이 유체(1120)를 마주보는 방향이다.
조립 기판(1110)에는 조립될 반도체 발광 소자(1150) 각각에 대응하는 한 쌍의 전극(1112,1113)이 형성될 수 있다. 상기 전극(1112,1113)은 투명 전극(ITO)으로 구현되거나, 기타 일반적인 재료를 이용해 구현될 수 있다. 상기 전극(1112,1113)은 전압이 인가됨에 따라 전기장을 생성함으로써, 조립 홈(1112,1113)에 접촉한 반도체 발광 소자(1150)를 안정적으로 고정시키는 조립 전극에 해당한다.
구체적으로 상기 전극(1112,1113)에는 교류 전압이 인가될 수 있으며, 상기 전극(1112,1113) 주변부에서 부유하는 반도체 발광 소자(1150)는 유전 분극에 의해 극성을 가질 수 있다. 또한, 유전 분극된 반도체 발광 소자의 경우, 상기 전극(1112,1113) 주변부에 형성되는 불균일한 전기장에 의해 특정 방향으로 이동되거나 고정될 수 있다. 이를 유전 영동(Dielectrophoresis; DEP)이라 하며, 본 발명의 자가 조립 공정에서, 상기 유전 영동을 이용하여 조립 홈(1111)에 반도체 발광 소자(1150)를 안정적으로 고정할 수 있다. 상기 유전 영동의 세기(유전영동력, DEP force)는 전기장의 세기에 비례하는 바, 반도체 발광 소자 내에서 유전 분극되는 정도에 따라 달라진다.
또한, 상기 조립 전극(1112,1113)간의 간격은 예를 들어, 반도체 발광 소자(1150)의 너비 및 조립 홈(1111)의 직경보다 작게 형성되어, 전기장을 이용한 반도체 발광 소자(1150)의 조립 위치를 보다 정밀하게 고정할 수 있다.
또한, 상기 조립 전극(1112,1113) 상에는 절연층(1114)이 형성되어, 전극(1112,1113)을 유체(1120)로부터 보호하고, 상기 조립 전극(1112,1113)에 흐르는 전류의 누출을 방지할 수 있다. 예컨대, 절연층(1114)은 실리카, 알루미나 등의 무기물 절연체 또는 유기물 절연체가 단일층 또는 다층으로 형성될 수 있다. 또한, 절연층(1114)은 반도체 발광 소자(1150) 조립 시 상기 조립 전극(1112,1113)의 손상을 방지하기 위한 최소 두께를 가질 수 있고, 상기 반도체 발광 소자(1150)가 안정적으로 조립되기 위한 최대 두께를 가질 수 있다.
절연층(1114)의 상부에는 격벽(1115)이 형성될 수 있다. 상기 격벽(1115)의 일부 영역은 상기 조립 전극(1112,1113)의 상부에 위치하고, 나머지 영역은 상기 조립 기판(1110)의 상부에 위치할 수 있다.
예컨대, 조립 기판(1110)의 제조 시, 절연층(1114) 상부 전체에 형성된 격벽 중 일부가 제거됨으로써, 반도체 발광 소자(1150)들 각각이 상기 조립 기판(1110)에 결합되는 조립 홈(1111)이 형성될 수 있다.
도 12에 도시된 바와 같이, 상기 조립 기판(1110)에는 반도체 발광 소자(1150)가 결합되는 조립 홈(1111)이 형성되고, 상기 조립 홈(1111)이 형성된 면은 유체(1120)와 접촉할 수 있다. 상기 조립 홈(1111)은 반도체 발광 소자(1150)의 정확한 조립 위치를 가이드할 수 있다.
또한 상기 격벽(1115)은 조립 홈(1111)의 개구부에서 바닥 면 방향으로 일정한 경사를 가지고 형성할 수 있다. 예를 들어, 격벽(1115)의 경사도의 조절을 통해, 상기 조립 홈(1111)은 개구부 및 바닥 면을 가지고, 상기 개구부의 면적은 상기 바닥 면의 면적보다 크게 형성할 수 있다. 이에 따라, 조립 홈(1111)내 바닥 면의 정확한 위치에 반도체 발광 소자(1150)는 조립될 수 있다.
한편, 상기 조립 홈(1111)은 조립되는 반도체 발광 소자(1150)의 형상에 대응하는 형상 및 크기를 가질 수 있다. 이에 따라, 조립 홈(1111)에 다른 반도체 발광 소자가 조립되거나 복수의 반도체 발광 소자들이 조립되는 것을 방지할 수 있다.
또한 상기 조립 홈(1111)의 깊이는, 상기 반도체 발광 소자(1150)의 세로 높이보다 작게 형성할 수 있다. 이를 통해 상기 반도체 발광 소자(1150)는 격벽(1115)들 사이로 돌출되는 구조를 가질 수 있고, 조립 이후 발생할 수 있는 전사 과정에서 전사기판의 돌기부와 쉽게 접촉할 수 있다.
또한, 도 12에 도시된 바와 같이, 조립 기판(1110)이 배치된 후, 자성체를 포함하는 조립 장치(1140)가 상기 조립 기판(1110)을 따라 이동할 수 있다. 상기 조립 장치(1140)는 자기장이 미치는 영역을 유체(1120) 내로 최대화하기 위해, 조립 기판(1110)과 접촉한 상태로 이동할 수 있다. 예를 들어, 조립 장치(1140)는 복수의 자성체를 포함하거나, 조립 기판(1110)과 대응하는 크기의 자성체를 포함할 수도 있다. 이 경우, 조립 장치(1140)의 이동 거리는 소정 범위 이내로 제한될 수도 있다.
조립 장치(1140)에 의해 발생하는 자기장에 의해, 챔버(1130) 내의 반도체 발광 소자(1150)는 조립 장치(1140)를 향해 이동할 수 있다.
반도체 발광 소자(1150)는 조립 장치(1140)를 향해 이동 중, 도 12에 도시된 바와 같이, 조립 홈(1111)으로 진입하여 조립 기판(1110)과 접촉될 수 있다.
또한 상기 반도체 발광 소자(1150)는 자가 조립 공정이 수행될 수 있도록, 상기 반도체 발광 소자 내부에 자성층을 포함할 수 있다.
한편, 조립 기판(1110)의 조립 전극(1112,1113)에 의해 생성된 전기장으로 인해, 조립 기판(1110)에 접촉된 반도체 발광 소자(1150)는 조립 장치(1140)의 이동에 의해 이탈되는 현상을 방지할 수 있다.
따라서, 도 11및 도 12에 도시한 전자기장을 이용한 자가 조립 방식에 의해, 복수 개의 반도체 발광 소자(1150)들은 동시 다발적으로 상기 조립 기판(1110)에 조립된다.
도 13은 전사기판을 이용하여 디스플레이 장치를 제조하는 방법을 나타내는 단면도들이다.
반도체 발광 소자를 이용한 대화면 고화소 디스플레이 장치의 경우, 성장기판에서 형성된 상기 반도체 발광 소자는 새로운 기판으로 조립되거나 전사되어야 한다. 상기 성장기판은 예를 들어, 8인치 웨이퍼일 수 있으며, 이에 따라서 복수 번의 전사가 반복될 수 있다.
도 13(a)는, 성장기판(1310)에 구비된 반도체 발광 소자(1350) 및 베이스층(1321) 및 유기물 스탬프층(1322)을 포함한 전사기판(1320)이 마주보며 얼라인(Align) 되어 있는 단면도를 도시한다.
성장기판(1310)상에 형성된 반도체 발광 소자(1350)는 제 1도전형 반도체층, 제 2도전형 반도체층, 활성층 및 각 도전형 반도체층에 증착되는 도전형 전극을 포함할 수 있다. 상기 반도체 발광 소자(1350)는 상기 도전형 전극이, 서로 마주보도록 형성되는 수직형 반도체 발광 소자 또는 상기 도전형 전극이 동일 방향에 형성되는 수평형 반도체 발광 소자일 수 있다.
수직형 반도체 발광 소자의 경우, 성장기판에서 일방향의 도전형 전극을 형성하고, 전사 이후 다른 방향의 도전형 전극을 형성하도록 공정할 수 있다. 반면 수평형 반도체 발광 소자의 경우, 성장기판에서 각 도전형 전극 모두를 형성할 수 있다.
또한, 수평형 반도체 발광 소자의 경우, 최종 배선기판에 전사되는 경우, 플립 칩 구조로 전사될 수 있다.
또한 상기 성장기판(1310)은 조립기판으로 대체될 수 있다. 여기서 조립기판은 도11 내지 도12에서 전술하였던 바와 같이, 반도체 발광 소자가 유체 내에서 전자기장의 방식으로 조립되는 기판을 의미할 수 있다. 즉, 도 13(a)는 성장기판 또는 조립기판의 반도체 발광 소자가 전사기판으로 전사되는 경우를 도시하는 것으로도 이해할 수 있다.
또한, 상기 전사기판(1320)의 유기물 스탬프층(1322)은 상기 반도체 발광 소자(1350)를 전사하기에 충분한 접착력을 지닌다.
또한 상기 유기물 스탬프층(1322)은 성장기판(1310)의 반도체 발광 소자(1350)가 배치되는 간격에 대응하도록 일정한 간격을 지닌 돌기부를 구비할 수 있다. 또한 상기 돌기부와 상기 반도체 발광 소자의 정확한 전사를 위해 얼라인먼트(Alignment) 과정이 수행될 수 있다.
상기 얼라인먼트 과정은, 예를 들어 상기 성장기판(1310) 또는 상기 전사기판(1320) 중 어느 하나를 다른 하나에 대해 수평 이동시킨 후, 상기 다른 하나에 대해 수직 이동시킴으로써 수행된다. 이후, 카메라 센서 등에 의해 성장기판(1310)의 반도체 발광 소자(1350)와 상기 반도체 발광 소자(1350)에 대응하는 전사기판(1320)의 돌기부의 위치가 중첩되는지 검사하고, 중첩된다면 상기 돌기부에 맞게 상기 반도체 발광 소자(1350)을 전사한다. 따라서 상기 성장기판(1310)은 카메라에 의해 반도체 발광 소자의 위치가 관찰될 수 있도록 광투과성 물질일 수 있다.
도 13(b)에 도시된 바에 따르면, 상기 반도체 발광 소자(1350)는 상기 전사기판(1320)의 유기물 스탬프층(1322) 내 돌기부에 안정적으로 전사된다.
상기 유기물 스탬프층(1322)은 PDMS(polydimethylsiloxane)와 같은 유연한 필름 소재일 수 있으며, 상기 전사기판(1320)의 베이스층(1321)은 PET(Polyethylene terephthalate), PCE(Polycarboxylate Ether) 및 유리 중 적어도 하나 이상을 포함할 수 있다. 따라서 상기 베이스층(1321)은 전사 과정에서 상기 유기물 스탬프층(1322)을 안정적으로 지지할 수 있다.
또한, 성장기판(1310)에서 전사기판(1320)으로 반도체 발광 소자(1350)를 전사하는 과정에서, 상기 반도체 발광 소자(1350)를 선택적으로 분리하기 위해 레이저 리프트 오프(laser lift off; LLO) 공정이 수행될 수 있다. 즉, 분리하고자 하는 반도체 발광 소자(1350)가 위치하는 성장기판(1310)의 특정 영역에 레이저를 조사하면, 상기 특정 영역의 계면이 변화하여, 성장기판(1310)으로부터 반도체 발광 소자(1350)를 선택적으로 분리할 수 있다.
또한, 도 13(c)는, 반도체 발광 소자(1350)가 전사기판(1320)의 유기물 스탬프층(1322)로부터 배선기판(1330)으로 전사된 이후의 단면도이다.
전술하였듯이, 상기 전사기판(1320)의 베이스층(1321)은 전사 도중 기판 대 기판의 압착 과정에서, 상기 전사기판(1310)의 유기물 스탬프층(1322)를 안정적으로 지지하는 역할을 한다. 일반적으로 상기 압착과정은 프레스 등의 압착기계를 통해 상기 기판들에 기계적 압력을 인가하는 과정이다.
한편, 상기 배선기판(1330)은 반도체 발광 소자(1350)와 상기 배선기판(1330)을 전기적으로 연결하기 위한 전극부가 기 형성될 수 있다. 또한 상기 배선기판(1330)에는 상기 반도체 발광 소자(1350)를 상기 배선기판(1330)에 안정적으로 고정하기 위한 접착층이 기 형성될 수 있다. 또한, 상기 접착층은 예를 들어, 이방 전도성 접착층으로 상기 반도체 발광 소자(1350)의 전사와 동시에 배선 공정이 수행될 수 있다.
한편, 도 13에 도시된 전사기판(1320)을 이용한 디스플레이 장치의 제조에 있어서, 전사 과정은 크게 2번 예시하였으나, 본 발명은 상기 전사 횟수에 한정되지 않는다. 예를 들어, 수직형 반도체 발광 소자를 위한 도전형 전극 형성 또는 반도체 발광 소자의 광 추출 구조 형성 등을 위해 추가적인 전사 공정이 수행될 수 있다.
도 14는 종래의 전사 방법으로 반도체 발광 소자를 전사하는 경우 발생할 수 있는 배열 오차를 도시한 도면이다.
종래 전사 기판의 경우, PDMS와 같은 유기물 소재를 이용하여 제작되며, 개별 반도체 발광 소자를 전사하기 위한 복수 개의 돌기부를 구비한다.
도 14는, 성장 기판(1410)에서 형성된 반도체 발광 소자(1450)가 전사 기판(1420)으로 전사되는 단면도이나, 전술하였듯이, 상기 반도체 발광 소자(1450)는 조립 기판에서 상기 전사 기판(1420)으로 전사될 수도 있다.
상기 전사 기판(1420)은 유기물 스탬프층(1422) 및 베이스층(1421)을 구비할 수 있다. 도 14에서는 상기 유기물 스탬프층(1422)이 반도체 발광 소자(1450)의 배열 위치에 대응하여 돌기부를 구비하고 있으나, 경우에 따라 상기 돌기부는 부재할 수 있다.
또한, 상기 유기물 스탬프층(1422)은 접착력이 존재하는 유연소재일 수 있어, 도 14에 도시된 바와 같이, 성장기판(1410)과 상기 전사기판(1420)을 압착하는 경우, 상기 유기물 스탬프층(1422)은 그 형상이 변화할 수 있다. 통상적으로 압착 과정은 기계적인 힘에 의해 전사기판(1420)의 후면부에서 압력을 가하여 상기 유기물 스탬프층(1422)과 반도체 발광 소자(1450)를 접촉시킨다. 이 때, 상기 유기물 스탬프층(1422)은 압착과정에서 발생하는 열과 압력에 의해 변형될 수 있으며, 특히 상기 유기물 스탬프층(1422) 자체가 평탄하지 않을 때, 도 14에 도시된 바와 같이, F에 해당하는 배열 오차가 발생할 수 있다. 상기 배열 오차(F)는 전사기판(1420)에서 배선기판으로 전사하는 경우에도 다시 발생할 수 있으며, 이에 따라 배선기판에 전사되는 반도체 발광 소자들은 원하는 위치에 배치되지 않을 수 있다. 따라서 추후 진행되는 배선공정 상 쇼트나 오픈성 불량이 발생할 확률이 높아지게 된다.
실험적으로 상기 배열오차(F)는 상기 유기물 스탬프층(1422)의 평탄도가 5 μm 이상의 값을 가질 때, 후속공정에서 불량을 유발하기 쉽다. 따라서 일반적인 압착공정에서는 5 μm 이하의 평탄도를 유지하는 범위 내의 전사기판이 요구되며, 이에 따라 제작될 수 있는 전사기판의 크기는 제약을 받는다.
한편, 대면적 디스플레이 장치를 위해서는 대면적의 배선기판에 최대한 짧은 전사횟수를 통해 전사기판에서 상기 배선기판으로 반도체 발광 소자의 전사가 이루어지는 것이 바람직하다. 따라서 배열 오차를 최소화하며, 전사기판의 크기를 증가시켜 전사횟수를 감소시킬 수 있는 새로운 전사방법이 고려되어야 한다. 이하, 도 15 내지 도 26에서는 상기 새로운 전사방법에 대해 후술하도록 한다.
도 15는 본 발명의 전사방법을 통해 반도체 발광 소자를 전사하는 과정을 나타내는 순서도이다.
종래 전사방법 대비 본 발명의 전사방법의 주요 특징은 기압 차이를 이용하여 본압착을 하는 단계를 포함하는 것이다. 종래 전사방법의 경우, 제1 기판의 반도체 발광 소자를 제2 기판으로 전사할 때 기계적으로 압력을 가한다면, 본 발명의 경우 제2 기판의 전면부와 후면부의 기압 차이를 통해 발생하는 압력으로 압착하게 된다. 상기 기압 차이는 기판들을 챔버에 투입하고, 진공 압축 또는 고압 압축을 통해 유발시킬 수 있다.
또한 상기 전사과정은 크게 제1 기판에서 제2 기판으로 전사되는 1차 전사단계(S1510)와 제2 기판에서 제3 기판으로 전사되는 2차 전사단계(S1520)으로 구분할 수 있다.
상기 제1 기판은 반도체 발광 소자가 형성되는 성장기판이거나, 반도체 발광 소자가 조립되는 조립 기판일 수 있다. 또한 상기 제2 기판은 전사기판을 의미하며, 접착력을 가진 유기물 스탬프층을 포함할 수 있다. 또한 상기 제3 기판은 디스플레이 장치를 위한 배선기판을 의미한다.
먼저 1차 전사단계(S1510)을 구체적으로 살펴보면, 도 15에 도시된 바와 같이, 먼저 반도체 발광 소자가 구비된 제1 기판과 마주하도록 전사용 제2 기판을 정렬한다(S1511). 상기 제1 기판은 광투과성 물질일 수 있으며, 이에 따라 카메라를 통해 제1기판의 반도체 발광 소자의 배열 위치에 대응하도록 제2 기판을 정렬할 수 있다.
이후 제1 기판의 반도체 발광 소자를 상기 제2 기판 상에 가압착한다(S1512). 이 경우 가압착은 상기 반도체 발광 소자와 상기 제2 기판을 접촉시키는 단계를 의미하며, 약한 기계적인 압력이 가해지거나 또는 기계적 압력이 전혀 가해지지 않은 상태이다.
이후, 기압 차이를 이용하여 제1 기판의 반도체 발광 소자를 제2 기판에 본압착한다(S1513). 상기 기압 차이는 제2기판(전사기판)의 전면부 기압과 후면부(후면부) 기압의 차이를 의미한다. 보다 구체적으로, 상기 제2 기판의 전면부는 반도체 발광 소자가 접촉하며, 상기 전면부의 기압은 후면부의 기압보다 낮을 수 있어 상기 전면부의 방향으로 압력이 발생할 수 있다. 후술하겠지만, 상기 제2 기판은 압력에 따라 형상의 변형이 가능한 유연소재를 포함하여, 상기 발생하는 압력에 의해 제1기판의 반도체 발광소자는 제2 기판으로 강하게 압착될 수 있다. 또한 상기 압착과정은 도 14에 도시되었던 배열오차가 생기는 압착과정과는 다르다. 도 14의 경우는 기계적 압력에 의해 유기물 스탬프층의 일측면 방향으로 반도체 발광 소자의 전사되는 위치가 이동하여 배열 오차가 발생하는 것이다. 반면, 본 발명의 유기물 스탬프층의 변형은, 후술하겠지만, 반도체 발광 소자의 전사 위치는 변형시키지 않으면서 반도체 발광 소자와 유기물 스탬프층을 강하게 압착할 수 있는 수단이 된다.
한편, 상기 기압 차이를 발생하기 위한 방법으로는 진공 압착 방식 또는 고압 압착 방식 중 적어도 하나 이상이 선택될 수 있다.
또한, 상기 제2 기판은 접착력을 가진 유기물 스탬프층을 포함하므로, 본압착 단계(S1513) 이후 상기 제1 기판을 제거함으로써 상기 제1 기판의 반도체 발광 소자를 상기 제2기판으로 전사하는 과정이 마무리된다(S1514).
이와 유사하게, 2차 전사단계(S1520)을 구체적으로 살펴보면, 도 15에 도시된 바와 같이, 먼저 반도체 발광 소자가 전사된 제2 기판과 마주하도록 제3 기판을 정렬한다(S1521). 상기 제3 기판은 광투과성 물질일 수 있으며, 이에 따라 카메라를 통해 제2기판의 반도체 발광 소자의 배열 위치에 대응하도록 제3 기판을 정렬할 수 있다.
이후 제2 기판의 반도체 발광 소자를 상기 제3 기판 상에 가압착한다(S1522). 이 경우 가압착은 상기 반도체 발광 소자와 상기 제3 기판을 접촉시키는 단계를 의미하며, 약한 기계적인 압력이 가해지거나 또는 기계적 압력이 전혀 가해지지 않은 상태이다.
이후, 기압 차이를 이용하여 제2 기판의 반도체 발광 소자를 제3 기판에 본압착한다(S1523). 상기 기압 차이는 제2기판(전사기판)의 전면부 기압과 후면부(후면부) 기압의 차이를 의미한다. 보다 구체적으로, 상기 제2 기판의 전면부는 반도체 발광 소자가 접촉하며, 상기 전면부의 기압은 후면부의 기압보다 낮을 수 있어 상기 전면부의 방향으로 압력이 발생할 수 있다. 상기 발생하는 압력에 의해 제2기판의 반도체 발광소자는 제3 기판으로 강하게 압착될 수 있다. 또한, 상기 제3 기판은 상기 제2 기판의 유기물 스탬프층의 접착력보다 강한 접착력을 가진 접착층을 포함하므로, 본압착 단계(S1523) 이후 이후 상기 제2 기판을 제거함으로써, 상기 제2 기판의 반도체 발광 소자를 상기 제3기판으로 전사하는 과정이 마무리된다(S1524).
도 16은 본 발명의 전사방법으로 성장기판(또는 조립기판)에서 전사기판으로 반도체 발광 소자를 전사하는 과정을 나타내는 도면이다.
도 16(a)에 도시된 바와 같이, 반도체 발광 소자(1650)가 구비된 제1 기판(1610)과 전사를 위한 제2 기판(1620)이 마주하도록 정렬한다. 상기 제2 기판은 유기물 스탬프층을 포함하며, 압력에 의해 형상이 변형될 수 있는 유기소재이다.
이후 도 16(b)에 도시된 바와 같이, 제1 기판(1610)의 반도체 발광 소자(1650)와 제2 기판(1620)이 가압착한다.
이후 도 16(c)에 도시된 바와 같이, 제1 기판(1610)의 반도체 발광 소자(1650)와 제2 기판(1620)이 본압착한다. 상기 본압착은 진공 압착 또는 고압 압착을 통해 진행되며, 제2 기판의 유기물 스탬프층과 제1 기판의 반도체 발광 소자는 강하게 압착하게 된다.
이후 도 16(d)에 도시된 바와 같이 제2 기판(1620)과 압착된 제1기판(1610)의 반도체 발광 소자(1650)는 상기 제2 기판(1620)으로 전사하게 된다.
도 17은 본 발명의 전사방법으로 전사기판에서 배선기판으로 반도체 발광 소자를 전사하는 과정을 나타내는 도면들이다.
도 17(a)에 도시된 바와 같이, 반도체 발광 소자(1650)가 전사된 제2 기판(1620)과 디스플레이 장치를 위한 제3 기판(1630)이 마주하도록 정렬한다. 상기 제3 기판은 광투과성 물질일 수 있어, 카메라를 이용하여 정렬 위치를 결정할 수 있다.
이후 도 17(b)에 도시된 바와 같이, 제2 기판(1620)의 반도체 발광 소자(1650)와 제3 기판(1630)이 가압착한다.
이후 도 17(c)에 도시된 바와 같이, 제2 기판(1620)의 반도체 발광 소자(1650)와 제3 기판(1630)이 본압착한다. 상기 본압착은 진공 압착 또는 고압 압착을 통해 진행되며, 제2 기판(1620)의 반도체 발광 소자(1650)와 제3 기판은 강하게 압착하게 된다.
이후 도 17(d)에 도시된 바와 같이 제3 기판(1630)과 압착된 제2 기판(1620)의 반도체 발광 소자(1650)는 상기 제3 기판(1620)으로 전사하게 된다.
도 18은 본 발명의 기압 차이를 발생시키는 구체적인 방법을 나타내는 도면들이다.
전술하였듯이, 본 발명의 전사방법의 큰 차이점은 종래의 기계적 압력이 아닌 기압의 차이에 따라 기판에 발생하는 압력에 의해 반도체 발광 소자를 전사하는 것이다. 따라서 도 18(a)에 도시된 바와 같이 기압 차이를 발생시키는 챔버(1810)가 요구된다. 상기 챔버(1810)는 진공 압착을 위한 진공 챔버 또는 고압 압착을 위한 고압 챔버일 수 있다. 따라서 도 18(a)에 도시된 바와 같이, 상기 챔버(1810)은 고압 가스를 주입하기 위한 연결밸브(1820) 또는 진공을 위한 연결밸브(1830)를 포함할 수 있다.
또한 도 18(b)에 도시된 바와 같이, 상기 챔버(1810) 내부에는 가압착된 제1기판(1610) 및 제2 기판(1620) 또는 가압착된 제2기판 및 제3 기판이 배치될 수 있다. 또한, 챔버(1810) 내부에 배치된 트레이(1840)을 통해 복수 개의 가압착된 기판들을 배치하고, 동시에 본압착을 진행할 수 있어, 공정시간을 단축시킬 수 있다.
도 19는 진공 압착 방식으로 반도체 발광 소자가 전사기판에 본압착되는 과정을 나타내는 도면들이다.
도19(a)에 도시된 바와 같이, 제1 기판(1610)의 반도체 발광 소자(1650)는 제2 기판(또는 전사기판,1620)의 유기물 스탬프층(1622)과 접촉하여 가압착된 상태이다. 또한, 상기 제2 기판(1620)은 상기 유기물 스탬프층(1622)을 지지하기 위한 베이스층(1621)를 포함하며, 상기 유기물 스탬프층(1622)과 베이스층(1621)은 동일 물질 또는 강성이 다른 물질일 수 있다. 상기 가압착된 제1 기판(1610) 및 제2 기판(1620)은 챔버(1810) 내에 비치되고 도 19(a)에 도시된 화살표와 같이 공기가 외부로 유출되어 챔버(1810) 내부는 대기압 이하의 상태로 변화할 수 있다.
챔버(1810) 내부가 대기압 이하의 진공도를 갖게 됨에 따라 도 19(b)에 도시된 바와 같이, 제2 기판(1620)의 후면부에서 제1 기판(1610)의 반도체 발광 소자(1650)과 접촉하는 전면부 방향으로 압력이 발생할 수 있다. 이에 대한 자세한 설명은 도 25 내지 도 26의 시뮬레이션 결과를 통해 후술한다.
제2 기판(1620)에 발생하는 압력이 증가함에 따라, 상기 제2 기판(1620)의 형상은 변형되고, 도19(c)에 도시된 바와 같이, 제2 기판(1620)은 제1 기판(1610)의 반도체 발광 소자(1650)를 감싸면서 압착될 수 있다. 즉, 별도의 기계적 압력 없이도, 기압의 변화에 의해 기판에 발생하는 압력만으로도 기판과 기판 사이를 충분히 압착시킬 수 있다. 또한 도 19에 도시된 바와 같이, 진공 압착의 경우, 제2 기판(1620)의 후면부에 전면부로 균일하게 압력을 가할 수 있고, 비교적 짧은 시간에 압착이 진행할 수 있는 바(수 초 이내) 전사 시 발생하는 배열 오차를 최소화할 수 있다. 또한, 제2 기판(1620)의 평탄도 및 크기에 상관없이 전면에 압력을 가할 수 있어 전사기판의 크기를 증가시키는 데 제약이 없으며, 이에 따라 전사횟수를 감소시킬 수 있다.
도 20은 고압 압착 방식으로 반도체 발광 소자가 전사기판에 본압착되는 과정을 나타내는 도면들이다.
도 20(a)에 도시된 바와 같이, 제1 기판(1610)의 반도체 발광 소자(1650)는 제2 기판(또는 전사기판,1620)의 유기물 스탬프층(1622)과 접촉하여 가압착된 상태이다. 또한, 상기 제2 기판(1620)은 상기 유기물 스탬프층(1622)을 지지하기 위한 베이스층(1621)를 포함하며, 상기 유기물 스탬프층(1622)과 베이스층(1621)은 동일 물질 또는 강성이 다른 물질일 수 있다. 상기 가압착된 제1 기판(1610) 및 제2 기판(1620)은 챔버(1810) 내에 비치되고 도 20(a)에 도시된 화살표와 같이 고압의 가스가 주입되어 상기 챔버(1810) 내부의 기압은 대기압 이상의 상태로 변화할 수 있다. 구체적으로 상기 고압의 가스는 대기압을 초과하는 세기를 가지며, 상기 가압착된 상기 반도체 발광 소자(1650)와 상기 제2 기판(1620)의 모든 방향으로 분사될 수 있다.
또한, 챔버(1810) 내부가 대기압 이상의 고압을 갖게 됨에 따라 도 19(a)에 도시된 바와 같이, 제2 기판(1620)의 후면부에서 제1 기판(1610)의 반도체 발광 소자(1650)와 접촉하는 전면부 방향으로 압력이 발생할 수 있다. 또한 반도체 발광 소자(1650)의 양측면부로도 동일한 압력이 발생할 수 있다.
제2 기판(1620)의 후면부에서 전면부로 향하는 압력이 증가함에 따라, 상기 제2 기판(1620)의 형상은 변형되고, 도 20(b)에 도시된 바와 같이, 제2 기판(1620)은 제1 기판(1610)의 반도체 발광 소자(1650)를 감싸면서 압착될 수 있다. 즉, 고압의 가스에 의해 기판에 발생하는 압력만으로도 기판과 기판 사이를 충분히 압착시킬 수 있다. 실험적으로 상기 고압의 세기가 대기압의 5배 이상인 경우, 본압착 고정이 성공적으로 수행되었다.
또한, 도 20에 도시된 바와 같이, 고압 압착의 경우, 제2 기판(1620)의 후면부에서 전면부 방향으로 균일하게 압력을 가할 수 있고, 비교적 짧은 시간에 압착이 진행할 수 있는 바(수 초 이내) 전사 시 발생하는 배열 오차를 감소시킬 수 있다. 특히 반도체 발광 소자(1650)의 양측면부로도 고압의 가스가 주입되어 일측면 방향으로 반도체 발광 소자(1650)의 위치가 변화되는 것을 방지하는 바, 전사 시 발생할 수 있는 배열 오차를 최소화시킬 수 있다.
또한, 제2 기판(1620)의 크기에 상관없이 전면에 압력을 가할 수 있어 전사기판의 크기를 증가시키는 데 제약이 없으며, 이에 따라 전사횟수를 감소시킬 수 있다.
도 21은 본 발명의 전사방법으로 반도체 발광 소자가 배선기판에 전사되는 경우, 상기 배선기판의 접착층에 압흔이 형성되는 과정을 나타내는 단면도들이다.
도 21(a)에 도시된 바와 같이, 반도체 발광 소자(2150)는 제2 기판(2120) 및 제3 기판(2130) 사이에서 가압착된 상태이다. 상기 제2 기판(2120)은 반도체 발광 소자(2150)가 기 전사되어 위치하는 전사기판이며, 상기 제3 기판(2130)은 액티브 매트릭스 구동을 위한 트랜지스터가 구비된 배선기판일 수 있다. 또한 상기 제3 기판(2130) 상에는 접착층(2131)이 위치할 수 있으며, 상기 접착층(2131)의 접착력은 상기 제2 기판(2120)의 유기물 스탬프층의 접착력보다 강할 수 있다.
또한 도 21(b)에 도시된 바와 같이, 상기 가압착된 제2 기판(2120) 및 제3 기판(2130)에 진공 압착 또는 고압 압착을 통한 본압착 공정이 수행되면, 상기 제2 기판(2120)은 형태가 변형될 수 있다. 구체적으로 상기 제2 기판(2120)은 유기물 스탬프층을 포함하고, 상기 유기물 스탬프층은 제2 기판(2120)에 작용하는 압력에 의해 형태가 변형되는 유연소재로 구성된다. 따라서 본압착 공정에서 상기 유기물 스탬프층의 일부는 도 21(b)에 도시된 바와 같이, 제 3기판(2130)의 접착층(2131)과 접촉할 수 있다. 또한 상기 접착층(2131)과 유기물 스탬프층이 접촉하는 영역은 반도체 발광 소자(2150)가 제3 기판(2130)에 전사되는 전사면에 대응하여 압흔이 형성될 수 있다.
예를 들어, 도 21(c)에 도시된 바와 같이, 상기 압흔은 제2 기판(2120)의 유기물 스탬프층이 접착층(2131)과 접촉하는 영역의 끝단에 돌출부(2131a)를 포함할 수 있다.
상기 돌출부(2131a)의 높이는 상기 제2 기판(2120)의 유기물 스탬프층이 상기 접착층(2131) 상에 작용하는 압력의 세기에 비례하여 형성될 수 있다. 즉 진공 압착의 경우에는 진공도를 조절하거나, 고압 압착의 경우는 분사되는 가스의 압력을 조절하여, 상기 돌출부(2131a)의 높이가 조절될 수 있다.
도 22는 배선 기판에 전사된 반도체 발광 소자에 대해, 절연층 및 배선 전극을 형성한 이후의 일실시예를 나타내는 도면이다.
도 22에 도시된 바와 같이, 제3 기판(또는 배선기판, 2130)의 접착층(2131)에 반도체 발광 소자(2150)가 전사되고, 상기 반도체 발광 소자(2150) 및 상기 접착층(2131) 상에 절연층(2160)이 형성될 수 있다. 또한 상기 반도체 발광 소자(2150)와 전기적으로 연결되는 배선 전극(2170)이 형성되어 제3 기판(2130)에 기 형성된 트랜지스터와 연결될 수 있다. 또한 본 발명의 디스플레이 장치는 진공 압착 또는 고압 압착에 의한 전사가 진행되는 바, 도 22에 도시된 바와 같이 상기 반도체 발광 소자(2150)의 접촉면의 형상에 대응하여, 상기 접촉면의 주변부로 접착층(2131) 상에 형성된 돌출부(2131a)를 포함할 수 있다.
도 23은 배선 기판의 접착층에 형성되는 압흔의 다양한 형상을 나타내는 도면들이다.
도 23(a)에 도시된 바와 같이, 제3 기판(또는 배선기판)의 접착층(2231)에 형성된 압흔은 돌출부(2231a)를 포함하고, 상기 돌출부(2231a)는 반도체 발광 소자(2250)의 접촉면의 형상에 대응하여 위치한다. 또한 상기 돌출부(2231a)는 연속적으로 위치하며, 상기 접착층(2231) 상에 폐곡선을 이룬다. 또한 상기 반도체 발광 소자(2250)는 상기 폐곡선의 내부에 위치하게 된다.
따라서, 도 23(a)의 경우, 반도체 발광 소자(2250)의 접촉면이 직사각형을 이루는 경우, 이에 따라 상기 돌출부(2231a)도 연속적으로 형성되어, 상기 반도체 발광 소자(2250)와 일정한 간격을 두고 직사각형 형상의 폐곡선을 이루게 된다.
이와 마찬가지로, 도 23(b)의 경우, 반도체 발광 소자(2350)의 접촉면이 원형을 이루는 경우, 이에 따라 접착층(2331) 상의 돌출부(2231a)도 연속적으로 형성되어, 상기 반도체 발광 소자(2350)와 일정한 간격을 두고 원형의 폐곡선을 이루게 된다.
도 24는 본 발명의 전사방법을 사용하는 경우, 종래 전사방법 대비 전사횟수가 감소됨을 나타내는 도면들이다.
전술하였듯이, 종래의 전사방법의 경우, 유기물 스탬프층을 구비한 전사기판을 사용하더라도, 기계적 압력 시 전사기판의 평탄도에 따라 발생하는 배열 오차로 인해 상기 전사기판의 크기를 증가시키는데는 제약이 있다. 예를 들어, 종래 전사 방법을 통해 일정한 크기의 배선기판(2430) 상에 전사 공정이 진행되는 경우, 도 24(a)에 도시된 바와 같이 전사기판(2420)의 크기의 제약이 있어, 상기 배선기판(2430)으로 전사가 완료되기 위해서는 12번의 전사공정이 진행될 수 있다.
반면, 본 발명의 진공 압착 또는 고압 압착을 통한 전사 방법을 사용하는 경우, 전술하였듯이, 전사기판의 크기와 배열오차는 상관관계가 미약하여, 상기 전사기판의 크기를 증가시킬 수 있다. 예를 들어, 도 24(b)에 도시된 바와 같이, 전사기판(2520)의 크기를 배선기판(2350)의 절반 정도로 형성할 수도 있으며, 이 경우, 도 24(a)와 동일한 크기의 배선기판(2530)에 반도체 발광 소자를 전사하기 위해서는 단지 2번의 전사공정이 요구된다. 즉, 본 발명의 전사방법을 통해 반도체 발광 소자의 전사 공정 시간을 단축시킬 수 있으며, 더 나아가 보다 대면적의 디스플레이 장치를 제작하는 데 유리하고, 제조비용도 절감할 수 있다.
도 25는 진공 압축 방식에서, 기판에 작용하는 압력을 관찰하기 위한 시뮬레이션 모형이다.
챔버 내에서 진공을 위해 공기는 도 25에 도시된 화살표 방향과 같이 하부로 유출될 수 있으며, 이에 따라 챔버 내 기압은 대기압인760 Torr에서 0.01 Torr까지 감소할 수 있다.
또한 상기 상부기판(2620)과 하부기판(2630)은 별도의 기계적 압력을 인가하지 않은 가압착 상태이다. 상기 상부기판(2620)은 유기물 스탬프층 및 베이스층(2623)을 포함하고, 상기 유기물 스탬프층은 다시 돌기부(2622) 및 지지부(2621)로 구성된다. 또한 시뮬레이션을 위해 상기 베이스층(2623)은 폴리 카보네이트(Poly-Carbonate)로 가정하고, 유기물 스탬프층은 PDMS 소재로 가정한다. 상기 상부기판(2620)은 실제 공정에서 전사기판에 해당하며, 상기 하부기판(2630)은 배선기판에 해당한다.
나아가 도 25의 시뮬레이션 모형에서, 돌기부(2622)의 높이는 10μm이며, 돌기부(2622)의 너비는 120μm이며, 지지부(2621)의 높이는 400μm이며, 지지부(2621)의 너비는 500μm로 설정하여 시뮬레이션을 수행하였다.
또한 시뮬레이션에 의해 관찰되는 기판에 작용하는 압력의 경우, 상부기판(2620)의 베이스층(2623)의 일 영역(G) 및 지지부(2622)의 일 영역(H)에서 느끼는 압력을 각각 계산하였다.
도 26은 도25의 모형에 따라 측정된, 진공도에 따라 변화하는, 전사기판에 작용하는 압력에 대한 시뮬레이션 결과이다.
도 26(a)에 도시된 바와 같이, 기압이 낮아짐에 따라 (진공도가 높아짐에 따라) 도 25에 도시된 H영역 및 G영역에서 느끼는 압력이 변화하게 된다.
상기 압력은 Force(N)으로 표현될 수 있으며, 도 26(a)에 도시된 바와 같이, G영역의 경우 진공도가 높아짐에 따라 큰 변화는 없으나, H영역은 약 1.0 *10 2 N에서 -6.0*10 2 N으로 변화한다. 또한 상기 H영역에서 느끼는 압력이 (+)에서 (-)로 변화하는 것은 압력의 방향이 바뀌었다는 것을 의미한다. 즉, 대기압 인근에서는 돌기부가 하부기판과 맞닿아있어 그 반발력으로 오히려 상부로 향하는 압력이 발생할 수 있다. 반면 진공도가 높아짐에 따라 상부기판의 후면부의 기압이 전면부의 기압보다 높아지게 되어, 상기 후면부에서 전면부로 향하는 압력이 발생할 수 있다. 즉, G영역에서 H영역으로 향하는 압력이 반발력보다 크게 되어 H영역에 관찰되는 압력은 진공도가 높아짐에 따라 (-)로 표기될 수 있다.
도 26(b)는 상부기판의 후면부에 위치한 G영역과 전면부에 위치한 H영역에서 관찰되는 압력을 합한 값을 도시한 그래프이다. 대기압 상태에서는 G영역은 상부기판의 전면부를 향하는 압력(도 25기준, 아래로 향하는 힘)이 존재하고, H영역은 상부기판의 후면부를 향하는 압력(도 25기준, 위로 향하는 힘)이 존재한다. 또한 상기 압력들은 상쇄되어 상부기판에 작용하는 힘은 미약하여, 상부기판이 유연소재로 이루어져 있더라도, 상부기판의 형상이 변형되기 어렵다.
하지만, 도 26(b)에 도시된 바와 같이, 진공도가 높아짐에 따라 상기 G영역과 H영역에 작용하는 압력의 합은 (-)방향으로 표현된다. 즉, 도 25의 상부기판(2620)은 진공도가 높아짐에 따라 하부기판(2630)으로 향하는 방향으로 압력이 증가하게 된다.
따라서 상기 상부기판이 본 발명의 압력에 따라 변형이 가능한 전사기판이라고 가정한다면, 상기 상부기판은 진공도가 높아짐에 따라 하부기판과 맞닿을 정도로 변형될 수 있다. 이러한 과정은 도 21에서 전술하였다.
한편, 진공도에 따른 G영역과 H영역에 작용하는 압력의 합(또는 상부기판에 작용하는 압력)은 도 26(b)에 도시된 바와 같이, 약 10 Torr의 진공도에서 포화될 수 있다.
한편 상기 10 Torr의 포화 진공도는 도 25의 시뮬레이션 모델의 결과이며, 실제 공정 상의 전사기판 및 반도체 발광 소자의 구조에 따라 달라질 수 있다.
따라서 실제 진공 압착의 경우, 전사기판에 작용하는 압력이 포화되는 진공도 지점을 확인한 후, 해당 진공도에서 본압착 공정을 수행하면 공정시간을 최적화시킬 수 있다. 한편, 실험적으로는 대기압 이하의 약600 Torr의 진공도에서도 원하는 수준의 압착 특성이 관측되는 바, 경우에 따라서는 포화 진공도 이전의 진공도에서도 본압착 공정을 수행하여, 공정 시간을 단축시킬 수 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다.
따라서, 본 발명에 개시된 실시 예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시 예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다.
본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (18)

  1. 반도체 발광 소자를 구비하는 제1 기판과 마주하도록 전사용 제2 기판을 정렬하는 단계;
    상기 제1 기판의 반도체 발광 소자를 상기 제2 기판 상에 가압착하는 단계;
    기압의 변화에 따라 발생하는 상기 제2 기판에 작용하는 압력을 이용하여, 상기 제1 기판의 반도체 발광 소자를 상기 제2 기판 상에 본압착하는 단계; 및
    상기 제1 기판을 제거하여 상기 제1 기판의 반도체 발광 소자를 상기 제2 기판으로 전사하는 단계;를 포함하는 디스플레이 장치의 제조 방법.
  2. 제1항에 있어서,
    상기 제2 기판과 마주하도록 제3 기판을 정렬하는 단계;
    상기 제2 기판의 반도체 발광 소자를 상기 제3 기판 상에 가압착하는 단계;
    기압의 변화에 따라 발생하는 상기 제2 기판에 작용하는 압력을 이용하여, 상기 제1 기판의 반도체 발광 소자를 상기 제3 기판 상에 본압착하는 단계; 및
    상기 제2 기판을 제거하여 상기 제2 기판의 반도체 발광 소자를 상기 제3 기판으로 전사하는 단계;를 포함하는 디스플레이 장치의 제조 방법.
  3. 제1항에 있어서,
    상기 본압착하는 단계는,
    진공 압착 방식 또는 고압 압착 방식 중 적어도 하나 이상을 수행하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  4. 제1항에 있어서,
    상기 제1 기판은 반도체 발광 소자가 형성되는 성장기판 또는 반도체 발광 소자가 조립되는 조립 기판인 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  5. 제2항에 있어서,
    상기 제3 기판은 액티브 매트릭스 구동을 위한 트랜지스터가 구비된 배선기판인 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  6. 제2항에 있어서,
    상기 제2 기판은 접착력을 가지는 유기물 스탬프층을 포함하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  7. 제6항에 있어서,
    상기 제3 기판은 반도체 발광 소자가 전사되는 표면에 접착층을 구비하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  8. 제7항에 있어서,
    상기 유기물 스탬프층의 제1 접착력은 상기 접착층의 제2 접착력보다 작은 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  9. 제7항에 있어서,
    상기 유기물 스탬프층은 상기 유기물 스탬프층에 작용하는 압력에 따라 형상의 변형이 가능한 유연 소재인 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  10. 제9항에 있어서,
    상기 제3 기판 상에 본압착하는 단계는,
    상기 제3 기판에 전사되는 반도체 발광 소자의 전사면에 대응하여 상기 접착층에 압흔이 형성되는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  11. 제10항에 있어서,
    상기 압흔은 상기 유기물 스탬프층의 형상이 변형되어, 상기 유기물 스탬프층의 일부가 상기 접착층과 접촉하는 영역에 형성되는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  12. 제11항에 있어서,
    상기 압흔은 상기 접촉하는 영역의 끝단에 돌출부를 포함하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  13. 제12항에 있어서,
    상기 돌출부의 높이는 상기 유기물 스탬프층에 작용하는 압력의 세기에 비례하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  14. 제3항에 있어서,
    상기 본압착하는 단계는,
    상기 진공 압착을 통해, 반도체 발광 소자가 전사되는 상기 제2 기판의 전면부의 기압이 상기 제2 기판의 후면부의 기압보다 낮도록 형성하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  15. 제3항에 있어서,
    상기 고압 압착은 대기압을 초과하는 세기의 가스를 상기 가압착된 상기 반도체 발광 소자와 상기 제2 기판의 모든 방향에 분사하는 것을 특징으로 하는 디스플레이 장치의 제조 방법.
  16. 기판;
    상기 기판 상에 위치하는 돌출부를 포함하는 접착층;
    상기 접착층 상에 위치하는 반도체 발광 소자;
    상기 반도체 발광 소자 및 상기 접착층 상에 위치하는 절연층; 및
    상기 반도체 발광 소자와 전기적으로 연결되는 배선 전극을 포함하고,
    상기 접착층의 상기 돌출부는,
    상기 접착층과 접촉하는 상기 반도체 발광 소자의 접촉면의 형상에 대응하여 일정한 간격을 두고 위치하는 것을 특징으로 하는 디스플레이 장치.
  17. 제16항에 있어서,
    상기 돌출부는 연속적으로 위치하며, 상기 접착층 상에서 폐곡선을 이루는 것을 특징으로 하는 디스플레이 장치.
  18. 제17항에 있어서,
    상기 반도체 발광 소자는 상기 폐곡선의 내부에 위치하는 것을 특징으로 하는 디스플레이 장치.
PCT/KR2019/012438 2019-09-24 2019-09-25 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법 WO2021060577A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US17/763,050 US20220416125A1 (en) 2019-09-24 2019-09-25 Display apparatus using micro led and manufacturing method therefor
EP19946478.5A EP4036976A4 (en) 2019-09-24 2019-09-25 DISPLAY DEVICE WITH MICRO-LED AND PRODUCTION METHOD THEREOF

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190117594A KR20190116198A (ko) 2019-09-24 2019-09-24 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
KR10-2019-0117594 2019-09-24

Publications (1)

Publication Number Publication Date
WO2021060577A1 true WO2021060577A1 (ko) 2021-04-01

Family

ID=68171839

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2019/012438 WO2021060577A1 (ko) 2019-09-24 2019-09-25 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법

Country Status (4)

Country Link
US (1) US20220416125A1 (ko)
EP (1) EP4036976A4 (ko)
KR (1) KR20190116198A (ko)
WO (1) WO2021060577A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102306773B1 (ko) * 2019-12-31 2021-09-30 주식회사 에이맵플러스 광원 모듈, 디스플레이 패널 및 그 제조방법
WO2021137625A1 (ko) * 2019-12-31 2021-07-08 주식회사 에이맵플러스 디스플레이 패널, 디스플레이 장치 및 그 제조방법
KR102463048B1 (ko) * 2020-03-26 2022-11-07 엘씨스퀘어(주) 자화 방식을 이용한 개별 소자들의 전사 방법
KR102495876B1 (ko) * 2021-06-21 2023-02-06 알씨텍 주식회사 전사용기판에 엘이디 마이크로칩을 정렬하는 방법 및 이를 위한 정렬장치
KR102495877B1 (ko) * 2021-06-21 2023-02-06 알씨텍 주식회사 전사용기판에 엘이디 마이크로칩을 정렬하는 방법 및 이를 위한 정렬장치
CN117457816A (zh) * 2023-12-12 2024-01-26 惠科股份有限公司 转移基板、显示面板、显示装置及巨量转移方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160155720A1 (en) * 2013-07-16 2016-06-02 Agency For Science, Technology And Research Method and Apparatus for Chip-To-Wafer Integration
KR20180051006A (ko) * 2016-11-07 2018-05-16 삼성전자주식회사 Led 패널 및 그 제조 방법
KR20190077254A (ko) * 2019-06-13 2019-07-03 엘지전자 주식회사 마이크로미터 단위 크기의 반도체 발광 소자를 이용하는 발광 장치 및 그 제조 방법
KR20190098329A (ko) * 2018-02-14 2019-08-22 주식회사 루멘스 엘이디 디스플레이 패널 제조를 위한 엘이디 칩 어레이 방법
KR20190104277A (ko) * 2019-08-20 2019-09-09 엘지전자 주식회사 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2351068B1 (en) * 2008-11-19 2020-11-04 X Display Company Technology Limited Printing semiconductor elements by shear-assisted elastomeric stamp transfer

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160155720A1 (en) * 2013-07-16 2016-06-02 Agency For Science, Technology And Research Method and Apparatus for Chip-To-Wafer Integration
KR20180051006A (ko) * 2016-11-07 2018-05-16 삼성전자주식회사 Led 패널 및 그 제조 방법
KR20190098329A (ko) * 2018-02-14 2019-08-22 주식회사 루멘스 엘이디 디스플레이 패널 제조를 위한 엘이디 칩 어레이 방법
KR20190077254A (ko) * 2019-06-13 2019-07-03 엘지전자 주식회사 마이크로미터 단위 크기의 반도체 발광 소자를 이용하는 발광 장치 및 그 제조 방법
KR20190104277A (ko) * 2019-08-20 2019-09-09 엘지전자 주식회사 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법

Also Published As

Publication number Publication date
EP4036976A4 (en) 2023-11-08
US20220416125A1 (en) 2022-12-29
KR20190116198A (ko) 2019-10-14
EP4036976A1 (en) 2022-08-03

Similar Documents

Publication Publication Date Title
WO2021002490A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021033802A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021040102A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021040066A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021066221A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021060577A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021025202A1 (ko) 디스플레이 장치의 제조 방법 및 디스플레이 장치 제조를 위한 기판
WO2021080028A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2020251076A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021117979A1 (ko) 마이크로 led와 관련된 디스플레이 장치 및 이의 제조 방법
WO2021070977A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021125421A1 (ko) 발광 소자를 이용한 디스플레이 장치 및 그 제조 방법
WO2015072685A1 (en) Display apparatus using semiconductor light emitting device
WO2021054491A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021015306A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021060595A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021100955A1 (ko) 발광 소자를 이용한 디스플레이 장치
WO2019151550A1 (ko) 반도체 발광소자를 이용한 디스플레이 장치 및 이의 제조방법
WO2021132789A1 (ko) 발광 소자를 이용한 디스플레이의 제조 장치 및 그 제조 방법
WO2016003019A1 (en) Display device using semiconductor light emitting device
WO2021015350A1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 그 제조 방법
EP3837718A1 (en) Display module and manufacturing method of display module
WO2020166777A1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021033801A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2021025243A1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19946478

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2019946478

Country of ref document: EP

Effective date: 20220425