WO2016194976A1 - 酸化物単結晶薄膜を備えた複合ウェーハの製造方法 - Google Patents

酸化物単結晶薄膜を備えた複合ウェーハの製造方法 Download PDF

Info

Publication number
WO2016194976A1
WO2016194976A1 PCT/JP2016/066282 JP2016066282W WO2016194976A1 WO 2016194976 A1 WO2016194976 A1 WO 2016194976A1 JP 2016066282 W JP2016066282 W JP 2016066282W WO 2016194976 A1 WO2016194976 A1 WO 2016194976A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
oxide single
single crystal
ion
temperature
Prior art date
Application number
PCT/JP2016/066282
Other languages
English (en)
French (fr)
Inventor
昌次 秋山
信 川合
Original Assignee
信越化学工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 信越化学工業株式会社 filed Critical 信越化学工業株式会社
Priority to CN201680031978.1A priority Critical patent/CN107636801B/zh
Priority to EP16803410.6A priority patent/EP3306643B1/en
Priority to US15/577,683 priority patent/US10971674B2/en
Priority to KR1020177033743A priority patent/KR102658526B1/ko
Publication of WO2016194976A1 publication Critical patent/WO2016194976A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/024Group 12/16 materials
    • H01L21/02403Oxides
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/01Manufacture or treatment
    • H10N30/07Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base
    • H10N30/072Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base by laminating or bonding of piezoelectric or electrostrictive bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02598Microstructure monocrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02694Controlling the interface between substrate and epitaxial layer, e.g. by ion implantation followed by annealing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • H01L21/187Joining of semiconductor bodies for junction formation by direct bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/42Bombardment with radiation
    • H01L21/423Bombardment with radiation with high-energy radiation
    • H01L21/425Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/80Constructional details
    • H10N30/85Piezoelectric or electrostrictive active materials
    • H10N30/853Ceramic compositions

Definitions

  • the present invention relates to the manufacture of composite wafers. More specifically, the present invention relates to a method for manufacturing a composite wafer having an oxide single crystal thin film on a support wafer.
  • Oxide single crystals such as lithium tantalate (LT) and lithium niobate (LN) are general piezoelectric materials and widely used as materials for surface acoustic wave (SAW) devices. It is used.
  • SAW surface acoustic wave
  • Oxide single crystals such as lithium tantalate (LT) and lithium niobate (LN) are general piezoelectric materials and widely used as materials for surface acoustic wave (SAW) devices. It is used.
  • SAW surface acoustic wave
  • an oxide single crystal wafer is made of a material having a thermal expansion coefficient smaller than that of the oxide single crystal, specifically, a sapphire wafer. It has been proposed to suppress the influence of thermal expansion of the oxide single crystal by bonding and thinning the oxide single crystal wafer side to several ⁇ m to several tens of ⁇ m by grinding or the like (Non-patent Document 1). . However, since this method cuts the oxide single crystal wafer after bonding, most of the oxide single crystal wafer is thrown away, and the use efficiency of the material is poor. In addition, since lithium tantalate and lithium niobate used as oxide single crystals are expensive materials, a method with high use efficiency for products and a small amount of disposal is desired in order to reduce production costs.
  • the manufacturing method of SOI wafers thermally bonds the ion-implanted layer by applying a heat treatment at around 500 ° C. after bonding the support wafer to the silicon wafer on which the hydrogen ion layer is formed.
  • Patent Document 1 In order to increase the use efficiency of oxide single crystal wafers in products, an oxide single crystal wafer is applied in place of a smart-cut silicon wafer to form an oxide single crystal thin film on a support wafer. Has been attempted (Non-Patent Documents 2 and 3).
  • Non-Patent Document 2 forms a 121-nm-thick Cr metal layer on the surface of a lithium tantalate wafer on which an ion-implanted layer is formed, and bonds it to a SiO 2 substrate with a thickness of several hundred nm via the metal layer.
  • 200 treated at ⁇ 500 ° C. was peeled at the ion implanted layer, after transferring the lithium tantalate thin film on a SiO 2 substrate via a metal layer, on the opposite side of the surface where the transfer of the lithium tantalate thin films of SiO 2 substrate It has been reported that a lithium-tantalate-metal-on-insulator (LTMOI) structure is fabricated by bonding lithium tantalate wafers.
  • LTMOI lithium-tantalate-metal-on-insulator
  • Non-Patent Document 3 a silicon wafer is bonded to a lithium tantalate wafer on which an ion-implanted layer is formed, heat-treated at 200 ° C. and peeled off by the ion-implanted layer, and a lithium tantalate thin film is heated on the silicon wafer. Have been transcribed.
  • Oxide single crystals such as lithium tantalate (LT) and lithium niobate (LN) are hard and very brittle, and, as shown in FIG. 6, have a thermal expansion coefficient as compared with silicon, glass and sapphire. Is extremely large. For this reason, when oxide single crystals are bonded to dissimilar wafers such as silicon, glass and sapphire and then heat-treated at a high temperature, peeling and cracking occur between the bonded wafers due to the difference in thermal expansion coefficient of both wafers. There is a problem that it occurs.
  • LT lithium tantalate
  • LN lithium niobate
  • Non-Patent Document 2 describes a structure in which a metal layer and a SiO 2 substrate are sandwiched between a lithium tantalate wafer and a thin film, thereby suppressing peeling and cracking of the wafer due to a difference in thermal expansion during heat treatment. It is a report that enables transfer of thin films.
  • the underlying substrate is the same lithium tantalate as the thin film, the temperature stability, which is a problem as the piezoelectric material described above, cannot be solved.
  • the thin film cannot be transferred unless the heat treatment is performed at 200 ° C. or higher.
  • the metal layer is sandwiched, applicable applications are limited.
  • expensive lithium tantalate must be used more than necessary to suppress cracking of the wafer, and the manufacturing cost increases.
  • Non-Patent Document 3 describes that heat treatment was attempted at 200 to 800 ° C., but as an example of transferring a lithium tantalate thin film onto a silicon wafer using the Smart-Cut method, only 200 ° C. is used. In this example, there is no description as to whether or not the lithium tantalate thin film could be transferred to the entire surface of the silicon wafer.
  • the inventors conducted a verification experiment on peeling by heat treatment at 200 ° C. using the same method as in Non-Patent Document 3, and the lithium tantalate thin film was not transferred to the entire surface of the silicon wafer, Only a small portion of the transcript was observed. In particular, the lithium tantalate thin film was not transferred at all on the outer peripheral portion of the silicon wafer.
  • the inventors of the present invention dare to increase the thermal expansion coefficient of the oxide single crystal unlike conventional approaches that suppress the generation of stress by combining materials with similar thermal expansion coefficients.
  • the supporting wafer By selecting different materials (specifically, having a coefficient of thermal expansion of 7 ppm / K or more smaller than that of oxide single crystals) as the supporting wafer, the supporting wafer can be manufactured at low cost and is less prone to peeling or cracking at the bonding interface.
  • the manufacturing method of the composite wafer provided with the oxide single crystal thin film on it was discovered.
  • an oxide single crystal wafer in which an ion implantation layer is formed using a predetermined hydrogen ion implantation amount and a support wafer having a smaller thermal expansion coefficient than that of the oxide single crystal are bonded between the wafers by surface activation treatment or the like. After applying heat treatment at a low temperature that does not cause thermal delamination, the ion-implanted layer is subjected to physical impact, and the embrittlement of the ion-implanted layer is promoted at a stretch.
  • the present invention Injecting hydrogen atom ions or hydrogen molecular ions from the surface of an oxide single crystal wafer that is a lithium tantalate wafer or a lithium niobate wafer, and forming an ion implantation layer inside the oxide single crystal wafer; A step of performing a surface activation treatment on at least one of the surface of the oxide single crystal wafer ion-implanted and the surface of the support wafer to be bonded to the oxide single crystal wafer; After performing the surface activation treatment, bonding the ion-implanted surface of the oxide single crystal wafer and the surface of the support wafer to obtain a joined body, Heat-treating the joined body at a temperature of 90 ° C.
  • Including at least The implantation amount of the hydrogen atom ions is 5.0 ⁇ 10 16 atoms / cm 2 to 2.75 ⁇ 10 17 atoms / cm 2
  • the implantation amount of the hydrogen molecular ions is 2.5 ⁇ 10 16 atoms / cm 2. cm 2 to 1.37 ⁇ 10 17 atoms / cm 2
  • a method for manufacturing a composite wafer including an oxide single crystal thin film on a supporting wafer can be provided.
  • the adhesion at the bonding interface between the supporting wafer and the oxide single crystal thin film is high, and the oxide on the entire surface on the supporting wafer is less likely to be peeled off or cracked.
  • a composite wafer to which the single crystal thin film is transferred can be obtained.
  • the oxide single crystal wafer after the oxide single crystal thin film is transferred and separated onto the support wafer can be used again for the production of the composite wafer, and the cost can be reduced.
  • the present invention relates to a method for manufacturing a composite wafer having an oxide single crystal thin film on a support wafer.
  • the support wafer may be, for example, a wafer made of a material smaller than the thermal expansion coefficient of the oxide single crystal wafer to be bonded by 7 ppm / K or more.
  • the support wafer include a sapphire wafer, a silicon wafer, a silicon wafer with an oxide film, and a glass wafer.
  • the size of the support wafer is not particularly limited, but may be, for example, a wafer having a diameter of 75 to 150 mm and a thickness of 0.2 to 0.8 mm. Although what is marketed may be used for a support wafer, it is not specifically limited.
  • a silicon wafer with an oxide film is a silicon wafer having an oxide film on at least a surface to be bonded, and the silicon wafer is heat-treated at 700 to 1200 ° C. in an air atmosphere to produce an oxide film on the surface of the silicon wafer. May be.
  • the thickness of the oxide film of the silicon wafer with an oxide film is not particularly limited, but is preferably 10 to 500 nm.
  • the oxide single crystal is a compound composed of lithium, a metal element such as tantalum or niobium, and oxygen, and examples thereof include lithium tantalate (LiTaO 3 ) and lithium niobate (LiNbO 3 ).
  • the oxide single crystal is preferably a lithium tantalate single crystal or a lithium niobate single crystal, particularly in applications such as laser elements, piezoelectric elements, and surface acoustic wave elements.
  • the oxide single crystal is usually used in the shape of a wafer.
  • the size of the oxide single crystal wafer is not particularly limited, but may be, for example, a wafer having a diameter of 75 to 150 mm and a thickness of 0.2 to 0.8 mm.
  • a commercially available oxide single crystal wafer may be used, but a known manufacturing method using the Czochralski method or the like (for example, Japanese Patent Application Laid-Open No. 2003-165895, republished 2004-079061) is used as it is. Or a combination of the processes described therein.
  • the support wafer and the oxide single crystal wafer preferably have a surface roughness RMS of 1.0 nm or less on the surfaces to be bonded.
  • a desired surface roughness may be obtained by chemical mechanical polishing (CMP).
  • CMP chemical mechanical polishing
  • the surface roughness RMS can be evaluated by, for example, an atomic force microscope (AFM).
  • An oxide single crystal wafer is implanted with hydrogen ions from the surface thereof to form an ion implantation layer inside the oxide single crystal wafer.
  • the ion implantation layer has an implantation energy that can form the ion implantation layer at a desired depth from the surface of the oxide single crystal wafer, and a predetermined dose of hydrogen atom ions (H + ) or hydrogen molecular ions (H 2 + ). It is formed by injecting.
  • the implantation energy can be set to 50 to 200 keV.
  • the implantation amount is 5.0 ⁇ 10 16 atoms / cm 2 to 2.75 ⁇ 10 17 atoms / cm 2 .
  • the implantation amount is 2.5 ⁇ 10 16 atoms / cm 2 to 1.37 ⁇ 10 17 atoms / cm 2 .
  • the implantation amount of hydrogen atom ions may be twice the implantation amount of hydrogen molecular ions.
  • surface activation treatment is performed on at least one of the ion-implanted surface of the oxide single crystal wafer and the surface of the support wafer to be bonded to the oxide single crystal wafer.
  • the surface on which the surface activation treatment is performed may be at least one of the ion-implanted surface of the oxide single crystal wafer and the surface of the support wafer to be bonded to the oxide single crystal wafer.
  • Examples of the surface activation treatment include ozone water treatment, UV ozone treatment, ion beam treatment, and plasma treatment.
  • the surface can be activated with active ozone by introducing ozone gas into pure water to form ozone water and immersing the wafer in ozone water, for example.
  • UV ozone treatment for example, by holding the wafer in an atmosphere in which active ozone is generated by irradiating the atmosphere or oxygen gas with UV light having a short wavelength (for example, a wavelength of about 195 nm), Can be activated.
  • an ion beam of Ar or the like is applied to the wafer surface in a high vacuum (for example, less than 1 ⁇ 10 ⁇ 5 Pa) to expose dangling bonds having high activity. it can.
  • a high vacuum for example, less than 1 ⁇ 10 ⁇ 5 Pa
  • the wafer is placed in a vacuum chamber, and the plasma gas is exposed to the plasma gas under reduced pressure (for example, 0.2 to 1.0 mTorr) for about 5 to 60 seconds.
  • oxygen gas can be used when the surface is oxidized, and hydrogen gas, nitrogen gas, argon gas, or a mixed gas thereof can be used when the surface is not oxidized.
  • organic substances on the wafer surface are oxidized and removed, and OH groups on the surface are increased and activated.
  • the temperature at the time of bonding the oxide single crystal wafer and the support wafer is preferably around room temperature (including room temperature), for example, 10 to 50 ° C.
  • the final product, the composite wafer is often used at around room temperature, and it is desirable that the bonded wafer conform to this temperature range when bonded.
  • the temperature at the time of bonding may be the temperature at the position where the bonding is performed, that is, the ambient temperature in the apparatus or the apparatus.
  • the temperature at the time of bonding can be controlled, for example, by setting the atmospheric temperature in the bonding apparatus.
  • the room temperature is an ambient temperature at which the object is neither heated nor cooled, and is not particularly limited, but is, for example, 10 to 30 ° C., preferably around 25 ° C.
  • the bonded body is heat-treated at a temperature of 90 ° C. or higher, for example, at a temperature at which the bonded interface does not crack.
  • the temperature is lower than 90 ° C., the bonding strength at the bonding interface between the oxide single crystal wafer and the support wafer becomes insufficient, and peeling may occur at the bonding interface.
  • the temperature of the heat treatment may be changed according to the support wafer to be used. For example, when the support wafer is a sapphire wafer, the temperature in the heat treatment step is preferably 90 to 225 ° C., more preferably 90 to 200 ° C.
  • the temperature is preferably 90 to 200 ° C., more preferably 90 to 175 ° C.
  • the temperature is preferably 90 to 110 ° C., more preferably 90 to 100 ° C.
  • the temperature of the joined body may be a temperature obtained by measuring the atmospheric temperature in a furnace or oven using a thermocouple or the like attached to the heat treatment apparatus, for example.
  • the time of the heat treatment at the above temperature is not particularly limited as long as no cracking or peeling occurs, and may be from 10 minutes to several tens of hours, for example, up to 100 hours.
  • the heat treatment temperature is 90 ° C. or more and less than 110 ° C., it is preferably 10 minutes to 100 hours, and when the heat treatment temperature is 110 ° C. or more and less than 175 ° C., preferably 10 minutes to 60 hours, When the heat treatment temperature is 175 ° C.
  • the process can be further simplified.
  • the heat-treated bonded body is cooled to a temperature in the vicinity of room temperature (including room temperature), for example, 10 to 50 ° C.
  • room temperature including room temperature
  • the heat-treated joined body may be allowed to stand in a room adjusted to 25 ° C. to obtain a desired temperature.
  • a mechanical impact is applied to the ion-implanted layer of the bonded body after the heat treatment to peel it along the ion-implanted layer, and the oxide single crystal thin film is transferred onto the support wafer.
  • the means for applying a mechanical impact is not particularly limited, but a peeling tool such as a sharp tool or a wedge-shaped sharp blade may be used, or a jet of fluid such as gas or liquid may be used.
  • the peeling tool such as an acute tool or a wedge-shaped sharp blade is not particularly limited, but may be made of plastic (for example, polyetheretherketone), metal, zirconia, silicon, diamond, or the like. Further, as an acute tool, a blade such as a wedge or scissors may be used.
  • the jet of fluid such as gas or liquid is not particularly limited.
  • a jet of high pressure air or high pressure water having a flow rate of about 10 to 1000 L / min may be used.
  • the jet of fluid may be sprayed, for example, continuously or intermittently from the end of the ion implantation layer of the assembly.
  • the mechanical impact may be applied, for example, by bringing a wedge-shaped blade into contact with or inserted into the side surface of the joined body, for example, the end of the ion implantation layer, and may be peeled along the ion implantation layer. Further, a mechanical impact is applied by, for example, continuously or intermittently spraying a gas or liquid fluid such as high-pressure air or high-pressure water jet from the end of the ion-implanted layer of the joined body, and along the ion-implanted layer. May be peeled off.
  • a gas or liquid fluid such as high-pressure air or high-pressure water jet
  • a gas or liquid fluid such as high-pressure air or high-pressure water jet is continuously or from the same side where the blade is in contact.
  • the reinforcing material is added to the side surface of the bonded body on the side of the supporting wafer, the side surface of the bonded body on the side of the oxide single crystal wafer, or the surface of the side surface of the bonded body on both the supporting wafer side and the side of the oxide single crystal wafer. You may attach to.
  • the reinforcing material is preferably a vacuum chuck, an electrostatic chuck, a reinforcing plate, or a protective tape.
  • the vacuum chuck is not particularly limited, and examples thereof include porous polyethylene and alumina vacuum chucks.
  • the electrostatic chuck is not particularly limited, and examples thereof include electrostatic chucks made of ceramics such as silicon carbide and aluminum nitride.
  • the shapes of the vacuum chuck and the electrostatic chuck are not particularly limited, but are preferably larger than the diameter of the joined body.
  • the reinforcing plate is not particularly limited, but may be made of plastic, metal, ceramics, or the like.
  • the shape of the reinforcing plate is not particularly limited, but is preferably larger than the diameter of the joined body.
  • the reinforcing plate may be fixed to the joined body by, for example, a double-sided tape.
  • the protective tape is not particularly limited to the material, thickness, and the like, and dicing tape, BG tape, and the like used in the semiconductor manufacturing process can be used.
  • FIG. 2 to 5 show specific modes when mechanical impact is applied to the ion-implanted layer of the joined body in the process of applying mechanical impact.
  • a wedge-shaped blade 29 is provided at the end of the ion implantation layer 23 of the bonded body 26 in a state where the surface 24s of the bonded body 26 on the support wafer 24 side is fixed on the fixed stage 31 by the vacuum chuck 30a. You may peel along the ion implantation layer 23 by making it contact. Alternatively, high pressure air or high pressure water may be used in place of the wedge-shaped blade 29, and peeling may be performed by spraying from the side surface of the joined body, for example, the end of the ion implantation layer.
  • the surface 24s of the bonded body 26 on the support wafer 24 side is fixed on a fixed stage 31 by a vacuum chuck 30a, and a double-sided tape 32 is attached to the surface 21s of the bonded body 26 on the oxide single crystal wafer 21 side.
  • the wedge-shaped blade 29 may be brought into contact with the end portion of the ion implantation layer 23 of the bonded body 26 in a state where the reinforcing plate 30b is installed, so that peeling may be performed along the ion implantation layer 23.
  • the reinforcing plate attached to the surface of the joined body on the oxide single crystal wafer side may be a vacuum chuck type.
  • the surface 24s of the bonded body 26 on the support wafer 24 side is fixed on the fixed stage 31 by a vacuum chuck 30a, and the vacuum pad 30c is attached to the surface 21s of the bonded body 26 on the oxide single crystal wafer 21 side.
  • the wedge-shaped blade 29 may be brought into contact with the end of the ion implantation layer 23 of the joined body 26 while being attached and pulled upward with a force of 2 to 10 kg, for example, and may be peeled along the ion implantation layer 23. . Further, as shown in FIG.
  • the surface 24s of the bonded body 26 on the support wafer 24 side is fixed on the fixed stage 31 by the vacuum chuck 30a, and the double-sided tape is applied to the surface 21s of the bonded body 26 on the oxide single crystal wafer 21 side.
  • the reinforcing plate 30b is installed, and the vacuum pad 30c is attached to the surface of the reinforcing plate 30b and pulled upward with a force of, for example, 2 to 10 kg, and the end of the ion implantation layer 23 of the joined body 26 Alternatively, the wedge-shaped blade 29 may be brought into contact with the ion-implanted layer 23 to be peeled off.
  • 4 and 5 is not particularly limited as long as it is a jig attached to the wafer surface with a suction cup, and may be substituted.
  • 2 to 5 show an embodiment in which the support wafer side of the joined body is fixed, but the same effect can be obtained by placing the joined body upside down and fixing the oxide single crystal wafer side. .
  • the temperature of the bonded body when applying mechanical shock to the bonded body is a temperature around room temperature (including room temperature) without heating or cooling, or with heating or cooling.
  • the temperature is preferably 10 to 50 ° C., more preferably 25 to 30 ° C.
  • the temperature of the joined body when applying a mechanical shock may be the ambient atmosphere temperature, for example, the temperature measured in the furnace or oven using a thermocouple attached in the heat treatment apparatus, It may be the temperature inside the workplace.
  • the temperature of the bonded body when a mechanical shock is applied to the bonded body has a predetermined preferable temperature range between the temperature at the time of bonding in the step of obtaining the bonded body described above.
  • the difference between the temperature at the time of bonding for obtaining a bonded body and the temperature of the bonded body at the time of applying mechanical impact is preferably within 0 to 40 ° C., and the difference is preferably as close to 0 ° C.
  • peeling or cracking may occur at the bonded interface of the joined body.
  • the process of obtaining the joined body is generally performed in an environment (25 to 30 ° C.) such as a clean room.
  • an environment 25 to 30 ° C.
  • the same atmospheric temperature that is, 25 to 30 ° C. is applied to the process of applying mechanical shock. It is desirable to carry out at a degree.
  • a composite wafer including a support wafer and an oxide single crystal thin film that is a lithium tantalate thin film or a lithium niobate thin film on the support wafer is obtained.
  • the thickness of the oxide single crystal thin film of the obtained composite wafer corresponds to the hydrogen ion implantation depth at the time of hydrogen ion implantation, and is preferably 100 to 1000 nm.
  • the manufacturing process of the composite wafer according to the present invention is not particularly limited, but one mode thereof is shown in FIG.
  • Hydrogen ions 12 are implanted from the surface of the oxide single crystal wafer 11 to form an ion implantation layer 13 inside the oxide single crystal wafer 11 (step a).
  • Both the surface 11s into which the oxide single crystal wafer 11 is ion-implanted and the surface 14s of the support wafer 14 to be bonded to the oxide single crystal wafer are irradiated with an ion beam 15 to perform surface activation treatment (step b).
  • the ion-implanted surface 11s of the oxide single crystal wafer and the support wafer surface 14s to be bonded to the oxide single crystal wafer are bonded together to obtain a bonded body 16 (step c).
  • the obtained bonded body 16 is heat-treated at a temperature of 90 ° C. or higher (step d).
  • a wedge-shaped blade 19 is brought into contact with the side surface of the heat-treated bonded body 16, that is, the end of the ion implantation layer 13, and a part 11 b of the oxide single crystal wafer is peeled along the ion implantation layer 13.
  • the composite wafer 18 can be obtained by transferring the oxide single crystal thin film 11a to (step e).
  • a sapphire wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as the support wafer.
  • a lithium tantalate wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as the oxide single crystal wafer.
  • the surface roughness RMS of the surfaces used for bonding the sapphire wafer and the lithium tantalate wafer to each other was evaluated with an atomic force microscope, it was 1.0 nm or less.
  • the surfaces used for bonding the sapphire wafer and the lithium tantalate wafer to each other were subjected to a plasma treatment using a plasma activation device in a nitrogen atmosphere to perform surface activation.
  • the surfaces of the surface activated sapphire wafer and lithium tantalate wafer were bonded together at room temperature (25 ° C.) to obtain a joined body.
  • the joined body was heated to 70, 80, 90, 100, 110, 125, 150, 175, 200, 225, 250, or 275 ° C., and heat treatment was performed at each temperature for 24 hours.
  • a heat treatment oven was used as the heating means, and the temperature of the atmosphere in the oven was measured with a thermocouple to obtain the temperature of the joined body.
  • Table 1 shows the results of the appearance inspection of the obtained joined body.
  • the appearance inspection was performed by visual inspection, and the case where there was no crack or chipping was evaluated as “ ⁇ ”, the case where there was a minute crack as “ ⁇ ”, and the case where the wafer was damaged as “X”.
  • the support wafer was sapphire, it was confirmed that the sample with a heat treatment temperature of 70 to 225 ° C. was bonded without cracking or chipping.
  • Example 2 A silicon wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as the support wafer, and each of the bonded bodies was heated to 70, 80, 90, 100, 110, 125, 150, 175, 200, or 225 ° C. The experiment was performed in the same manner as in Experiment 1 except that the heat treatment was performed at each temperature for 24 hours. The surface roughness RMS of the surfaces used for bonding the silicon wafer and the lithium tantalate wafer to each other was 1.0 nm or less. Table 1 shows the results of the appearance inspection of the obtained joined body. When the supporting wafer was made of silicon, it was confirmed that the sample having a heat treatment temperature of 70 to 200 ° C. was bonded without cracking or chipping.
  • a silicon wafer having a diameter of 100 mm and a thickness of 0.35 mm on a silicon wafer with a 100 nm oxide film was used, and the joined bodies were 70, 80, 90, 100, 110, 125, 150, 175, 200.
  • each experiment was performed in the same manner as in Experiment 1 except that each was heated to 225 ° C. and heat-treated at each temperature for 24 hours.
  • surface roughness RMS of the surface used for mutually bonding a silicon wafer with an oxide film and a lithium tantalate wafer was 1.0 nm or less. Table 1 shows the results of the appearance inspection of the obtained joined body.
  • the silicon wafer with an oxide film was a silicon wafer in which a 100 nm thermal oxide film was grown on the silicon wafer by heating the silicon wafer at 1100 ° C. for about 1 hour in advance.
  • the support wafer was made of silicon with an oxide film, it was confirmed that the sample with a heat treatment temperature of 70 to 200 ° C. was bonded without cracking or chipping.
  • Example 4 A glass wafer having a diameter of 100 mm and a thickness of 0.35 mm is used as a support wafer, and each bonded body is heated to 70, 80, 90, 100, 110, or 125 ° C., and is heated at each temperature for 24 hours.
  • the experiment was performed in the same manner as in Experiment 1 except that.
  • the surface roughness RMS of the surfaces used for bonding the glass wafer and the lithium tantalate wafer to each other was 1.0 nm or less.
  • Table 1 shows the results of the appearance inspection of the obtained joined body. When the supporting wafer was made of glass, it was confirmed that the sample having a heat treatment temperature of 70 to 110 ° C. was bonded without cracking or chipping.
  • Experiments 1 to 4 used lithium tantalate wafers, but the same results as in Table 1 were obtained even when experiments similar to Experiments 1 to 4 were performed using lithium niobate wafers as oxide single crystal wafers. The same results were obtained even when the surface activation treatment was replaced by ozone water treatment, UV ozone treatment, or vacuum ion beam treatment instead of plasma treatment. From these results, it was found that any of the above activation methods is effective and that there is no difference between lithium tantalate and lithium niobate.
  • Example 1 A sapphire wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as the support wafer.
  • a lithium tantalate wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as the oxide single crystal wafer.
  • the surface roughness RMS of the surfaces used for bonding the sapphire wafer and the lithium tantalate wafer to each other was 1.0 nm or less.
  • ion implantation is performed from the surface of a lithium tantalate wafer using hydrogen atom ions under the conditions of an implantation amount of 7.0 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and an ion implantation layer is formed inside the lithium tantalate wafer.
  • a heat treatment oven was used as a heating means, and the temperature of the atmosphere in the oven was measured with a thermocouple to obtain the temperature of the joined body.
  • the heat-treated joined body is allowed to stand until it falls to room temperature, and then, at room temperature (25 ° C.), a wedge-shaped blade is brought into contact with the ion-implanted layer of the joined body and peeled along the ion-implanted layer.
  • a composite wafer to which a lithium acid thin film was transferred was obtained.
  • Table 2 shows the results of the appearance inspection of the obtained composite wafer. The appearance inspection was carried out by visual inspection. The thin film transfer was made on the entire surface of the wafer. The thin film transfer was partially defective. The thin film transfer was made poor.
  • Example 2 A silicon wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as a support wafer, and the joined body was heated to 90, 100, 110, 125, 150, 175, or 200 ° C., and each temperature was maintained for 24 hours. It carried out similarly to Example 1 except having performed heat processing. The surface roughness RMS of the surfaces used for bonding the silicon wafer and the lithium tantalate wafer to each other was 1.0 nm or less. Table 2 shows the results of the appearance inspection of the obtained composite wafer.
  • Example 3 As a support wafer, a silicon wafer with a 100 nm oxide film on a silicon wafer having a diameter of 100 mm and a thickness of 0.35 mm is used, and the bonded body becomes 90, 100, 110, 125, 150, 175, or 200 ° C. In the same manner as in Example 1 except that each was heated and heat-treated at each temperature for 24 hours. In addition, surface roughness RMS of the surface used for mutually bonding a silicon wafer with an oxide film and a lithium tantalate wafer was 1.0 nm or less. Table 2 shows the results of the appearance inspection of the obtained composite wafer.
  • the silicon wafer with an oxide film was a silicon wafer in which a 100 nm thermal oxide film was grown on the silicon wafer by previously heating the silicon wafer at 1100 ° C. for 1 hour.
  • Example 4 A glass wafer with a diameter of 100 mm and a thickness of 0.35 mm was used as a support wafer, and each bonded body was heated to 90, 100, or 110 ° C., and was subjected to heat treatment at each temperature for 24 hours. Performed as in Example 1. The surface roughness RMS of the surfaces used for bonding the glass wafer and the lithium tantalate wafer to each other was 1.0 nm or less. Table 2 shows the results of the appearance inspection of the obtained composite wafer.
  • the support wafer is sapphire
  • the heat treatment temperature is 90 to 225 ° C.
  • the support wafer is silicon
  • the heat treatment temperature is 90 to 200 ° C.
  • the support wafer is silicon with an oxide film
  • the heat treatment temperature was 80 ° C.
  • a portion where the lithium tantalate thin film was transferred and a portion where the portion was not transferred were generated on the support wafer.
  • the embrittlement at the ion implantation interface was not sufficient, and the bonding force between the two wafers was insufficient, and it was considered that the entire surface was not transferred.
  • the implantation amount is 5.0 ⁇ 10 16 , 7.5 ⁇ 10 16 , 10 ⁇ 10 16 , 12.5 ⁇ 10 16 , 15 ⁇ 10 16 , 17 using hydrogen atom ions.
  • Ion implantation is performed under the conditions of 5 ⁇ 10 16 , 20 ⁇ 10 16 , 22.5 ⁇ 10 16 , 25 ⁇ 10 16 , or 27.5 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and a lithium tantalate wafer Example 1 was carried out in the same manner as in Example 1 except that an ion-implanted layer was formed inside and that the bonded body was heat-treated at 90 ° C. for 24 hours.
  • ion implantation is performed using hydrogen atom ions under the conditions of an implantation amount of 4.0 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and an ion implantation layer is formed inside the lithium tantalate wafer.
  • the same operation as in Example 5 was carried out except that it was formed.
  • a lithium tantalate wafer having a diameter of 100 mm and a thickness of 0.35 mm was used as the oxide single crystal wafer.
  • the surface roughness RMS of the surfaces used for bonding the lithium tantalate wafers to each other was 1.0 nm or less.
  • ion implantation was performed using hydrogen atom ions under the conditions of an implantation amount of 30 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV to form an ion implantation layer inside the lithium tantalate wafer.
  • the implantation amount is 5.0 ⁇ 10 16 , 7.5 ⁇ 10 16 , 10 ⁇ 10 16 , 12.5 ⁇ 10 16 , 15 ⁇ 10 16 , 17 using hydrogen atom ions.
  • Ion implantation is performed under the conditions of 5 ⁇ 10 16 , 20 ⁇ 10 16 , 22.5 ⁇ 10 16 , 25 ⁇ 10 16 , or 27.5 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and a lithium tantalate wafer Example 2 was carried out in the same manner as in Example 2 except that an ion-implanted layer was formed inside and that the bonded body was subjected to heat treatment at 90 ° C. for 24 hours.
  • ion implantation is performed using hydrogen atom ions under the conditions of an implantation amount of 4.0 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and an ion implantation layer is formed inside the lithium tantalate wafer.
  • the same operation as in Example 6 was carried out except that it was formed.
  • the implantation amount is 5.0 ⁇ 10 16 , 7.5 ⁇ 10 16 , 10 ⁇ 10 16 , 12.5 ⁇ 10 16 , 15 ⁇ 10 16 , 17 using hydrogen atom ions.
  • Ion implantation is performed under the conditions of 5 ⁇ 10 16 , 20 ⁇ 10 16 , 22.5 ⁇ 10 16 , 25 ⁇ 10 16 , or 27.5 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and a lithium tantalate wafer Example 3 was performed in the same manner as in Example 3 except that an ion-implanted layer was formed inside and that the bonded body was subjected to heat treatment at 90 ° C. for 24 hours.
  • ion implantation is performed using hydrogen atom ions under the conditions of an implantation amount of 4.0 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and an ion implantation layer is formed inside the lithium tantalate wafer.
  • the same operation as in Example 7 was performed except for formation.
  • the implantation amount is 5.0 ⁇ 10 16 , 7.5 ⁇ 10 16 , 10 ⁇ 10 16 , 12.5 ⁇ 10 16 , 15 ⁇ 10 16 , 17 using hydrogen atom ions.
  • Ion implantation is performed under the conditions of 5 ⁇ 10 16 , 20 ⁇ 10 16 , 22.5 ⁇ 10 16 , 25 ⁇ 10 16 , or 27.5 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and a lithium tantalate wafer Example 4 was performed in the same manner as in Example 4 except that an ion-implanted layer was formed inside and that the bonded body was heat-treated at 90 ° C. for 24 hours.
  • ion implantation is performed using hydrogen atom ions under the conditions of an implantation amount of 4.0 ⁇ 10 16 atoms / cm 2 and an acceleration voltage of 100 KeV, and an ion implantation layer is formed inside the lithium tantalate wafer.
  • the same operation as in Example 8 was carried out except that it was formed.
  • Examples 9 to 12 The bonded body is heated at 110 ° C. for 24 hours, heat-treated, and then cooled to room temperature (25 ° C.). The surface of the bonded wafer on the support wafer side is fixed on a fixed stage with a vacuum chuck, and the bonded body is ion-implanted. The same procedure as in Examples 1 to 4 was conducted, except that a wedge-shaped blade was brought into contact with the layer and peeled along the ion implantation layer. It was confirmed that the lithium tantalate thin film was transferred to the entire surface of the support wafer, regardless of which support wafer was used.
  • Examples 13 to 16> The bonded body is heat-treated at 110 ° C. for 24 hours, heat-treated and then cooled to room temperature (25 ° C.), the surface on the support wafer side of the bonded body is fixed on a fixed stage with a vacuum chuck, and the bonded lithium tantalate wafer With a double-sided tape on the side surface and a glass reinforcing plate with a diameter of 100 mm and a thickness of 0.35 mm installed, a wedge-shaped blade is brought into contact with the ion-implanted layer of the joined body and peeled along the ion-implanted layer The same procedure as in Examples 1 to 4 was carried out except that. It was confirmed that the lithium tantalate thin film was transferred to the entire surface of the support wafer, regardless of which support wafer was used.
  • Examples 17 to 20> The bonded body is heat-treated at 110 ° C. for 24 hours, heat-treated and then cooled to room temperature (25 ° C.), the surface on the support wafer side of the bonded body is fixed on a fixed stage with a vacuum chuck, and the bonded lithium tantalate wafer A 10 mm diameter vacuum pad is attached at a position 10 mm from the end of the side surface, and a wedge-shaped blade is brought into contact with the ion implantation layer of the joined body while the vacuum pad is pulled upward by a force of 5 kg.
  • the same procedure as in Examples 1 to 4 was performed, except that peeling was performed along the direction. It was confirmed that the lithium tantalate thin film was transferred to the entire surface of the support wafer, regardless of which support wafer was used.
  • Examples 21 to 24> The bonded body is heat-treated at 110 ° C. for 24 hours, heat-treated and then cooled to room temperature (25 ° C.), the surface on the support wafer side of the bonded body is fixed on a fixed stage with a vacuum chuck, and the bonded lithium tantalate wafer A glass reinforcing plate with a diameter of 100 mm and a thickness of 0.35 mm is installed on the surface of the side using a double-sided tape, and a vacuum pad with a diameter of 10 mm is attached to a position 10 mm from the end of the surface of the reinforcing plate, The same procedure as in Examples 1 to 4 was performed except that the wedge-shaped blade was brought into contact with the ion-implanted layer of the joined body and peeled along the ion-implanted layer while the pad was pulled upward with a force of 5 kg. It was confirmed that the lithium tantalate thin film was transferred to the entire surface of the support wafer, regardless of which support wafer was used.
  • Examples 25 to 28> The bonded body is heated at 110 ° C. for 24 hours, heat-treated, and then cooled to room temperature (25 ° C.).
  • the surface of the bonded wafer on the support wafer side is fixed on a fixed stage with a vacuum chuck, and the bonded body is ion-implanted.
  • the same procedure as in Examples 1 to 4 was performed, except that high-pressure air was blown onto the layer at a flow rate of 50 L / min, and peeling was performed along the ion implantation layer. It was confirmed that the lithium tantalate thin film was transferred to the entire surface of the support wafer, regardless of which support wafer was used.
  • Examples 29 to 32> The bonded body is heated at 110 ° C. for 24 hours, heat-treated, and then cooled to room temperature (25 ° C.).
  • the surface of the bonded wafer on the support wafer side is fixed on a fixed stage with a vacuum chuck, and the bonded body is ion-implanted. This was carried out in the same manner as in Examples 1 to 4, except that high-pressure water was blown onto the layer at a flow rate of 30 L / min, and peeling was performed along the ion implantation layer. It was confirmed that the lithium tantalate thin film was transferred to the entire surface of the support wafer, regardless of which support wafer was used.
  • oxide single crystal wafer 11s surface of oxide single crystal wafer 11a: oxide single crystal wafer thin film 11b: oxide single crystal wafer after peeling 12: hydrogen ion 13: ion implantation layer 14: support wafer 14s: Surface of supporting wafer 15: Ion beam irradiation 16: Bonded body 18: Composite wafer 19: Wedge-shaped blade 21: Oxide single crystal wafer of bonded body 21s: Surface of oxide bonded single crystal wafer side of bonded body 23: Bonded body Ion implantation layer 24: Support wafer of bonded body 24s: Surface of support body side of bonded body 26: Bonded body 29: Wedge blade 30a: Vacuum chuck 30b: Reinforcing plate 30c: Vacuum pad 31: Fixed stage 32: Double-sided tape

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)

Abstract

支持ウェーハと酸化物単結晶薄膜との貼り合わせ界面に割れや剥がれがなく、支持ウェーハ上の全面にタンタル酸リチウムまたはニオブ酸リチウムである酸化物単結晶の薄膜が転写された複合ウェーハを提供する。具体的には、表面から水素原子イオンまたは水素分子イオンを注入し、酸化物単結晶ウェーハの内部にイオン注入層を形成する工程と、酸化物単結晶ウェーハのイオン注入した表面と支持ウェーハの表面の少なくとも一方に表面活性化処理を施す工程と、酸化物単結晶ウェーハのイオン注入した表面と支持ウェーハの表面とを貼り合わせて接合体を得る工程と、接合体を90℃以上であって割れを生じない温度で熱処理する工程と、熱処理した接合体のイオン注入層に機械的衝撃を与える工程であって、イオン注入層に沿って剥離し、支持ウェーハ上に転写された酸化物単結晶薄膜を得る、工程とを少なくとも含む複合ウェーハの製造方法である。

Description

酸化物単結晶薄膜を備えた複合ウェーハの製造方法
 本発明は、複合ウェーハの製造に関する。より詳しくは、支持ウェーハ上に酸化物単結晶薄膜を備えた複合ウェーハの製造方法に関する。
 近年、スマートフォンに代表される小型通信機器の分野において、通信量の急激な増大や多機能化は進行している。通信量の増大に対応してバンド数を増加させることが行われている一方、小型通信機器は、その形状をスケールアップさせることなく多機能化することが求められている。よって、小型通信機器に用いられる各種部品は、更なる小型化、高性能化が必須となっている。
 タンタル酸リチウム(Lithium Tantalate:LT)やニオブ酸リチウム(Lithium Niobate:LN)等の酸化物単結晶は、一般的な圧電材料であり、表面弾性波(surface acoustic wave:SAW)デバイスの材料として広く用いられている。圧電材料に酸化物単結晶を用いた場合、電磁的エネルギーが力学的エネルギーに変換される効率を示す電気機械結合係数の値が大きいため広帯域化を可能とするが、温度安定性は低く、温度変化によって対応できる周波数がシフトしてしまう。温度に対する低い安定性は、酸化物単結晶の熱膨張係数に起因する。
 電圧材料に酸化物単結晶を用いた場合の温度安定性を向上させる方法として、例えば、酸化物単結晶ウェーハに、酸化物単結晶より小さい熱膨張係数を有する材料、具体的にはサファイアウェーハを貼り合わせて、酸化物単結晶ウェーハ側を研削などで数μm~数十μmに薄化することで、酸化物単結晶の熱膨張の影響を抑えることが提案されている(非特許文献1)。しかし、この方法は、貼り合わせた後に酸化物単結晶ウェーハを削り込むため、酸化物単結晶ウェーハの大部分を捨て去ってしまうことになり、材料の使用効率が悪い。また、酸化物単結晶として用いられるタンタル酸リチウムやニオブ酸リチウムは高価な材料であるので、生産コストを抑えるためにも、製品への利用効率が高く、廃棄する量が少ない手法が望まれる。
 SOIウェーハの製造手法、例えばSmart-Cut法は、端的に言えば、水素イオン層を形成したシリコンウェーハに支持ウェーハを貼り合わせた後に、500℃前後の熱処理を加えることでイオン注入層を熱的に剥離させる方法である(特許文献1)。酸化物単結晶ウェーハの製品への利用効率を上げるために、Smart-Cut法のシリコンウェーハの代わりに酸化物単結晶ウェーハを適用して、支持ウェーハ上に酸化物単結晶の薄膜を形成することが試みられている(非特許文献2、3)。
 非特許文献2は、イオン注入層を形成したタンタル酸リチウムウェーハの表面に厚さ121nmのCrの金属層を形成し、金属層を介して厚さ数百nmのSiO基板と貼り合わせて、200~500℃で熱処理してイオン注入層で剥離させ、金属層を介してSiO基板上にタンタル酸リチウム薄膜を転写した後に、SiO基板のタンタル酸リチウム薄膜を転写した面の反対側にタンタル酸リチウムウェーハを貼り合わせて、LTMOI(lithium-tantalate-metal-on-insulator)構造を作製することを報告している。また、非特許文献3は、イオン注入層を形成したタンタル酸リチウムウェーハにシリコンウェーハを貼り合わせて、200℃で熱処理してイオン注入層で剥離させて、シリコンウェーハ上にタンタル酸リチウム薄膜を熱的に転写したことを報告している。
特許第3048201号公報
太陽誘電株式会社、"スマートフォンのRFフロントエンドに用いられるSAW-Duplexerの温度補償技術"、[online]、2012年11月8日、電波新聞ハイテクノロジー、[平成27年3月20日検索]、インターネット(URL:http://www.yuden.co.jp/jp/product/tech/column/20121108.html) A Tauzinら、"3-inch single-crystal LiTaO3 films onto metallic electrode using Smart CutTM technology"、Electric Letters、19th June 2008、Vol.44、No.13、p.822 Weill Liuら、"Fabrication of single-crystalline LiTaO3 film on silicon substrate using thin film transfer technology"、J. Vac. Sci. Technol. B26(1)、Jan/Feb 2008、p.206
 タンタル酸リチウム(LT)やニオブ酸リチウム(LN)等の酸化物単結晶は、硬く且つ非常に脆いものであり、また、図6に示すように、シリコン、ガラスおよびサファイアと比べて熱膨張係数が極めて大きい。このため、酸化物単結晶は、シリコン、ガラスおよびサファイア等の異種のウェーハと貼り合わせた後に高温で熱処理すると、両ウェーハの熱膨張係数の差によって、貼り合わせたウェーハの間で剥がれや割れが発生してしまうという問題がある。例えば、タンタル酸リチウムと、一般的に支持ウェーハとして用いられる、特に熱膨張係数が大きいサファイアとの差は、図6から確認できるとおり、7×10-6/K(=7ppm/K)以上もある。
 非特許文献2は、タンタル酸リチウムのウェーハと薄膜の間に、金属層とSiO基板を挟む構造とすることで、熱処理時に熱膨張の差によるウェーハの剥がれや割れを抑制し、タンタル酸リチウム薄膜の転写を可能とする報告である。しかし、この方法では、下地の基板を薄膜と同じタンタル酸リチウムとするため、上述した圧電材料としての課題である温度安定性は解決できない。また、熱処理を200℃以上としないと、薄膜を転写することができない。さらに、金属層を挟み込む構造であるため、適用可能な用途は制限される。また、ウェーハの割れを抑制するために高価なタンタル酸リチウムを必要以上に使用しなければならなく、製造コストが高くなる。
 非特許文献3は、熱処理を200~800℃で試みたと記載しているが、具体的にSmart-Cut法を用いてシリコンウェーハ上にタンタル酸リチウム薄膜を転写した例としては200℃のみであり、また、この例において、シリコンウェーハの全面にタンタル酸リチウム薄膜を転写し得たか否かについては記載されていない。本発明者らは、非特許文献3と同様の手法を用いて、200℃での熱処理による剥離についての検証実験を行ったところ、タンタル酸リチウム薄膜は、シリコンウェーハの全面には転写されず、ごく一部分においてのみ転写が認められた。特に、シリコンウェーハの外周部分においては、タンタル酸リチウム薄膜が全く転写されなかった。これは、熱処理中に両ウェーハの熱膨張の差に起因して貼り合わせウェーハの反りが生じ、シリコンウェーハの外周部分においてタンタル酸リチウムウェーハとの貼り合わせ界面から剥がれたものと思われる。また、熱処理温度を200℃以上とした場合についても、上述したように、両ウェーハの熱膨張の差に起因した貼り合わせウェーハの反りを抑制できず、シリコンウェーハの全面にタンタル酸リチウム薄膜を安定的に転写することができないと推察する。
 本発明者らは、鋭意検討を行った結果、予想に反して、熱膨張係数の近い材料を組み合わせて応力の発生を抑える従来のアプローチとは異なり、敢えて酸化物単結晶と熱膨張係数が大きく異なる(具体的には酸化物単結晶よりも7ppm/K以上熱膨張係数の小さい)材料を支持ウェーハとして選択することにより、低コスト、かつ、貼り合わせ界面で剥がれや割れが生じにくい、支持ウェーハ上に酸化物単結晶薄膜を備えた複合ウェーハの製造方法を見出した。具体的には、所定の水素イオン注入量を用いてイオン注入層を形成した酸化物単結晶ウェーハと、酸化物単結晶より熱膨張係数の小さい支持ウェーハとを、表面活性化処理などでウェーハ間に結合力を付与した状態で貼り合わせ、熱剥離を生じさせない程度の低温で熱処理を加えた後に、イオン注入層に物理的な衝撃を与えることで、イオン注入層の脆化を一気に進めて剥離させることを見出した。
 すなわち、本発明は、一態様によれば、
 タンタル酸リチウムウェーハまたはニオブ酸リチウムウェーハである酸化物単結晶ウェーハの表面から水素原子イオンまたは水素分子イオンを注入し、前記酸化物単結晶ウェーハの内部にイオン注入層を形成する工程と、
 前記酸化物単結晶ウェーハのイオン注入した表面と、前記酸化物単結晶ウェーハと貼り合わせようとする支持ウェーハの表面の少なくとも一方に、表面活性化処理を施す工程と、
 前記表面活性化処理を施した後、前記酸化物単結晶ウェーハのイオン注入した表面と、前記支持ウェーハの表面とを貼り合わせて接合体を得る工程と、
 前記接合体を90℃以上であって割れを生じない温度で熱処理する工程と、
 前記熱処理した接合体の前記イオン注入層に機械的衝撃を与える工程であって、前記イオン注入層に沿って剥離し、前記支持ウェーハ上に転写された酸化物単結晶薄膜を得る、工程と
を少なくとも含み、
  前記水素原子イオンの注入量が、5.0×1016atom/cm~2.75×1017atom/cmであり、前記水素分子イオンの注入量が、2.5×1016atoms/cm~1.37×1017atoms/cmである、
支持ウェーハ上に酸化物単結晶薄膜を備えた複合ウェーハの製造方法を提供することができる。
 本発明の製造方法によれば、支持ウェーハと酸化物単結晶薄膜との貼り合わせ界面での密着性が高く、且つ、剥がれや割れが生じにくく、支持ウェーハ上の全面に均一の厚みの酸化物単結晶薄膜が転写された複合ウェーハを得ることができる。また、支持ウェーハ上に酸化物単結晶薄膜を転写して分離した後の酸化物単結晶ウェーハを、再度、複合ウェーハの製造に用いることができ、低コスト化することが可能となる。
本発明の一態様の複合ウェーハの製造方法の模式図である。 本発明の機械的衝撃を与える工程において補強治具を用いた場合の一態様の配置図である。 本発明の機械的衝撃を与える工程において補強治具を用いた場合の他の態様の配置図である。 本発明の機械的衝撃を与える工程において補強治具を用いた場合の他の態様の配置図である。 本発明の機械的衝撃を与える工程において補強治具を用いた場合の他の態様の配置図である。 各種材料の熱膨張係数を比較した図である。
 以下、本発明を実施するための形態を詳細に説明するが、本発明の範囲は、この形態に限定されるものではない。
 本発明は、一態様によれば、支持ウェーハ上に酸化物単結晶薄膜を備えた複合ウェーハの製造方法に関する。
 支持ウェーハは、例えば、貼り合わせる酸化物単結晶ウェーハの熱膨張係数よりも7ppm/K以上小さい材料からなるウェーハであってもよい。支持ウェーハは、サファイアウェーハ、シリコンウェーハ、酸化膜付きシリコンウェーハおよびガラスウェーハ等が挙げられる。支持ウェーハの大きさは、特に限定されるものではないが、例えば直径75~150mm、厚さ0.2~0.8mmのウェーハであってもよい。支持ウェーハは、市販されているものを用いてもよいが、特に限定されるものではない。例えば、酸化膜付きシリコンウェーハは、少なくとも貼り合わせる表面に酸化膜を有するシリコンウェーハであり、シリコンウェーハを大気雰囲気下700~1200℃で熱処理することで、シリコンウェーハの表面上に酸化膜を作製してもよい。酸化膜付きシリコンウェーハの酸化膜の厚さは、特に限定されるものではないが、10~500nmであることが好ましい。
 酸化物単結晶は、リチウムと、タンタルまたはニオブ等の金属元素と、酸素とからなる化合物であって、例えばタンタル酸リチウム(LiTaO)やニオブ酸リチウム(LiNbO)が挙げられる。酸化物単結晶は、特にレーザー素子あるいは圧電素子、表面弾性波素子等の用途において、タンタル酸リチウム単結晶またはニオブ酸リチウム単結晶であることが好ましい。酸化物単結晶は、通常、ウェーハの形状で用いられる。酸化物単結晶ウェーハの大きさは、特に限定されるものではないが、例えば直径75~150mm、厚さ0.2~0.8mmのウェーハであってもよい。酸化物単結晶ウェーハは、市販されているものを用いてもよいが、チョクラルスキー法等を用いた既報の製造方法(例えば特開2003-165795号、再公表2004-079061号)をそのまま用いてまたはそれらに記載される工程を組み合わせて作製してもよい。
 支持ウェーハおよび酸化物単結晶ウェーハは、貼り合わせる表面において、表面粗さRMSが1.0nm以下であることが好ましい。表面粗さRMSが1.0nmより大きいと、貼り合わせ界面に空隙が生じ、剥がれの原因となる場合がある。このため、表面粗さRMSが1.0nmより大きい場合は、化学機械研磨(Chemical Mechanical Polishing:CMP)によって所望の表面粗さとしてもよい。なお、表面粗さRMSは、例えば原子間力顕微鏡(Atomic Force Microscopy:AFM)によって評価することができる。
 酸化物単結晶ウェーハは、その表面から水素イオンを注入し、酸化物単結晶ウェーハの内部にイオン注入層を形成する。イオン注入層は、酸化物単結晶ウェーハの表面から所望の深さにイオン注入層を形成できるような注入エネルギーで、所定の線量の水素原子イオン(H)または水素分子イオン(H )を注入することにより形成される。このときの条件として、例えば注入エネルギーは50~200keVとすることができる。水素原子イオン(H)の場合、注入量は、5.0×1016atom/cm~2.75×1017atom/cmである。5.0×1016atom/cm未満だと、後の工程でイオン注入層の脆化が起こらない。2.75×1017atom/cmを超えると、イオン注入時にイオン注入した面においてマイクロキャビティが生じ、ウェーハ表面に凹凸が形成され所望の表面粗さが得られなくなる。また、水素分子イオン(H )の場合、注入量は、2.5×1016atoms/cm~1.37×1017atoms/cmである。2.5×1016atoms/cm未満だと、後の工程でイオン注入層の脆化が起こらない。1.37×1017atoms/cmを超えると、イオン注入時にイオン注入した面においてマイクロキャビティが生じ、ウェーハ表面に凹凸が形成され所望の表面粗さが得られなくなる。水素原子イオンの注入量は、水素分子イオンの注入量の2倍であってもよい。
 次に、酸化物単結晶ウェーハのイオン注入した表面と、酸化物単結晶ウェーハと貼り合わせようとする支持ウェーハの表面の少なくとも一方に、表面活性化処理を施す。表面活性化処理を施す表面は、酸化物単結晶ウェーハのイオン注入した表面と、酸化物単結晶ウェーハと貼り合わせようとする支持ウェーハの表面の両方であってもよく、少なくとも一方である。表面活性化処理を施すことで、貼り合わせた後に接合強度を高めるための高温での熱処理を用いなくてもよく、比較的低温でも所望の接合強度を得ることができる。とりわけ、タンタル酸リチウムやニオブ酸リチウムなどの硬くて脆い酸化物単結晶ウェーハと、酸化物単結晶ウェーハと比較して熱膨張係数が非常に小さい支持ウェーハとを用い、上述したように表面活性化処理を施して貼り合わせた場合、後の比較的低温での熱処理によって、酸化物単結晶ウェーハと支持ウェーハの熱膨張係数の差から、貼り合わせ界面と並行となる方向に発生した大きな剪断応力が、表面活性化処理によって剪断応力に対抗し得るのに十分な接合強度を付与した貼り合わせ界面ではなく、イオン注入層において剥離しない程度に破壊を促進されることができる。
 表面活性化処理の方法としては、オゾン水処理、UVオゾン処理、イオンビーム処理およびプラズマ処理等が挙げられる。オゾンで処理をする場合は、例えば、純水中にオゾンガスを導入してオゾン水とし、オゾン水中にウェーハを浸漬させることで、活性なオゾンで表面を活性化することができる。また、UVオゾン処理をする場合は、例えば、大気もしくは酸素ガスに短波長のUV光(例えば波長195nm程度)を照射して活性なオゾンを発生させた雰囲気中にウェーハを保持することで、表面を活性化することができる。イオンビーム処理をする場合は、例えば、高真空中(例えば1×10-5Pa未満)でAr等のイオンビームをウェーハ表面に当て、活性度が高いダングリングボンドを露出させることで行うことができる。プラズマで処理をする場合、例えば、真空チャンバ中にウェーハを載置し、プラズマ用ガスを減圧(例えば0.2~1.0mTorr)下で5~60秒程度さらし、表面をプラズマ処理する。プラズマ用ガスとしては、表面を酸化する場合には酸素ガス、酸化しない場合には水素ガス、窒素ガス、アルゴンガスまたはこれらの混合ガスを用いることができる。プラズマで処理することにより、ウェーハ表面の有機物が酸化して除去され、さらに表面のOH基が増加し活性化する。
 次に、表面活性化処理を施した後、酸化物単結晶ウェーハのイオン注入した表面と、支持ウェーハの表面とを貼り合わせて接合体を得る。酸化物単結晶ウェーハと支持ウェーハを貼り合わせる時の温度は、室温近傍(室温を含む)の温度、例えば10~50℃で行うことが好ましい。最終製品である複合ウェーハは室温前後で用いられることが多く、貼り合わせる時もこの温度域に準拠していることが望ましい。なお、貼り合わせる時の温度は、貼り合わせを行う場所の温度、つまり周囲または装置内の雰囲気温度であってもよい。貼り合わせる時の温度は、例えば貼り合わせ装置内の雰囲気温度を設定することで制御することができる。なお、室温は、対象物に加熱も冷却も行わない周囲温度であり、特に限定されないが、例えば10~30℃、好ましくは25℃前後である。
 次に、接合体を90℃以上であって、例えば貼り合わせ界面に割れを生じない温度で熱処理する。90℃未満だと、酸化物単結晶ウェーハと支持ウェーハとの貼り合わせ界面での接合強度が不十分となり、貼り合わせ界面で剥がれが生じる場合がある。熱処理の温度は、用いる支持ウェーハに合わせて変化させてもよい。熱処理する工程における温度は、例えば、支持ウェーハがサファイアウェーハである場合は、好ましくは90~225℃であり、より好ましくは90~200℃である。支持ウェーハがシリコンウェーハまたは酸化膜付きシリコンウェーハである場合は、好ましくは90~200℃であり、より好ましくは90~175℃である。また、支持ウェーハがガラスウェーハである場合は、好ましくは90~110℃であり、より好ましくは90~100℃である。接合体を90℃以上であって割れを生じない温度で熱処理することによって、支持ウェーハと酸化物単結晶ウェーハとの貼り合わせ界面での接合力を向上させるだけでなく、後の工程においてイオン注入層を脆化しやすくすることも可能となる。熱処理手段としては、例えば熱処理炉やオーブン等が挙げられるが、特に限定されない。なお、接合体の温度は、例えば熱処理装置内に付随する熱電対などを用いて、炉やオーブン内の雰囲気温度を測定した温度であってもよい。上記温度での熱処理の時間は、割れや剥離を生じなければ特に限定されず、10分から数十時間、例えば100時間までとしてもよい。例えば、熱処理温度が90℃以上110℃未満である場合、10分間~100時間とすることが好ましく、熱処理温度が110℃以上175℃未満である場合、10分間~60時間とすることが好ましく、熱処理温度が175℃以上200℃未満である場合、10分間~24時間とすることが好ましく、熱処理温度が200℃以上225℃未満である場合、10分間~12時間とすることが好ましい。本発明によれば、接合体に保護ウェーハを備えることなく、熱処理することができるため、工程をより簡易化することが可能である。
 熱処理した接合体は、室温近傍(室温を含む)の温度、例えば10~50℃となるように冷却することが好ましい。例えば、熱処理した接合体を、25℃に調節した部屋で静置させて所望の温度としてもよい。接合体を貼り合わせ時と同様の室温近傍の温度とすることで、接合体の応力を低減でき、後の機械的衝撃を与える工程において、接合体の割れや欠陥を生じにくくさせることが可能となる。
 次に、熱処理後の接合体のイオン注入層に機械的衝撃を与えてイオン注入層に沿って剥離し、支持ウェーハ上に酸化物単結晶薄膜を転写する。機械的衝撃を与える手段は、特に限定されるものではないが、鋭角な道具や楔状の鋭角な刃などの剥離器具を用いてもよいし、気体もしくは液体等の流体のジェットを用いてもよい。鋭角な道具や楔状の鋭角な刃などの剥離器具は、特に限定されないが、プラスチック(例えばポリエーテルエーテルケトン)や金属、ジルコニア、シリコン、ダイヤモンド等から作製してもよい。また、鋭角な道具としては、楔やハサミ等の刃を用いてもよい。気体もしくは液体等の流体のジェットとしては、特に限定されないが、例えば流速10~1000L/min程度の高圧エアや高圧水のジェットを用いてもよい。流体のジェットは、例えば、接合体のイオン注入層の端部から連続的または断続的に吹き付けてもよい。
 機械的衝撃を、例えば、接合体の側面、例えばイオン注入層の端部に楔状の刃を接触させるまたは挿入することで与え、イオン注入層に沿って剥離してもよい。また、機械的衝撃を、例えば、接合体のイオン注入層の端部から気体もしくは液体の流体、例えば高圧エアや高圧水のジェットを連続的または断続的に吹き付けることで与え、イオン注入層に沿って剥離してもよい。さらに、例えば、接合体のイオン注入層の端部に楔状の刃を接触させた状態で、刃を接触させた同じ側面から気体もしくは液体の流体、例えば高圧エアや高圧水のジェットを連続的または断続的に吹き付けることで、イオン注入層に沿って剥離してもよい。剥離は、一端部から他端部に向かうへき開によるものが好ましい。
 接合体のイオン注入層に機械的衝撃を与える前に、場合によって、接合体の片側または両側の表面に補強材を固定することが好ましい。例えば、補強材を、接合体の支持ウェーハ側の側面、または、接合体の酸化物単結晶ウェーハ側の側面、若しくは、接合体の支持ウェーハ側と酸化物単結晶ウェーハ側の両方の側面の表面に取り付けてもよい。補強材としては、好ましくは、真空チャック、静電チャック、補強板、または保護テープである。真空チャックは、特に限定されるものではなく、多孔質ポリエチレン、アルミナ等の真空チャックが挙げられる。静電チャックは、特に限定されるものではなく、炭化ケイ素や窒化アルミニウム等のセラミクス製の静電チャックが挙げられる。真空チャックおよび静電チャックの形状は、特に限定されるものではないが、接合体の直径よりも大きいことが好ましい。補強板は、特に限定されるものではないが、プラスチックや金属、セラミクス等から作製してもよい。補強板の形状は、特に限定されるものではないが、接合体の直径よりも大きいことが好ましい。補強板は、例えば両面テープによって接合体に固定されてもよい。保護テープは、特に材質、厚さ等に限定されず、半導体製造工程で用いられるダイシングテープやBGテープ等が使用できる。補強材を用いることで、接合体に機械的衝撃を与えた際にイオン注入層以外での剥離や接合体の割れをより防止し、確実に剥離を行うことができる。
 機械的衝撃を与える工程において接合体のイオン注入層に機械的衝撃を与える際の具体的な態様を図2~5に示す。図2に示すように、接合体26の支持ウェーハ24側の表面24sを真空チャック30aで固定ステージ31上に固定した状態で、接合体26のイオン注入層23の端部に楔状の刃29を接触させることで、イオン注入層23に沿って剥離してもよい。また、楔状の刃29の代わりに高圧エアまたは高圧水を用い、接合体の側面、例えばイオン注入層の端部から吹き付けることで剥離してもよい。機械的衝撃を与えるものとして高圧エアまたは高圧水を用いる場合、先に、接合体のイオン注入層の端部に楔状の刃を接触させてイオン注入層の端部に隙間を確保してから行ってもよい。
 図3に示すように、接合体26の支持ウェーハ24側の表面24sを真空チャック30aで固定ステージ31上に固定し、接合体26の酸化物単結晶ウェーハ21側の表面21sに両面テープ32を用いて補強板30bを設置した状態で、接合体26のイオン注入層23の端部に楔状の刃29を接触させることで、イオン注入層23に沿って剥離してもよい。なお、接合体の酸化物単結晶ウェーハ側の表面に取り付けた補強板は、真空チャックのタイプであってもよい。
 図4に示すように、接合体26の支持ウェーハ24側の表面24sを真空チャック30aで固定ステージ31上に固定し、接合体26の酸化物単結晶ウェーハ21側の表面21sに真空パッド30cを取り付けて上方に例えば2~10kgの力で引っ張った状態で、接合体26のイオン注入層23の端部に楔状の刃29を接触させることで、イオン注入層23に沿って剥離してもよい。また、図5に示すように、接合体26の支持ウェーハ24側の表面24sを真空チャック30aで固定ステージ31上に固定し、接合体26の酸化物単結晶ウェーハ21側の表面21sに両面テープ32を用いて補強板30bを設置し、更に、補強板30bの表面に真空パッド30cを取り付けて上方に例えば2~10kgの力で引っ張った状態で、接合体26のイオン注入層23の端部に楔状の刃29を接触させることで、イオン注入層23に沿って剥離してもよい。なお、図4および5において用いた真空パッドは、ウェーハ表面に吸盤で取り付けられる治具であれば特に限定されることなく、代用してもよい。図2~5においては、接合体の支持ウェーハ側を固定した態様を示しているが、接合体の上下を逆に置き、酸化物単結晶ウェーハ側を固定する態様としても同様の効果が得られる。
 機械的衝撃を与える工程において、接合体に機械的衝撃を与える時の接合体の温度は、加熱や冷却を行うことなく、あるいは、加熱や冷却を行って、室温近傍(室温を含む)の温度、例えば10~50℃とすることが好ましく、25~30℃とすることがより好ましい。機械的衝撃を与える時の接合体の温度は、周囲の雰囲気温度、例えば熱処理装置内に付随する熱電対などを用いて、炉やオーブン内の雰囲気温度を測定した温度であってもよいし、作業場の室内の温度であってもよい。接合体に機械的衝撃を与える時の接合体の温度は、上述した接合体を得る工程における貼り合わせる時の温度との間に所定の好ましい温度範囲を有している。例えば、接合体を得るための貼り合わせ時の温度と、機械的衝撃を与える時の接合体の温度との差は、好ましくは0~40℃以内であり、差が0℃に近いほど望ましい。所定の好ましい温度範囲を超えると、接合体の貼り合わせ界面に剥がれや割れが生じる場合がある。貼り合わせる時と機械的衝撃を与える時の接合体の温度の差を所定の範囲とすることで、機械的衝撃を与える工程において熱膨張に起因する反りの応力を最小限とすることができ、欠陥等の発生が極力抑制され得る。なお、接合体を得る工程は、クリーンルーム等の環境下(25~30℃)で行うことが一般的であり、この場合、機械的衝撃を与える工程についても同様の雰囲気温度、つまり25~30℃程度で行うことが望ましい。
 以上の手法を用いることで、支持ウェーハと、支持ウェーハ上のタンタル酸リチウム薄膜またはニオブ酸リチウム薄膜である酸化物単結晶薄膜とを備えた複合ウェーハが得られる。得られた複合ウェーハの酸化物単結晶薄膜の厚さは、水素イオン注入時の水素イオンの注入深さに対応し、100~1000nmであることが好ましい。
 本発明にかかる複合ウェーハの製造工程は、特に限定されるものではないが、その一態様を図1に示す。酸化物単結晶ウェーハ11の表面から水素イオン12を注入し、酸化物単結晶ウェーハ11の内部にイオン注入層13を形成する(工程a)。酸化物単結晶ウェーハ11のイオン注入した表面11sと、酸化物単結晶ウェーハと貼り合わせる支持ウェーハ14の表面14sの両方に、イオンビーム15を照射して表面活性化処理を施す(工程b)。表面活性化処理を施した後、酸化物単結晶ウェーハのイオン注入した表面11sと、酸化物単結晶ウェーハと貼り合わせる支持ウェーハの表面14sとを貼り合わせて接合体16を得る(工程c)。得られた接合体16を90℃以上の温度で熱処理する(工程d)。熱処理した接合体16の側面、つまり、イオン注入層13の端部に楔状の刃19を接触させてイオン注入層13に沿って酸化物単結晶ウェーハの一部11bを剥離し、支持ウェーハ14上に酸化物単結晶薄膜11aを転写することによって、複合ウェーハ18を得ることができる(工程e)。
 <実験1>
 支持ウェーハとして、直径100mm、厚さ0.35mmのサファイアウェーハを用いた。酸化物単結晶ウェーハとして、直径100mm、厚さ0.35mmのタンタル酸リチウムウェーハを用いた。サファイアウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSを原子間力顕微鏡で評価したところ、1.0nm以下であった。
 まず、サファイアウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面に、窒素雰囲気下でプラズマ活性化装置を用いてプラズマ処理を施し、表面活性化を行った。次に、表面活性化したサファイアウェーハおよびタンタル酸リチウムウェーハの表面を室温(25℃)で貼り合わせて接合体を得た。次に、接合体が70、80、90、100、110、125、150、175、200、225、250、または275℃となるように各々加熱し、各温度において24時間加熱処理を行った。加熱手段には、熱処理オーブンを用い、熱電対でオーブン内の雰囲気温度を測定して接合体の温度とした。得られた接合体の外観検査の結果を表1に示す。なお、外観検査は目視で行い、割れや欠けがないものを○、微小なクラックが有るものを△、ウェーハが破損したものを×とした。支持ウェーハをサファイアとすると、熱処理温度を70~225℃としたサンプルについては、割れや欠けが発生せず、接合していることが確認できた。
 <実験2>
 支持ウェーハとして、直径100mm、厚さ0.35mmのシリコンウェーハを用いて、接合体が70、80、90、100、110、125、150、175、200、または225℃となるように各々加熱し、各温度において24時間加熱処理を行った以外は実験1と同様に行った。なお、シリコンウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。得られた接合体の外観検査の結果を表1に示す。支持ウェーハをシリコンとすると、熱処理温度を70~200℃としたサンプルについては、割れや欠けが発生せず、接合していることが確認できた。
 <実験3>
 支持ウェーハとして、直径100mm、厚さ0.35mmのシリコンウェーハ上に100nmの酸化膜を付したシリコンウェーハを用いて、接合体が70、80、90、100、110、125、150、175、200、または225℃となるように各々加熱し、各温度において24時間加熱処理を行った以外は実験1と同様に行った。なお、酸化膜付きシリコンウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。得られた接合体の外観検査の結果を表1に示す。なお、酸化膜付きシリコンウェーハは、予めシリコンウェーハを1100℃で1時間程度加熱することにより、シリコンウェーハ上に100nmの熱酸化膜を成長させたシリコンウェーハとした。支持ウェーハを酸化膜付きシリコンとすると、熱処理温度を70~200℃としたサンプルについては、割れや欠けが発生せず、接合していることが確認できた。
 <実験4>
 支持ウェーハとして、直径100mm、厚さ0.35mmのガラスウェーハを用いて、接合体が70、80、90、100、110、または125℃となるように各々加熱し、各温度において24時間加熱処理を行った以外は実験1と同様に行った。なお、ガラスウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。得られた接合体の外観検査の結果を表1に示す。支持ウェーハをガラスとすると、熱処理温度を70~110℃としたサンプルについては、割れや欠けが発生せず、接合していることが確認できた。
Figure JPOXMLDOC01-appb-T000001
                  
 実験1~4はタンタル酸リチウムウェーハを用いたが、酸化物単結晶ウェーハとしてニオブ酸リチウムウェーハを用いて実験1~4と同様の実験を行っても、表1と同じ結果を得た。また、表面活性化処理をプラズマ処理の代わりに、オゾン水処理、UVオゾン処理、真空イオンビーム処理とした場合でも、全く同一の結果が得られた。これらの結果から上記の活性化方法いずれの場合も有効であり、且つ、タンタル酸リチウムとニオブ酸リチウムとの間に差異は無いことが判明した。
 <実施例1>
 支持ウェーハとして、直径100mm、厚さ0.35mmのサファイアウェーハを用いた。酸化物単結晶ウェーハとして、直径100mm、厚さ0.35mmのタンタル酸リチウムウェーハを用いた。サファイアウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。
 まず、タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量7.0×1016atom/cm、加速電圧100KeVの条件でイオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成した。次に、イオン注入したタンタル酸リチウムウェーハの表面と、タンタル酸リチウムウェーハと貼り合わせようとするサファイアウェーハの表面に、7×10-6Pa下で真空イオンビーム装置を用いてArをイオン源とし、真空イオンビーム処理を施し、表面活性化を行った。次に、表面活性化したサファイアウェーハおよびタンタル酸リチウムウェーハの表面を室温(25℃)で貼り合わせて接合体を得た。次に、接合体が90、100、110、125、150、175、200、または225℃となるように各々加熱し、各温度において24時間加熱処理を行った。なお、加熱手段として、熱処理オーブンを用い、熱電対でオーブン内の雰囲気温度を測定して接合体の温度とした。熱処理した接合体を室温に下がるまで静置し、その後、室温(25℃)で、接合体のイオン注入層に楔状の刃を接触させてイオン注入層に沿って剥離し、サファイアウェーハ上にタンタル酸リチウム薄膜を転写した複合ウェーハを得た。得られた複合ウェーハの外観検査の結果を表2に示す。なお、外観検査は、目視で行い、薄膜の転写がウェーハ全面において出来ているものを○、薄膜の転写が一部不良であるものを△、薄膜の転写ができなかったものを×とした。
 <比較例1>
 接合体を70℃で24時間加熱処理した以外は実施例1と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <比較例2>
 接合体を80℃で24時間加熱処理した以外は実施例1と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <実施例2>
 支持ウェーハとして、直径100mm、厚さ0.35mmのシリコンウェーハを用いて、接合体が90、100、110、125、150、175、または200℃となるように各々加熱し、各温度において24時間加熱処理を行った以外は実施例1と同様に行った。なお、シリコンウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。得られた複合ウェーハの外観検査の結果を表2に示す。
 <比較例3>
 接合体を70℃で24時間加熱処理した以外は実施例2と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <比較例4>
 接合体を80℃で24時間加熱処理した以外は実施例2と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <実施例3>
 支持ウェーハとして、直径100mm、厚さ0.35mmのシリコンウェーハ上に100nmの酸化膜を付したシリコンウェーハを用いて、接合体が90、100、110、125、150、175、または200℃となるように各々加熱し、各温度において24時間加熱処理を行った以外は実施例1と同様に行った。なお、酸化膜付きシリコンウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。得られた複合ウェーハの外観検査の結果を表2に示す。なお、酸化膜付きシリコンウェーハは、予めシリコンウェーハを1100℃で1時間加熱することにより、シリコンウェーハ上に100nmの熱酸化膜を成長させたシリコンウェーハとした。
 <比較例5>
 接合体を70℃で24時間加熱処理した以外は実施例3と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <比較例6>
 接合体を80℃で24時間加熱処理した以外は実施例3と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <実施例4>
 支持ウェーハとして、直径100mm、厚さ0.35mmのガラスウェーハを用いて、接合体が90、100、または110℃となるように各々加熱し、各温度において24時間加熱処理を行った以外は実施例1と同様に行った。なお、ガラスウェーハおよびタンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。得られた複合ウェーハの外観検査の結果を表2に示す。
 <比較例7>
 接合体を70℃で24時間加熱処理した以外は実施例4と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
 <比較例8>
 接合体を80℃で24時間加熱処理した以外は実施例4と同様にして実施した。得られた複合ウェーハの外観検査の結果を表2に示す。
Figure JPOXMLDOC01-appb-T000002
                  
 表2に示すように、支持ウェーハをサファイアとし、熱処理温度を90~225℃としたサンプル、支持ウェーハをシリコンとし、熱処理温度を90~200℃としたサンプル、支持ウェーハを酸化膜付きシリコンとし、熱処理温度を90~200℃としたサンプル、および、支持ウェーハをガラスとし、熱処理温度を90~110℃としたサンプルについては、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 いずれの支持ウェーハにおいても、熱処理温度を70℃とした場合に、イオン注入層での剥離は生じず、貼り合わせた両ウェーハの界面で剥がれが生じた。また、熱処理温度を80℃とした場合には、支持ウェーハ上にタンタル酸リチウム薄膜が転写できた部分と一部未転写の部分が発生した。70℃および80℃ではイオン注入界面での脆化が十分でなく、また、両ウェーハの貼り合わせの接合力が不足し、全面転写に至らなかったものと思われる。
 また、酸化物単結晶ウェーハとしてニオブ酸リチウムウェーハを用いて実施例1~4と同様の実験についても行ったが、表2と同じ結果を得た。また、表面活性化処理を真空イオンビーム処理の代わりに、オゾン水処理、UVオゾン処理、プラズマ処理とした場合でも結果は全く同一であった。
 <実施例5>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を5.0×1016、7.5×1016、10×1016、12.5×1016、15×1016、17.5×1016、20×1016、22.5×1016、25×1016、または27.5×1016atom/cm、加速電圧100KeVの条件で各々イオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成したことと、接合体を90℃で24時間加熱処理を行った以外は実施例1と同様に実施した。
 <比較例9>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を4.0×1016atom/cm、加速電圧100KeVの条件でイオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成した以外は実施例5と同様に実施した。
 <参考例1>
 酸化物単結晶ウェーハとして、直径100mm、厚さ0.35mmのタンタル酸リチウムウェーハを用いた。タンタル酸リチウムウェーハの互いに貼り合わせに用いる面の表面粗さRMSは、1.0nm以下であった。タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量30×1016atom/cm、加速電圧100KeVの条件でイオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成した。結果、貼り合わせる前のタンタル酸リチウムウェーハの表面上に凹凸が観察され、貼り合わせ時の所望の表面粗さとならないため貼り合わせを行わなかった。タンタル酸リチウムウェーハの表面上の凹凸は、注入した水素が固溶しきれずに内部で発泡したため生じたと思われる。
 <実施例6>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を5.0×1016、7.5×1016、10×1016、12.5×1016、15×1016、17.5×1016、20×1016、22.5×1016、25×1016、または27.5×1016atom/cm、加速電圧100KeVの条件で各々イオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成したことと、接合体を90℃で24時間加熱処理を行った以外は実施例2と同様に実施した。
 <比較例10>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を4.0×1016atom/cm、加速電圧100KeVの条件でイオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成した以外は実施例6と同様に実施した。
 <実施例7>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を5.0×1016、7.5×1016、10×1016、12.5×1016、15×1016、17.5×1016、20×1016、22.5×1016、25×1016、または27.5×1016atom/cm、加速電圧100KeVの条件で各々イオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成したことと、接合体を90℃で24時間加熱処理を行った以外は実施例3と同様に実施した。
 <比較例11>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を4.0×1016atom/cm、加速電圧100KeVの条件でイオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成した以外は実施例7と同様に実施した。
 <実施例8>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を5.0×1016、7.5×1016、10×1016、12.5×1016、15×1016、17.5×1016、20×1016、22.5×1016、25×1016、または27.5×1016atom/cm、加速電圧100KeVの条件で各々イオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成したことと、接合体を90℃で24時間加熱処理を行った以外は実施例4と同様に実施した。
 <比較例12>
 タンタル酸リチウムウェーハの表面から、水素原子イオンを用いて注入量を4.0×1016atom/cm、加速電圧100KeVの条件でイオン注入を行い、タンタル酸リチウムウェーハの内部にイオン注入層を形成した以外は実施例8と同様に実施した。
 水素原子イオン注入量を5.0×1016~27.5×1016atom/cmとした実施例5~8の場合、いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。一方、水素原子イオン注入量を4.0×1016atom/cmとした比較例9~12の場合、いずれの支持ウェーハを用いた場合でも、タンタル酸リチウムウェーハのイオン注入層で剥離は生じなかった。これはイオン注入量が十分ではなく、後の工程で脆化に至らなかったためと思われる。
 なお、実施例5~8では水素原子イオンを用いたが、水素分子イオンを用いてその注入量を水素原子イオンの注入量の半分とすることでも、同様の結果を得ることができた。また、酸化物単結晶ウェーハとしてニオブ酸リチウムウェーハを用いても実施例5~8と同じ結果を得ることができた。
 <実施例9~12>
 接合体を110℃で24時間加熱処理を行い、熱処理した後に室温(25℃)まで冷却した接合体の支持ウェーハ側の表面を真空チャックで固定ステージ上に固定した状態で、接合体のイオン注入層に楔状の刃を接触させてイオン注入層に沿って剥離した以外は、実施例1~4と同様にして行った。いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 <実施例13~16>
 接合体を110℃で24時間加熱処理を行い、熱処理した後に室温(25℃)まで冷却した接合体の支持ウェーハ側の表面を真空チャックで固定ステージ上に固定し、接合体のタンタル酸リチウムウェーハ側の表面に両面テープを用いて直径100mm、厚さ0.35mmのガラス製の補強板を設置した状態で、接合体のイオン注入層に楔状の刃を接触させてイオン注入層に沿って剥離した以外は、実施例1~4と同様にして行った。いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 <実施例17~20>
 接合体を110℃で24時間加熱処理を行い、熱処理した後に室温(25℃)まで冷却した接合体の支持ウェーハ側の表面を真空チャックで固定ステージ上に固定し、接合体のタンタル酸リチウムウェーハ側の表面の端部から10mmの位置に直径10mmの真空パッドを取り付け、真空パッドを上方に5kgの力で引っ張った状態で、接合体のイオン注入層に楔状の刃を接触させてイオン注入層に沿って剥離した以外は、実施例1~4と同様にして行った。いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 <実施例21~24>
 接合体を110℃で24時間加熱処理を行い、熱処理した後に室温(25℃)まで冷却した接合体の支持ウェーハ側の表面を真空チャックで固定ステージ上に固定し、接合体のタンタル酸リチウムウェーハ側の表面に両面テープを用いて直径100mm、厚さ0.35mmのガラス製の補強板を設置し、更に、補強板の表面の端部から10mmの位置に直径10mmの真空パッドを取り付け、真空パッドを上方に5kgの力で引っ張った状態で、接合体のイオン注入層に楔状の刃を接触させてイオン注入層に沿って剥離した以外は、実施例1~4と同様にして行った。いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 <実施例25~28>
 接合体を110℃で24時間加熱処理を行い、熱処理した後に室温(25℃)まで冷却した接合体の支持ウェーハ側の表面を真空チャックで固定ステージ上に固定した状態で、接合体のイオン注入層に高圧エアを流速50L/minで吹き付けながらイオン注入層に沿って剥離した以外は、実施例1~4と同様にして行った。いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 <実施例29~32>
 接合体を110℃で24時間加熱処理を行い、熱処理した後に室温(25℃)まで冷却した接合体の支持ウェーハ側の表面を真空チャックで固定ステージ上に固定した状態で、接合体のイオン注入層に高圧水を流速30L/minで吹き付けながらイオン注入層に沿って剥離した以外は、実施例1~4と同様にして行った。いずれの支持ウェーハを用いた場合でも、支持ウェーハ上の全面にタンタル酸リチウム薄膜が転写されたことを確認した。
 11     :酸化物単結晶ウェーハ
 11s    :酸化物単結晶ウェーハの表面
 11a    :酸化物単結晶ウェーハ薄膜
 11b    :剥離した後の酸化物単結晶ウェーハ
 12     :水素イオン
 13     :イオン注入層
 14     :支持ウェーハ
 14s    :支持ウェーハの表面
 15     :イオンビーム照射
 16     :接合体
 18     :複合ウェーハ
 19     :楔状の刃
 21     :接合体の酸化物単結晶ウェーハ
 21s    :接合体の酸化物単結晶ウェーハ側の表面
 23     :接合体のイオン注入層
 24     :接合体の支持ウェーハ
 24s    :接合体の支持ウェーハ側の表面
 26     :接合体
 29     :楔状の刃
 30a    :真空チャック
 30b    :補強板
 30c    :真空パッド
 31     :固定ステージ
 32     :両面テープ

Claims (11)

  1.  タンタル酸リチウムウェーハまたはニオブ酸リチウムウェーハである酸化物単結晶ウェーハの表面から水素原子イオンまたは水素分子イオンを注入し、前記酸化物単結晶ウェーハの内部にイオン注入層を形成する工程と、
     前記酸化物単結晶ウェーハのイオン注入した表面と、前記酸化物単結晶ウェーハと貼り合わせようとする支持ウェーハの表面の少なくとも一方に、表面活性化処理を施す工程と、
     前記表面活性化処理を施した後、前記酸化物単結晶ウェーハのイオン注入した表面と、前記支持ウェーハの表面とを貼り合わせて接合体を得る工程と、
     前記接合体を90℃以上であって割れを生じない温度で熱処理する工程と、
     前記熱処理した接合体の前記イオン注入層に機械的衝撃を与える工程であって、前記イオン注入層に沿って剥離し、前記支持ウェーハ上に転写された酸化物単結晶薄膜を得る、工程と
    を少なくとも含み、
      前記水素原子イオンの注入量が、5.0×1016atom/cm~2.75×1017atom/cmであり、前記水素分子イオンの注入量が、2.5×1016atoms/cm~1.37×1017atoms/cmである、
    支持ウェーハ上に酸化物単結晶薄膜を備えた複合ウェーハの製造方法。
  2.  前記支持ウェーハがサファイア、シリコン、酸化膜付きシリコン、およびガラスからなる群から選ばれるウェーハであり、
     前記熱処理する工程における前記温度が、前記支持ウェーハがサファイアウェーハであるときは90~225℃であり、前記支持ウェーハがシリコンウェーハまたは酸化膜付きシリコンウェーハであるときは90~200℃であり、前記支持ウェーハがガラスウェーハであるときは90~110℃である、請求項1に記載の複合ウェーハの製造方法。
  3.  前記表面活性化処理が、オゾン水処理、UVオゾン処理、イオンビーム処理、およびプラズマ処理から選ばれる、請求項1または2に記載の複合ウェーハの製造方法。
  4.  前記接合体を得るための前記貼り合わせ時の温度と、前記機械的衝撃を与える時の前記接合体の温度との差が、0~40℃以内である、請求項1~3のいずれか1項に記載の複合ウェーハの製造方法。
  5.  前記機械的衝撃を与える工程が、前記接合体の片側または両側の表面に補強材を固定した後に、前記イオン注入層に前記機械的衝撃を与えることを含む、請求項1~4のいずれか1項に記載の複合ウェーハの製造方法。
  6.  前記補強材が、真空チャック、静電チャックまたは補強板である、請求項5に記載の複合ウェーハの製造方法。
  7.  前記補強板が、両面テープによって固定される、請求項6に記載の複合ウェーハの製造方法。
  8.  前記機械的衝撃が、前記イオン注入層に楔状の刃を接触させることで与えられる、請求項1~7のいずれか1項に記載の複合ウェーハの製造方法。
  9.  前記機械的衝撃が、前記イオン注入層に気体もしくは液体の流体を吹き付けることで与えられる、請求項1~7のいずれか1項に記載の複合ウェーハの製造方法。
  10.  前記機械的衝撃が、前記イオン注入層に楔状の刃を接触させることと、前記イオン注入層に気体もしくは液体の流体を吹き付けることで与えられる、請求項1~7のいずれか1項に記載の複合ウェーハの製造方法。
  11.  請求項1~10のいずれか1項に記載の複合ウェーハの製造方法によって得られる、支持ウェーハと、前記支持ウェーハ上のタンタル酸リチウム薄膜またはニオブ酸リチウム薄膜である酸化物単結晶薄膜とを備えた複合ウェーハ。
     
     
PCT/JP2016/066282 2015-06-02 2016-06-01 酸化物単結晶薄膜を備えた複合ウェーハの製造方法 WO2016194976A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201680031978.1A CN107636801B (zh) 2015-06-02 2016-06-01 具备氧化物单晶薄膜的复合晶片及其制造方法
EP16803410.6A EP3306643B1 (en) 2015-06-02 2016-06-01 Method for producing composite wafer provided with oxide single-crystal thin film
US15/577,683 US10971674B2 (en) 2015-06-02 2016-06-01 Method for producing composite wafer having oxide single-crystal film
KR1020177033743A KR102658526B1 (ko) 2015-06-02 2016-06-01 산화물 단결정 박막을 구비한 복합 웨이퍼의 제조 방법

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015112332A JP6396852B2 (ja) 2015-06-02 2015-06-02 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
JP2015-112332 2015-06-02

Publications (1)

Publication Number Publication Date
WO2016194976A1 true WO2016194976A1 (ja) 2016-12-08

Family

ID=57441994

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/066282 WO2016194976A1 (ja) 2015-06-02 2016-06-01 酸化物単結晶薄膜を備えた複合ウェーハの製造方法

Country Status (7)

Country Link
US (1) US10971674B2 (ja)
EP (1) EP3306643B1 (ja)
JP (1) JP6396852B2 (ja)
KR (1) KR102658526B1 (ja)
CN (1) CN107636801B (ja)
TW (1) TWI694497B (ja)
WO (1) WO2016194976A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017175755A1 (ja) * 2016-04-05 2017-10-12 信越化学工業株式会社 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
WO2019071978A1 (zh) * 2017-10-13 2019-04-18 济南晶正电子科技有限公司 纳米级单晶薄膜

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3068508B1 (fr) 2017-06-30 2019-07-26 Soitec Procede de transfert d'une couche mince sur un substrat support presentant des coefficients de dilatation thermique differents
EP3831988A4 (en) 2018-08-01 2022-06-29 Kyocera Corporation Composite substrate, piezoelectric element, and method for manufacturing composite substrate
CN108707970B (zh) * 2018-08-07 2023-09-26 济南晶正电子科技有限公司 微米级单晶薄膜
FR3093858B1 (fr) * 2019-03-15 2021-03-05 Soitec Silicon On Insulator Procédé de transfert d’une couche utile sur un substrat support
CN113053737B (zh) * 2019-12-26 2022-09-20 济南晶正电子科技有限公司 一种单晶薄膜剥离方法
CN113299576B (zh) * 2020-02-21 2022-11-22 济南晶正电子科技有限公司 一种薄膜机械分离装置
CN112259676B (zh) * 2020-10-19 2022-11-01 济南晶正电子科技有限公司 一种具有图案的薄膜键合体、制备方法及电子器件
CN112259675B (zh) * 2020-10-19 2022-10-28 济南晶正电子科技有限公司 一种具有图案的薄膜键合体、制备方法及电子器件
CN112467024B (zh) * 2020-11-24 2023-04-07 上海新硅聚合半导体有限公司 一种异质结构薄膜衬底的制备方法
EP4297069A1 (en) 2021-02-19 2023-12-27 Shin-Etsu Chemical Co., Ltd. Composite wafer and manufacturing method therefor

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010109949A (ja) * 2008-10-31 2010-05-13 Murata Mfg Co Ltd 電子デバイスの製造方法および圧電デバイスの製造方法
JP2011138932A (ja) * 2009-12-28 2011-07-14 Shin-Etsu Chemical Co Ltd 応力を低減したsos基板
WO2014017369A1 (ja) * 2012-07-25 2014-01-30 信越化学工業株式会社 ハイブリッド基板の製造方法及びハイブリッド基板
JP2015046486A (ja) * 2013-08-28 2015-03-12 信越化学工業株式会社 窒化物半導体薄膜を備えた複合基板の製造方法

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS604599B2 (ja) * 1976-03-17 1985-02-05 株式会社東芝 タンタル酸リチウム単結晶の製造方法
US5668057A (en) * 1991-03-13 1997-09-16 Matsushita Electric Industrial Co., Ltd. Methods of manufacture for electronic components having high-frequency elements
FR2681472B1 (fr) 1991-09-18 1993-10-29 Commissariat Energie Atomique Procede de fabrication de films minces de materiau semiconducteur.
CA2133300C (en) * 1993-11-01 1999-04-27 Hirotoshi Nagata Optical waveguide device
DE69609559T2 (de) * 1995-05-08 2001-04-19 Matsushita Electric Industrial Co., Ltd. Verfahren zur Herstellung eines Verbundsubstrats und eine dieses Substrat benutzende piezoelektrischer Anordnung
US6319430B1 (en) * 1997-07-25 2001-11-20 Crystal Technology, Inc. Preconditioned crystals of lithium niobate and lithium tantalate and method of preparing the same
JP3048201U (ja) 1997-10-17 1998-05-06 株式会社えねい建設 建築材料の支持台
JPH11163363A (ja) * 1997-11-22 1999-06-18 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6540827B1 (en) * 1998-02-17 2003-04-01 Trustees Of Columbia University In The City Of New York Slicing of single-crystal films using ion implantation
JP2000269779A (ja) * 1999-03-18 2000-09-29 Shin Etsu Chem Co Ltd 弾性表面波又は疑似弾性表面波デバイス用圧電性単結晶ウェーハ及びその製造方法
JP4708577B2 (ja) 2001-01-31 2011-06-22 キヤノン株式会社 薄膜半導体装置の製造方法
JP2002353082A (ja) 2001-05-28 2002-12-06 Shin Etsu Handotai Co Ltd 貼り合わせウェーハの製造方法
JP2003095798A (ja) 2001-09-27 2003-04-03 Hoya Corp 単結晶基板の製造方法
US6803028B2 (en) * 2002-04-08 2004-10-12 Corning Incorporated Method of making stoichiometric lithium niobate
WO2004079061A1 (ja) * 2003-03-06 2004-09-16 Shin-Etsu Chemical Co., Ltd. タンタル酸リチウム結晶の製造方法
US7374612B2 (en) * 2003-09-26 2008-05-20 Shin-Etsu Chemical Co., Ltd. Method of producing single-polarized lithium tantalate crystal and single-polarized lithium tantalate crystal
JP5064695B2 (ja) 2006-02-16 2012-10-31 信越化学工業株式会社 Soi基板の製造方法
WO2008098404A2 (en) 2007-02-16 2008-08-21 ETH Zürich Method for manufacturing a single-crystal film, and integrated optical device comprising such a single-crystal film
JP5274859B2 (ja) 2007-04-18 2013-08-28 信越化学工業株式会社 貼り合わせ基板の製造方法
US8088670B2 (en) 2007-04-18 2012-01-03 Shin-Etsu Chemical Co., Ltd. Method for manufacturing bonded substrate with sandblast treatment
US7763502B2 (en) * 2007-06-22 2010-07-27 Semiconductor Energy Laboratory Co., Ltd Semiconductor substrate, method for manufacturing semiconductor substrate, semiconductor device, and electronic device
KR101484296B1 (ko) * 2007-06-26 2015-01-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기판의 제작방법
EP2009687B1 (en) * 2007-06-29 2016-08-17 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing an SOI substrate and method of manufacturing a semiconductor device
US7678668B2 (en) * 2007-07-04 2010-03-16 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of SOI substrate and manufacturing method of semiconductor device
WO2009079344A1 (en) 2007-12-14 2009-06-25 The Cleveland Clinic Foundation System and method to characterize cardiac function
KR101196990B1 (ko) * 2007-12-25 2012-11-05 가부시키가이샤 무라타 세이사쿠쇼 복합 압전 기판의 제조방법
JP5496598B2 (ja) * 2008-10-31 2014-05-21 信越化学工業株式会社 シリコン薄膜転写絶縁性ウェーハの製造方法
JP5496608B2 (ja) 2008-11-12 2014-05-21 信越化学工業株式会社 Soi基板の作製方法
JP5455595B2 (ja) * 2008-12-11 2014-03-26 信越化学工業株式会社 貼り合わせウェーハの製造方法
JP5389627B2 (ja) * 2008-12-11 2014-01-15 信越化学工業株式会社 ワイドバンドギャップ半導体を積層した複合基板の製造方法
FR2961515B1 (fr) 2010-06-22 2012-08-24 Commissariat Energie Atomique Procede de realisation d'une couche mince de silicium monocristallin sur une couche de polymere
FR2961719B1 (fr) 2010-06-24 2013-09-27 Soitec Silicon On Insulator Procede de traitement d'une piece en un materiau compose
CN102443851B (zh) * 2010-10-13 2014-08-20 济南晶正电子科技有限公司 一种薄膜材料的剥离方法
FR2969664B1 (fr) * 2010-12-22 2013-06-14 Soitec Silicon On Insulator Procede de clivage d'un substrat
JP5703853B2 (ja) * 2011-03-04 2015-04-22 信越半導体株式会社 貼り合わせウェーハの製造方法
US20120247686A1 (en) 2011-03-28 2012-10-04 Memc Electronic Materials, Inc. Systems and Methods For Ultrasonically Cleaving A Bonded Wafer Pair
JP2013149853A (ja) 2012-01-20 2013-08-01 Shin Etsu Chem Co Ltd 薄膜付き基板の製造方法
TWI538018B (zh) * 2013-03-27 2016-06-11 Ngk Insulators Ltd Semiconductor substrate for composite substrate
CN104078407B (zh) 2013-03-29 2018-12-04 济南晶正电子科技有限公司 薄膜和制造薄膜的方法
US10095057B2 (en) * 2013-10-23 2018-10-09 Honeywell International Inc. Treatment and/or stabilizing gases in an optical gyro based on an inorganic waveguide

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010109949A (ja) * 2008-10-31 2010-05-13 Murata Mfg Co Ltd 電子デバイスの製造方法および圧電デバイスの製造方法
JP2011138932A (ja) * 2009-12-28 2011-07-14 Shin-Etsu Chemical Co Ltd 応力を低減したsos基板
WO2014017369A1 (ja) * 2012-07-25 2014-01-30 信越化学工業株式会社 ハイブリッド基板の製造方法及びハイブリッド基板
JP2015046486A (ja) * 2013-08-28 2015-03-12 信越化学工業株式会社 窒化物半導体薄膜を備えた複合基板の製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3306643A4 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017175755A1 (ja) * 2016-04-05 2017-10-12 信越化学工業株式会社 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
US10629440B2 (en) 2016-04-05 2020-04-21 Shin-Etsu Chemical Co., Ltd. Method for manufacturing composite wafer provided with oxide single crystal thin film
WO2019071978A1 (zh) * 2017-10-13 2019-04-18 济南晶正电子科技有限公司 纳米级单晶薄膜

Also Published As

Publication number Publication date
EP3306643A4 (en) 2018-12-12
CN107636801B (zh) 2021-09-21
KR20180014700A (ko) 2018-02-09
TW201715584A (zh) 2017-05-01
US20180166622A1 (en) 2018-06-14
JP6396852B2 (ja) 2018-09-26
EP3306643B1 (en) 2022-03-16
KR102658526B1 (ko) 2024-04-17
TWI694497B (zh) 2020-05-21
CN107636801A (zh) 2018-01-26
JP2016225538A (ja) 2016-12-28
EP3306643A1 (en) 2018-04-11
US10971674B2 (en) 2021-04-06

Similar Documents

Publication Publication Date Title
JP6396852B2 (ja) 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
JP6454606B2 (ja) 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
JP6396853B2 (ja) 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
JP6396854B2 (ja) 酸化物単結晶薄膜を備えた複合ウェーハの製造方法
JP6563360B2 (ja) 酸化物単結晶薄膜を備えた複合ウェーハの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16803410

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20177033743

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15577683

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2016803410

Country of ref document: EP