WO2008072491A1 - Icチップ実装パッケージ及びその製造方法 - Google Patents

Icチップ実装パッケージ及びその製造方法 Download PDF

Info

Publication number
WO2008072491A1
WO2008072491A1 PCT/JP2007/073197 JP2007073197W WO2008072491A1 WO 2008072491 A1 WO2008072491 A1 WO 2008072491A1 JP 2007073197 W JP2007073197 W JP 2007073197W WO 2008072491 A1 WO2008072491 A1 WO 2008072491A1
Authority
WO
WIPO (PCT)
Prior art keywords
chip
terminal group
package
connection terminal
interposer
Prior art date
Application number
PCT/JP2007/073197
Other languages
English (en)
French (fr)
Inventor
Satoru Kudose
Tomokatsu Nakagawa
Tatsuya Katoh
Original Assignee
Sharp Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kabushiki Kaisha filed Critical Sharp Kabushiki Kaisha
Priority to US12/448,106 priority Critical patent/US8193627B2/en
Priority to CN2007800456775A priority patent/CN101563774B/zh
Publication of WO2008072491A1 publication Critical patent/WO2008072491A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10727Leadless chip carrier [LCC], e.g. chip-modules for cards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10977Encapsulated connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components

Definitions

  • the present invention relates to an IC chip mounting package having, for example, fine pitch terminals.
  • liquid crystal display device In a liquid crystal driver (IC chip) and the like mounted on a liquid crystal display device, the liquid crystal display device is required to have higher output and higher output along with higher performance. Reduction is also required.
  • the inner leads are made of copper foil, it is necessary to reduce the thickness of the copper foil.
  • the thickness of a TCP copper foil that forms a 50 m pitch is 12 m, but to form a 20 m pitch, the copper foil thickness needs to be about 5 ⁇ m.
  • Patent Document 1 discloses a method of connecting an IC chip to a circuit board (tape carrier) via an interposer board.
  • FIG. 12 shows a cross-sectional view of the package structure cited from Patent Document 1.
  • the IC chip 104 is flip-chip connected to the interposer 101 as shown in FIG.
  • the interposer 101 is bump-connected to the electrode pattern 110 of the circuit board 107.
  • the circuit board 107 has a device hole 10 corresponding to the arrangement area of the IC chip 104.
  • the interposer 101 is a silicon (Si) substrate and is formed by a Si wafer process
  • the electrodes to which the IC chip 104 is connected can be formed at the same fine pitch as the electrodes of the IC chip 104.
  • the electrodes connected to the circuit board 107 are formed in accordance with the electrode pitch of the circuit board 107, that is, a relatively wide pitch.
  • the electrode connected to the IC chip 104 and the electrode connected to the circuit board 107 are connected on the corresponding electrode S interposer 101.
  • a tape carrier can be preferably used as the circuit board 107.
  • connection portions of the circuit board 107, the IC chip 104, and the interposer 101 are sealed with a sealing resin and protected from the external environment!
  • the IC process level fine pitch is converted to the tape carrier level electrode pitch by interposing the interposer 101 to the connection between the IC chip 104 and the circuit board 107.
  • Patent Document 1 Japanese Published Patent Publication “Japanese Unexamined Patent Publication No. 2004-207566 (Publication Date: July 22, 2004)”
  • the IC chip 104 and the circuit board 107 are connected to each other.
  • the circuit hole 107 is provided with the device hole 107A, which causes a problem when the reliability of sealing of the connecting portion by the sealing resin is lowered.
  • the interposer 101 intervenes in the connection between the IC chip 104 and the circuit board 107, for example, when drawing the periphery of the IC chip with a sealing resin, the outer edge of the IC chip 104 The gap between the outer edge of the device hole 107A becomes a weir, and the resin filling property due to capillary action deteriorates, and there is a possibility that the sealing resin does not sufficiently penetrate between the IC chip and the circuit board.
  • the resin that seals the periphery of the IC chip exists on the tape base material. Therefore, even if thermal expansion or thermal contraction occurs due to the sealing resin, Absorbed by deformation of the tape substrate. For this reason, cracks in the sealing resin due to thermal expansion and contraction of the sealing resin are unlikely to occur.
  • the force interposer 101 intervenes in the connection between the IC chip 104 and the circuit board 107.
  • the resin that seals the IC chip 104 exists on the highly rigid interposer 101. For this reason, when thermal expansion or contraction occurs in the sealing resin, cracking of the sealing resin easily occurs around the IC chip 104 or in the gap between the IC chip 104 and the interposer 101! / There are also problems!
  • the present invention has been made in view of the above problems, and an object thereof is to realize an IC chip mounting package that enables highly reliable resin sealing.
  • An IC chip mounting package includes an IC chip having an input / output terminal group and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package base are a package base side connection terminal group configured to connect to the connection terminal group, and an IC chip side configured to connect to the input / output terminal group.
  • Connection terminal group and package base side connection end The IC chip is disposed in a device hole formed in the package base material, and is connected using an interposer having wiring for connecting the child group and the IC chip side connection terminal group.
  • the connecting portion between the base material, the IC chip and the interposer is sealed with a sealing resin, and the linear expansion coefficient of the sealing resin is 80 ppm / ° C or less! .
  • another IC chip mounting package includes an IC chip having an input / output terminal group, and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are configured to be connected to the package substrate side connection terminal group configured to be connected to the connection terminal group and the input / output terminal group.
  • the IC chip side connection terminal group and the package base material side connection terminal group and the wiring connecting the IC chip side connection terminal group are connected using an interposer, and the IC chip is connected to the package base material.
  • the connecting portion between the package base material, the IC chip, and the interposer is sealed with a sealing resin, and the sealing resin is formed in the device hole.
  • the viscosity of, as characterized by 0. 0 5Pa ⁇ s more than 0 ⁇ 25Pa ⁇ s is less than or equal to! /, Ru.
  • the unfilled defect can be prevented by setting the viscosity of the sealing resin to 0.05 Pa * s or more and 0.25 Pa's or less.
  • the sealing resin does not have to have a viscosity in the above range at normal temperature. For example, when heated, the sealing resin may have a viscosity in the above range when filled.
  • another IC chip mounting package includes an IC chip having an input / output terminal group and a connection terminal group for mounting the IC chip in order to solve the above problems.
  • the IC chip mounting package including a substrate, the IC chip and the package substrate are connected to the connection terminal group, and the package substrate side connection terminal group is configured to connect to the connection terminal group.
  • the interposer having an IC chip side connection terminal group configured to be connected to the input / output terminal group, and a wiring connecting the package substrate side connection terminal group and the IC chip side connection terminal group.
  • the IC chip is disposed in a device hole formed in the package base material, and a connection portion between the package base material, the IC chip, and the interposer is made of a sealing resin. It is sealed, and wherein the particle size of FILLER one contained in the sealing resin is not more than 1 mu m.
  • the IC chip and the interposer can be used even when the minimum value of the bump interval is about 1 ⁇ m by setting the size of the filler contained in the sealing resin to 1 ⁇ m or less.
  • the resin can be satisfactorily filled between.
  • an IC chip mounting package manufacturing method includes an IC chip having an input / output terminal group, and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are connected to the connection terminal group of the package substrate and the connection terminal group of the package substrate side, Connected using an interposer having an IC chip side connection terminal group configured to be connected to the input / output terminal group, and wiring connecting the package substrate side connection terminal group and the IC chip side connection terminal group
  • the IC chip is disposed in a device hole formed in the package substrate, and the connection portion between the package substrate, the IC chip, and the interposer is sealed with a sealing resin.
  • the sealing resin is characterized in that it is formed by applying the sealing resin around the interposer.
  • the region stability on the unstable package base material side is particularly advantageous.
  • the device hole size can be set smaller than the conventional size for the size of the IC chip. As a result, the IC chip mounting package itself can be reduced in size, which is advantageous in terms of cost.
  • another IC chip mounting package manufacturing method includes an IC chip having an input / output terminal group, and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are connected to the package substrate side connection terminal group configured to be connected to the connection terminal group, and to the output terminal.
  • an interposer having an IC chip side connection terminal group configured to be connected to the input terminal group, and wiring connecting the package substrate side connection terminal group and the IC chip side connection terminal group
  • the IC chip is disposed in a device hole formed in the package base material, and a connection portion between the package base material, the IC chip, and the interposer is made of a sealing resin. It is sealed, the sealing resin is characterized that you are formed by applying a sealing resin around the IC chip.
  • FIG. 1 is a cross-sectional view showing a structure of a joint portion between a film substrate, an IC chip, and an interposer in an IC chip mounting device according to an embodiment of the present invention, and (a) is a periphery of the interposer. (B) shows a method of applying the sealing resin around the IC chip.
  • FIG. 2 is a plan view showing a configuration of an IC chip mounting package according to the present embodiment.
  • FIG. 3 is a cross-sectional view taken along the arrow line showing a state where the IC chip mounting package shown in FIG. 2 is cut along cutting line AA ′.
  • 4 is a perspective view showing a configuration of an IC chip and an interposer provided in the IC chip mounting package shown in FIG.
  • FIG. 5 is a perspective view showing a configuration of an IC chip and an interposer provided in the IC chip mounting package shown in FIG. 2, and shows a stage before the IC chip is mounted on the interposer.
  • FIG. 6 (a) to (e) are cross-sectional views showing a manufacturing procedure of the IC chip mounting package shown in FIG.
  • FIG. 7 is a view showing a fillet of a sealing resin formed around an IC chip.
  • FIG. 8 shows a method of applying a sealing resin around the IC chip.
  • FIG. 9 is a plan view showing the size relationship between an IC chip and a device hole.
  • FIG. 10 A graph showing the relationship between the linear expansion coefficient of the sealing resin and the incidence of defects due to resin cracks.
  • FIG. 12 is a cross-sectional view showing a configuration of a conventional technique.
  • FIG. 2 is a plan view showing a configuration of the mounting package 1 in the present embodiment
  • FIG. 3 is an arrow showing a state in which the mounting package 1 shown in FIG. 2 is cut along a cutting spring A—A ′.
  • the mounting package 1 generally includes a film substrate (tape carrier) 2 that is a package substrate, an IC chip 3, and an interposer 4.
  • Fig. 2 shows the mounting package 1 as viewed from the interposer 4 side.
  • FIG. 3 shows the IC chip 3 in a state below the drawing, and shows a part of the cross section cut along the cutting line AA ′.
  • a hole called a device hole 8 is provided in the film substrate 2, and the IC chip 3 is disposed in the device hole 8.
  • On-film wiring 5 • 6 is formed around the device hole 8 provided in the film base 2.
  • One end of the on-film wiring 5 ⁇ 6 on the device hole 8 side and the interposer 4 are electrically connected by the first bump 9.
  • the interposer 4 is electrically connected to the IC chip 3
  • the on-film wirings 5 and 6 are electrically connected to the IC chip 3 via the interposer 4. That is, the on-film wiring 5 is an output wiring for sending a signal (for example, a drive signal) output from the IC chip 3 to a liquid crystal display (not shown), and the on-film wiring 6 is a control signal (for example, an image data signal). ) Is input wiring to input to IC chip 3.
  • solder resist 7 is formed on the on-film wirings 5 and 6. Solder resist
  • the IC chip 3 is provided as a liquid crystal driver for driving the liquid crystal display.
  • the IC chip 3 is provided with a plurality of liquid crystal drive circuits (not shown).
  • the liquid crystal drive circuits are for driving signal output for outputting drive signals.
  • a terminal 3a and a signal input terminal 3b (input / output terminal group) for inputting image data signals and the like are provided.
  • the IC chip 3 has third bumps 10 on the drive signal output terminal 3a and the signal input terminal 3b.
  • the interposer 4 is electrically connected to the IC chip 3 and the film substrate 2 on one surface. Specifically, the interposer 4 is provided with a first bump 9 and a second bump 11 on one surface, and as shown in FIG. 3, the film substrate 2 and the interposer 4 are The first bump 9 is electrically connected, and the IC chip 3 and the interposer 4 are electrically connected by connecting the second bump 11 and the third bump 10.
  • a semiconductor material can be used, and silicon is preferably used.
  • the size of the interposer 4 is not particularly limited. For example, the force can be set to 2 mm ⁇ 2 Omm and a thickness of 400 ⁇ m.
  • the sealing resin 15 shown in FIG. 3 includes the device hole 8 of the film base 2 and the wiring on the film 5. 6 is provided to cover the surface of the interposer 4 on which the first and second bumps are provided, and is provided to protect the connection portion from external environmental forces.
  • FIG. 4 is a perspective view showing a configuration in a state where the IC chip 3 is mounted on the interposer 4.
  • FIG. 5 is a perspective view showing the configuration of the IC chip 3 and the interposer 4 in the stage before mounting. In FIG. 5, a part is a perspective view.
  • the interposer 4 is provided with an IC chip connecting terminal 12, a film substrate connecting terminal 13, and an interposer wiring 14.
  • the IC chip connection terminal 12 is a terminal connected to the drive signal output terminal 3 a and the signal input terminal 3 b of the IC chip 3.
  • the film base connecting terminal 13 is a terminal connected to the terminals of the film on-film wiring 5 ⁇ 6 of the film base 2.
  • the interposer wiring 14 is a wiring for connecting the IC chip connecting terminal 12 and the film substrate connecting terminal 13 in the interposer 4.
  • the interposer 4 is provided with an IC chip connection terminal 12 near the center thereof, and a film base material connection terminal 13 is provided near the outer periphery of the interposer 4.
  • a second bump 11 is provided on the IC chip connection terminal 12, and a first bump 9 is provided on the film substrate connection terminal 13.
  • the second bump 11 is configured to match the third bump 10 provided on the drive signal output terminal 3a and the signal input terminal 3b of the IC chip 3, and the second bump 11 and the second bump 11 When the bump 10 of 3 matches, the configuration shown in Fig. 4 is obtained.
  • the pitch of the second bumps 11 in the interposer 4 is the same as that of the third bumps 10 in the IC chip 3. That is, since the IC chip 3 is a multi-output liquid crystal driver as described above, the third bump 10 has a pitch that achieves a fine pitch. Specifically, it is configured to have a pitch exceeding O ⁇ m and not exceeding 20 m. Therefore, as shown in FIG. 5, the pitch of the second bumps 11 is also configured to have a fine pitch of 20 mm or less.
  • the pitch of the first bumps 9 in the interposer 4 is wider than the pitch of the second bumps 11. Specifically, as shown in Fig. 4, a pitch of 50 m or more is formed. That is, the film substrate connecting terminal 13 in the interposer 4 is I The pitch is larger than the C chip connection terminal 12. As a result, the pitch of the terminals of the film base 2 on the film substrate 5 and 6 connected by the first bump 9 of the interposer 4 is 50 m or more in accordance with the pitch of the first bump 9. Can be formed.
  • the IC chip connection terminals 12 are formed in accordance with the pitch of the terminals of the IC chip 3, and the film base material is formed.
  • the pitch of the connection terminal 13 is larger than that of the IC chip connection terminal 12. Therefore, even if the terminals of the IC chip 3 are formed at a fine pitch, it is necessary to configure the pitch of the wiring on the film 5 and 6 of the film base 2 to match that of the IC chip 3 with a fine pitch. Absent. That is, the on-film wiring 5 ⁇ 6 (inner leads) of the film substrate 2 can be formed with a pitch of 50 m or more using existing technology that does not need to be configured with fine pitch. Therefore, it is necessary to provide an IC chip mounting package that significantly suppresses the technical and cost increases that are not necessary to be equipped with technological innovations such as reducing the copper foil thickness and new processing equipment to cope with it. it can.
  • the mounting package 1 includes the interposer 4 to provide an IC chip.
  • the terminal pitch of 3 can be made as fine as possible without considering the terminal pitch of the film base 2. As a result, the chip size of the IC chip 3 can be reduced. Therefore, cost reduction can be realized. From the above, by using the configuration of the present invention, it is possible to provide an IC chip mounting package in which an IC chip of fine pitch is mounted using existing technology that does not require technological innovation.
  • the force S described as the liquid crystal driver mounting package configured to drive the liquid crystal display body, the ic chip mounting package of the present invention is limited to this. It is not a thing. In other words, it can be applied as an EL (electroluminescence) display drive element or a package for mounting elements mounted inside devices such as various portable electronic devices.
  • EL electroluminescence
  • FIGS. 6 (a) to 6 (e) An outline of a manufacturing procedure of the mounting package 1 having the above configuration will be described with reference to FIGS. 6 (a) to 6 (e).
  • the necessary wiring and bumps are already formed in the film substrate 2, IC chip 3 and interposer 4 just before mounting! /, But for these manufacturing processes! Since the same process as the conventional IC packaging package can be used, detailed explanation is omitted here.
  • FIG. 6 (a) is a diagram showing the film substrate 2 before mounting the IC chip 3 and the interposer 4. On the film base 2, on-film wiring 5 ⁇ 6 and solder resist 7 are already formed. First, as shown in FIG. 6 (b), a device hole 8 is formed by punching the film substrate 2.
  • the interposer 4 is bonded to the film base 2.
  • the first bump 9, the second bump 11, and the wiring on the interposer that connects these bumps are already formed in the interposer 4! /. Bonding of the interposer 4 is performed by heating and pressing with a bonding tool in a state where the first bumps 9 on the interposer 4 are aligned with the connection terminals on the film substrate 2.
  • the IC chip 3 is bonded to the interposer 4.
  • the third bump 10 has already been formed on the IC chip 3. Bonding of the IC chip 3 is performed by heating and pressing with a bonding tool in a state where the third bump 10 on the IC chip 3 is aligned with the second bump 11 on the interposer 4.
  • the connecting portion is sealed with a sealing resin 15 in order to protect it from the external environment, and the mounting package 1 is completed.
  • the sealing resin 15 completely fills the gap between the IC chip 3 and the interposer 4, the gap between the film substrate 2 and the interposer 4, and the inside of the device hole 8.
  • a fillet is formed around the interposer 4.
  • FIGS. 1A and 1B are diagrams showing a potting method of the sealing resin 15 on the mounting package 1.
  • FIG. 1 (a) shows a first method of potting sealing resin so as to draw around the interposer 4! /.
  • the sealing resin 15 is potted around the interposer 4 by the potting nozzle 20.
  • the potted sealing resin penetrates into the gap between the film substrate 2 and the interposer 4 by capillary action and fills the gap. Further, the sealing resin 15 penetrates from the device hole 8 to the IC chip 3 side to form a fillet around the IC chip 3, and penetrates into the gap between the IC chip 3 and the interposer 4 by capillary action. Fill the gap.
  • the fillet formed around the IC chip 3 may cover a part of the back surface of the film substrate 2 (the back surface with respect to the potting side, the placement surface of the IC chip 3). I like it.
  • the width B of the fillet shown in FIG. 7 is preferably 5 mm or more.
  • the region stability on the unstable film substrate 2 side is particularly advantageous.
  • the sealing resin 15 potted from around the interposer 4 fills the gap between the film base 2 and the interposer 4, and further, the IC chip 3 and the interposer 4 In order to fill the gap, the distance A between the outer edge of the IC chip 3 and the outer edge of the device hole 8 is too long!
  • the distance A is preferably 150 m or less. That is, in the mounting package 1 in which the sealing resin 15 is filled by the first method, the size of the device hole 8 for the size of the IC chip 3 can be set smaller than that of the conventional one. As a result, the mounting package 1 can be reduced in size, which is advantageous in terms of cost.
  • the distance A is 150 m or more, the area between the outer edge of the IC chip 3 and the outer edge of the device hole 8, that is, the portion inside the device hole 8, becomes a weir, and the resin filling property due to capillary action is deteriorated. This will adversely affect resin filling properties with the interposer 4.
  • the resin is not filled between the IC chip 3 and the interposer 4 and bubbles are generated. It ’s good. If the distance A is too large, the fillet around the IC chip 3 is not easily formed. For example, when the distance A is 400 m, non-conforming products are generated at a high rate of about 60%.
  • the distance A is too narrow, there are the following problems.
  • the distance A is smaller than 30 am, the flow rate of the resin in the device hole 8 is reduced, and the resin fillet on the cross section of the IC chip 3 is difficult to be molded, so that the sealing strength of the IC chip 3 is reduced.
  • the distance A is preferably 30 m or more.
  • FIG. 1 (b) shows a method of potting a sealing resin so as to draw the periphery of the IC chip 3 as a second method!
  • the sealing resin 15 is potted by the potting nozzle 20 around the IC chip 3, that is, from the device hole 8.
  • the potted sealing resin penetrates into the gap between the film substrate 2 and the interposer 4 and the gap between the IC chip 3 and the interposer 4 by capillary action, and fills these gaps.
  • the second method it is possible to improve the resin filling property in the gap between the IC chip 3 and the interposer 4, and to avoid the unfilling of the resin. That is, in the first method, the sealing resin 15 potted from around the interposer 4 becomes a dam between the outer edge of the IC chip 3 and the outer edge of the device hole 8, and the resin filling property due to capillary action is deteriorated. The gap between the IC chip 3 and the interposer 4 may become unfilled. On the other hand, there is no such fear in the second method!
  • the first method of potting the sealing resin 15 from around the interposer 4 has a demerit that the resin area around the interposer 4 tends to be large, and the bending-prohibited area in the mounting package becomes large.
  • the second method since the resin area around the interposer 4 can be reduced, it is possible to reduce the bending-prohibited area in the mounting package.
  • the IC In the second method, in order to satisfactorily fill the sealing resin 15 from the device hole 8, compared with the mounting package 1 in which the sealing resin 15 is filled by the first method, the IC
  • the distance A between the outer edge of chip 3 and the outer edge of device hole 8 is preferably set longer. Yes. Specifically, the distance A is preferably 100 m or more.
  • the distance A is preferably 700 m (about 3/4 of the outer dimension of the potting nozzle 20) or less so as to be smaller than the outer dimension of the potting nozzle 20. This is because, when the distance A is larger than the outer dimension of the potting nozzle 20, the tip of the potting nozzle 20 enters between the outer edge of the IC chip 3 and the outer edge of the device hole 8, and the deviation at the time of nozzle setup, etc. This is because the tip of the nozzle may collide with the edge of the device hole 8. If the distance A is smaller than the outer dimension of the potting nozzle 20, there is no such a possibility.
  • the distance A is set to be smaller than the outer dimension of the potting nozzle 20, a part of the resin applied from the potting nozzle 20 is directly placed on the film substrate 2.
  • fillets around the IC chip 3 are easily formed! /, And! /.
  • the distance A may be set to be equal to or larger than the outer dimension of the potting nozzle 20, as shown in FIG.
  • the distance A is desirably 80 m or more larger than the outer dimension of the potting nozzle 20.
  • 80 m or more is a dimension that takes into account the dimensional accuracy of the device hole 8 ⁇ 30 m and the variation in nose setup.
  • FIGS. 9 (c) and 9 (d) by shifting the center of the IC chip 3 and the center of the device hole 8, one side application or one point application of the sealing resin 15 can be performed. You may improve productivity at the time of resin sealing.
  • the relationship between the outer edge of the IC chip 3 and the outer edge of the device hole 8 is not limited to the above example.
  • the linear expansion coefficient of the sealing resin 15 will be described.
  • the sealing resin 15 that seals the IC chip 3 exists on the rigid interposer 4.
  • the sealing resin 15 has a lower linear expansion coefficient than the sealing resin used in the conventional SOF structure.
  • FIG. 10 is a graph showing the relationship between the linear expansion coefficient of the sealing resin 15 and the occurrence rate of defects due to resin cracks.
  • FIG. 11 is a graph showing the relationship between the linear expansion coefficient of the sealing resin 15 and the occurrence rate of bonding failure (that is, peeling of the resin bonded portion) when a temperature cycle is given.
  • the linear expansion coefficient and defective rate (resin crack) after 300 cycles of the temperature cycle (-40 ° C for 30 minutes, 125 ° C for 30 minutes) are The fillet part of both chips is inspected with a stereo / metal microscope, and the inter-chip part is inspected with an infrared microscope to measure good / bad.
  • the linear expansion coefficient and defect rate (peeling of the resin joints) after 300 cycles of a temperature cycle (-40 ° C for 30 minutes at 125 ° C and 30 minutes for 125 minutes) are shown.
  • the cross section of the terminal part corresponding to the defect is observed, and the interface state of the joint is also confirmed.
  • the linear expansion coefficient of sealing resin 15 is 40 ppm. It is most desirable to set it to / ° C or less.
  • the lower limit of the linear expansion coefficient of the sealing resin 15 is desirably set to 30 ppm / ° C. or more mainly from the viewpoint of the material cost of the sealing resin 15.
  • the viscosity of the sealing resin 15 will be described.
  • the device hole 8 exists in the film substrate 2.
  • the viscosity of the sealing resin 15 is too low, unfilling easily occurs between the IC chip 3 and the interposer 4 (particularly in the case of the first method). This is presumed to be due to the following reasons.
  • the viscosity of the sealing resin 15 is preferably 0.05 Pa ′s or more.
  • the sealing resin 15 has a viscosity of 0.25 Pa ′s or less.
  • the viscosity of the sealing resin 15 is 0.05 Pa ⁇ s or more and 0.25 Pa ′s or less.
  • the sealing resin 15 does not have to have a viscosity in the above range at room temperature.
  • the sealing resin 15 may have a viscosity in the above range at the time of filling by preheating (actually, 3% at room temperature). ⁇ ; 15Pa's resin preheated and used at a viscosity of 0.05-0.25Pa's).
  • the size of the filler contained in the sealing resin 15 will be described. Normally, the sealing resin used for SOF contains a filler for increasing its strength. Mounting package In page 1, the size of the filler contained in the sealing resin 15 is preferably 1 ⁇ m or less.
  • the mounting package 1 is intended to perform the bump connection between the IC chip 3 and the interposer 4 at a fine pitch. It is conceivable that the minimum value of is about 11 11 m. By setting the filler size contained in the sealing resin 15 to 1 ⁇ m or less, even when the minimum value of the bump interval is about 1 ⁇ m, the resin between the IC chip 3 and the interposer 4 is excellent. Can be filled.
  • the IC chip mounting package according to the present embodiment is suitable for simultaneously increasing the number of outputs in an IC chip with a reduced chip size.
  • a liquid crystal display using the IC chip as a liquid crystal driver It can be suitably used in the apparatus.
  • an IC chip mounting package includes an IC chip having an input / output terminal group and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are configured to be connected to the package substrate side connection terminal group configured to be connected to the connection terminal group and the input / output terminal group.
  • the IC chip side connection terminal group and the package base material side connection terminal group and the wiring connecting the IC chip side connection terminal group are connected using an interposer, and the IC chip is connected to the package base material.
  • the connecting portion of the package base material, the IC chip, and the interposer is sealed with a sealing resin, and the sealing material is sealed. Linear expansion coefficient of the resin, Ru! /, As equal to or less than 80 ppm / ° C.
  • the sealing resin that seals the joint between the IC chip and the package substrate When shrinkage occurs, it can be absorbed by deformation of the tape.
  • the sealing resin is present on the rigid interposer. For this reason, if thermal expansion or contraction occurs in the sealing resin, it cannot be absorbed by deformation of the package base material, and cracking of the sealing resin is likely to occur! /, .
  • the linear expansion coefficient of the sealing resin is 80 ppm / ° C or less.
  • thermal expansion and shrinkage can be suppressed and the above cracks can be prevented.
  • the linear expansion coefficient of the sealing resin is preferably 40 ppm / ° C or less, more preferably 6 Oppm / ° C or less. More preferable
  • another IC chip mounting package includes an IC chip having an input / output terminal group and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are configured to be connected to the package substrate side connection terminal group configured to be connected to the connection terminal group and the input / output terminal group.
  • the IC chip side connection terminal group and the package base material side connection terminal group and the wiring connecting the IC chip side connection terminal group are connected using an interposer, and the IC chip is connected to the package base material.
  • the connecting portion between the package base material, the IC chip, and the interposer is sealed with a sealing resin, and the sealing resin is formed in the device hole.
  • the viscosity of, as characterized by 0. 0 5Pa ⁇ s more than 0 ⁇ 25Pa ⁇ s is less than or equal to! /, Ru.
  • the viscosity of the sealing resin is the same as the viscosity of the sealing resin used in the conventional SOF structure. Is too low, and the penetration of the device hole from the base material is too early. As a result, air bubbles cannot escape between the IC chip and the interposer, and unfilling is likely to occur!
  • the unfilled problem can be prevented by setting the viscosity of the sealing resin to 0.05 Pa * s or more and 0.25 Pa's or less.
  • the sealing resin does not have to have a viscosity in the above range at normal temperature. For example, when heated, the sealing resin may have a viscosity in the above range when filled.
  • another IC chip mounting package includes an IC chip having an input / output terminal group, and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are configured to be connected to the package substrate side connection terminal group configured to be connected to the connection terminal group and the input / output terminal group.
  • IC chip side connection terminals and the package substrate Are connected using an interposer having a side connection terminal group and a wiring connecting the IC chip side connection terminal group, and the IC chip is disposed in a device hole formed in the package substrate,
  • the connection part between the package base material, the IC chip and the interposer is sealed with a sealing resin, and the particle size of the filler contained in the sealing resin is 1 ⁇ m or less. It is characterized by.
  • the IC chip and the interposer According to the above configuration, by setting the size of the filler contained in the sealing resin to 1 ⁇ m or less, even when the minimum value of the bump interval is about 1 ⁇ m, the IC chip and the interposer The resin can be satisfactorily filled between.
  • the sealing resin forms a fillet around the IC chip, and the fillet is a part of the IC chip mounting surface of the package substrate. It is preferable to cover the part!
  • the sealing resin covers the IC chip mounting surface of the package substrate and covers more than 5,1 m from the end of the device hole.
  • a method for manufacturing an IC chip mounting package includes: an IC chip having an input / output terminal group; and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are connected to the connection terminal group of the package substrate and the connection terminal group of the package substrate side, Connected using an interposer having an IC chip side connection terminal group configured to be connected to the input / output terminal group, and wiring connecting the package substrate side connection terminal group and the IC chip side connection terminal group
  • the IC chip is disposed in a device hole formed in the package substrate, and the connection portion between the package substrate, the IC chip, and the interposer is sealed with a sealing resin.
  • a Rukoto is formed by applying the sealing resin around the interposer and JP ⁇ ⁇ .
  • the fillet can be reliably formed around the interposer.
  • the region stability on the unstable package substrate side is superior.
  • the device hole size can be set smaller than the conventional size for the size of the IC chip.
  • the IC chip mounting package itself can be reduced in size, which is advantageous in terms of cost.
  • another IC chip mounting package manufacturing method includes an IC chip having an input / output terminal group, and a package substrate having a connection terminal group for mounting the IC chip.
  • the IC chip and the package substrate are connected to the package substrate side connection terminal group configured to be connected to the connection terminal group, and to the output terminal.
  • an interposer having an IC chip side connection terminal group configured to be connected to the input terminal group, and wiring connecting the package substrate side connection terminal group and the IC chip side connection terminal group
  • the IC chip is disposed in a device hole formed in the package base material, and a connection portion between the package base material, the IC chip, and the interposer is made of a sealing resin. It is sealed, the sealing resin is characterized that you are formed by applying a sealing resin around the IC chip.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

 ICチップ実装パッケージ(1)は、ICチップ(3)とフィルム基材(2)とをインターポーザ(4)を介して接続する構成であり、これらの接続部は封止樹脂によって接続される。上記封止樹脂は、ポッティングノズル(20)によってインターポーザ(4)の周囲に封止樹脂(15)をポッティングするか、あるいは、ICチップ(3)の周囲、すなわち、デバイスホール(8)から封止樹脂(15)をポッティングすることによって形成される。また、上記封止樹脂は、線膨張係数を80ppm/°C以下、粘度を0.05Pa・s以上0.25Pa・s以下、含有されるフィラーの粒子サイズを1μm以下とする。

Description

明 細 書
ICチップ実装パッケージ及びその製造方法
技術分野
[0001] 本発明は、例えばファインピッチの端子を有する ICチップの実装パッケージに関す 背景技術
[0002] 液晶表示装置に搭載される液晶ドライバ(ICチップ)等では、液晶表示装置の高精 細化 '高性能化に伴って更なる多出力化が要求されていると同時に、チップサイズの 縮小化も要求されている。
[0003] チップサイズを縮小化された ICチップにおいて、同時に多出力化を図るためには、 チップに設けられるバンプのファインピッチ(微細)化が必要となる。最近では、フアイ ンピッチ化が可能な、ベアチップ液晶ドライバを実装する SOF (System On Film)、 C OF (Chip On Film)とも言う)が多用されている。
[0004] 最新の SOFパッケージでは、テープキャリアと ICチップとを導通させる際、加熱加 圧することで ICチップ上のバンプとテープキャリア上のインナーリードとを接合させて いる。し力、しながら、このような接合方法の場合、バンプ位置とインナーリード位置との ずれを無くすために、熱変形が小さぐ且つ高精細なキャリアテープ材料を用いる必 要がある。すなわち、ファインピッチを実現しょうとするほど、テープキャリアに使用で きる材料は限定されてしまうという欠点があった。
[0005] また、インナーリードは銅箔で形成されている力 S、ファインピッチの配線加工を行う には、銅箔の厚さを薄くする必要がある。例えば 50 mピッチを形成する TCPの銅 箔の厚さは 12 mであるが、 20 mピッチを形成するには銅箔の厚さを 5 μ m程度 にする必要がある。銅箔を薄く形成し、強度を保っためには現行使用している技術を 検討しなおし、新規技術の導入、新規加工機器の導入を行う必要があり、技術検討 の労力や、新規導入設備に対するコストがかかる。
[0006] さらには、配線を加工する場合、加工機器の加工精度が配線ピッチを十分上回つ ていれば、加工後の検査も簡単に行う程度でよいが、配線がファインピッチになり、加 ェ精度が配線ピッチに近づ!/、てくると、加工が十分行われな!/、部分が発生して!/、な いか等、加工後十分検査する必要が発生し、検査コストも上昇する。
[0007] このような欠点を解決する方法として、インターポーザー基板を介して ICチップを回 路基板 (テープキャリア)に接続する方法が特許文献 1に開示されている。図 12に、 特許文献 1より引用したパッケージ構造の断面図を示す。
[0008] ICチップ 104は、図 12に示すように、インターポーザ 101にフリップチップ接続され
、さらにインターポーザ 101は、回路基板 107の電極パターン 110にバンプ接続され ている。回路基板 107には、 ICチップ 104の配置領域に対応したデバイスホール 10
7Aが形成されている。
[0009] インターポーザ 101はシリコン(Si)基板であり、 Siウェハプロセスにより形成される ため、 ICチップ 104が接続される電極は ICチップ 104の電極と同等なファインピッチ に形成することが可能である。一方、回路基板 107に接続される電極は、回路基板 1 07の電極ピッチ、すなわち比較的幅広なピッチに合わせて形成される。そして、 ICチ ップ 104に接続される電極と回路基板 107に接続される電極は、対応する電極同士 力 Sインターポーザ 101上で接続されている。なお、回路基板 107としては、テープキ ャリアを好適に用いることができる。
[0010] 回路基板 107、 ICチップ 104、インターポーザ 101の接続部分は、封止樹脂によつ て封止されて外部環境から保護されて!/、る。
[0011] すなわち、図 12に示すパッケージ構造では、 ICチップ 104と回路基板 107との接 続にインターポーザ 101を仲介することによって、 ICプロセスレベルのファインピッチ をテープキャリアレベルの電極ピッチに変換することが可能となる。このため、 ICチッ プのサイズ縮小や多出力化により、接続電極が高度にファインピッチ化された ICチッ プを実装する SOFパッケージにおいても、製造コストや検査コストの増大を回避する こと力 Sでさる。
特許文献 1 :日本国公開特許公報「特開 2004— 207566号公報 (公開日: 2004年 7 月 22日)」
発明の開示
[0012] しかしながら、上記特許文献 1のように、 ICチップ 104と回路基板 107とをインター ポーザ 101を仲介して接続した構造では、回路基板 107にデバイスホール 107Aが 設けられることにより、封止樹脂による接続部の封止の信頼性が低下するといつた問 題が生じる。
[0013] すなわち、 ICチップを回路基板に直接接続する従来の SOF構造では、封止樹脂 で ICチップの周囲を描画するようにポッティングすれば、毛細管現象によって封止樹 脂が ICチップと回路基板との間に浸透し、内部に気泡等が生じることなく封止が可能 であった。
[0014] 一方、 ICチップ 104と回路基板 107との接続にインターポーザ 101が介入する上 記構造では、例えば、封止樹脂で ICチップの周囲を描画する場合には、 ICチップ 1 04の外縁とデバイスホール 107Aの外縁との間が堰となり、毛細管現象による樹脂 充填性が悪くなり、 ICチップと回路基板との間に封止樹脂が十分に浸透しない虞が ある。
[0015] また、従来の SOF構造では、 ICチップの周囲を封止する樹脂はテープ基材上に存 在するため、該封止樹脂にぉレ、て熱膨張や熱収縮が発生したとしてもテープ基材の 変形によって吸収される。このため、封止樹脂の熱膨張や熱収縮に起因する封止樹 脂のクラック等は発生しにくい。
[0016] ところ力 ICチップ 104と回路基板 107との接続にインターポーザ 101が介入する 上記構造では、 ICチップ 104を封止する樹脂は剛性の高いインターポーザ 101上に 存在する。このため、封止樹脂において熱膨張や熱収縮が発生した場合には、 ICチ ップ 104の周囲や ICチップ 104とインターポーザ 101との隙間で該封止樹脂のクラッ クが発生しやす!/、と!/、つた問題もある。
[0017] 本発明は、上記の問題点に鑑みてなされたものであり、その目的は、信頼性の高い 樹脂封止を可能とする ICチップ実装パッケージを実現することにある。
[0018] 本発明に係る ICチップ実装パッケージは、出入力端子群を有する ICチップと、上 記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備えた ICチ ップ実装パッケージにおいて、上記 ICチップとパッケージ基材とは、上記接続端子群 と接続するように構成されたパッケージ基材側接続端子群と、上記出入力端子群と 接続するように構成された ICチップ側接続端子群と、当該パッケージ基材側接続端 子群及び ICチップ側接続端子群を接続する配線とを有したインターポーザを用いて 接続されており、上記 ICチップは、上記パッケージ基材に形成されたデバイスホール 内に配置されており、上記パッケージ基材と上記 ICチップと上記インターポーザとの 接続部は封止樹脂によって封止されており、上記封止樹脂の線膨張係数は、 80pp m/°C以下であることを特徴として!/、る。
[0019] テープキャリアからなるパッケージ基材上に ICチップを実装する従来の SOF構造 では、 ICチップとパッケージ基材との接合部を封止する封止樹脂にお!/、て熱膨張や 熱収縮が発生した場合には、これをテープの変形によって吸収することができる。し 力、しながら、 ICチップとパッケージ基材との接続にインターポーザが介入する本構造 では、上記封止樹脂は剛性の高いインターポーザ上に存在する。このため、封止樹 脂において熱膨張や熱収縮が発生した場合には、これをパッケージ基材の変形によ つて吸収することはできず、該封止樹脂のクラックが発生しやす!/、。
[0020] 上記の構成によれば、上記封止樹脂の線膨張係数を、 80ppm/°C以下とすること で、封止樹脂において熱膨張や熱収縮を抑制し、上記クラックを防止することができ
[0021] また、本発明に係る他の ICチップ実装パッケージは、出入力端子群を有する ICチ ップと、上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備 えた ICチップ実装パッケージにおいて、上記 ICチップとパッケージ基材とは、上記接 続端子群と接続するように構成されたパッケージ基材側接続端子群と、上記出入力 端子群と接続するように構成された ICチップ側接続端子群と、当該パッケージ基材 側接続端子群及び ICチップ側接続端子群を接続する配線とを有したインターポーザ を用いて接続されており、上記 ICチップは、上記パッケージ基材に形成されたデバイ スホール内に配置されており、上記パッケージ基材と上記 ICチップと上記インターポ 一ザとの接続部は封止樹脂によって封止されており、上記封止樹脂の粘度は、 0. 0 5Pa · s以上 0· 25Pa · s以下であることを特徴として!/、る。
[0022] ノ /ケージ基材にデバイスホールが存在する本構造では、封止樹脂の粘度を、従 来の SOF構造で使用される封止樹脂の粘度と同じ程度とした場合には、その粘度が 低すぎて、デバイスホールの基材からの浸透が早すぎて、その結果、 ICチップとイン ターポーザとの間で気泡が抜けきらず、未充填が生じやす!/、。
[0023] 上記の構成によれば、上記封止樹脂の粘度を、 0. 05Pa* s以上 0. 25Pa ' s以下と することで、上記未充填の不具合を防止することができる。尚、上記封止樹脂は、常 温時において上記範囲の粘度を示すものでなくてもよぐ例えば加熱することによつ て粘度が充填時に上記範囲の粘度となるものであってもよい。
[0024] また、本発明に係る他の ICチップ実装パッケージは、上記課題を解決するために、 出入力端子群を有する ICチップと、上記 ICチップを実装するための、接続端子群を 有するパッケージ基材とを備えた ICチップ実装パッケージにお!/、て、上記 ICチップと ノ ッケージ基材とは、上記接続端子群と接続するように構成されたパッケージ基材側 接続端子群と、上記出入力端子群と接続するように構成された ICチップ側接続端子 群と、当該パッケージ基材側接続端子群及び ICチップ側接続端子群を接続する配 線とを有したインターポーザを用いて接続されており、上記 ICチップは、上記パッケ 一ジ基材に形成されたデバイスホール内に配置されており、上記パッケージ基材と 上記 ICチップと上記インターポーザとの接続部は封止樹脂によって封止されており、 上記封止樹脂に含有されるフイラ一の粒子サイズは 1 μ m以下であることを特徴とし ている。
[0025] 上記の構成によれば、封止樹脂に含有されるフイラ一サイズを 1 μ m以下とすること で、バンプ間隔の最小値が 1 μ m程度となった時でも、 ICチップとインターポーザとの 間に良好に樹脂充填できる。
[0026] また、本発明に係る ICチップ実装パッケージの製造方法は、出入力端子群を有す る ICチップと、上記 ICチップを実装するための、接続端子群を有するパッケージ基材 とを備えた ICチップ実装パッケージの製造方法にお!/、て、上記 ICチップとパッケ一 ジ基材とは、上記接続端子群と接続するように構成されたパッケージ基材側接続端 子群と、上記出入力端子群と接続するように構成された ICチップ側接続端子群と、 当該パッケージ基材側接続端子群及び ICチップ側接続端子群を接続する配線とを 有したインターポーザを用いて接続されるものであり上記 ICチップは、上記パッケ一 ジ基材に形成されたデバイスホール内に配置されており、上記パッケージ基材と上 記 ICチップと上記インターポーザとの接続部は封止樹脂によって封止されており、上 記封止樹脂は、上記インターポーザの周囲に該封止樹脂を塗布することで形成され ることを特 ί毁としている。
[0027] 上記の構成によれば、インターポーザの周囲に確実にフィレットを形成できるため、 特に不安定なパッケージ基材側の領域安定性に優位である。さらに、 ICチップのサ ィズに対して、デバイスホールのサイズを従来のものより小さく設定することが可能で ある。その結果、 ICチップ実装パッケージ自体を小型化することが可能であり、コスト 面で有利となる。
[0028] また、本発明に係る他の ICチップ実装パッケージの製造方法は、出入力端子群を 有する ICチップと、上記 ICチップを実装するための、接続端子群を有するパッケージ 基材とを備えた ICチップ実装パッケージの製造方法にお!/、て、上記 ICチップとパッ ケージ基材とは、上記接続端子群と接続するように構成されたパッケージ基材側接 続端子群と、上記出入力端子群と接続するように構成された ICチップ側接続端子群 と、当該パッケージ基材側接続端子群及び ICチップ側接続端子群を接続する配線 とを有したインターポーザを用いて接続されるものであり上記 ICチップは、上記パッケ 一ジ基材に形成されたデバイスホール内に配置されており、上記パッケージ基材と 上記 ICチップと上記インターポーザとの接続部は封止樹脂によって封止されており、 上記封止樹脂は、上記 ICチップの周囲に該封止樹脂を塗布することで形成されるこ とを特徴としている。
[0029] 上記の構成によれば、特に、 ICチップとインターポーザとの隙間に対する樹脂の充 填性を向上させて、樹脂の未充填を回避することができる。
図面の簡単な説明
[0030] [図 1]本発明の実施形態における ICチップ実装デバイスにおけるフィルム基材と、 IC チップと、インターポーザとの接合部分の構造を示す断面図であり、(a)はインターポ 一ザの周囲に封止樹脂を塗布する方法を示すものであり、 (b)は ICチップの周囲に 封止樹脂を塗布する方法を示すものである。
[図 2]本実施形態に係る ICチップ実装パッケージの構成を示す平面図である。
[図 3]図 2に示した ICチップ実装パッケージを切断線 A—A'において切断した状態 を示した矢視断面図である。 [図 4]図 2に示した ICチップ実装パッケージに設けられた ICチップ及びインターポー ザの構成を示した斜視図。
[図 5]図 2に示した ICチップ実装パッケージに設けられた ICチップ及びインターポー ザの構成を示した斜視図であり、 ICチップをインターポーザに実装する前の段階を 示したものである。
[図 6] (a)〜(e)は、図 2に示した ICチップ実装パッケージの製造手順を示す断面図 である。
[図 7]ICチップの周囲に形成される封止樹脂のフィレットを示す図である。図である。
[図 8]ICチップの周囲に封止樹脂を塗布する方法を示すものである。
[図 9]ICチップとデバイスホールとのサイズ関係を示す平面図である。
[図 10]封止樹脂の線膨張係数と樹脂クラックによる不良の発生率との関係を示すダラ フである。
[図 11]封止樹脂の線膨張係数と温度サイクルを与えた場合の接合不良の発生率と
[図 12]従来技術の構成を示す断面図である。
発明を実施するための最良の形態
[0031] 本発明の一実施形態につ!/、て図 1なレ、し図 11に基づレ、て説明すると以下の通りで ある。なお、以下の説明では、本発明を実施するために技術的に好ましい種々の限 定が付されている力 S、本発明の範囲が以下の実施形態および図面に限定されるもの ではない。
[0032] 図 2は、本実施形態における実装パッケージ 1の構成を示した平面図であり、図 3は 、図 2に示す実装パッケージ 1を切断泉 A— A'において切断した状態を示した矢視 断面図である。
[0033] 実装パッケージ 1は、大略的に、パッケージ基材であるフィルム基材(テープキヤリ ァ) 2と、 ICチップ 3と、インターポーザ 4とを備えて構成されている。図 2は、実装パッ ケージ 1をインターポーザ 4側から見た状態を示している。また、図 3は、説明の便宜 上、 ICチップ 3を図面の下方にした状態で示し、且つ、切断線 A—A'において切断 した断面の一部を示して!/、る。 [0034] 実装パッケージ 1には、フィルム基材 2にデバイスホール 8と呼ばれる穴部が設けら れており、 ICチップ 3がデバイスホール 8内に配設されている。
[0035] 上記フィルム基材 2に設けられたデバイスホール 8の周辺部には、フィルム上配線 5 •6が形成されている。フィルム上配線 5 · 6のデバイスホール 8側の一端と、インターポ 一ザ 4とは、第 1のバンプ 9によって電気的に導通している。詳細は後述するが、イン ターポーザ 4は ICチップ 3と導通していることから、フィルム上配線 5 · 6は、インターポ 一ザ 4を介して、 ICチップ 3と導通している。すなわち、フィルム上配線 5は、 ICチップ 3から出力された信号 (例えば駆動信号)を図示しない液晶表示体に送るための出力 用配線であり、フィルム上配線 6は、制御信号 (例えば画像データ信号)を ICチップ 3 に入力するための入力用配線である。
[0036] フィルム上配線 5 · 6上には、ソルダーレジスト 7が形成されている。ソルダーレジスト
7は、配線の絶縁と保護を行うものである。
[0037] 本液晶ドライバ実装パッケージにお!/、て、 ICチップ 3は、液晶表示体を駆動するた めの液晶ドライバとして設けられている。そのため、 ICチップ 3には、複数の液晶駆動 用回路(不図示)が設けられており、当該液晶駆動用回路には、図 3に示すように、 駆動信号を出力するための駆動信号出力用端子 3aと、画像データ信号等を入力す るための信号入力用端子 3b (出入力端子群)とが設けられている。また、 ICチップ 3 は、駆動信号出力用端子 3a及び信号入力用端子 3bに第 3のバンプ 10を有している
[0038] インターポーザ 4は、一方の表面上において、 ICチップ 3とフィルム基材 2と導通し ている。具体的には、インターポーザ 4には、一方の表面上に、第 1のバンプ 9及び第 2のバンプ 11が設けられており、図 3に示すように、フィルム基材 2とインターポーザ 4 とは、第 1のバンプ 9によって導通しており、 ICチップ 3とインターポーザ 4とは、第 2の バンプ 11と第 3のバンプ 10とを接続することによって導通している。インターポーザ 4 の材料としては、半導体材料を用いることができ、シリコンを用いることが好ましい。ィ ンターポーザ 4のサイズとしては、特に限定されるものではないが、例えば、 2mm X 2 Ommで、厚さ 400 μ mとすること力 Sできる。
[0039] 図 3に示す封止樹脂 15は、フィルム基材 2のデバイスホール 8と、フィルム上配線 5 · 6と、インターポーザ 4の第 1及び第 2のバンプが設けられている面とを被覆するように 設けられており、接続部を外部環境力 保護するために設けられている。
[0040] 次に、図 4及び図 5を用いてインターポーザ 4の構成について詳細に説明する。
[0041] 図 4は、インターポーザ 4に ICチップ 3を実装した状態の構成を示した斜視図である 。また、図 5は、実装前の段階における ICチップ 3とインターポーザ 4との構成を示し た斜視図である。なお、図 5では、一部が透視図となっている。
[0042] インターポーザ 4には、図 5に示すように、 ICチップ接続用端子 12と、フィルム基材 接続用端子 13と、インターポーザ上配線 14とが設けられている。 ICチップ接続用端 子 12は、 ICチップ 3の駆動信号出力用端子 3a及び信号入力用端子 3bと接続される 端子である。フィルム基材接続用端子 13は、フィルム基材 2のフィルム上配線 5 · 6の 端子と接続される端子である。インターポーザ上配線 14は、 ICチップ接続用端子 12 とフィルム基材接続用端子 13とをインターポーザ 4内で接続する配線である。
[0043] 具体的には、インターポーザ 4には、その中心付近に ICチップ接続用端子 12が設 けられており、インターポーザ 4の外周付近にフィルム基材接続用端子 13が設けられ ている。 ICチップ接続用端子 12上には、第 2のバンプ 11が設けられており、フィルム 基材接続用端子 13上には第 1のバンプ 9が設けられている。第 2のバンプ 11は、 IC チップ 3の駆動信号出力用端子 3a及び信号入力用端子 3bに設けられた第 3のバン プ 10と合致するように構成されており、第 2のバンプ 11と第 3のバンプ 10とが合致す ることによって、図 4に示した構成となる。
[0044] インターポーザ 4における第 2のバンプ 11のピッチは、 ICチップ 3における第 3のバ ンプ 10と同ピッチとなっている。すなわち、 ICチップ 3が上記したような多出力の液晶 ドライバであるため、第 3のバンプ 10がファインピッチ化を実現したピッチとなっている 。具体的には、 O ^ mを超え、 20 m以下のピッチとなるように構成されている。従つ て、第 2のバンプ 11のピッチも図 5に示すように、 20〃 m以下のファインピッチとなる ように構成されている。
[0045] 一方、インターポーザ 4における第 1のバンプ 9のピッチは、第 2のバンプ 11のピッ チよりも広く構成されている。具体的には、図 4に示すように、 50 m以上のピッチを 形成している。すなわち、インターポーザ 4におけるフィルム基材接続用端子 13は、 I Cチップ接続用端子 12よりもピッチが大きく形成されている。これにより、インターポー ザ 4の第 1のバンプ 9によって接続されるフィルム基材 2のフィルム上配線 5 · 6の端子 のピッチは、第 1のバンプ 9のピッチに合わせて 50 m以上のピッチで形成すること ができる。
[0046] このように、本実施形態の実装パッケージ 1の構成によれば、インターポーザ 4にお いて、 ICチップ接続用端子 12を ICチップ 3の端子のピッチに合わせて形成し、フィル ム基材接続用端子 13を ICチップ接続用端子 12よりもピッチを拡大させている。従つ て、 ICチップ 3の端子がファインピッチで形成されている場合であっても、フィルム基 材 2のフィルム上配線 5 · 6のピッチを ICチップ 3に合わせてファインピッチで構成する 必要がない。すなわち、フィルム基材 2のフィルム上配線 5 · 6 (インナーリード)は、フ アインピツチで構成する必要がなぐ既存の技術を用いて 50 m以上のピッチで形 成すること力 Sできる。そのため、銅箔厚を薄くする等の技術革新やそれに対応するた めの新規加工機器等の設備を備える必要はなぐ技術面やコスト面の増加を著しく 抑えた ICチップ実装パッケージを提供することができる。
[0047] このように、実装パッケージ 1では、インターポーザ 4を備えることによって、 ICチップ
3の端子のピッチを、フィルム基材 2の端子ピッチを考慮することなぐ可能な限りファ インピッチ化することができる。これにより、 ICチップ 3のチップサイズを縮小すること ができる。従って、コストの低減を実現することができる。以上のことから、本発明の構 成とすることにより、技術革新を必要とすることなぐ既存の技術を用いて、ファインピ ツチの ICチップを実装した ICチップ実装パッケージを提供することができる。
[0048] なお、本実施形態にお!/、ては、液晶表示体を駆動すべく構成された液晶ドライバ 実装パッケージとして説明した力 S、本発明の icチップ実装パッケージは、これに限定 されるものではない。すなわち、 EL (エレクトロルミネセンス)表示体の駆動素子や、 各種携帯用電子機器などの装置内部に搭載される素子の実装用パッケージとして 適用することが可能である。
[0049] 次に、上記構成の実装パッケージ 1の製造手順の概略を図 6 (a)〜(e)を参照して 説明する。尚、実装直前のフィルム基材 2、 ICチップ 3およびインターポーザ 4におい て必要な配線やバンプ等はすでに形成されて!/、るが、これらの製造工程につ!/、ては 従来の IC実装パッケージと同様の工程を使用できるため、ここでは詳細な説明を省 略する。
[0050] 図 6 (a)は、 ICチップ 3およびインターポーザ 4を実装する前のフィルム基材 2を示 す図である。フィルム基材 2上には、フィルム上配線 5 · 6およびソルダーレジスト 7が 既に形成されている。最初に、図 6 (b)に示すように、このフィルム基材 2に対して打 ち抜きによってデバイスホール 8が形成される。
[0051] 次に、図 6 (c)に示すように、フィルム基材 2に対してインターポーザ 4がボンディン グされる。この時点で、インターポーザ 4には、第 1のバンプ 9、第 2のバンプ 11、およ びこれらのバンプを接続するインターポーザ上配線が既に形成されて!/、る。インター ポーザ 4のボンディングは、インターポーザ 4上の第 1のバンプ 9をフィルム基材 2上の 接続端子と位置合わせした状態で、ボンディングツールによって加熱 '加圧すること によって行われる。
[0052] 続いて、図 6 (d)に示すように、インターポーザ 4に対して ICチップ 3がボンディング される。この時点で、 ICチップ 3には、第 3のバンプ 10が既に形成されている。 ICチッ プ 3のボンディングは、 ICチップ 3上の第 3のバンプ 10をインターポーザ 4上の第 2の バンプ 11と位置合わせした状態で、ボンディングツールによって加熱.加圧すること によって行われる。
[0053] 最後に、図 6 (e)に示すように、上記接続箇所を外部環境から保護するために封止 樹脂 15によって封止し、実装パッケージ 1が完成する。封止樹脂 15は、 ICチップ 3と インターポーザ 4との間の隙間、およびフィルム基材 2とインターポーザ 4との隙間、お よびデバイスホール 8内を完全に充填し、かつ、 ICチップ 3の周囲とインターポーザ 4 の周囲とではフィレットを形成する。
[0054] 尚、上記図 6 (a)〜(e)の工程は、フィルム基材 2が長尺のテープキャリア材料の状 態で実施される。そして、このテープキャリア材料から個々の実装パッケージ 1を打ち 抜くことで、最終製品状態である実装パッケージ 1が得られる。
[0055] 本実施の形態に係る実装パッケージ 1は、特に、図 6 (e)に示す封止工程時におい て、信頼性の高い樹脂封止を可能とする点に特徴を有する。以下にその特徴点につ いて詳細に説明する。 [0056] 図 1 (a) , (b)は、実装パッケージ 1に対する封止樹脂 15のポッティング方法を示す 図である。図 1 (a)は、第 1の方法として、インターポーザ 4の周囲を描画するように封 止樹脂をポッティングする方法を示して!/、る。
[0057] 上記第 1の方法では、ポッティングノズル 20によってインターポーザ 4の周囲に封止 樹脂 15をポッティングする。ポッティングされた封止樹脂は、毛細管現象によってフィ ルム基材 2とインターポーザ 4との隙間に浸透し、該隙間を充填する。さらに、封止樹 脂 15は、デバイスホール 8から ICチップ 3側へ浸透して ICチップ 3の周囲にフィレット を形成すると共に、毛細管現象によって ICチップ 3とインターポーザ 4との隙間に浸 透して該隙間を充填する。
[0058] また、 ICチップ 3の周囲に形成されるフィレットは、図 7に示すように、フィルム基材 2 の裏面(ポッティング側に対する裏面、 ICチップ 3の配置面)の一部を覆うことが好ま しい。また、図 7に示すフィレットの幅 Bは、 5〃m以上であることが好ましい。このよう に、フィルム基材 2の裏面をフィレットで覆うことにより、デバイスホール 8の孔際から発 生する樹脂クラックを抑制することができ、樹脂封止の信頼性を上げることができる。
[0059] 上記第 1の方法によれば、インターポーザ 4の周囲に確実にフィレットを形成できる ため、特に不安定なフィルム基材 2側の領域安定性に優位である。
[0060] また、上記第 1の方法では、インターポーザ 4の周囲からポッティングされた封止樹 脂 15がフィルム基材 2とインターポーザ 4との隙間を充填し、さらに、 ICチップ 3とイン ターポーザ 4との隙間を充填するためには、 ICチップ 3の外縁とデバイスホール 8の 外縁との距離 Aはあまり長くな!/、ことが好ましレ、。
[0061] 具体的には、上記距離 Aは、 150 m以下であることが好ましい。すなわち、上記 第 1の方法によって封止樹脂 15が充填される実装パッケージ 1では、 ICチップ 3のサ ィズに対するデバイスホール 8のサイズを従来のものより小さく設定することが可能で ある。その結果、実装パッケージ 1を小型化することが可能であり、コスト面で有利とな る。上記距離 Aが 150 m以上の場合、 ICチップ 3の外縁とデバイスホール 8の外縁 との間、すなわちデバイスホール 8内の部分が堰となり、毛細管現象による樹脂充填 性が悪くなり、 ICチップ 3とインターポーザ 4との間の樹脂充填性に悪影響を与える。 すなわち、 ICチップ 3とインターポーザ 4との間での樹脂未充填が発生して気泡が生 じゃすい。また、上記距離 Aが大きすぎる場合には、 ICチップ 3の周囲のフィレットも 形成されにくい。例えば、上記距離 Aを 400 mとした場合は、約 60%の高い率で 不適合品が発生した。
[0062] 尚、上記距離 Aは、狭すぎる場合には以下のような問題がある。上記距離 Aが 30 a mより小さい場合には、デバイスホール 8内での樹脂の流れ量が少なくなり、 ICチップ 3断面への樹脂フィレットが成形され難いため、 ICチップ 3の封止強度が低下する。 例えば、距離 Aを 20 mとした場合は、約 95%の高い率で不適合品が発生した。こ れより、上記距離 Aは、 30 m以上とすることが好ましい。
[0063] 図 1 (b)は、第 2の方法として、 ICチップ 3の周囲を描画するように封止樹脂をポッテ イングする方法を示して!/、る。
[0064] 上記第 2の方法では、ポッティングノズル 20によって ICチップ 3の周囲、すなわち、 デバイスホール 8から封止樹脂 15をポッティングする。ポッティングされた封止樹脂は 、毛細管現象によってフィルム基材 2とインターポーザ 4との隙間、および ICチップ 3と インターポーザ 4との隙間に浸透し、これらの隙間を充填する。
[0065] 上記第 2の方法によれば、特に、 ICチップ 3とインターポーザ 4との隙間に対する樹 脂の充填性を向上させて、樹脂の未充填を回避することができる。すなわち、上記第 1の方法では、インターポーザ 4の周囲からポッティングされる封止樹脂 15が ICチッ プ 3の外縁とデバイスホール 8の外縁との間が堰となり、毛細管現象による樹脂充填 性が悪くなり、 ICチップ 3とインターポーザ 4との隙間が未充填となる虞がある。これに 対して、上記第 2の方法ではそのような虞はな!/、。
[0066] さらに、インターポーザ 4の周囲から封止樹脂 15をポッティングする上記第 1の方法 では、インターポーザ 4の周囲の樹脂領域が大きくなり易ぐ実装パッケージにおける 折り曲げ禁止領域が大きくなるといったデメリットがある。これに対して、上記第 2の方 法では、インターポーザ 4の周囲の樹脂領域を小さくできるため、実装パッケージに おける折り曲げ禁止領域を小さくすること力 Sできる。
[0067] 上記第 2の方法では、デバイスホール 8からの封止樹脂 15の充填を良好に行うた めに、第 1の方法によって封止樹脂 15が充填される実装パッケージ 1に比べて、 IC チップ 3の外縁とデバイスホール 8の外縁との距離 Aは長めに設定されることが好まし い。具体的には、上記距離 Aは、 100 m以上とすることが好ましい。
[0068] さらに、上記距離 Aは、ポッティングノズル 20の外形寸法よりも小さくなるように 700 m (ポッティングノズル 20の外形寸法 3/4程度)以下とすることが好ましい。これは 、上記距離 Aがポッティングノズル 20の外形寸法よりも大きい場合、ポッティングノズ ル 20の先端が ICチップ 3の外縁とデバイスホール 8の外縁との間に入り込んでしまい 、ノズルセットアップ時のずれ等によってノズル先端がデバイスホール 8の縁に衝突 する虞があるためである。上記距離 Aがポッティングノズル 20の外形寸法よりも小さけ れば、そのような虞は無い。さらに、上記距離 Aがポッティングノズル 20の外形寸法よ りも小さく設定されることで、該ポッティングノズル 20から塗布される樹脂の一部は、フ イルム基材 2の上に直接載ることになり、 ICチップ 3の周囲におけるフィレットが形成さ れやす!/、と!/、つた利点もある。
[0069] 但し、 ICチップ 3とインターポーザ 4との隙間に対する樹脂の充填性能を重視する 場合には、図 8に示すように、上記距離 Aをポッティングノズル 20の外形寸法以上と しても良い。この場合は、ノズル先端がデバイスホール 8の縁に衝突する不具合を避 けるために、上記距離 Aは、ポッティングノズル 20の外形寸法よりも 80 m以上大き い寸法とすることが望ましい。ここで、 80 m以上とは、デバイスホール 8の寸法精度 ± 30 m、およびノズノレセットアップのばらつき 50 μ mを考慮した寸法である。
[0070] また、 ICチップ 3の外縁とデバイスホール 8の外縁との距離 Aは、図 9 (a)に示すよう に、その 4辺全てにおいて同じ大きさ(すなわち、 a = b = c = d)であっても良いが、こ れらを異ならせていても良い。例えば、図 9 (b)に示すように、短辺間の距離を長辺間 の距離よりも大きくとる(すなわち、 a = b< c = d)ことで、樹脂剥離が生じやすい短辺 側を樹脂で補強することができる。
[0071] あるいは、図 9 (c) , (d)に示すように、 ICチップ 3の中心とデバイスホール 8の中心 とをずらすことによって、封止樹脂 15の一辺塗布あるいは一点塗布を可能として、樹 脂封止時の生産性向上を図っても良い。すなわち、図 9 (c)は a〉b = c = dとすること で距離 aの長辺間での一辺塗布を可能とする例であり、図 9 (d)は a = b = c < dとする ことで距離 dの短辺間での一点塗布を可能とする例である。無論、 ICチップ 3の外縁 とデバイスホール 8の外縁との距離の関係は、上記例に限定されるものではない。 [0072] 続いて、本実施の形態に係る実装パッケージ 1において、封止樹脂 15の好適な特 性について説明する。
[0073] 第 1に、封止樹脂 15の線膨張係数について説明する。 ICチップ 3とフィルム基材 2 との接続にインターポーザ 4が介入する実装パッケージ 1の構造では、 ICチップ 3を 封止する封止樹脂 15は剛性の高いインターポーザ 4上に存在する。このため、封止 樹脂において熱膨張や熱収縮が発生した場合には、これをフィルム基材 2の変形に よって吸収することはできず、 ICチップ 3の周囲や ICチップ 3とインターポーザ 4との 隙間で該封止樹脂 15のクラックが発生しやすい。このようなクラックを防止するために は、封止樹脂 15を、従来の SOF構造で使用される封止樹脂よりも線膨張係数が低 いものとすることが好ましい。
[0074] 図 10は、封止樹脂 15の線膨張係数と樹脂クラックによる不良の発生率との関係を 示すグラフである。また、図 11は、封止樹脂 15の線膨張係数と温度サイクルを与え た場合の接合不良 (すなわち、樹脂接合部の剥がれ)の発生率との関係を示すダラ フである。
[0075] 尚、図 10では、温度サイクル(― 40°Cで時間は 30min、 125°Cで時間は 30min) のサイクルを 300回実施した後の線膨張率と不良率 (樹脂クラック)を、実体顕微鏡 /金属顕微鏡により両チップのフィレット部を検査、また赤外顕微鏡によりチップ間部 を検査し、良 ·不良を測定している。また、図 11では、温度サイクル(― 40°Cで時間 は 30min、 125°Cで時間は 30min)のサイクルを、 300回実施した後の線膨張率と 不良率 (樹脂接合部のはがれ)を、電気検査で評価した結果を示している。尚、検証 確認として、不具合該当端子部を断面観察し、接合部の界面状態確認も併せて実施 している。
[0076] 図 10および図 11より、線膨張係数力 00ppm/°Cであるときは、樹脂クラックおよ び接合不良ともに、不良率が 100%であるが、線膨張係数を 80ppm/°Cとした場合 には、樹脂クラックの不良率が約 70%、接合不良の不良率が約 30%と低減されてい る。これより、封止樹脂 15の線膨張係数は、 80ppm/°C以下とすることが望ましい。 また、線膨張係数を 60ppm/°Cとした場合には、樹脂クラックおよび接合不良ともに 、不良率が約 5%と大幅に低減されており、封止樹脂 15の線膨張係数は 60ppm/ °C以下とすること力 り望ましい。さらに、線膨張係数を 40ppm/°Cとした場合には、 樹脂クラックおよび接合不良ともに、不良率が約 0%と不良がほぼ完全に解消されて おり、封止樹脂 15の線膨張係数は 40ppm/°C以下とすることが最も望ましい。また 、封止樹脂 15の線膨張係数における下限は、おもに封止樹脂 15の材料コストの観 点より 30ppm/°C以上とすることが望ましい。
[0077] 第 2に、封止樹脂 15の粘度について説明する。 ICチップ 3とフィルム基材 2との接 続にインターポーザ 4が介入する実装パッケージ 1の構造では、フィルム基材 2にデ バイスホール 8が存在する。このような本構造では、封止樹脂 15の粘度を、従来の S OF構造で使用される封止樹脂の粘度と同様に 0. 015〜0. 045Pa' s程度としてポ ッティングを行った場合には、封止樹脂 15の粘度が低すぎて、 ICチップ 3とインター ポーザ 4との間で未充填が生じ易くなる(特に、第 1の方法の場合)。これは、以下の 理由によると推測される。すなわち、封止樹脂 15の粘度が低すぎる場合、インターポ 一ザ 4の周囲にポッティングされた樹脂は、毛細管現象によってインターポーザ 4とフ イルム基材 2との間に素早く浸透し、 ICチップ 3の外周を包み込むように封止する。そ の結果、 ICチップ 3とインターポーザ 4との間で気泡が残り、未充填が生じやすくなる 。この作用による未充填を防止するためには、封止樹脂 15の粘度を 0. 05Pa ' s以上 とすることが好ましい。
[0078] 一方、封止樹脂 15の粘度が高すぎる場合にも、封止樹脂 15がデバイスホール 8を 越えて ICチップ 3とフィインターポーザ 4との間に浸透しづらぐこの間で未充填が生 じ易い。このような不具合を防止するためには、封止樹脂 15の粘度を 0. 25Pa ' s以 下とすることが好ましい。
[0079] 以上より、封止樹脂 15の粘度は、 0. 05Pa. s以上 0. 25Pa' s以下とすることが好ま しい。尚、封止樹脂 15は、常温時において上記範囲の粘度を示すものでなくてもよく 、例えばプリヒートすることによって充填時に上記範囲の粘度となるものであってもよ い(実際は、常温で 3〜; 15Pa' sの樹脂をプリヒートし、 0. 05-0. 25Pa' sの粘度で 使用)。
[0080] 第 3に、封止樹脂 15の含有されるフイラ一サイズについて説明する。通常、 SOFに 使用される封止樹脂には、その強度を増すためのフィラーが含有される。実装パッケ ージ 1では、封止樹脂 15に含有されるフイラ一サイズを 1 μ m以下とすることが好まし い。
[0081] すなわち、実装パッケージ 1では、特に ICチップ 3とインターポーザ 4との間でのバ ンプ接続をファインピッチで行うことを目的としていることから、接合ずれが発生した場 合等は、バンプ間隔の最小値が 1 11 m程度になることも考えられる。封止樹脂 15に含 有されるフィラーサイズを 1 μ m以下とすることで、バンプ間隔の最小値が 1 μ m程度 となった時でも、 ICチップ 3とインターポーザ 4との間に良好に樹脂充填できる。
[0082] 本実施の形態に係る ICチップ実装パッケージは、チップサイズを縮小化された IC チップにおいて、同時に多出力化を図るのに適しており、例えば、該 ICチップを液晶 ドライバとして用いる液晶表示装置において好適に使用できる。
[0083] 以上のように、本発明に係る ICチップ実装パッケージは、出入力端子群を有する I Cチップと、上記 ICチップを実装するための、接続端子群を有するパッケージ基材と を備えた ICチップ実装パッケージにおいて、上記 ICチップとパッケージ基材とは、上 記接続端子群と接続するように構成されたパッケージ基材側接続端子群と、上記出 入力端子群と接続するように構成された ICチップ側接続端子群と、当該パッケージ 基材側接続端子群及び ICチップ側接続端子群を接続する配線とを有したインター ポーザを用いて接続されており、上記 ICチップは、上記パッケージ基材に形成され たデバイスホール内に配置されており、上記パッケージ基材と上記 ICチップと上記ィ ンターポーザとの接続部は封止樹脂によって封止されており、上記封止樹脂の線膨 張係数は、 80ppm/°C以下であることを特徴として!/、る。
[0084] テープキャリアからなるパッケージ基材上に ICチップを実装する従来の SOF構造 では、 ICチップとパッケージ基材との接合部を封止する封止樹脂にお!/、て熱膨張や 熱収縮が発生した場合には、これをテープの変形によって吸収することができる。し 力、しながら、 ICチップとパッケージ基材との接続にインターポーザが介入する本構造 では、上記封止樹脂は剛性の高いインターポーザ上に存在する。このため、封止樹 脂において熱膨張や熱収縮が発生した場合には、これをパッケージ基材の変形によ つて吸収することはできず、該封止樹脂のクラックが発生しやす!/、。
[0085] 上記の構成によれば、上記封止樹脂の線膨張係数を、 80ppm/°C以下とすること で、封止樹脂において熱膨張や熱収縮を抑制し、上記クラックを防止することができ
[0086] また、上記 ICチップ実装パッケージにお!/、ては、上記封止樹脂の線膨張係数は、 6 Oppm/°C以下であることより好ましぐ 40ppm/°C以下であることがさらに好ましい
[0087] また、本発明に係る他の ICチップ実装パッケージは、出入力端子群を有する ICチ ップと、上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備 えた ICチップ実装パッケージにおいて、上記 ICチップとパッケージ基材とは、上記接 続端子群と接続するように構成されたパッケージ基材側接続端子群と、上記出入力 端子群と接続するように構成された ICチップ側接続端子群と、当該パッケージ基材 側接続端子群及び ICチップ側接続端子群を接続する配線とを有したインターポーザ を用いて接続されており、上記 ICチップは、上記パッケージ基材に形成されたデバイ スホール内に配置されており、上記パッケージ基材と上記 ICチップと上記インターポ 一ザとの接続部は封止樹脂によって封止されており、上記封止樹脂の粘度は、 0. 0 5Pa · s以上 0· 25Pa · s以下であることを特徴として!/、る。
[0088] ノ /ケージ基材にデバイスホールが存在する本構造では、封止樹脂の粘度を、従 来の SOF構造で使用される封止樹脂の粘度と同じ程度とした場合には、その粘度が 低すぎて、デバイスホールの基材からの浸透が早すぎて、その結果、 ICチップとイン ターポーザとの間で気泡が抜けきらず、未充填が生じやす!/、。
[0089] 上記の構成によれば、上記封止樹脂の粘度を、 0. 05Pa* s以上 0. 25Pa ' s以下と することで、上記未充填の不具合を防止することができる。尚、上記封止樹脂は、常 温時において上記範囲の粘度を示すものでなくてもよぐ例えば加熱することによつ て粘度が充填時に上記範囲の粘度となるものであってもよい。
[0090] また、本発明に係る他の ICチップ実装パッケージは、出入力端子群を有する ICチ ップと、上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備 えた ICチップ実装パッケージにおいて、上記 ICチップとパッケージ基材とは、上記接 続端子群と接続するように構成されたパッケージ基材側接続端子群と、上記出入力 端子群と接続するように構成された ICチップ側接続端子群と、当該パッケージ基材 側接続端子群及び ICチップ側接続端子群を接続する配線とを有したインターポーザ を用いて接続されており、上記 ICチップは、上記パッケージ基材に形成されたデバイ スホール内に配置されており、上記パッケージ基材と上記 ICチップと上記インターポ 一ザとの接続部は封止樹脂によって封止されており、上記封止樹脂に含有されるフ イラ一の粒子サイズは 1 μ m以下であることを特徴としている。
[0091] 上記の構成によれば、封止樹脂に含有されるフイラ一サイズを 1 μ m以下とすること で、バンプ間隔の最小値が 1 μ m程度となった時でも、 ICチップとインターポーザとの 間に良好に樹脂充填できる。
[0092] また、上記の各 ICチップ実装パッケージにおいては、上記封止樹脂は、上記 ICチ ップの周囲にフィレットを形成しており、該フィレットは、上記パッケージ基板における I Cチップ搭載面の一部を覆って!/、る構成とすることが好ましレ、。
[0093] また、上記封止樹脂は、上記パッケージ基板における ICチップ搭載面で、上記デ バイスホールの端から 5 ,1 m以上を覆って!/、ること力 S好ましレ、。
[0094] 上記の構成によれば、パッケージ基材の裏面(すなわち、 ICチップ搭載面)をフィレ ットで覆うことにより、デバイスホールの孔際から発生する樹脂クラックを抑制すること 力でき、樹脂封止の信頼性を上げることができる。
[0095] また、本発明に係る ICチップ実装パッケージの製造方法は、出入力端子群を有す る ICチップと、上記 ICチップを実装するための、接続端子群を有するパッケージ基材 とを備えた ICチップ実装パッケージの製造方法にお!/、て、上記 ICチップとパッケ一 ジ基材とは、上記接続端子群と接続するように構成されたパッケージ基材側接続端 子群と、上記出入力端子群と接続するように構成された ICチップ側接続端子群と、 当該パッケージ基材側接続端子群及び ICチップ側接続端子群を接続する配線とを 有したインターポーザを用いて接続されるものであり上記 ICチップは、上記パッケ一 ジ基材に形成されたデバイスホール内に配置されており、上記パッケージ基材と上 記 ICチップと上記インターポーザとの接続部は封止樹脂によって封止されており、上 記封止樹脂は、上記インターポーザの周囲に該封止樹脂を塗布することで形成され ることを特 ί毁としている。
[0096] 上記の構成によれば、インターポーザの周囲に確実にフィレットを形成できるため、 特に不安定なパッケージ基材側の領域安定性に優位である。さらに、 ICチップのサ ィズに対して、デバイスホールのサイズを従来のものより小さく設定することが可能で ある。その結果、 ICチップ実装パッケージ自体を小型化することが可能であり、コスト 面で有利となる。
[0097] また、本発明に係る他の ICチップ実装パッケージの製造方法は、出入力端子群を 有する ICチップと、上記 ICチップを実装するための、接続端子群を有するパッケージ 基材とを備えた ICチップ実装パッケージの製造方法にお!/、て、上記 ICチップとパッ ケージ基材とは、上記接続端子群と接続するように構成されたパッケージ基材側接 続端子群と、上記出入力端子群と接続するように構成された ICチップ側接続端子群 と、当該パッケージ基材側接続端子群及び ICチップ側接続端子群を接続する配線 とを有したインターポーザを用いて接続されるものであり上記 ICチップは、上記パッケ 一ジ基材に形成されたデバイスホール内に配置されており、上記パッケージ基材と 上記 ICチップと上記インターポーザとの接続部は封止樹脂によって封止されており、 上記封止樹脂は、上記 ICチップの周囲に該封止樹脂を塗布することで形成されるこ とを特徴としている。
[0098] 上記の構成によれば、特に、 ICチップとインターポーザとの隙間に対する樹脂の充 填性を向上させて、樹脂の未充填を回避することができる。

Claims

請求の範囲
[1] 出入力端子群を有する ICチップと、
上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備えた I cチップ実装パッケージにおレ、て、
上記 ICチップとパッケージ基材とは、上記接続端子群と接続するように構成された パッケージ基材側接続端子群と、上記出入力端子群と接続するように構成された IC チップ側接続端子群と、当該パッケージ基材側接続端子群及び ICチップ側接続端 子群を接続する配線とを有したインターポーザを用いて接続されており、
上記 ICチップは、上記パッケージ基材に形成されたデバイスホール内に配置され ており、
上記パッケージ基材と上記 ICチップと上記インターポーザとの接続部は封止樹脂 によって封止されており、
上記封止樹脂の線膨張係数は、 80ppm/°C以下であることを特徴とする ICチップ 実装パッケージ。
[2] 上記封止樹脂の線膨張係数は、 60ppm/°C以下であることを特徴とする請求項 1 に記載の ICチップ実装パッケージ。
[3] 上記封止樹脂の線膨張係数は、 40ppm/°C以下であることを特徴とする請求項 1 に記載の ICチップ実装パッケージ。
[4] 出入力端子群を有する ICチップと、
上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備えた I Cチップ実装パッケージにおレ、て、
上記 ICチップとパッケージ基材とは、上記接続端子群と接続するように構成された パッケージ基材側接続端子群と、上記出入力端子群と接続するように構成された IC チップ側接続端子群と、当該パッケージ基材側接続端子群及び ICチップ側接続端 子群を接続する配線とを有したインターポーザを用いて接続されており、
上記 ICチップは、上記パッケージ基材に形成されたデバイスホール内に配置され ており、
上記パッケージ基材と上記 ICチップと上記インターポーザとの接続部は封止樹脂 によって封止されており、
上記封止樹脂の粘度は、 0. 05Pa ' s以上 0. 25Pa ' s以下であることを特徴とする I
Cチップ実装パッケージ。
[5] 出入力端子群を有する ICチップと、
上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備えた I cチップ実装パッケージにおレ、て、
上記 ICチップとパッケージ基材とは、上記接続端子群と接続するように構成された パッケージ基材側接続端子群と、上記出入力端子群と接続するように構成された IC チップ側接続端子群と、当該パッケージ基材側接続端子群及び ICチップ側接続端 子群を接続する配線とを有したインターポーザを用いて接続されており、
上記 ICチップは、上記パッケージ基材に形成されたデバイスホール内に配置され ており、
上記パッケージ基材と上記 ICチップと上記インターポーザとの接続部は封止樹脂 によって封止されており、
上記封止樹脂に含有されるフイラ一の粒子サイズは 1 μ m以下であることを特徴と する ICチップ実装パッケージ。
[6] 上記封止樹脂は、上記 ICチップの周囲にフィレットを形成しており、
該フィレットは、上記パッケージ基板における ICチップ搭載面の一部を覆っているこ とを特徴とする請求項 1ないし 5の何れかに記載の ICチップ実装パッケージ。
[7] 上記封止樹脂は、上記パッケージ基板における ICチップ搭載面で、上記デバイス ホールの端から 5 m以上を覆っていることを特徴とする請求項 6に記載の ICチップ 実装パッケージ。
[8] 出入力端子群を有する ICチップと、
上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備えた I Cチップ実装パッケージの製造方法にお!/、て、
上記 ICチップとパッケージ基材とは、上記接続端子群と接続するように構成された パッケージ基材側接続端子群と、上記出入力端子群と接続するように構成された IC チップ側接続端子群と、当該パッケージ基材側接続端子群及び ICチップ側接続端 子群を接続する配線とを有したインターポーザを用いて接続されるものであり 上記 ICチップは、上記パッケージ基材に形成されたデバイスホール内に配置され ており、
上記パッケージ基材と上記 ICチップと上記インターポーザとの接続部は封止樹脂 によって封止されており、
上記封止樹脂は、上記インターポーザの周囲に該封止樹脂を塗布することで形成 されることを特徴とする ICチップ実装パッケージの製造方法。
出入力端子群を有する ICチップと、
上記 ICチップを実装するための、接続端子群を有するパッケージ基材とを備えた I Cチップ実装パッケージの製造方法にお!/、て、
上記 ICチップとパッケージ基材とは、上記接続端子群と接続するように構成された パッケージ基材側接続端子群と、上記出入力端子群と接続するように構成された IC チップ側接続端子群と、当該パッケージ基材側接続端子群及び ICチップ側接続端 子群を接続する配線とを有したインターポーザを用いて接続されるものであり 上記 ICチップは、上記パッケージ基材に形成されたデバイスホール内に配置され ており、
上記パッケージ基材と上記 ICチップと上記インターポーザとの接続部は封止樹脂 によって封止されており、
上記封止樹脂は、上記 ICチップの周囲に該封止樹脂を塗布することで形成される ことを特徴とする ICチップ実装パッケージの製造方法。
PCT/JP2007/073197 2006-12-11 2007-11-30 Icチップ実装パッケージ及びその製造方法 WO2008072491A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US12/448,106 US8193627B2 (en) 2006-12-11 2007-11-30 IC chip mounting package provided with IC chip located in device hole formed within a package base member
CN2007800456775A CN101563774B (zh) 2006-12-11 2007-11-30 Ic芯片封装及其制造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-333702 2006-12-11
JP2006333702A JP4219953B2 (ja) 2006-12-11 2006-12-11 Icチップ実装パッケージ、およびその製造方法

Publications (1)

Publication Number Publication Date
WO2008072491A1 true WO2008072491A1 (ja) 2008-06-19

Family

ID=39511515

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/073197 WO2008072491A1 (ja) 2006-12-11 2007-11-30 Icチップ実装パッケージ及びその製造方法

Country Status (5)

Country Link
US (1) US8193627B2 (ja)
JP (1) JP4219953B2 (ja)
CN (1) CN101563774B (ja)
TW (1) TWI361478B (ja)
WO (1) WO2008072491A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202276549U (zh) * 2011-09-26 2012-06-13 番禺得意精密电子工业有限公司 电连接组件
WO2016006392A1 (ja) * 2014-07-09 2016-01-14 株式会社村田製作所 電子部品内蔵モジュール
DE102017130342A1 (de) * 2017-12-18 2019-06-19 Melexis Bulgaria Ltd. Verstärkte elektronische Vorrichtung für einen Elektromotor
KR20230023834A (ko) * 2020-12-09 2023-02-20 주식회사 솔루엠 에어포켓 방지 기판, 에어포켓 방지 기판 모듈, 이를 포함하는 전기기기 및 이를 포함하는 전기기기의 제조 방법
CN115938408A (zh) * 2021-08-26 2023-04-07 株式会社东芝 盘装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0766326A (ja) * 1993-08-30 1995-03-10 Nippondenso Co Ltd 半導体装置
JP2000208536A (ja) * 1999-01-12 2000-07-28 Nitto Denko Corp 半導体装置の製法
JP2004207566A (ja) * 2002-12-26 2004-07-22 Seiko Instruments Inc 半導体装置、表示装置、及び、その製造方法
WO2005080502A1 (ja) * 2004-02-24 2005-09-01 Matsushita Electric Works, Ltd. アンダーフィル用液状エポキシ樹脂組成物および同組成物を用いて封止した半導体装置
JP2005333085A (ja) * 2004-05-21 2005-12-02 Sharp Corp 半導体装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006261519A (ja) * 2005-03-18 2006-09-28 Sharp Corp 半導体装置及びその製造方法
JP2007335607A (ja) * 2006-06-14 2007-12-27 Sharp Corp Icチップ実装パッケージ、及びこれを用いた画像表示装置
JP4116055B2 (ja) * 2006-12-04 2008-07-09 シャープ株式会社 半導体装置
JP4430062B2 (ja) * 2006-12-06 2010-03-10 シャープ株式会社 Icチップ実装パッケージの製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0766326A (ja) * 1993-08-30 1995-03-10 Nippondenso Co Ltd 半導体装置
JP2000208536A (ja) * 1999-01-12 2000-07-28 Nitto Denko Corp 半導体装置の製法
JP2004207566A (ja) * 2002-12-26 2004-07-22 Seiko Instruments Inc 半導体装置、表示装置、及び、その製造方法
WO2005080502A1 (ja) * 2004-02-24 2005-09-01 Matsushita Electric Works, Ltd. アンダーフィル用液状エポキシ樹脂組成物および同組成物を用いて封止した半導体装置
JP2005333085A (ja) * 2004-05-21 2005-12-02 Sharp Corp 半導体装置

Also Published As

Publication number Publication date
JP4219953B2 (ja) 2009-02-04
TWI361478B (en) 2012-04-01
TW200843052A (en) 2008-11-01
CN101563774A (zh) 2009-10-21
US8193627B2 (en) 2012-06-05
CN101563774B (zh) 2011-11-09
JP2008147463A (ja) 2008-06-26
US20090273071A1 (en) 2009-11-05

Similar Documents

Publication Publication Date Title
JP2000077970A (ja) 電子部品及びその製造方法
JP2003068806A (ja) 半導体装置及びその製造方法
JP6697944B2 (ja) 電力用半導体装置
WO2008072491A1 (ja) Icチップ実装パッケージ及びその製造方法
JP2010050262A (ja) 半導体装置及びその製造方法
US10192842B2 (en) Package for environmental parameter sensors and method for manufacturing a package for environmental parameter sensors
JP2008177215A (ja) 基板貼り合わせ方法および基板貼り合わせ装置
JP2005123463A (ja) 半導体装置及びその製造方法、半導体装置モジュール、回路基板並びに電子機器
JP4430062B2 (ja) Icチップ実装パッケージの製造方法
TWI378546B (en) Substrate and package for micro bga
JP4324773B2 (ja) 半導体装置の製造方法
CN108321142B (zh) 半导体封装件及其的制造方法
JP2008091408A (ja) 半導体装置およびその製造方法
KR100856341B1 (ko) 일체화된 보호막들을 구비하는 반도체 칩 패키지 및 이를형성하는 방법
JP3659872B2 (ja) 半導体装置
JP4562950B2 (ja) 半導体装置およびその製造方法
JP7454345B2 (ja) 半導体装置及びその製造方法、ならびに電子機器
JP2012124333A (ja) 半導体装置および半導体装置の製造方法
JP4117480B2 (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
JP2007042702A (ja) 半導体装置
JP2005340451A (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
JP4379578B2 (ja) 半導体装置の製造方法
US7868433B2 (en) Low stress cavity package
JP2007250749A (ja) 半導体装置、電子機器及び半導体装置の製造方法
JP2005340588A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780045677.5

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07849953

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 12448106

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 07849953

Country of ref document: EP

Kind code of ref document: A1