TWI773638B - 保險絲區塊單元、保險絲區塊系統,以及記憶體裝置 - Google Patents
保險絲區塊單元、保險絲區塊系統,以及記憶體裝置 Download PDFInfo
- Publication number
- TWI773638B TWI773638B TW111114783A TW111114783A TWI773638B TW I773638 B TWI773638 B TW I773638B TW 111114783 A TW111114783 A TW 111114783A TW 111114783 A TW111114783 A TW 111114783A TW I773638 B TWI773638 B TW I773638B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- potential
- type transistor
- node
- coupled
- Prior art date
Links
- 238000012546 transfer Methods 0.000 claims description 18
- 230000002093 peripheral effect Effects 0.000 claims description 8
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 230000005540 biological transmission Effects 0.000 claims description 2
- 230000010363 phase shift Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000002360 preparation method Methods 0.000 description 5
- 238000012360 testing method Methods 0.000 description 5
- 230000005669 field effect Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 2
- KZNMRPQBBZBTSW-UHFFFAOYSA-N [Au]=O Chemical compound [Au]=O KZNMRPQBBZBTSW-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000012905 input function Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 238000012956 testing procedure Methods 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/143—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using laser-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/36—Data generation devices, e.g. data inverters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
Landscapes
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
一種保險絲區塊單元,包括一分享式正反器。分享式正反器包括第一切換器、第二切換器、第三切換器、第四切換器、第一鎖存器,以及第二鎖存器。第一切換器可根據一第一載入電位來選擇性地將一第一雷射鎖存器耦接至一第一節點。第二切換器可根據一第二載入電位來選擇性地將一第二雷射鎖存器耦接至第一節點。第三切換器可根據一反相移轉電位來選擇性地將一輸入節點耦接至第一節點。第一鎖存器係耦接於第一節點和一第二節點之間。第四切換器可根據一移轉電位來選擇性地將第二節點耦接至一第三節點。第二鎖存器係耦接於第三節點和一輸出節點之間。
Description
本發明係關於一種保險絲區塊單元,特別係關於一種保險絲區塊單元及其記憶體裝置。
在傳統設計中,保險絲區塊單元係分散地設置於整顆晶片中。如此一來,電路和走線必須要避開保險絲區塊單元所佔據之區域,分散的保險絲區塊單元造成晶片面積的浪費,且產品測試之程序要執行多次,導致測試成本上升。有鑑於此,勢必要提出一種全新之解決方案,以克服先前技術所面臨之問題。
本發明提出一種保險絲區塊單元,包括:第一雷射保險絲,輸出第一資料;第一雷射鎖存器,耦接至第一雷射保險絲;第二雷射保險絲,輸出第二資料;第二雷射鎖存器,耦接至第二雷射保險絲;以及分享式正反器,包括:第一切換器,根據第一載入電位來選擇性地將第一雷射鎖存器耦接至第一節點;第二切換器,根據第二載入電位來選擇性地將第二雷射鎖存器耦接至第一節點;第三切換器,根據反相移轉電位來選擇性地將輸入節點耦接至第一節點;第一鎖存器,耦接於第一節點和第二節點之間;第四切換器,根據移轉電位來選擇性地將第二節點耦接至第三節點;以及第二鎖存器,耦接於第三節點和輸出節點之間。其中第二載入電位的高邏輯脈衝不與第一載入電位的高邏輯脈衝同時發生。
本發明提出一種保險絲區塊系統,包括:多個前述之保險絲區塊單元;其中該等保險絲區塊單元之多個分享式正反器係彼此串聯耦接。
本發明提出一種記憶體裝置,包括:多個前述之保險絲區塊單元,彼此串聯耦接,其中該等保險絲區塊單元係根據第一載入電位、第二載入電位,以及移轉電位來進行操作,以產生最終輸出資料;以及管道脈衝產生器,產生第一載入電位和第二載入電位;以及振盪器,產生移轉電位。
根據本發明的保險絲區塊單元、保險絲區塊系統,以及記憶體裝置,可提高晶片空間使用效率、降低走線數量、縮短測試時間,以及減少製造成本。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出本發明之具體實施例,並配合所附圖式,作詳細說明如下。
在說明書及申請專利範圍當中使用了某些詞彙來指稱特定的元件。本領域技術人員應可理解,硬體製造商可能會用不同的名詞來稱呼同一個元件。本說明書及申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。此外,「耦接」一詞在本說明書中包含任何直接及間接的電性連接手段。因此,若文中描述一第一裝置耦接至一第二裝置,則代表該第一裝置可直接電性連接至該第二裝置,或經由其它裝置或連接手段而間接地電性連接至該第二裝置。
如第1圖所示,本發明之一實施例的保險絲區塊單元100包括第一雷射保險絲111、第二雷射保險絲112、第一雷射鎖存器121、第二雷射鎖存器122,以及分享式正反器130。保險絲區塊單元100例如可應用於記憶體裝置中,但本發明不為此限。
第一雷射鎖存器121係耦接至第一雷射保險絲111,並可接收及儲存來自於第一雷射保險絲111之第一資料DA。第二雷射鎖存器122係耦接至第二雷射保險絲112,並可接收及儲存來自於第二雷射保險絲112之第二資料DB。在一些實施例中,若任一保險絲為導通狀態,其可代表對應之資料為高邏輯位準(例如邏輯「1」),而若任一保險絲為燒斷狀態,其可代表對應之資料為低邏輯位準(例如邏輯「0」)。然而,本發明並不限於此。
分享式正反器130具有輸入節點NIN和輸出節點NOUT,並包括第一切換器141、第二切換器142、第三切換器143、第四切換器144、第一鎖存器150,以及第二鎖存器160。各切換器可被獨立地控制以操作於導通狀態或斷路狀態。在一些實施例中,第一切換器141、第二切換器142、第三切換器143及第四切換器144可分別以傳輸閘來實施,但本發明不為此限。
第一切換器141可根據第一載入電位VL1來選擇性地將第一雷射鎖存器121耦接至第一鎖存器150。例如,若第一載入電位VL1為高邏輯位準,則第一切換器141可為導通狀態,其可將第一雷射鎖存器121耦接至第一鎖存器150。反之,若第一載入電位VL1為低邏輯位準,則第一切換器141可為斷路狀態,則第一雷射鎖存器121不耦接至第一鎖存器150。
第二切換器142可根據第二載入電位VL2來選擇性地將第二雷射鎖存器122耦接至第一鎖存器150。例如,若第二載入電位VL2為高邏輯位準,則第二切換器142可為導通狀態,其可將第二雷射鎖存器122耦接至第一鎖存器150。反之,若第二載入電位VL2為低邏輯位準,則第二切換器142可為斷路狀態,則第二雷射鎖存器122不耦接至第一鎖存器150。
須注意的是,第一載入電位VL1與第二載入電位VL2切換為高邏輯位準的時間是錯開的。亦即,第一雷射鎖存器121與第二雷射鎖存器122不會同時地被耦接至第一鎖存器150。
第三切換器143可根據一反相移轉電位(Inverted Shift Voltage)VSB來選擇性地將輸入節點NIN耦接至第一鎖存器150。例如,若反相移轉電位VSB為高邏輯位準,則第三切換器143可為導通狀態,其可將輸入節點NIN耦接至第一鎖存器150。反之,若反相移轉電位VSB為低邏輯位準,則第三切換器143可為斷路狀態,則輸入節點NIN不耦接至第一鎖存器150。
第四切換器144可根據移轉電位VS來選擇性地將第一鎖存器150耦接至第二鎖存器160。移轉電位VS和反相移轉電位VSB可具有互補之邏輯位準。例如,若移轉電位VS為高邏輯位準,則第四切換器144可為導通狀態,其可將第一鎖存器150耦接至第二鎖存器160。反之,若移轉電位VS為低邏輯位準,則第四切換器144可為斷路狀態,則第一鎖存器150不耦接至第二鎖存器160。第二鎖存器160係耦接於第三節點N3和輸出節點NOUT之間。
根據本實施例,藉由分享式正反器130接收來自第一雷射保險絲111之第一資料DA或來自第二雷射保險絲112之第二資料DB,故第一雷射鎖存器121和第二雷射鎖存器122將能共同地使用同一個分享式正反器130來進行資料傳遞,以減少保險絲區塊單元所需之正反器數量。此外,第一資料DA或第二資料DB可以先暫存於第一鎖存器150和第二鎖存器160中,然後再藉由輸入節點NIN和輸出節點NOUT與其他分享式正反器130互相溝通。因此,本發明所提之保險絲區塊單元100不僅能降低線路之複雜度,還能減少整體製造成本。
以下實施例將會介紹保險絲區塊單元100之各種組態及應用方式。必須理解的是,這些圖式和敘述僅為舉例,並非用於限制本發明之範圍。
第2圖係顯示根據本發明一實施例所述之保險絲區塊單元200的分享式正反器230之構成示意圖。在第2圖之實施例中,與第1圖相似的部分不再重覆贅述。分享式正反器230包括第一切換器241、第二切換器242、第三切換器243、第四切換器244、第一鎖存器250,以及第二鎖存器260。於本實施例中,第一切換器241、第二切換器242及第三切換器243的輸出經由第一節點N1耦接至第一鎖存器250的輸入。第一鎖存器250的輸出經由第二節點N2耦接至第四切換器244的輸入。第四切換器244的輸出經由第三節點N3耦接至第二鎖存器260的輸入。
詳細來說,第一切換器241可包括第一N型電晶體MN1和第一P型電晶體MP1。第一N型電晶體MN1之控制端接收第一載入電位VL1,第一N型電晶體MN1之第一端係耦接至第一雷射鎖存器121,而第一N型電晶體MN1之第二端係耦接至第一節點N1。第一P型電晶體MP1之控制端係接收反相第一載入電位VL1B,第一P型電晶體MP1之第一端係耦接至第一雷射鎖存器121,而第一P型電晶體MP1之第二端係耦接至第一節點N1。第一載入電位VL1和反相第一載入電位VL1B可具有互補之邏輯位準。
第二切換器242可包括第二N型電晶體MN2和第二P型電晶體MP2。第二N型電晶體MN2之控制端係接收第二載入電位VL2,第二N型電晶體MN2之第一端係耦接至第二雷射鎖存器122,而第二N型電晶體MN2之第二端係耦接至第一節點N1。第二P型電晶體MP2之控制端係接收反相第二載入電位VL2B,第二P型電晶體MP2之第一端係耦接至第二雷射鎖存器122,而第二P型電晶體MP2之第二端係耦接至第一節點N1。第二載入電位VL2和反相第二載入電位VL2B可具有互補之邏輯位準。
第三切換器243包括第三N型電晶體MN3和第三P型電晶體MP3。第三N型電晶體MN3之控制端接收反向移轉電位VSB,第三N型電晶體MN3之第一端耦接至輸入節點NIN,而第三N型電晶體MN3之第二端耦接至第一節點N1。第三P型電晶體MP3之控制端接收移轉電位VS,第三P型電晶體MP3之第一端耦接至輸入節點NIN,而第三P型電晶體MP3之第二端耦接至第一節點N1。
第一鎖存器250包括第一反相器251和第二反相器252。第一反相器251之輸入端耦接至第一節點N1,而第一反相器251之輸出端耦接至第二節點N2。第二反相器252之輸入端耦接至第二節點N2,而第二反相器252之輸出端耦接至第一節點N1。
第四切換器244包括第四N型電晶體MN4和第四P型電晶體MP4。第四N型電晶體MN4之控制端接收移轉電位VS,第四N型電晶體MN4之第一端耦接至第二節點N2,而第四N型電晶體MN4之第二端耦接至第三節點N3。第四P型電晶體MP4之控制端接收反相移轉電位VSB,第四P型電晶體MP4之第一端耦接至第二節點N2,而第四P型電晶體MP4之第二端耦接至第三節點N3。
第二鎖存器260包括第三反相器261和第四反相器262。第三反相器261之輸入端耦接至第三節點N3,且其輸出端耦接至輸出節點NOUT。第四反相器262之輸入端耦接至輸出節點NOUT,且其輸出端耦接至第三節點N3。
在一些實施例中,每一N型電晶體各自為一N型金氧半場效電晶體(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET),而每一P型電晶體各自為一P型金氧半場效電晶體,但亦不僅限於此。
在第3圖之實施例中,保險絲區塊系統300包括多個保險絲區塊單元100-1、100-2、…、100-N(例如,N可為大於或等於2之一正整數),其電路結構可如先前第1、2圖之實施例所述。該等保險絲區塊單元100-1、100-2、…、100-N之多個分享式正反器130-1、130-2、…、130-N係彼此串聯耦接。例如,分享式正反器130-2之輸入節點NIN可耦接至前一個分享式正反器130-1之輸出節點NOUT,再依此類推。藉此,有利於保險絲區塊系統300的微型化。
在一些實施例中,該等分享式正反器130-1、130-2、…、130-N具有平行輸入之功能。換句話說,分享式正反器130-1、130-2、…、130-N可以同時地接收資料。亦即,在同一時間點,分享式正反器130-1可接收第一資料DA-1或第二資料DB-1,分享式正反器130-2可接收第一資料DA-2或第二資料DB-2,…,而分享式正反器130-N可接收第一資料DA-N或第二資料DB-N。在一些實施例中,該等分享式正反器130-1、130-2、…、130-N具有串列輸出之功能。亦即,該等分享式正反器130-1、130-2、…、130-N所儲存之複數筆資料可根據移轉電位VS和反相移轉電位VSB來依序作輸出,以形成最終輸出資料DF。第3圖之保險絲區塊系統300之其餘特徵皆與第1圖之保險絲區塊單元100類似,故此二實施例均可達成相似之操作效果。
如第4圖所示,在傳統記憶體裝置400中,多個保險絲區塊單元410-1、410-2、…、410-M係分散地排列,並且各雷射保險絲須耦接一個專用的正反器,從而佔據較大的面積。另一方面,因為這些保險絲區塊單元410-1、410-2、…、410-M之排列方向亦不一致,若要針對傳統記憶體裝置400進行測試,需要依據這些保險絲區塊單元410-1、410-2、…、410-M的位置與排列方向多次變換雷射光束的掃描方式,從而需要花費許多測試時間,造成較高的生產成本。
在第5圖所示之本發明的一實施例中,記憶體裝置500包括多個保險絲區塊單元100-1、100-2、…、100-N、多個記憶體庫520-1、520-2、…、520-R(例如,R可為大於或等於2之一正整數),以及週邊電路530,其中該等記憶體庫520-1、520-2、…、520-R和週邊電路530皆可由該等保險絲區塊單元100-1、100-2、…、100-N所直接或間接控制。必須注意的是,該等保險絲區塊單元100-1、100-2、…、100-N可大致排列成一直線。藉此,不僅可縮小這些保險絲區塊單元之總面積,使走線的佈局更容易,亦可減少記憶體裝置500之測試次數及製造成本。第5圖之記憶體裝置500之其餘特徵皆與第3圖之保險絲區塊系統300類似,故此二實施例均可達成相似之操作效果。
第6圖係顯示根據本發明一實施例所述之保險絲區塊系統300之控制方法的信號波形圖。請一併參考第3、6圖。響應於第一載入信號VL1的高邏輯脈衝,該等分享式正反器130-1、130-2、…、130-N平行地載入複數筆第一資料DA-1、DA-2、…、DA-N。響應於移轉電位VS的多個時脈,這些第一資料DA-1、DA-2、…、DA-N可逐一被輸出,以形成最終輸出資料DF。接著,響應於第二載入信號VL2的高邏輯脈衝,該等分享式正反器130-1、130-2、…、130-N平行地載入複數筆第二資料DB-1、DB-2、…、DB-N。響應於移轉電位VS的多個時脈,這些第二資料DB-1、DB-2、…、DB-N可逐一被輸出,以形成最終輸出資料DF。根據如此的平行輸入、串列輸出之設計,有助於減少保險絲區塊系統300應用於任何記憶體裝置上所需之連接線路數量,而有利於記憶體裝置之微型化。
在第7圖之實施例中,記憶體裝置700包括多個保險絲區塊單元100-1、100-2、…、100-N、管道脈衝產生器710、振盪器720、有限狀態機(Finite State Machine,FSM)730、計數器740、週邊電路750,以及主電路760。
該等保險絲區塊單元100-1、100-2、…、100-N之電路結構可如先前第1、2圖之實施例所述。該等保險絲區塊單元100-1、100-2、…、100-N係彼此串聯耦接,並可根據第一載入電位VL1、第二載入電位VL2,以及移轉電位VS來進行操作,以產生最終輸出資料DF。另外,該等保險絲區塊單元100-1、100-2、…、100-N還可根據設定電位VSE和重設電位VRE來選擇性地進行設定或是重設。
詳細而言,週邊電路750可包括鎖存器控制電路、振盪器啟用電路、鎖存器鎖存就緒電路等。鎖存器控制電路耦接至該等保險絲區塊單元100-1、100-2、…、100-N之的這些雷射鎖存器,且被配置以產生分別用以設定和重設這些雷射鎖存器的設定電位VSE及重設電位VRE。振盪器啟用電路耦接至振盪器720,且被配置以產生用於選擇性地致能振盪器720的第三致能電位VE3。鎖存器鎖存就緒電路耦接至振盪器720,且被配置以產生用以表示在雷射鎖存器中的保險絲資料已就緒的第一準備電位VD1。週邊電路750更包括耦接至主電路760的第二準備電位產生電路,第二準備電位VD2可用於指示該等保險絲區塊單元100-1、100-2、…、100-N是否已準備好。主電路760可接收第二準備電位VD2。
有限狀態機730可根據多個位元BC來控制管道脈衝產生器710,且管道脈衝產生器710可根據有限狀態機730的控制而在不同的時間產生第一載入電位VL1和第二載入電位VL2。在一些實施例中,有限狀態機730可包括解碼器和多個正反器。
振盪器720可根據第二致能電位VE2、第三致能電位VE3,以及第一準備電位VD1來產生移轉電位VS、基礎時脈CK、分割時脈CKD,以及第一致能電位VE1。第一致能電位VE1可用於選擇性地致能計數器740。
計數器740可根據基礎時脈CK、分割時脈CKD,以及第一致能電位VE1來產生該等位元BC和第二致能電位VE2。第二致能電位VE2可用於選擇性地致能分享式正反器產生多個時脈。例如,分割時脈CKD之頻率可為基礎時脈CK之頻率之一半,而該等位元BC之總數量可為8。
第8圖係顯示根據本發明一實施例所述之記憶體裝置700之操作方法的信號波形圖。在第8圖之實施例中,在第一時間區間T1內,在重設電位VRE從低邏輯位準變更為高邏輯位準之後,鎖存器控制電路產生具有高邏輯脈衝的設定電位VSE,使雷射保險絲內之資料存入對應之雷射鎖存器。接著,在第二時間區間T2內,響應於高邏輯脈衝的設定電位VSE,第一準備電位VD1與第三致能電位VE3從低邏輯位準變更為高邏輯位準,使振盪器720產生基礎時脈CK、分割時脈CKD以及第一致能電位VE1,進而使計數器740可根據基礎時脈CK、分割時脈CKD,以及第一致能電位VE1來產生該等位元BC和第二致能電位VE2,進而使有限狀態機730可根據多個位元BC來控制管道脈衝產生器710依序產生第一載入電位VL1的高邏輯脈衝與第二載入電位VL2的高邏輯脈衝,使資料被平行地載入至該等保險絲區塊單元100-1、100-2、…、100-N之分享式正反器中。在第二時間區間T2結束後,最終輸出資料DF會由前述之分享式正反器處以串列方式作輸出。
本發明提出一種新穎之保險絲區塊單元、保險絲區塊系統,以及記憶體裝置。大致而言,本發明至少具有提高設計面積使用效率、降低走線數量、縮短測試時間,以及減少整體製造成本等優勢,故其很適合應用於各種各式之電子裝置當中。
值得注意的是,以上所述元件參數均非為本發明之限制條件。設計者可以根據不同需要調整這些設定值。本發明之保險絲區塊單元、保險絲區塊系統,以及記憶體裝置並不僅限於第1-8圖所圖示之狀態。本發明可以僅包括第1-8圖之任何一或多個實施例之任何一或複數項特徵。換言之,並非所有圖示之特徵均須同時實施於本發明之保險絲區塊單元、保險絲區塊系統,以及記憶體裝置當中。雖然本發明之實施例係使用金氧半場效電晶體為例,但本發明並不僅限於此,本技術領域人士可改用其他種類之電晶體,例如:接面場效電晶體,或是鰭式場效電晶體等等,而不致於影響本發明之效果。
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明的範圍,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100,100-1,100-2,100-N,200,410-1,410-2,410-M:保險絲區塊單元
111:第一雷射保險絲
112:第二雷射保險絲
121:第一雷射鎖存器
122:第二雷射鎖存器
130,130-1,130-2,130-N,230:分享式正反器
141,241:第一切換器
142,242:第二切換器
143,243:第三切換器
144,244:第四切換器
150,250:第一鎖存器
160,260:第二鎖存器
251:第一反相器
252:第二反相器
261:第三反相器
262:第四反相器
300:保險絲區塊系統
400,500,700:記憶體裝置
520-1,520-2,520-R:記憶體庫
530:週邊電路
710:管道脈衝產生器
720:振盪器
730:有限狀態機
740:計數器
750:週邊電路
760:主電路
BC:位元
CK:基礎時脈
CKD:分割時脈
DA,DA-1,DA-2,DA-N:第一資料
DB,DB-1,DB-2,DB-N:第二資料
DF:最終輸出資料
MN1:第一N型電晶體
MN2:第二N型電晶體
MN3:第三N型電晶體
MN4:第四N型電晶體
MP1:第一P型電晶體
MP2:第二P型電晶體
MP3:第三P型電晶體
MP4:第四P型電晶體
N1:第一節點
N2:第二節點
N3:第三節點
NIN:輸入節點
NOUT:輸出節點
T1:第一時間區間
T2:第二時間區間
VD1:第一準備電位
VD2:第二準備電位
VE1:第一致能電位
VE2:第二致能電位
VE3:第三致能電位
VL1:第一載入電位
VL1B:反相第一載入電位
VL2:第二載入電位
VL2B:反相第二載入電位
VS:移轉電位
VSB:反相移轉電位
VSE:設定電位
VRE:重設電位
第1圖係顯示根據本發明一實施例所述之保險絲區塊單元之示意圖。
第2圖係顯示根據本發明一實施例所述之保險絲區塊單元之示意圖。
第3圖係顯示根據本發明一實施例所述之保險絲區塊系統之示意圖。
第4圖係顯示傳統記憶體裝置之示意圖。
第5圖係顯示根據本發明一實施例所述之記憶體裝置之示意圖。
第6圖係顯示根據本發明一實施例所述之保險絲區塊系統之信號波形圖。
第7圖係顯示根據本發明一實施例所述之記憶體裝置之示意圖。
第8圖係顯示根據本發明一實施例所述之記憶體裝置之信號波形圖。
100:保險絲區塊單元
111:第一雷射保險絲
112:第二雷射保險絲
121:第一雷射鎖存器
122:第二雷射鎖存器
130:分享式正反器
141:第一切換器
142:第二切換器
143:第三切換器
144:第四切換器
150:第一鎖存器
160:第二鎖存器
DA:第一資料
DB:第二資料
NIN:輸入節點
NOUT:輸出節點
VL1:第一載入電位
VL2:第二載入電位
VS:移轉電位
VSB:反相移轉電位
Claims (18)
- 一種保險絲區塊單元,包括: 一第一雷射保險絲,輸出一第一資料; 一第一雷射鎖存器,耦接至該第一雷射保險絲; 一第二雷射保險絲,輸出一第二資料; 一第二雷射鎖存器,耦接至該第二雷射保險絲;以及 一分享式正反器,包括: 一第一切換器,根據一第一載入電位來選擇性地將該第一雷射鎖存器耦接至一第一節點; 一第二切換器,根據一第二載入電位來選擇性地將該第二雷射鎖存器耦接至該第一節點,其中該第二載入電位的高邏輯脈衝不與該第一載入電位的高邏輯脈衝同時發生; 一第三切換器,根據一反相移轉電位來選擇性地將一輸入節點耦接至該第一節點; 一第一鎖存器,耦接於該第一節點和一第二節點之間; 一第四切換器,根據一移轉電位來選擇性地將該第二節點耦接至一第三節點;以及 一第二鎖存器,耦接於該第三節點和一輸出節點之間。
- 如請求項1所述之保險絲區塊單元,其中該第一切換器、該第二切換器、該第三切換器,以及該第四切換器係分別以一傳輸閘來實施。
- 如請求項1所述之保險絲區塊單元,其中該第一切換器包括: 一第一N型電晶體,具有一控制端、一第一端,以及一第二端,其中該第一N型電晶體之該控制端係用於接收該第一載入電位,該第一N型電晶體之該第一端係耦接至該第一雷射鎖存器,而該第一N型電晶體之該第二端係耦接至該第一節點;以及 一第一P型電晶體,具有一控制端、一第一端,以及一第二端,其中該第一P型電晶體之該控制端係用於接收一反相第一載入電位,該第一P型電晶體之該第一端係耦接至該第一雷射鎖存器,而該第一P型電晶體之該第二端係耦接至該第一節點。
- 如請求項1所述之保險絲區塊單元,其中該第二切換器包括: 一第二N型電晶體,具有一控制端、一第一端,以及一第二端,其中該第二N型電晶體之該控制端係用於接收該第二載入電位,該第二N型電晶體之該第一端係耦接至該第二雷射鎖存器,而該第二N型電晶體之該第二端係耦接至該第一節點;以及 一第二P型電晶體,具有一控制端、一第一端,以及一第二端,其中該第二P型電晶體之該控制端係用於接收一反相第二載入電位,該第二P型電晶體之該第一端係耦接至該第二雷射鎖存器,而該第二P型電晶體之該第二端係耦接至該第一節點。
- 如請求項1所述之保險絲區塊單元,其中該第三切換器包括: 一第三N型電晶體,具有一控制端、一第一端,以及一第二端,其中該第三N型電晶體之該控制端係用於接收該反向移轉電位,該第三N型電晶體之該第一端係耦接至該輸入節點,而該第三N型電晶體之該第二端係耦接至該第一節點;以及 一第三P型電晶體,具有一控制端、一第一端,以及一第二端,其中該第三P型電晶體之該控制端係用於接收該移轉電位,該第三P型電晶體之該第一端係耦接至該輸入節點,而該第三P型電晶體之該第二端係耦接至該第一節點。
- 如請求項1所述之保險絲區塊單元,其中該第四切換器包括: 一第四N型電晶體,具有一控制端、一第一端,以及一第二端,其中該第四N型電晶體之該控制端係用於接收該移轉電位,該第四N型電晶體之該第一端係耦接至該第二節點,而該第四N型電晶體之該第二端係耦接至該第三節點;以及 一第四P型電晶體,具有一控制端、一第一端,以及一第二端,其中該第四P型電晶體之該控制端係用於接收該反相移轉電位,該第四P型電晶體之該第一端係耦接至該第二節點,而該第四P型電晶體之該第二端係耦接至該第三節點。
- 一種保險絲區塊系統,包括: 多個如請求項1所述之保險絲區塊單元; 其中該等保險絲區塊單元之多個分享式正反器係彼此串聯耦接。
- 如請求項7所述之保險絲區塊系統,其中該等保險絲區塊單元係大致排列成一直線。
- 如請求項7所述之保險絲區塊系統,其中該等分享式正反器係同時地接收該第一資料或該第二資料。
- 如請求項7所述之保險絲區塊系統,其中該等分享式正反器係依序地輸出該第一資料及該第二資料。
- 一種記憶體裝置,包括: 多個如請求項1所述之保險絲區塊單元,彼此串聯耦接,其中該等保險絲區塊單元係根據該第一載入電位、該第二載入電位,以及該移轉電位來進行操作,以在該輸出節點產生一最終輸出資料;以及 一管道脈衝產生器,產生該第一載入電位和該第二載入電位;以及 一振盪器,產生該移轉電位。
- 如請求項11所述之記憶體裝置,其中該等保險絲區塊單元係大致排列成一直線。
- 如請求項11所述之記憶體裝置,更包括: 一有限狀態機,根據多個位元來控制該管道脈衝產生器。
- 如請求項13所述之記憶體裝置,更包括: 一計數器,根據一基礎時脈、一分割時脈,以及一第一致能電位來產生該等位元和一第二致能電位。
- 如請求項14所述之記憶體裝置,其中該振盪器更根據該第二致能電位、一第三致能電位,以及一第一準備電位來產生該移轉電位、該基礎時脈、該分割時脈,以及該第一致能電位。
- 如請求項15所述之記憶體裝置,更包括: 一週邊電路,產生一設定電位、一重設電位、該第三致能電位、該第一準備電位,以及一第二準備電位。
- 如請求項16所述之記憶體裝置,其中該等保險絲區塊單元更根據該設定電位和該重設電位來選擇性地進行設定或是重設。
- 如請求項16所述之記憶體裝置,更包括: 一主電路,接收該第二準備電位。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111114783A TWI773638B (zh) | 2022-04-19 | 2022-04-19 | 保險絲區塊單元、保險絲區塊系統,以及記憶體裝置 |
CN202210514265.8A CN116959515A (zh) | 2022-04-19 | 2022-05-12 | 保险丝区块单元、保险丝区块***,以及存储器装置 |
US18/191,986 US20230335206A1 (en) | 2022-04-19 | 2023-03-29 | Fuse block unit and fuse block system and memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111114783A TWI773638B (zh) | 2022-04-19 | 2022-04-19 | 保險絲區塊單元、保險絲區塊系統,以及記憶體裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI773638B true TWI773638B (zh) | 2022-08-01 |
TW202343461A TW202343461A (zh) | 2023-11-01 |
Family
ID=83806962
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111114783A TWI773638B (zh) | 2022-04-19 | 2022-04-19 | 保險絲區塊單元、保險絲區塊系統,以及記憶體裝置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230335206A1 (zh) |
CN (1) | CN116959515A (zh) |
TW (1) | TWI773638B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6392938B1 (en) * | 2000-11-23 | 2002-05-21 | Samsung Electronics Co., Ltd. | Semiconductor memory device and method of identifying programmed defective address thereof |
US6798272B2 (en) * | 2002-07-02 | 2004-09-28 | Infineon Technologies North America Corp. | Shift register for sequential fuse latch operation |
TWI521544B (zh) * | 2012-09-13 | 2016-02-11 | 華邦電子股份有限公司 | 解碼器電路、記憶體裝置、以及多值保險絲電路 |
US10056154B2 (en) * | 2016-09-14 | 2018-08-21 | Micron Technology, Inc. | Apparatuses and methods for flexible fuse transmission |
-
2022
- 2022-04-19 TW TW111114783A patent/TWI773638B/zh active
- 2022-05-12 CN CN202210514265.8A patent/CN116959515A/zh active Pending
-
2023
- 2023-03-29 US US18/191,986 patent/US20230335206A1/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6392938B1 (en) * | 2000-11-23 | 2002-05-21 | Samsung Electronics Co., Ltd. | Semiconductor memory device and method of identifying programmed defective address thereof |
US6798272B2 (en) * | 2002-07-02 | 2004-09-28 | Infineon Technologies North America Corp. | Shift register for sequential fuse latch operation |
TWI521544B (zh) * | 2012-09-13 | 2016-02-11 | 華邦電子股份有限公司 | 解碼器電路、記憶體裝置、以及多值保險絲電路 |
US10056154B2 (en) * | 2016-09-14 | 2018-08-21 | Micron Technology, Inc. | Apparatuses and methods for flexible fuse transmission |
Also Published As
Publication number | Publication date |
---|---|
CN116959515A (zh) | 2023-10-27 |
US20230335206A1 (en) | 2023-10-19 |
TW202343461A (zh) | 2023-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5073193B2 (ja) | 半導体装置 | |
US6914462B2 (en) | Power-on reset circuit and method | |
US7499343B2 (en) | Data alignment circuit and alignment method for semiconductor memory device | |
TWI642275B (zh) | 正反器電路和掃描鏈 | |
KR100546300B1 (ko) | 칩 정보 출력회로 | |
US7499517B2 (en) | Shift register and shift register set using the same | |
TWI773638B (zh) | 保險絲區塊單元、保險絲區塊系統,以及記憶體裝置 | |
KR100691108B1 (ko) | 입출력 시차가 감소한 지연 회로 | |
US20160111172A1 (en) | Semiconductor device | |
KR20050067813A (ko) | 동기식 메모리 장치의 테스트를 위한 데이터 스트로브신호 생성 회로 | |
US8476907B2 (en) | Electronic device with power tester | |
KR102634825B1 (ko) | 저-스큐 상보 신호 발생기 | |
KR100190084B1 (ko) | 반도체 장치의 특정 모드 신호 발생 회로 | |
JP2814032B2 (ja) | スキャンパス装置およびそれを含む半導体集積回路装置 | |
KR0186189B1 (ko) | 마스크롬의 시험회로 | |
US7949923B2 (en) | Test entry circuit and method for generating test entry signal | |
JP2001068988A (ja) | 差動信号出力回路 | |
CN115549657A (zh) | 振荡电路和存储器 | |
KR100278922B1 (ko) | 로오 어드레스 래치회로 | |
US7554868B2 (en) | Semiconductor memory device | |
KR20070042700A (ko) | 반도체 메모리 장치의 테스트 신호 생성 회로 | |
TW202414423A (zh) | 掃描正反器電路、串聯電路及執行掃描操作的方法 | |
US20060197573A1 (en) | Semiconductor integrated circuit and method for manufacturing semiconductor integrated circuit | |
KR100321182B1 (ko) | 데이터 프리패치를 위한 카운터회로 | |
JP2002132377A (ja) | クロック信号分配回路および分配方法 |