TWI743984B - 驅動方法及顯示裝置 - Google Patents

驅動方法及顯示裝置 Download PDF

Info

Publication number
TWI743984B
TWI743984B TW109131178A TW109131178A TWI743984B TW I743984 B TWI743984 B TW I743984B TW 109131178 A TW109131178 A TW 109131178A TW 109131178 A TW109131178 A TW 109131178A TW I743984 B TWI743984 B TW I743984B
Authority
TW
Taiwan
Prior art keywords
node
logic level
circuit
pull
stage
Prior art date
Application number
TW109131178A
Other languages
English (en)
Other versions
TW202211191A (zh
Inventor
林煒力
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109131178A priority Critical patent/TWI743984B/zh
Priority to CN202110312718.4A priority patent/CN113012619B/zh
Application granted granted Critical
Publication of TWI743984B publication Critical patent/TWI743984B/zh
Publication of TW202211191A publication Critical patent/TW202211191A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Logic Circuits (AREA)

Abstract

一種驅動方法適用於顯示裝置。顯示裝置包含輸出電路及穩壓與重置電路。輸出電路包含第一節點、第一輸出端及第二輸出端。穩壓與重置電路耦接於輸出電路並包含第一下拉電路、第一控制電路、第二下拉電路及第二控制電路。驅動方法包含:於第一階段根據觸發訊號將第一節點調整至第一邏輯準位;於第一階段根據下拉訊號及第一節點之第一邏輯準位對第一控制電路及第二控制電路內部之複數個節點放電;於第二階段根據上拉訊號及第一節點之第一邏輯準位對第一輸出端及第二輸出端放電;以及於第三階段根據重置訊號控制第一下拉電路以對第一節點放電。

Description

驅動方法及顯示裝置
本案涉及一種電子方法及裝置。詳細而言,本案涉及一種顯示裝置及驅動方法。
現有斷電系統並無針對面板左右兩側的閘極驅動電路內部進行重置的動作,使閘極驅動電路內部殘存電荷,於下次啟動面板時,將產生漏電流,啟動過電流保護機制使系統關機,因此上述技術尚存諸多缺陷,而有待本領域從業人員研發出其餘適合的驅動方式。
本案的一面向涉及一種驅動方法適用於顯示裝置。顯示裝置包含輸出電路及穩壓與重置電路。輸出電路包含第一節點、第一輸出端及第二輸出端。穩壓與重置電路耦接於輸出電路並包含第一下拉電路、第一控制電路、第二下拉電路及第二控制電路。驅動方法包含以下步驟:於第一階段根據觸發訊號將第一節點調整至第一邏輯準位;於第一階段根據下拉訊號及第一節點之第一邏輯準位對第一控制電路及第二控制電路內部之複數個節點進行放電;於第二階段根據上拉訊號及第一節點之第一邏輯準位對第一輸出端及第二輸出端進行放電;以及於第三階段根據重置訊號控制第一下拉電路以對第一節點進行放電。
本案的另一面向涉及一種顯示裝置。顯示裝置包含輸出電路及穩壓與重置電路。輸出電路包含第一節點、第一輸出端及第二輸出端。穩壓與重置電路耦接於輸出電路並包含第一下拉電路、第一控制電路、第二下拉電路及第二控制電路。輸出電路用以於第一階段根據觸發訊號將第一節點調整至第一邏輯準位。第一控制電路及第二控制電路用以於第一階段根據下拉訊號及第一節點之第一邏輯準位對第一控制電路及第二控制電路內部之複數個節點進行放電。輸出電路用以於第二階段根據上拉訊號及第一節點之第一邏輯準位對第一輸出端及第二輸出端進行放電。第一下拉電路用以於第三階段根重置訊號對第一節點進行放電。
以下將以圖式及詳細敘述清楚說明本案之精神,任何所屬技術領域中具有通常知識者在瞭解本案之實施例後,當可由本案所教示之技術,加以改變及修飾,其並不脫離本案之精神與範圍。
本文之用語只為描述特定實施例,而無意為本案之限制。單數形式如“一”、“這”、“此”、“本”以及“該”,如本文所用,同樣也包含複數形式。
關於本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但不限於。
關於本文中所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在本案之內容中與特殊內容中的平常意義。某些用以描述本案之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本案之描述上額外的引導。
第1圖為根據本案一些實施例繪示的驅動裝置之部分電路方塊圖。在一些實施例中,驅動裝置100包含輸出電路110及穩壓與重置電路120。在一些實施例中,輸出電路110包含第一節點N1、第一輸出端O1及第二輸出端O2。穩壓與重置電路120耦接於輸出電路110並包含第一下拉電路121、第一控制電路123、第二下拉電路125及第二控制電路127。
在一些實施例中,輸出電路110包含電晶體M1~M3、電容C1、第一節點N1、第一輸出端O1及第二輸出端O2。電晶體M1接收第一電壓VGH。在一些實施例中,第一輸出端O1輸出訊號至複數個畫素(圖中未示)。
在一些實施例中,第一控制電路123耦接於第一下拉電路121,第二控制電路127耦接於第二下拉電路125,第一下拉電路121及第二下拉電路125耦接於輸出電路110之第一節點N1、第一輸出端O1及第二輸出端O2。
在一些實施例中,第一下拉電路121、第一控制電路123、第二下拉電路125及第二控制電路127接收第二電壓VQ。
在一些實施例中,第一下拉電路121及第二下拉電路125接收第三電壓VG。
在一些實施例中,第一下拉電路121包含電晶體M4~M8,第一控制電路123包含電晶體M9~M14、第二節點N2及第三節點N3。第一下拉電路121耦接於第一控制電路123之第二節點N2並根據第二節點N2之電位驅動。電晶體M9之第二端耦接於第二節點N2,且電晶體M9之控制端耦接於第三節點N3。
在一些實施例中,第二下拉電路125包含電晶體M15~M17,第二控制電路127包含電晶體M18~M23、第四節點N4及第五節點N5。第二下拉電路125耦接於第二控制電路127之第四節點N4並根據第四節點N4電位驅動。電晶體M18之第二端耦接於第四節點N4,且電晶體M18之控制端耦接於五節點N5。
在一些實施例中,為使第1圖之驅動裝置100的操作易於理解,請一併參閱第2圖,第2圖為根據本案一些實施例繪示的驅動方法之訊號時序圖。須說明的是,每個訊號自上方由下的三條虛線,分別代表第一邏輯準位、第二邏輯準位及第三邏輯準位。在一些實施例中,第一邏輯準位為高邏輯準位(logic high level)、第二邏輯準位為接地準位及第三邏輯準位為負邏輯準位(logic low level)。
接著,輸出電路110用以於第一階段T1根據觸發訊號ST將第一節點N1調整至第一邏輯準位。第一控制電路123及第二控制電路127用以於第一階段T1根據下拉訊號(LC1及LC2)及第一節點N1之第一邏輯準位對第一控制電路123及第二控制電路127內部之複數個節點進行放電。輸出電路110用以於第二階段T2根據上拉訊號HC及第一節點N1之第一邏輯準位對第一輸出端O1及第二輸出端O2進行放電。第一下拉電路121用以於第三階段根據重置訊號RST對第一節點N1進行放電。
第3圖為根據本案一些實施例繪示的驅動方法之步驟流程圖。在一些實施例中,此驅動方法300可由第1圖所示的驅動裝置100所執行。為使第3圖之驅動方法300的操作易於理解,請一併參閱第3圖至第7圖。第4圖至第7圖為根據本案一些實施例繪示的驅動裝置之狀態示意圖,係對應第1圖之驅動裝置100。
於步驟310中,於第一階段根據觸發訊號將輸出電路之第一節點調整至第一邏輯準位。
在一些實施例中,請參閱第2圖、第3圖及第4圖,於第一階段T1,觸發訊號ST及第一電壓VGH為第一邏輯準位,此時第一電壓VGH透過電晶體M1對第一節點N1調整至第一邏輯準位(例如,高邏輯準位)。同時,電晶體M2~M3根據第一節點N1之第一邏輯準位,將第一邏輯準位之上拉訊號HC提供至第一輸出端O1及第二輸出端O2,此時,上拉訊號HC、第一輸出端O1及第二輸出端O2均為第一邏輯準位。
於步驟320中,於第一階段根據下拉訊號及第一節點之第一邏輯準位對第一控制電路及第二控制電路內部之複數個節點進行放電。
在一些實施例中,請參閱第2圖、第3圖及第4圖,於第一階段T1,第二電壓VQ及下拉訊號(LC1及LC2)為第二邏輯準位(例如,接地準位),第一控制電路123之電晶體M14根據下拉訊號(LC1)不導通,電晶體M10~M13根據第一節點N1之第一邏輯準位(例如,高邏輯準位)導通,此時,第二節點N2之電位經過電晶體M10及M12調整至第二電壓VQ的第二邏輯準位,第三節點N3之電位藉由電晶體M11及M13調整至第二電壓VQ的第二邏輯準位。因此,第一下拉電路121之電晶體M6~M8根據第二節點N2之電位不導通。須說明的是,第一下拉電路121之電晶體M4根據觸發訊號ST導通及第一下拉電路121之電晶體M5根據重置訊號RST不導通。
此外,第二控制電路127之電晶體M23根據下拉訊號(LC2)不導通,電晶體M19~M22根據第一節點N1之第一邏輯準位導通,此時,第四節點N4之電位藉由電晶體M19及M21調整至第二電壓VQ的第二邏輯準位,第五節點N5之電位經過電晶體M20及M22調整至第二電壓VQ的第二邏輯準位。因此,第二下拉電路125根據第四節點N4之電位不導通。
於步驟330中,於第二階段根據上拉訊號及第一節點之第一邏輯準位對輸出電路的第一輸出端及第二輸出端進行放電。
在一些實施例中,請參閱第2圖、第3圖及第5圖,於第二階段T2,第一節點N1之第一邏輯準位維持第一邏輯準位(例如,高邏輯準位),輸出電路110之電晶體M2及M3導通,此時將上拉訊號HC的第一邏輯準位調整至第二邏輯準位(例如,接地準位),輸出電路110之第一輸出端O1及第二輸出端O2也隨著上拉訊號HC調整至第二邏輯準位。須說明的是,第一控制電路123之第二節點N2及第三節點N3維持上述步驟320之狀態。第二控制電路127之第四節點N4及第五節點N5維持上述步驟320之狀態。
此外,第三電壓VG於第二階段T2調整至第二邏輯準位。
於步驟340中,於第三階段根據重置訊號控制第一下拉電路以對第一節點進行放電。
在一些實施例中,請參閱第2圖、第3圖及第6圖,於第三階段T3,觸發訊號ST及第一電壓VGH調整至第二邏輯準位(例如,接地準位),輸出電路110之電晶體M2及M3不導通,此時,將穩壓與重置電路120之電晶體M5的重置訊號RST從第三邏輯準位(例如,負邏輯準位)調整至第一邏輯準位(例如,高邏輯準位),使得輸出電路110之第一節點N1之第一邏輯準位透過穩壓與重置電路120之電晶體M5調整至第二電壓VQ的第二邏輯準位。在一些實施例中,第一邏輯準位為正邏輯準位,第二邏輯準位為接地準位及第三邏輯準位為負邏輯準位。
此外,第一控制電路123之電晶體M10~M13及第二控制電路127之電晶體M19~M22根據第一節點N1之第二邏輯準位不導通。
在一些實施例中,請參閱第2圖、第3圖及第7圖,將穩壓與重置電路120之電晶體M5的重置訊號RST從第一邏輯準位(例如,高邏輯準位)調整至第二邏輯準位(例如,接地準位),使得驅動裝置100內部的電荷清除完畢。
在一些實施例中,請參閱第1圖,驅動裝置100可為移位暫存器。
依據前述實施例,本案提供一種驅動方法及顯示裝置,藉以改善顯示裝置內部電路殘存電荷,使得顯示裝置啟動面板時將不會有過大的漏電流。
雖然本案以詳細之實施例揭露如上,然而本案並不排除其他可行之實施態樣。因此,本案之保護範圍當視後附之申請專利範圍所界定者為準,而非受於前述實施例之限制。
對本領域技術人員而言,在不脫離本案之精神和範圍內,當可對本案作各種之更動與潤飾。基於前述實施例,所有對本案所作的更動與潤飾,亦涵蓋於本案之保護範圍內。
100:顯示裝置 110:輸出電路 N1:第一節點 O1:第一輸出端 O2:第二輸出端 M1~M3:電晶體 C1:電容 VGH:第一電壓 VQ:第二電壓 VG:第三電壓 120:穩壓與重置電路 M4~M23:電晶體 ST:觸發訊號 RST:重置訊號 HC:上拉訊號 LC1~LC2:下拉訊號 300:方法 310~340:步驟
參照後續段落中的實施方式以及下列圖式,當可更佳地理解本案的內容: 第1圖為根據本案一些實施例繪示的驅動裝置之部分電路方塊圖; 第2圖為根據本案一些實施例繪示的驅動方法之訊號時序圖; 第3圖為根據本案一些實施例繪示的驅動方法之步驟流程圖; 第4圖為根據本案一些實施例繪示的驅動裝置之狀態示意圖; 第5圖為根據本案一些實施例繪示的驅動裝置之狀態示意圖; 第6圖為根據本案一些實施例繪示的驅動裝置之狀態示意圖;以及 第7圖為根據本案一些實施例繪示的驅動裝置之狀態示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
300:方法
310~340:步驟

Claims (10)

  1. 一種驅動方法,適用於一顯示裝置,其中該顯示裝置包含一輸出電路及一穩壓與重置電路,其中該輸出電路包含一第一節點、一第一輸出端及一第二輸出端,其中該穩壓與重置電路耦接於該輸出電路並包含一第一下拉電路、一第一控制電路、一第二下拉電路及一第二控制電路,其中該驅動方法包含: 於一第一階段根據一觸發訊號將該輸出電路的該第一節點調整至一第一邏輯準位; 於該第一階段根據一下拉訊號及該第一節點之該第一邏輯準位對該第一控制電路及該第二控制電路內部之複數個節點進行放電; 於一第二階段根據一上拉訊號及該第一節點之該第一邏輯準位對該輸出電路的該第一輸出端及該第二輸出端進行放電;以及 於一第三階段根據一重置訊號控制該第一下拉電路以對該第一節點進行放電。
  2. 如請求項1所述之驅動方法,其中於該第一階段根據該觸發訊號將該輸出電路之該第一節點調整至該第一邏輯準位之步驟包含: 根據該上拉訊號及該第一節點之該第一邏輯準位對該第一輸出端及該第二輸出端調整至該第一邏輯準位。
  3. 如請求項1所述之驅動方法,其中於該第一階段根據該下拉訊號及該第一節點之該第一邏輯準位對該第一控制電路及該第二控制電路內部之該些節點進行放電之步驟包含: 於該第一階段根據該下拉訊號及該第一節點之該第一邏輯準位對該第一控制電路內部之一第二節點及一第三節點調整至一第二邏輯準位;以及 於該第一階段根據該下拉訊號及該第一節點之該第一邏輯準位對該第二控制電路內部之一第四節點及一第五節點調整至該第二邏輯準位。
  4. 如請求項3所述之驅動方法,其中於該第二階段藉根據該上拉訊號及該第一節點之該第一邏輯準位對該第一輸出端及該第二輸出端進行放電之步驟包含: 於該第二階段根據該上拉訊號及該第一節點之該第一邏輯準位將該第一輸出端及該第二輸出端調整至該第二邏輯準位。
  5. 如請求項4所述之驅動方法,其中於該第三階段根據該重置訊號控制該第一下拉電路以對該第一節點進行放電之步驟包含: 於該第三階段據該重置訊號控制該第一下拉電路以對該第一節點調整至該第二邏輯準位。
  6. 一種顯示裝置,包含: 一輸出電路,包含一第一節點、一第一輸出端及第二輸出端;以及 一穩壓與重置電路,耦接於該輸出電路並包含一第一下拉電路、一第一控制電路、一第二下拉電路及一第二控制電路; 其中該輸出電路用以於一第一階段根據一觸發訊號將該第一節點調整至一第一邏輯準位;其中該第一控制電路及該第二控制電路用以於該第一階段根據一下拉訊號及該第一節點之該第一邏輯準位對該第一控制電路及該第二控制電路內部之複數個節點進行放電;其中該輸出電路用以於一第二階段根據一上拉訊號及該第一節點之該第一邏輯準位對該第一輸出端及該第二輸出端進行放電;其中該第一下拉電路用以於該第三階段根據一重置訊號對該第一節點進行放電。
  7. 如請求項6所述之顯示裝置,其中該輸出電路用以於該第一階段根據該上拉訊號及該第一節點之該第一邏輯準位將該第一輸出端及該第二輸出端調整至該第一邏輯準位。
  8. 如請求項7所述之顯示裝置,其中該第一控制電路包含一第二節點及一第三節點,並用以於該第一階段根據該下拉訊號及該第一節點之該第一邏輯準位對該第二節點及第三節點調整至一第二邏輯準位,其中該第二控制電路包含一第四節點及一第五節點,並用以於該第一階段根據該下拉訊號及該第一節點之該第一邏輯準位對該第四節點及該第五節點調整至該第二邏輯準位。
  9. 如請求項8所述之顯示裝置,其中該輸出電路用以於該第二階段根據該上拉訊號及該第一節點之該第一邏輯準位對該第一輸出端及該第二輸出端調整至該第二邏輯準位。
  10. 如請求項9所述之顯示裝置,其中該第一下拉電路用以於該第三階段據該重置訊號對該第一節點調整至該第二邏輯準位。
TW109131178A 2020-09-10 2020-09-10 驅動方法及顯示裝置 TWI743984B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109131178A TWI743984B (zh) 2020-09-10 2020-09-10 驅動方法及顯示裝置
CN202110312718.4A CN113012619B (zh) 2020-09-10 2021-03-24 驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109131178A TWI743984B (zh) 2020-09-10 2020-09-10 驅動方法及顯示裝置

Publications (2)

Publication Number Publication Date
TWI743984B true TWI743984B (zh) 2021-10-21
TW202211191A TW202211191A (zh) 2022-03-16

Family

ID=76405929

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109131178A TWI743984B (zh) 2020-09-10 2020-09-10 驅動方法及顯示裝置

Country Status (2)

Country Link
CN (1) CN113012619B (zh)
TW (1) TWI743984B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103500550A (zh) * 2013-05-10 2014-01-08 友达光电股份有限公司 电压拉升电路、移位寄存器和栅极驱动模块
TWI625711B (zh) * 2017-08-29 2018-06-01 友達光電股份有限公司 閘極驅動電路
US20200090610A1 (en) * 2016-10-26 2020-03-19 Boe Technology Group Co., Ltd. Shift register and driving method therefor, and display device
CN111312184A (zh) * 2019-07-30 2020-06-19 友达光电股份有限公司 移位暂存器与相关的显示装置
TWI699744B (zh) * 2019-07-16 2020-07-21 友達光電股份有限公司 驅動方法、移位暫存器、以及相關的顯示裝置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI383352B (zh) * 2007-10-18 2013-01-21 Chunghwa Picture Tubes Ltd 影像顯示裝置的低功率驅動方法與驅動信號產生方法
KR20090108878A (ko) * 2008-04-14 2009-10-19 삼성전자주식회사 플라즈마 디스플레이 패널의 구동 회로 및 구동 방법
JP2010146998A (ja) * 2008-12-22 2010-07-01 Panasonic Electric Works Co Ltd 放電灯点灯装置、照明器具、液晶表示用バックライト装置
KR101925993B1 (ko) * 2011-12-13 2018-12-07 엘지디스플레이 주식회사 방전회로를 포함하는 액정표시장치 및 액정표시장치 구동방법
KR101395997B1 (ko) * 2012-07-31 2014-05-28 엘지디스플레이 주식회사 게이트 구동회로와 이를 이용한 표시장치
KR101679923B1 (ko) * 2014-12-02 2016-11-28 엘지디스플레이 주식회사 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
KR102373693B1 (ko) * 2015-10-23 2022-03-17 엘지디스플레이 주식회사 스캔 구동부, 표시장치 및 이의 구동방법
KR102408900B1 (ko) * 2015-10-23 2022-06-16 엘지디스플레이 주식회사 스캔 구동부, 표시장치 및 이의 구동방법
CN106057147B (zh) * 2016-06-28 2018-09-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US10171080B2 (en) * 2016-09-20 2019-01-01 Qualcomm Incorporated Voltage level shifter (VLS) circuits employing a pre-conditioning circuit for pre-conditioning an input signal to be voltage level shifted in response to a pre-charge phase
CN110085169B (zh) * 2019-06-10 2020-10-02 北京航空航天大学 一种用于平板显示的10-bit高速充放电驱动电路装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103500550A (zh) * 2013-05-10 2014-01-08 友达光电股份有限公司 电压拉升电路、移位寄存器和栅极驱动模块
US20200090610A1 (en) * 2016-10-26 2020-03-19 Boe Technology Group Co., Ltd. Shift register and driving method therefor, and display device
TWI625711B (zh) * 2017-08-29 2018-06-01 友達光電股份有限公司 閘極驅動電路
TWI699744B (zh) * 2019-07-16 2020-07-21 友達光電股份有限公司 驅動方法、移位暫存器、以及相關的顯示裝置
CN111312184A (zh) * 2019-07-30 2020-06-19 友达光电股份有限公司 移位暂存器与相关的显示装置

Also Published As

Publication number Publication date
CN113012619B (zh) 2023-04-28
CN113012619A (zh) 2021-06-22
TW202211191A (zh) 2022-03-16

Similar Documents

Publication Publication Date Title
TWI618044B (zh) 移位暫存器單元及其驅動方法、閘極驅動電路和顯示裝置
JP4829559B2 (ja) 表示装置
WO2016201862A1 (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
US9489907B2 (en) Gate driver circuit basing on IGZO process
US9472155B2 (en) Gate driver circuit basing on IGZO process
WO2019095428A1 (zh) 一种goa电路
WO2018059075A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN107657983A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US8792609B2 (en) Shift register
WO2016123991A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
KR20090014540A (ko) 게이트 구동회로 및 이를 가지는 표시장치
CN106157874A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US8537963B2 (en) Shift register with voltage boosting circuit
WO2019134367A1 (zh) 移位寄存器电路、驱动方法和显示装置
WO2020224137A1 (zh) 驱动电路
WO2019095429A1 (zh) 一种goa电路
JP2009258733A (ja) 液晶ディスプレーの駆動方法及び駆動装置
WO2020077897A1 (zh) Goa 驱动电路及显示面板
TW201832209A (zh) 移位暫存電路
WO2017088229A1 (zh) 显示面板与阵列栅极驱动电路
TWI559279B (zh) 移位暫存器電路及其操作方法
US20070139347A1 (en) Method for eliminating residual image in display device
CN105810150B (zh) 一种移位寄存器和发光控制电路
TWI743984B (zh) 驅動方法及顯示裝置
TWI682374B (zh) 閘極驅動電路