TWI740962B - 薄膜覆晶(cof)封裝及包含其的顯示裝置 - Google Patents

薄膜覆晶(cof)封裝及包含其的顯示裝置 Download PDF

Info

Publication number
TWI740962B
TWI740962B TW106119337A TW106119337A TWI740962B TW I740962 B TWI740962 B TW I740962B TW 106119337 A TW106119337 A TW 106119337A TW 106119337 A TW106119337 A TW 106119337A TW I740962 B TWI740962 B TW I740962B
Authority
TW
Taiwan
Prior art keywords
film
chip
deformation preventing
integrated circuit
width
Prior art date
Application number
TW106119337A
Other languages
English (en)
Other versions
TW201810583A (zh
Inventor
宋常鉉
金炳容
黃晸護
Original Assignee
南韓商三星顯示器有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星顯示器有限公司 filed Critical 南韓商三星顯示器有限公司
Publication of TW201810583A publication Critical patent/TW201810583A/zh
Application granted granted Critical
Publication of TWI740962B publication Critical patent/TWI740962B/zh

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49565Side rails of the lead frame, e.g. with perforations, sprocket holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49572Lead-frames or other flat leads consisting of thin flexible metallic tape with or without a film carrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0187Dielectric layers with regions of different dielectrics in the same layer, e.g. in a printed capacitor for locally changing the dielectric properties
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09136Means for correcting warpage
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/2009Reinforced areas, e.g. for a specific part of a flexible printed circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Wire Bonding (AREA)

Abstract

一種薄膜覆晶(COF)封裝,其包含薄膜、設置在薄膜上的驅動整合電路(IC)晶片、設置在薄膜的邊緣的電極墊片、以及設置在薄膜上且位於驅動整合電路晶片與電極墊片之間的防止形變元件。

Description

薄膜覆晶(COF)封裝及包含其的顯示裝置 相關申請案之交互參照
本文的申請書主張2016年6月10日向韓國智慧財產局提交之韓國專利申請號No.10-2016-0072653之優先權及效益,其內容併入本文作為參考。
本發明係關於一種薄膜覆晶(COF)封裝,且更具體來說,關於一種薄膜覆晶封裝與包含薄膜覆晶封裝的顯示裝置。
顯示裝置可用來顯示影像。顯示裝置可使用液晶顯示器、有機發光二極體顯示器等,來顯示影像。可彎曲或可折疊的顯示裝置已被發展。
可彎曲或可折疊的顯示裝置包含顯示面板,顯示面板含有複數個像素與供給訊號給複數個像素的驅動器。顯示面板可包含複數個閘極線與複數個數據線。各像素連接到閘極線與數據線,以接收訊號。閘極線從閘極驅動器傳輸閘極訊號,且數據線從數據驅動器傳輸數據訊號。
閘極驅動器與數據驅動器可能以整合電路晶片(IC)實施,且整合電路晶片可安裝在薄膜上,以創建薄膜覆晶封裝。在將整合電路晶片接附至薄膜的製程中,薄膜可彎曲及/或形變而不受到損傷。
根據本發明的例示性實施例,一種薄膜覆晶(COF)封裝包含薄膜、設置在薄膜上的驅動整合電路(IC)晶片、設置在薄膜的邊緣的電極墊片、以及設置在薄膜上,且位於驅動整合電路晶片和電極墊片之間的第一防止形變元件。
根據本發明的例示性實施例,薄膜覆晶封裝包含:薄膜,該薄膜包含第一低彈性區域、第二低彈性區域、以及設置在第一低彈性區域與第二低彈性區域之間的高彈性區域;設置在薄膜的第一低彈性區域上之驅動整合電路晶片;以及設置在薄膜的第二低彈性區域上之電極墊片。高彈性區域具有比第一低彈性區域和第二低彈性區域更高的彈性係數。
根據本發明的例示性實施例,顯示裝置包含顯示面板,以及連接至顯示面板的邊緣的薄膜覆晶封裝。該薄膜覆晶封裝包含:薄膜、設置在薄膜上的驅動整合電路晶片、設置在薄膜的邊緣上的電極墊片、以及設置在薄膜上,且位於驅動整合電路晶片與電極墊片之間的第一防止形變元件。
根據本發明的例示性實施例,薄膜覆晶封裝包含:薄膜、設置在薄膜上的驅動整合電路晶片、設置在薄膜的邊緣上的電極墊片、以及設置在薄膜上,且位於驅動整合電路晶片與電極墊片之間的防止形變元件。該防止形變元件係為減少薄膜的彎曲或翹曲的支肋(stiffener)。
100:顯示面板
400:薄膜覆晶封裝
410:薄膜
412:高彈性區域
414:第一低彈性區域
416:第二低彈性區域
421:輸入電極墊片
423:輸出電極墊片
430:防止形變元件
450:驅動整合電路晶片
500:印刷電路板
DA:顯示區域
NDA:非顯示區域
本發明的上述與其他特徵將透過參照附圖而詳細描述其例示性實施例使其變得更顯而易見,其中: 第1圖係繪示根據本發明的例示性實施例的顯示裝置之俯視圖;第2圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶(COF)封裝之俯視圖;第3圖係為沿著第2圖的線III-III所截取之截面圖;第4圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖;第5圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖;第6圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖;第7圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之截面圖;第8圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之截面圖;第9圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖;第10圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖;以及第11圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之截面圖。
下文中,本發明將參照附圖而更完整的描述。描述實施例可在不脫離本發明的精神與範疇的情況下,修改成不同的方式。
整份說明書中相同的元件可表示相同的元件符號。為清楚表示在圖式中的層及/或元件可能被誇大。
當層或任元件被稱作在其他層或其他元件上,則該層或該元件可直接設置在其他層或其他元件上,或可在其他之間存在中間層或中間元件。
第1圖係繪示根據本發明的例示性實施例的顯示裝置之俯視圖。
如第1圖所示,顯示裝置包含顯示面板100、接附至顯示面板100的邊緣之薄膜覆晶(COF)封裝400、以及接附至薄膜覆晶封裝400的邊緣之印刷電路板(PCB)500。
顯示面板100可為液晶面板,有機發光二極體面板等。顯示面板100包含顯示區域DA與非顯示區域NDA。非顯示區域NDA可設置在顯示面板100的邊緣或邊界。在第1圖中,非顯示區域NDA具有框住顯示區域DA的形狀。例如,非顯示區域NDA具有沿著顯示區域DA的整個邊界設置的矩形形狀。然而,本發明係不限於非顯示區域NDA的此特定形狀或配置。例如,非顯示區域NDA可設置在顯示區域DA的一個或兩個邊緣上。
複數個像素可設置在顯示面板100之顯示區域DA。複數個像素可排列成矩陣形狀。複數個像素可與顯示裝置的閘極線和數據線連接。因此,複數個像素可透過閘極線與數據線接收訊號。
薄膜覆晶封裝400可接附至顯示面板100的非顯示區域NDA。在第1圖,薄膜覆晶封裝400係接附至顯示面板100的下邊緣。然而,本發明係不限於此,且薄膜覆晶封裝400可接附至顯示面板100的其他邊緣。
驅動整合電路(IC)晶片450可接附在薄膜覆晶封裝400。驅動整合電路晶片450可傳遞訊號到顯示面板100的顯示區域DA,以驅動複數個像素。驅動整合電路晶片450可包含數據驅動器。數據驅動器可產生傳送到數據線的數據訊號。此外,驅動整合電路晶片450可包含閘極驅動器。閘極驅動器可產生傳送到閘極線的閘極訊號。然而,閘極驅動器也可作為非晶矽閘極(AGS)驅動器,且非晶矽閘極驅動器可設置在顯示面板100的非顯示區域NDA。
印刷電路板500可產生用以驅動在顯示面板100的顯示區域DA之複數個像素的複數個訊號。例如,計時控制器可設置在印刷電路板500,且計時控制器可產生用以驅動複數個像素的驅動訊號。印刷電路板500連結薄膜覆晶封裝400。
第2圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖。第3圖係為沿著第2圖的線III-III所截取的截面圖。
顯示裝置的薄膜覆晶封裝400包含薄膜410、設置在薄膜410上的驅動整合電路晶片450與輸出電極墊片423、以及設置在驅動整合電路晶片450與輸出電極墊片423之間的防止形變元件430。薄膜410可包含複數個輸出電極墊片423。防止形變元件430可作為減少薄膜410的翹曲、彎曲或形變。
薄膜410可包含不容易被彎曲的薄材料。
驅動整合電路晶片450可設置在薄膜410中央區域上。驅動整合電路晶片450可具有水平(例如:第一)方向伸長的矩形形狀。
輸出電極墊片423可設置在薄膜410的邊緣上。例如,輸出電極墊片423可設置在薄膜410的上表面之上邊緣,如第3圖所示。輸出電極墊片423可重疊在顯示面板100的非顯示區域NDA並且連接到顯示面板100的墊片。各向異 性導電膜(ACF)可設置在輸出電極墊片423與顯示面板100之間。各向異性導電膜可僅沿著該薄膜410的厚度方向(例如:在薄膜410與輸出電極墊片423之間)導電。各向異性導電膜可電性連接輸出電極墊片423與顯示面板100的墊片。
防止形變元件430可設置在薄膜410上,例如,在驅動整合電路晶片450與輸出電極墊片423之間。例如,在第一方向上,薄膜410在驅動整合電路晶片450設置處具有第一寬度,而在輸出電極墊片423設置處具有小於第一寬度的第二寬度,防止形變元件430可設置在薄膜410從第一寬度逐漸減縮為第二寬度之處。防止形變元件430可具有長條狀。防止形變元件430可在與驅動整合電路晶片450水平的方向延伸。例如,防止形變元件430可具有往水平(例如:第一)方向延伸的長條狀。防止形變元件430的厚度可在約0.1mm到約5mm的範圍內。防止形變元件430的寬度可在約0.1mm到約5mm的範圍內。例如,本發明之例示性實施例,防止形變元件430之寬度與厚度可各自為約1mm。
防止形變元件430包含硬化劑。防止形變元件430可藉由利用分注器將液態形式的硬化劑塗佈在薄膜410上並硬化液態硬化劑而形成。薄膜410上形成防止形變元件430後,驅動整合電路晶片450可接附至薄膜410。接附驅動整合電路晶片450至薄膜410的製程可在高溫及高壓下執行,使得薄膜410可能翹曲、彎曲或形變。本發明的例示性實施例,防止形變元件430設置在驅動整合電路晶片450與輸出電極墊片423之間,以增加薄膜410的強度。因此,當在高溫與高壓下接附驅動整合電路晶片450至薄膜410,防止形變元件430可防止薄膜410免於翹曲、彎曲或形變。
硬化劑可包含紫外光(UV)硬化劑、室溫硬化劑等。當使用紫外光硬化劑,則紫外光硬化劑係藉由暴露在紫外線而硬化,而室溫硬化劑係在室溫 下經過預定等待時間而硬化。室溫硬化劑可以例如為道康寧公司(DOW CORNING CORPORATION)的SE4900、SE9168或SE9186,或3M公司(3M CORPORATION)的DP100或DP420。紫外光硬化劑可以例如,SEKISUI公司(SEKISUI CORPORATION)的A700或A785,或韓松化學公司(HANSOL CHEMICAL CORPORATION)的HC-601Z、HC-602S或HC-603Z。
接下來,在將驅動整合電路晶片450接附在薄膜覆晶封裝400之前和之後的彎曲量變化將參照表1描述。將呈現包含防止形變元件430的薄膜410與不包含防止形變元件430的薄膜410的彎曲量。
參照平坦狀態的薄膜410,薄膜410的彎曲量用來測量薄膜410的厚度改變。
Figure 106119337-A0305-02-0009-1
參照表1,薄膜410在接附驅動整合電路晶片450之前具有約5μm到約11μm的彎曲量。當驅動整合電路晶片450接附在薄膜覆晶封裝400而沒有防止形變元件430,薄膜410具有約20μm到約23μm的彎曲量。依此,薄膜410在接附驅動整合電路晶片450的製程中增加彎曲量。
當與不包含防止形變元件430的薄膜覆晶封裝400比較時,在以防止形變元件430形成的薄膜覆晶封裝400的情況下,薄膜410的形變減少。例子1使用HC-601Z作為防止形變元件430,例子2使用HC-602S作為防止形變元件430而例子3使用SE9168作為防止形變元件430。從表1可看出,使用HC-601Z與HC-602S防止薄膜410的形變較大。
薄膜覆晶封裝400可進一步包含輸入電極墊片421。輸入電極墊片421可設置在薄膜410的邊緣。薄膜410可包含複數個輸入電極墊片421。輸入電極墊片421可設置在與設置輸出電極墊片423的邊緣相對的薄膜410的邊緣上。例如,輸入電極墊片421可設置在薄膜410的下邊緣。輸入電極墊片421連接到印刷電路板500。各向異性導電膜也可設置在輸入電極墊片421與印刷電路板500之間。
第4圖係繪示根據本發明之例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖。
第4圖之薄膜覆晶封裝400可具有複數個防止形變元件430。
參照第4圖,其薄膜覆晶封裝400包含薄膜410、設置在薄膜410上的驅動整合電路晶片450和輸出電極墊片423、以及設置在驅動整合電路晶片450與輸出電極墊片423之間的複數個防止形變元件430。
兩個防止形變元件430可設置在驅動整合電路晶片450與輸出電極墊片423之間。兩個防止形變元件430可各具有長條狀且彼此水平延伸。兩個防止形變元件430可各自在與驅動整合電路晶片450平行的方向延伸
第5圖係繪示根據本發明之例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖。第6圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖。
在第4圖中,兩個防止形變元件430設置在驅動整合電路晶片450與輸出電極墊片423之間。然而,本發明不限於此。例如,兩個或更多防止形變元件430可設置在驅動整合電路晶片450與輸出電極墊片423之間。如第5圖所示,三個防止形變元件430可設置在驅動整合電路晶片450與輸出電極墊片423之間。此外,四個或更多的防止形變元件430可設置在驅動整合電路晶片450與輸出電極墊片423之間。
在第2圖、第4圖和第5圖中,每個防止形變元件430具有對應形成有防止形變元件430的位置的薄膜410的寬度之長度。然而,本發明不限與此。例如,如第6圖所示,各具有比薄膜410的寬度更短的長度之複數個防止形變元件430可設置為沿著相同方向(例如:沿著第一方向)延伸且可沿著第一方向以預定距離彼此分開。第2圖、第4圖和第5圖的例示性實施例中,液態硬化劑可以實線形狀塗佈,以形成防止形變元件430,但在第6圖的例示性實施例中,液體硬化劑以虛線形狀塗佈,以形成防止形變元件430。例如,在第6圖的例示性實施例中,當移動分注器時,可重複執行以預定時間交替排出與停止液態硬化劑的排出製程之製程。
在第6圖,防止形變元件430沿著兩條假想線設置。然而,以假想線間彼此分開的距離可以改變。例如,兩條假想線可彼此交叉。因此,兩條防止形變元件可430可彼此交叉。
在第6圖,防止形變元件430具有虛線形狀且實質上彼此平行。然而,本發明並不限於此。例如,一個或多個防止形變元件430可設置在薄膜410上,且一個或多個防止形變元件430的每一個可具有虛線形狀。此外,當有兩個或多個防止形變元件430時,防止形變元件430可彼此交叉或彼此平行,無論兩個或多個防止形變元件430是否具有連續的線狀或虛線狀。
第7圖係繪示根據本發明的例示性實施例的顯示裝置的覆晶薄膜封裝之截面圖。
第7圖的薄膜覆晶封裝400中,防止形變元件430可設置在薄膜410的下表面。
第7圖中之薄膜覆晶封裝400包含設置在驅動整合電路晶片450與輸出電極墊片423之間的防止形變元件430。第7圖中,防止形變元件430是設置在薄膜410的第一表面,薄膜410的第一表面與薄膜410的第二表面相對。驅動整合電路晶片450與輸出電極墊片423設置在薄膜410的第二表面上。薄膜410的第一表面又可被稱作為薄膜410的下表面。薄膜410的第二表面又可被稱作為薄膜410的上表面。
第8圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之截面圖。
第8圖之薄膜覆晶封裝400可包含在薄膜410的第一表面及第二表面的每一個上的防止形變元件430。例如,第8圖之薄膜覆晶封裝400可包含在薄膜410的上表面和下表面兩者上的防止形變元件430。
第8圖之薄膜覆晶封裝400包含設置在驅動整合電路晶片450與輸出電極墊片423之間的防止形變元件430。在第8圖的薄膜覆晶封裝400,防止形變元件430設置在薄膜410的下表面,且防止形變元件430設置在薄膜410的上表面。例如,如第8圖所示,驅動整合電路晶片450與輸出電極墊片423設置在薄膜410的上表面,而防止形變元件430可分別重疊在薄膜410的上表面和下表面。在這種情況下,防止形變元件430也可彼此重疊。例如,防止形變元件430可包含設置於薄膜410下表面之第一部分以及設置於薄膜410之上表面之第二部分,且第一部分及第二部分可彼此重疊。
第9圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖。
第9圖之薄膜覆晶封裝400包含設置在驅動整合電路晶片450與輸入電極墊片421之間的防止形變元件430。
第9圖之薄膜覆晶封裝400包含薄膜410、設置在薄膜410上的驅動整合電路晶片450、輸出電極墊片423及輸入電極墊片421、以及設置在驅動整合電路晶片450與輸入電極墊片421之間的防止形變元件430。
在第9圖中,防止形變元件430係設置在驅動整合電路晶片450與輸入電極墊片421之間。
第10圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之俯視圖。
第10圖之薄膜覆晶封裝400包含設置在驅動整合電路晶片450與輸入電極墊片421之間的第一防止形變元件430,以及被設置在驅動整合電路晶片450與輸出電極墊片423之間的第二防止形變元件430。
第10圖之薄膜覆晶封裝400包含薄膜410、驅動整合電路晶片450、輸出電極墊片423、設置在薄膜410上的輸入電極墊片421、設置在驅動整合電路晶片450與輸出電極墊片423之間的第一防止形變元件430及設置在驅動整合電路晶片450與輸入電極墊片421之間的第二防止形變元件430。
因此,參照第10圖中描述的本發明的例示性實施例中,防止形變元件430係設置在驅動整合電路晶片450的兩側。第10圖的防止形變元件430可沿著驅動整合電路晶片450的延伸方向延伸。
第11圖係繪示根據本發明的例示性實施例的顯示裝置的薄膜覆晶封裝之截面圖。
第11圖的薄膜覆晶封裝400可包含薄膜410。薄膜410之不同區域可包含不同材料。
第11圖的薄膜覆晶封裝400包含薄膜410、及設置在薄膜410上的驅動整合電路晶片450及輸出電極墊片423。在這種情況下,防止形變元件430可能不會分開形成。
薄膜410包含第一低彈性區域414、第二低彈性區域416及高彈性區域412。高彈性區域412有較第一低彈性區域414和第二低彈性區域416更高的彈性係數。例如,高彈性區域412可比第一低彈性區域414及第二低彈性區域416更可撓性且更彈性。高彈性區域412可設置在第一低彈性區域414與第二低彈性區域416之間。
驅動整合電路晶片450可設置在薄膜410的第一低彈性區域414上,且輸出電極墊片423可設置在薄膜410的第二低彈性區域416上。因此,高彈性區域412可設置在驅動整合電路晶片450與輸出電極墊片423之間。在本發明的例示性實施例中,薄膜410的高彈性區域412具有與防止形變元件430相同的功能。薄膜410的強度可藉由薄膜410之高彈性區域412而部分地增強。因此,當薄膜410暴露在高溫和高壓下以使驅動整合電路晶片450接附至薄膜410時,薄膜410可能小程度的翹曲、彎曲或形變。例如,當在第一低彈性區域414和第二低彈性區域416之間包含高彈性區域412,或是當薄膜410上包含防止形變元件430時,則可減少在高溫和高壓下將驅動整合電路晶片450接附至薄膜410時的薄膜410的翹曲、彎曲或形變。
儘管本發明已參照例示性實施例具體地顯示及描述,但對於所屬技術領域中具有通常知識者所了解的是,在不脫離本發明的精神與範疇下可對其形式及細節上進行各種變更。
400:薄膜覆晶封裝
410:薄膜
421:輸入電極墊片
423:輸出電極墊片
430:防止形變元件
450:驅動整合電路晶片

Claims (22)

  1. 一種薄膜覆晶(COF)封裝,其包含:一薄膜;一驅動整合電路(IC)晶片,係設置在該薄膜;一電極墊片,係設置在該薄膜的一邊緣;以及一第一防止形變元件,係設置在該薄膜上,其中該第一防止形變元件係設置在該驅動整合電路晶片與該電極墊片之間,其中該第一防止形變元件在一第一方向上延伸,並沿著與該第一方向交叉的一第二方向與該電極墊片及該驅動整合電路晶片彼此分離,其中該第一方向及該第二方向與該薄膜之一上表面的平面平行,以及其中該第一防止形變元件包含設置於該薄膜之一下表面之一第一部分以及設置於該薄膜之該上表面之一第二部分,且該第一部分及該第二部分係彼此重疊。
  2. 如申請專利範圍第1項所述之薄膜覆晶封裝,其中該第一防止形變元件包含一硬化劑。
  3. 如申請專利範圍第2項所述之薄膜覆晶封裝,其中該硬化劑包含一紫外光(UV)硬化劑或一室溫硬化劑。
  4. 如申請專利範圍第1項所述之薄膜覆晶封裝,其中該第一防止形變元件為一長條狀。
  5. 如申請專利範圍第4項所述之薄膜覆晶封裝,其中該第一防止形變元件和該驅動整合電路晶片在同一方向延伸且彼此平行。
  6. 如申請專利範圍第4項所述之薄膜覆晶封裝,其中該第一防止形變元件的寬度在約0.1mm到約5mm的範圍內,且該第一防止形變元件的厚度在約0.1mm到約5mm的範圍內。
  7. 如申請專利範圍第1項所述之薄膜覆晶封裝,其進一步包含一第二防止形變元件,係設置在該驅動整合電路晶片與該電極墊片之間。
  8. 如申請專利範圍第7項所述之薄膜覆晶封裝,其中該第一防止形變元件和該第二防止形變元件在同一方向延伸且彼此平行。
  9. 如申請專利範圍第7項所述之薄膜覆晶封裝,其中該第一防止形變元件和該第二防止形變元件皆沿著該第一方向延伸,且該第一防止形變元件和該第二防止形變元件沿著與該第一方向交叉的該第二方向彼此分離。
  10. 如申請專利範圍第1項所述之薄膜覆晶封裝,其中在該第一方向上,該薄膜在該驅動整合電路晶片設置處具有一第一寬度,而在該電極墊片設置處具有小於該第一寬度的一第二寬度,一第一防止形變元件係設置在該薄膜從該第一寬度逐漸減縮為該第二寬度之處。
  11. 如申請專利範圍第1項所述的薄膜覆晶封裝,其中該電極墊片係與印刷電路板連接。
  12. 一種薄膜覆晶(COF)封裝,其包含:一薄膜,其為單層,包含一第一低彈性區域、一第二低彈性區域、以及設置在該第一低彈性區域與該第二低彈性區域之間 的一高彈性區域,其中該高彈性區域具有比該第一低彈性區域和該第二低彈性區域更高的彈性係數;一驅動整合電路(IC)晶片,係設置在該薄膜的該第一低彈性區域;以及一電極墊片,係設置在該薄膜的該第二低彈性區域,其中該高彈性區域在一第一方向上延伸,並沿著與該第一方向交叉的一第二方向與該電極墊片及該驅動整合電路晶片彼此分離,其中該第一方向及該第二方向與該薄膜之上表面的平面平行,以及其中在該第一方向上,該薄膜在該驅動整合電路晶片設置處具有一第一寬度,而在該電極墊片設置處具有小於該第一寬度的一第二寬度,一第一防止形變元件係設置在該薄膜從該第一寬度逐漸減縮為該第二寬度之處。
  13. 一種顯示裝置,其包含:一顯示面板;以及一薄膜覆晶(COF)封裝,連接至該顯示面板的邊緣,其中該薄膜覆晶封裝包含:一薄膜;一驅動整合電路(IC)晶片,係設置在該薄膜;一電極墊片,係設置在該薄膜的一邊緣;以及一第一防止形變元件,係設置在該薄膜上,其中該第一防止形變元件係設置在該驅動整合電路晶片與該電極墊片之間, 其中該第一防止形變元件在一第一方向上延伸,並沿著與該第一方向交叉的一第二方向與該電極墊片及該驅動整合電路晶片彼此分離,其中該第一方向及該第二方向與該薄膜之上表面的平面平行,以及其中在該第一方向上,該薄膜在該驅動整合電路晶片設置處具有一第一寬度,而在該電極墊片設置處具有小於該第一寬度的一第二寬度,該第一防止形變元件係設置在該薄膜從該第一寬度逐漸減縮為該第二寬度之處。
  14. 如申請專利範圍第13項所述的顯示裝置,該第一防止形變元件包含一硬化劑。
  15. 如申請專利範圍第14項所述的顯示裝置,其中該硬化劑包含一紫外光(UV)硬化劑或一室溫硬化劑。
  16. 如申請專利範圍第13項所述的顯示裝置,其中該第一防止形變元件為一長條狀。
  17. 如申請專利範圍第16項所述的顯示裝置,其中該第一防止形變元件和該驅動整合電路晶片在同一方向延伸且彼此平行。
  18. 如申請專利範圍第13項所述的顯示裝置,其中該電極墊片與該顯示面板的邊緣重疊。
  19. 如申請專利範圍第13項所述的顯示裝置,其進一步包含一第二防止形變元件,係設置在該驅動整合電路晶片與該電極墊片之間。
  20. 如申請專利範圍第19項所述的顯示裝置,其中該第一防止形變元件和該第二防止形變元件在同一方向延伸且彼此平行。
  21. 如申請專利範圍第13項所述的顯示裝置,其中該第一防止形變元件係設置在該薄膜的一上表面或一下表面。
  22. 一種薄膜覆晶(COF)封裝,其包含:一薄膜;一驅動整合電路(IC)晶片,係設置在該薄膜;一電極墊片,係設置在該薄膜的一邊緣;以及一防止形變元件,係設置在該薄膜上,其中該防止形變元件係設置在該驅動整合電路晶片與該電極墊片之間,其中該防止形變元件係為減少薄膜的彎曲或翹曲的支肋,其中該防止形變元件在一第一方向上延伸,並沿著與該第一方向交叉的一第二方向與該電極墊片及該驅動整合電路晶片彼此分離,其中該第一方向及該第二方向與該薄膜之上表面的平面平行,以及其中在該第一方向上,該薄膜在該驅動整合電路晶片設置處具有一第一寬度,而在該電極墊片設置處具有小於該第一寬度的一第二寬度,該防止形變元件係設置在該薄膜從該第一寬度逐漸減縮為該第二寬度之處。
TW106119337A 2016-06-10 2017-06-09 薄膜覆晶(cof)封裝及包含其的顯示裝置 TWI740962B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
??10-2016-0072653 2016-06-10
KR10-2016-0072653 2016-06-10
KR1020160072653A KR102532627B1 (ko) 2016-06-10 2016-06-10 칩 온 필름 패키지 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
TW201810583A TW201810583A (zh) 2018-03-16
TWI740962B true TWI740962B (zh) 2021-10-01

Family

ID=60573062

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106119337A TWI740962B (zh) 2016-06-10 2017-06-09 薄膜覆晶(cof)封裝及包含其的顯示裝置

Country Status (4)

Country Link
US (1) US20170358520A1 (zh)
KR (1) KR102532627B1 (zh)
CN (1) CN107492525A (zh)
TW (1) TWI740962B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102489595B1 (ko) * 2017-12-15 2023-01-17 엘지디스플레이 주식회사 칩 온 필름 및 그를 포함하는 디스플레이 장치
KR102578051B1 (ko) 2018-06-01 2023-09-14 삼성전자주식회사 필름형 패키지 및 이를 구비한 디스플레이 장치
CN111554202B (zh) * 2020-05-27 2022-08-09 上海中航光电子有限公司 一种显示面板和显示装置
US11798876B2 (en) 2021-09-07 2023-10-24 Novatek Microelectronics Corp. Chip on film package and display device including the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020027634A1 (en) * 2000-07-20 2002-03-07 Sin-Gu Kang Liquid crystal display device having a flexible circuit board
US20110143625A1 (en) * 2007-07-20 2011-06-16 Choi Kyoung-Sei Tape for heat dissipating member, chip on film type semiconductor package including heat dissipating member, and electronic apparatus including the same
US20140118969A1 (en) * 2012-10-25 2014-05-01 Samsung Display Co., Ltd. Chip on film and display device including the same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3012753B2 (ja) * 1993-03-19 2000-02-28 松下電器産業株式会社 Tabパッケージとその接続方法
TWI309457B (en) * 2006-05-10 2009-05-01 Chipmos Technologies Inc Chip-on film package for lessening deformation of film
TW200836316A (en) * 2007-02-26 2008-09-01 Chipmos Technologies Inc Substrate of Chip-On-Film package for preventing film deformation
CN101290921A (zh) * 2007-04-17 2008-10-22 南茂科技股份有限公司 防止薄膜变形的薄膜覆晶封装基板
TWI501360B (zh) * 2008-04-17 2015-09-21 Samsung Electronics Co Ltd 散熱構件用膠帶、包含散熱構件之薄膜上晶片型半導體封裝以及包含該封裝之電子裝置
KR20140123852A (ko) * 2013-04-15 2014-10-23 삼성디스플레이 주식회사 칩 온 필름 및 이를 포함하는 표시 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020027634A1 (en) * 2000-07-20 2002-03-07 Sin-Gu Kang Liquid crystal display device having a flexible circuit board
US20110143625A1 (en) * 2007-07-20 2011-06-16 Choi Kyoung-Sei Tape for heat dissipating member, chip on film type semiconductor package including heat dissipating member, and electronic apparatus including the same
US20140118969A1 (en) * 2012-10-25 2014-05-01 Samsung Display Co., Ltd. Chip on film and display device including the same

Also Published As

Publication number Publication date
KR102532627B1 (ko) 2023-05-15
CN107492525A (zh) 2017-12-19
KR20170140481A (ko) 2017-12-21
TW201810583A (zh) 2018-03-16
US20170358520A1 (en) 2017-12-14

Similar Documents

Publication Publication Date Title
CN108762562B (zh) 一种显示基板、显示面板、触控显示装置及其制作方法
TWI740962B (zh) 薄膜覆晶(cof)封裝及包含其的顯示裝置
JP6826881B2 (ja) 保護部材、表示装置および表示装置の製造方法
US10747074B2 (en) Chip on film package and display apparatus having the same
US20160212839A1 (en) Flexible display device
KR20160090980A (ko) 표시 장치
US10446465B2 (en) Chip-on-film package and display device including the same
US11181762B2 (en) Display device
US10707194B2 (en) Display device including support films
TWI441298B (zh) 可撓印刷電路板上晶片式半導體封裝
US11520200B2 (en) Display device and method of manufacturing the same
US9851592B2 (en) Display device
US11495646B2 (en) Device substrate with asymmetrical fan-out lines and spliced electronic apparatus using the same
US10741516B2 (en) Drive integrated circuit and display device including the same
US9477123B2 (en) Liquid crystal display device and production method thereof
TWI637676B (zh) 具有覆晶薄膜封裝結構的穿戴式裝置
US9412726B2 (en) Display device
US11825600B2 (en) Printed circuit board, display device, and manufacturing method of display device
KR102437166B1 (ko) 표시 장치
TWI666490B (zh) 電子裝置
KR20240096953A (ko) 표시 장치 및 이의 제조 방법