TWI699580B - 陣列基板 - Google Patents

陣列基板 Download PDF

Info

Publication number
TWI699580B
TWI699580B TW108107634A TW108107634A TWI699580B TW I699580 B TWI699580 B TW I699580B TW 108107634 A TW108107634 A TW 108107634A TW 108107634 A TW108107634 A TW 108107634A TW I699580 B TWI699580 B TW I699580B
Authority
TW
Taiwan
Prior art keywords
signal line
line segment
substrate
pair
alignment mark
Prior art date
Application number
TW108107634A
Other languages
English (en)
Other versions
TW202034031A (zh
Inventor
詹勳昌
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108107634A priority Critical patent/TWI699580B/zh
Priority to CN201910784527.0A priority patent/CN110459134B/zh
Application granted granted Critical
Publication of TWI699580B publication Critical patent/TWI699580B/zh
Publication of TW202034031A publication Critical patent/TW202034031A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

一種陣列基板,包括基板、第一對位標記、一對第一輔助圖案、多條訊號線及多個畫素單元。基板具有顯示區及周邊區,周邊區位於顯示區的一側。第一對位標記配置於基板的周邊區內。一對第一輔助圖案配置於基板的周邊區內,且位於第一對位標記的兩側。多條訊號線配置於基板的周邊區內,其中多條訊號線中的至少一者與第一對位標記及一對第一輔助圖案中的至少一者於基板的法線方向上相重疊。多個畫素單元配置於基板的顯示區內。

Description

陣列基板
本發明是有關於一種陣列基板,且特別是有關於一種能符合窄邊框設計需求的陣列基板。
顯示區外圍的邊框被視為影響顯示裝置的外觀美感的重要因素之一。因此,顯示裝置相關業者已紛紛投入窄邊框(slim border)設計的行列中,以使具有相同顯示品質的顯示裝置更具有輕薄短小的特性,來滿足消費者需求。一般而言,在製造用於顯示裝置的陣列基板的過程中,顯示區外圍的周邊區要設置對位標記,以避免進行圖案化製程、對組或任何需運用到對位標記的製程時產生偏差。然而,設置所述對位標記的必要性,使得符合窄邊框設計的陣列基板的開發受到限制。
本發明之一實施方式提供一種陣列基板,其符合窄邊框設計需求。
本發明之一實施方式的陣列基板包括基板、第一對位標記、一對第一輔助圖案、多條訊號線及多個畫素單元。基板具有顯示區及周邊區,周邊區位於顯示區的一側。第一對位標記配置於基板的周邊區內。一對第一輔助圖案配置於基板的周邊區內,且位於第一對位標記的兩側。多條訊號線配置於基板的周邊區內,其中多條訊號線中的至少一者與第一對位標記及一對第一輔助圖案中的至少一者於基板的法線方向上相重疊。多個畫素單元配置於基板的顯示區內。
基於上述,在本發明的陣列基板中,透過多個畫素單元配置於基板的顯示區內,第一對位標記、一對第一輔助圖案及多條訊號線配置於基板的周邊區內,其中一對第一輔助圖案位在第一對位標記的兩側,且多條訊號線中的至少一者與第一對位標記及一對第一輔助圖案中的至少一者於基板的法線方向上相重疊,藉此陣列基板能符合窄邊框設計需求。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施方式,並配合所附圖式作詳細說明如下。
本文使用的「約」、「近似」、「本質上」、或「實質上」包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,「約」可以表示在所述值的一個或多個標準偏差內,或例如±30%、±20%、±15%、±10%、±5%內。再者,本文使用的「約」、「近似」、「本質上」、或「實質上」可依量測性質、切割性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件「上」、「連接到」或「接觸」另一元件時,其可以直接在另一元件上或與另一元件連接/接觸,或者中間元件可以也存在。相反,當元件被稱為「直接在另一元件上」、「直接連接到」或「直接接觸」另一元件時,不存在中間元件。如本文所使用的,「連接」可以指物理及/或電性連接。再者,「電性連接」可為二元件間存在其它元件。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與任何所屬技術領域中具有通常知識者通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
為了符合窄邊框設計,本發明之至少一實施方式提出一種陣列基板,其可達到上述優點。以下,特舉各種實施方式詳細描述本發明的陣列基板,以作為本發明確實能夠據以實施的範例。
圖1是依照本發明的一實施方式的陣列基板的上視示意圖。請參照圖1,陣列基板10可包括基板100。在本實施方式中,基板100可具有顯示區A及圍繞顯示區A的周邊區B,其中周邊區B可包括驅動電路區C以及位於驅動電路區C之一側的標記區M。雖然圖1揭示周邊區B圍繞顯示區A,但本發明並不限於此。在其他實施方式中,周邊區B可位於顯示區A的一側。
在本實施方式中,顯示區A可包括多條掃描線SL、多條資料線DL及多個畫素單元U。在本實施方式中,多條掃描線SL不平行於多條資料線DL,亦即多條掃描線SL與多條資料線DL彼此交叉設置。此外,多條掃描線SL與多條資料線DL可位於不相同的膜層,且多條掃描線SL與多條資料線DL之間可夾有閘絕緣層GI(於後文進行詳細描述)。在本實施方式中,每一畫素單元U可與多條掃描線SL中的一者與多條資料線DL中的一者電性連接。在本實施方式中,每一畫素單元U可包括主動元件T(於後文進行詳細描述)與畫素電極PE/PE2(於後文進行詳細描述)。
在本實施方式中,驅動電路區C可包括任何所屬技術領域中具有通常知識者所周知的用於陣列基板的任一驅動電路,例如閘極驅動電路、源極驅動電路等。另外,在本實施方式中,標記區M可包括製造陣列基板10的過程中所需使用到的對位標記(於後文進行詳細描述)。
為了更詳細說明本實施方式之陣列基板10的技術內容,以下搭配圖2A至圖2C以及圖3A至圖3C來說明陣列基板10的製造方法。值得一提的是,如圖1所示,陣列基板10包括多個畫素單元U,然而為了清楚說明本發明,圖2A至圖2C以及圖3A至圖3C僅繪示出其中一個畫素單元U。
圖2A至圖2C是依照本發明的一實施方式的陣列基板的製作方法的流程剖面圖。圖3A至3C是依照本發明的一實施方式的陣列基板的製作方法的流程上視圖。圖2A至圖2C的剖面位置係對應於圖3A至圖3C之剖面線I-I’、II-II’的位置。
請同時參照圖2A及圖3A,於基板100的顯示區A中形成掃描線SL、資料線DL及主動元件T,於基板100的周邊區B的標記區M中形成第一對位標記102,以及於基板100的周邊區B中形成多個第一訊號線段L1及多個第三訊號線段L3。此外,為方便說明起見,圖2A省略繪示周邊區B的驅動電路區C中的相關元件,而如前文所述,任何所屬技術領域中具有通常知識者應理解驅動電路區C可包括驅動電路,例如閘極驅動電路、源極驅動電路等。
在本實施方式中,基板100可以是剛性基板,例如玻璃基板、石英基板或矽基板,或可以是可撓性基板,例如聚合物基板或塑膠基板。
在本實施方式中,形成主動元件T的方法可包括以下步驟:於基板100上依序形成主動層SC、閘絕緣層GI、閘極G、層間絕緣層IL1、源極S及汲極D,其中主動層SC包括可以閘極G為遮罩進行離子摻雜製程而形成的源極區SR、汲極區DR以及通道區CR,閘極G與通道區CR於基板100的法線方向n上重疊,源極S透過形成在閘絕緣層GI與層間絕緣層IL1中的開口H1與源極區SR電性連接,汲極D透過形成在閘絕緣層GI與層間絕緣層IL1中的開口H2與汲極區DR電性連接,但本發明並不限於此。在本實施方式中,主動層SC、閘絕緣層GI、閘極G、層間絕緣層IL1、源極S及汲極D分別可藉由任何所屬技術領域中具有通常知識者所周知的任一方法來形成,故於此不加以贅述。在本實施方式中,主動元件T屬於頂部閘極型薄膜電晶體,但本發明不限於此。在其他實施方式中,主動元件T也可屬於底部閘極型薄膜電晶體、立體型薄膜電晶體、或其它合適類型之薄膜電晶體。
在本實施方式中,閘極G係由從掃描線SL延伸出的一部分來實現。也就是說,在本實施方式中,閘極G與掃描線SL可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。然而,本發明並不限於此。在其他實施方式中,掃描線SL本身的一部分可作為閘極G。另外,在本實施方式中,資料線DL本身的一部分可作為源極S。也就是說,在本實施方式中,源極S與資料線DL可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。然而,本發明並不限於此。在其他實施方式中,閘極G可由從資料線DL延伸出的一部分來實現。另外,在本實施方式中,汲極D和源極S可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。在本實施方式中,掃描線SL、閘極G、資料線DL、源極S及汲極D的材質分別可包括(但不限於):金屬、合金、前述材料的氮化物、前述材料的氧化物、前述材料的氮氧化物、其他非金屬但具導電特性的材料、或是其它合適的材料。
在本實施方式中,主動層SC的材質可包括多晶矽,亦即主動元件T可為低溫多晶矽薄膜電晶體(Low Temperature Poly-Silicon Thin Film Transistor,LTPS TFT)。然而,本發明並不限定主動元件的型態。在其他實施方式中,主動層SC的材質可包括非晶矽、微晶矽、奈米晶矽、單晶矽、有機半導體材料、金屬氧化物半導體材料、奈米碳管/桿、鈣鈦礦或其它合適的材料。
在本實施方式中,閘絕緣層GI及層間絕緣層IL1全面性地形成在基板100上。也就是說,在本實施方式中,閘絕緣層GI及層間絕緣層IL1位於顯示區A及周邊區B中。在本實施方式中,閘絕緣層GI覆蓋主動層SC,層間絕緣層IL1配置於閘絕緣層GI上且覆蓋閘極G。在本實施方式中,閘絕緣層GI及層間絕緣層IL1分別可為單層或多層結構。在本實施方式中,閘絕緣層GI及層間絕緣層IL1的材質分別可包括無機材料、有機材料、或其它合適的材料,其中無機材料例如包括(但不限於):氧化矽、氮化矽或氮氧化矽;有機材料例如包括(但不限於):聚醯亞胺系樹脂、環氧系樹脂或壓克力系樹脂。
在本實施方式中,第一對位標記102形成在層間絕緣層IL1上。在本實施方式中,第一對位標記102與資料線DL、源極S及汲極D可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。在本實施方式中,第一對位標記102的材質可包括(但不限於):金屬、合金、前述材料的氮化物、前述材料的氧化物、前述材料的氮氧化物、其他非金屬但具導電特性的材料、或是其它合適的材料。
在本實施方式中,第一訊號線段L1及第三訊號線段L3形成在層間絕緣層IL1上。在本實施方式中,第一訊號線段L1位在第一對位標記102的一側,而第三訊號線段L3位在第一對位標記102的另一側。在本實施方式中,第一訊號線段L1與第三訊號線段L3對應設置。在本實施方式中,第一訊號線段L1及第三訊號線段L3與資料線DL、源極S、汲極D及第一對位標記102可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。
接著,請參照圖2B,於基板100上全面性地形成覆蓋主動元件T、第一對位標記102、第一訊號線段L1及第三訊號線段L3的絕緣層PL,以提供保護主動元件T及平坦化的功能。換言之,在本實施方式中,絕緣層PL位於顯示區A及周邊區B中。在本實施方式中,絕緣層PL可為單層或多層結構。在本實施方式中,絕緣層PL的材質可包括無機材料、有機材料、或其它合適的材料,其中無機材料例如包括(但不限於):氧化矽、氮化矽或氮氧化矽;有機材料例如包括(但不限於):聚醯亞胺(polyimide,PI)、聚醯胺酸(polyamic acid,PAA)、聚醯胺(polyamide,PA)、聚乙烯醇(polyvinyl alcohol,PVA)、聚乙烯醇肉桂酸酯(polyvinyl cinnamate,PVCi)、或適合的光阻材料。另外,在本實施方式中,絕緣層PL的形成方法可包括物理氣相沉積法、化學氣相沉積法或光阻塗佈法。
接著,請同時參照圖2B及圖3B,以光罩200為罩幕,對絕緣層PL進行圖案化製程,以形成位於基板100的周邊區B內的一對第一輔助圖案104、暴露出汲極D開口O1、暴露出第一對位標記102的開口O2、暴露出第一訊號線段L1的開口O3及暴露出第三訊號線段L3的開口O4。在本實施方式中,絕緣層PL的一部分係作為一對第一輔助圖案104。在本實施方式中,圖案化製程可包括曝光及顯影步驟。然而,本發明並不限於此。在其他實施方式中,圖案化製程可包括曝光、顯影及蝕刻步驟。
在本實施方式中,光罩200包括基底202、罩幕圖案204以及一對標記圖案206。基底202的材質可包括(但不限於):玻璃、石英或其他可適用的透明材料。罩幕圖案204配置於基底202上,並且定義出開口O5~O8。當以光罩200為罩幕,對絕緣層PL進行圖案化製程時,藉由開口O5~O8分別可於絕緣層PL中定義出開口O1~O4。從另一觀點而言,在本實施方式中,於基板100的法線方向n上,開口O5~O8分別與開口O1~O4相重疊。在本實施方式中,罩幕圖案204的材質可包括光阻隔材料,例如鉻、鈦或鉬。
一對標記圖案206配置於基底202上。當以光罩200為罩幕,對絕緣層PL進行圖案化製程時,藉由一對標記圖案206可定義出一對第一輔助圖案104。從另一觀點而言,在本實施方式中,於基板100的法線方向n上,一對標記圖案206與一對第一輔助圖案104相重疊。在本實施方式中,一對標記圖案206的材質可包括光阻隔材料,例如鉻、鈦或鉬。
在本實施方式中,當以光罩200為罩幕,對絕緣層PL進行圖案化製程時,以上視角度觀之(如圖2B中的虛線區域所示),一對標記圖案206係位於第一對位標記102的兩側。如前文所述,一對標記圖案206係與一對第一輔助圖案104相對應,故一對第一輔助圖案104亦位於第一對位標記102的兩側。
另外,在本實施方式中,以上視角度觀之(如圖2B中的虛線區域所示),標記圖案206的側邊E3在基板100上的正投影與第一對位標記102的側邊E1在基板100上的正投影之間具有最短距離d1,以及標記圖案206的側邊E4在基板100上的正投影與第一對位標記102的側邊E2在基板100上的正投影之間具有最短距離d2。當光罩200以正確精準的方位配置在基板100上方以進行圖案化製程時,最短距離d1與最短距離d2實質上相等。也就是說,當要以光罩200為罩幕進行圖案化製程時,可藉由調整光罩200的方位使最短距離d1與最短距離d2實質上相等來進行對位,以避免影響圖案化製程的精度。從另一觀點而言,在本實施方式中,第一對位標記102及一對標記圖案206可作為用來對絕緣層PL進行圖案化製程的光罩200的定位標記。
接著,請同時參照圖2C及圖3C,於基板100的顯示區A中形成畫素電極PE,以及於基板100的周邊區B中形成多個第二訊號線段L2。在本實施方式中,畫素電極PE與第二訊號線段L2可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。在本實施方式中,畫素電極PE的材質可包括(但不限於):透明金屬氧化物導電材料,例如銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物、其它合適的氧化物、或者是上述至少二者之堆疊層。
在本實施方式中,畫素電極PE透過開口O1而與主動元件T的汲極D電性連接。詳細而言,在本實施方式中,畫素電極PE透過開口O1而與主動元件T的汲極D直接接觸,如圖2C所示。另外,在本實施方式中,畫素電極PE與主動元件T一起構成畫素單元U。
在本實施方式中,第二訊號線段L2連接第一訊號線段L1與第三訊號線段L3。詳細而言,在本實施方式中,第二訊號線段L2透過開口O3而與第一訊號線段L1直接接觸,以及第二訊號線段L2透過開口O4而與第三訊號線段L3直接接觸,如圖2C所示。從另一觀點而言,在本實施方式中,彼此相連接的第一訊號線段L1、第二訊號線段L2及第三訊號線段L3一起構成訊號線L。雖然圖3C只揭示兩條訊號線L,但本發明並不限制訊號線L的數量,根據實際上陣列基板10的架構、需求等,陣列基板10可具有三條以上的訊號線L。另外,在本實施方式中,訊號線L可為任何所屬技術領域中具有通常知識者所周知的任一周邊訊號線,例如與閘極驅動電路、源極驅動電路、電源、或時序控制器電性連接的周邊訊號線。
在本實施方式中,於基板100的法線方向n上,訊號線L的第二訊號線段L2與第一輔助圖案104相重疊。換言之,在本實施方式中,訊號線L的一部分係位於標記區M內且填入開口O2中。從另一觀點而言,在本實施方式中,訊號線L的一部分係延伸通過標記區M。雖然圖3C揭示兩條訊號線L與一對第一輔助圖案104於基板100的法線方向n上相重疊,但本發明並不限於此。在一實施方式中,於基板100的法線方向n上,一條訊號線L與一對第一輔助圖案104中的一者相重疊。在另一實施方式中,於基板100的法線方向n上,一條訊號線L與一對第一輔助圖案104中的一者相重疊,而另一條訊號線L與第一對位標記102相重疊。在又一實施方式中,於基板100的法線方向n上,一條訊號線L與第一對位標記102相重疊。在再一實施方式中,於基板100的法線方向n上,兩條訊號線L皆與第一對位標記102相重疊。在再一實施方式中,於基板100的法線方向n上,一條訊號線L與第一對位標記102及一對第一輔助圖案104中的一者相重疊。也就是說,在陣列基板10中,於基板100的法線方向n上,只要訊號線L中的至少一者與第一對位標記102及一對第一輔助圖案104中的至少一者相重疊即落入本發明範疇。
經過前述製程步驟後即可大致完成陣列基板10的製作。值得說明的是,在陣列基板10中,第一對位標記102、一對第一輔助圖案104及多條訊號線L配置於基板100的周邊區B內,一對第一輔助圖案104位在第一對位標記102的兩側,且訊號線L中的至少一者與第一對位標記102及一對第一輔助圖案104中的至少一者於基板100的法線方向n上相重疊,藉此陣列基板10能符合窄邊框設計需求。也就是說,陣列基板10能夠同時達成在以光罩200為罩幕的圖案化製程中因第一對位標記102而具有良好精度的功效,以及增加周邊區B空間利用率的功效。
在本實施方式中,陣列基板10不包括共用電極層,但本發明並不限於此。在其他實施方式中,陣列基板10可包括共用電極層。以下,將參照圖4A至圖4E及圖5A至5E針對其他的實施型態進行說明。在此必須說明的是,下述實施方式沿用了前述實施方式的元件符號與部分內容,其中採用相同或相似的符號來表示相同或相似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施方式,下述實施方式不再重複贅述。
圖4A至圖4E是依照本發明的另一實施方式的陣列基板的製作方法的流程剖面圖。圖5A至5E是依照本發明的另一實施方式的陣列基板的製作方法的流程上視圖。圖4A至圖4E的剖面位置係對應於圖5A至5E之剖面線I-I’、II-II’的位置。圖4A、圖5A為接續圖2B、圖3B之後所進行的步驟。此外,藉由進行圖4A至圖4E及圖5A至5E所示的所有步驟後,將可大致上完成陣列基板20的製作,其中陣列基板20的上視示意圖可參考圖1。製作陣列基板20的詳細描述如下。
請同時參照圖4A及圖5A,於基板100的顯示區A中形成共用電極層CM,以及於基板100的周邊區B中形成多個第二訊號線段L2。在本實施方式中,共用電極層CM與第二訊號線段L2可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。在本實施方式中,共用電極層CM的材質可包括(但不限於):透明金屬氧化物導電材料,例如銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物、其它合適的氧化物、或者是上述至少二者之堆疊層。
在本實施方式中,共用電極層CM具有開口O9,開口O9暴露出部分的絕緣層PL、開口O1及開口O1所暴露出的汲極D。換言之,在本實施方式中,於基板100的法線方向n上,開口O9與開口O1相重疊。另外,在本實施方式中,共用電極層CM可電性連接至共用電壓,例如約0伏特。
在本實施方式中,第二訊號線段L2連接第一訊號線段L1與第三訊號線段L3。詳細而言,在本實施方式中,第二訊號線段L2透過開口O3而與第一訊號線段L1直接接觸,以及第二訊號線段L2透過開口O4而與第三訊號線段L3直接接觸,如圖4A所示。從另一觀點而言,在本實施方式中,彼此相連接的第一訊號線段L1、第二訊號線段L2及第三訊號線段L3一起構成訊號線L。雖然圖5A只揭示兩條訊號線L,但本發明並不限制訊號線L的數量,根據實際上陣列基板20的架構、需求等,陣列基板20可具有三條以上的訊號線L。另外,在本實施方式中,訊號線L可為任何所屬技術領域中具有通常知識者所周知的任一周邊訊號線,例如與閘極驅動電路、源極驅動電路、電源、或時序控制器電性連接的周邊訊號線。
在本實施方式中,於基板100的法線方向n上,訊號線L的第二訊號線段L2與第一輔助圖案104相重疊。換言之,在本實施方式中,訊號線L的一部分係位於標記區M內且填入開口O2中。從另一觀點而言,在本實施方式中,訊號線L的一部分係延伸通過標記區M。雖然圖5A揭示兩條訊號線L與一對第一輔助圖案104於基板100的法線方向n上相重疊,但本發明並不限於此。在一實施方式中,於基板100的法線方向n上,一條訊號線L與一對第一輔助圖案104中的一者相重疊。在另一實施方式中,於基板100的法線方向n上,一條訊號線L與一對第一輔助圖案104中的一者相重疊,而另一條訊號線L與第一對位標記102相重疊。在又一實施方式中,於基板100的法線方向n上,一條訊號線L與第一對位標記102相重疊。在再一實施方式中,於基板100的法線方向n上,兩條訊號線L皆與第一對位標記102相重疊。在再一實施方式中,於基板100的法線方向n上,一條訊號線L與第一對位標記102及一對第一輔助圖案104中的一者相重疊。也就是說,在陣列基板20中,於基板100的法線方向n上,只要訊號線L中的至少一者與第一對位標記102及一對第一輔助圖案104中的至少一者相重疊即落入本發明範疇。
接著,請同時參照圖4B及圖5B,於基板100上全面性地形成層間絕緣層IL2。換言之,在本實施方式中,層間絕緣層IL2位於顯示區A及周邊區B。詳細而言,在本實施方式中,層間絕緣層IL2覆蓋於共用電極層CM、第二訊號線段L2及第一對位標記102上且具有開口O10,其中開口O10暴露出部分的絕緣層PL、開口O1及開口O1所暴露出的汲極D。換言之,在本實施方式中,層間絕緣層IL2用以暴露出汲極D。另外,在本實施方式中,於基板100的法線方向n上,開口O10與開口O1相重疊。在本實施方式中,層間絕緣層IL2可為單層或多層結構。在本實施方式中,層間絕緣層IL2的材質可包括無機材料、有機材料、或其它合適的材料,其中無機材料例如包括(但不限於):氧化矽、氮化矽或氮氧化矽;有機材料例如包括(但不限於):聚醯亞胺系樹脂、環氧系樹脂或壓克力系樹脂。另外,在本實施方式中,層間絕緣層IL2的形成方法可包括:在進行物理氣相沉積製程、化學氣相沉積製程或塗佈製程後,進行圖案化製程。
在形成層間絕緣層IL2之後,於基板100的周邊區B中形成遮蔽層110,以及於基板100的顯示區A中形成訊號線CL。在本實施方式中,遮蔽層110與訊號線CL可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。在本實施方式中,遮蔽層110的材質可包括(但不限於):金屬、合金、前述材料的氮化物、前述材料的氧化物、前述材料的氮氧化物、其他非金屬但具導電特性的材料、或是其它合適的材料。從另一觀點而言,在本實施方式中,遮蔽層110與掃描線SL、閘極G、資料線DL、源極S及汲極D不屬於同一膜層。如前文所述,在圖4B及圖5B的實施方式中,遮蔽層110與訊號線CL屬於同一膜層,具有實質上相同的導電性材料,但本發明並不限於此。在其他實施方式中,遮蔽層110與訊號線CL可屬於不同膜層,且具有不相同的材質。舉例而言,在一實施方式中,遮蔽層110的材質為非導電性的遮蔽材料,訊號線CL的材質為導電性材料,且此時基板100上可不形成層間絕緣層IL2。
請參照圖4B,在本實施方式中,遮蔽層110位於第二訊號線段L2上。換言之,在本實施方式中,遮蔽層110是配置於訊號線L上。另一方面,在本實施方式中,於基板100的法線方向n上,遮蔽層110與第一對位標記102及一對第一輔助圖案104相重疊。如此一來,在本實施方式中,遮蔽層110可遮蔽第一對位標記102及一對第一輔助圖案104,以避免可作為定位標記的第一對位標記102及一對第一輔助圖案104干擾後續的圖案化製程。
在本實施方式中,訊號線CL可為共用訊號線。在本實施方式中,訊號線CL可電性連接至共用電壓,例如約0伏特。
接著,請同時參照圖4C及圖5C,於基板100上形成絕緣層BP,其中絕緣層BP具有開口O10及開口O11,開口O10暴露出部分的絕緣層PL、開口O1及開口O1所暴露出的汲極D,開口O11暴露出部分的遮蔽層110。換言之,在本實施方式中,絕緣層BP位於顯示區A及周邊區B中且配置於遮蔽層110上。另一方面,在本實施方式中,於基板100的法線方向n上,開口O10與開口O1相重疊,且開口O11與遮蔽層110相重疊。在本實施方式中,絕緣層BP可為單層或多層結構。在本實施方式中,絕緣層BP的材質可包括無機材料、有機材料、或其它合適的材料,其中無機材料例如包括(但不限於):氧化矽、氮化矽或氮氧化矽;有機材料例如包括(但不限於):聚醯亞胺(polyimide,PI)、聚醯胺酸(polyamic acid,PAA)、聚醯胺(polyamide,PA)、聚乙烯醇(polyvinyl alcohol,PVA)、聚乙烯醇肉桂酸酯(polyvinyl cinnamate,PVCi)、或適合的光阻材料。另外,在本實施方式中,絕緣層BP的形成方法可包括:在進行物理氣相沉積製程、化學氣相沉積製程或光阻塗佈製程後,進行圖案化製程。
接著,請同時參照圖4D及圖5D,於基板100上全面性地形成導體材料層120。換言之,在本實施方式中,導體材料層120位於顯示區A及周邊區B。如圖4D所示,在本實施方式中,導體材料層120填入開口O1、開口O10及開口O11而與主動元件T的汲極D直接接觸,且填入開口O12而與遮蔽層110直接接觸。在本實施方式中,導體材料層120的材質可包括(但不限於):透明金屬氧化物導電材料,例如銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物、其它合適的氧化物、或者是上述至少二者之堆疊層。另外,在本實施方式中,導體材料層120的形成方法可包括化學氣相沉積法或物理氣相沉積法。
接著,於導體材料層120上形成圖案化光阻層130。在本實施方式中,圖案化光阻層130的形成方法可包括以下步驟:於導體材料層120上形成光阻材料層(未繪示)後,以光罩300為罩幕,對光阻材料層(未繪示)進行圖案化製程,以形成位於基板100的顯示區A中的圖案化光阻圖案132,以及位於基板100的周邊區B中的一對圖案化光阻圖案134,其中所述圖案化製程可包括曝光及顯影步驟。
在本實施方式中,光罩300包括基底302、罩幕圖案304以及一對標記圖案306。基底302的材質可包括(但不限於):玻璃、石英或其他可適用的透明材料。罩幕圖案304配置於基底302上。當以光罩300為罩幕,對光阻材料層(未繪示)進行圖案化製程時,藉由罩幕圖案304可定義出圖案化光阻圖案132。從另一觀點而言,在本實施方式中,於基板100的法線方向n上,罩幕圖案304與圖案化光阻圖案132相重疊。在本實施方式中,罩幕圖案304的材質可包括光阻隔材料,例如鉻、鈦或鉬。
一對標記圖案306配置於基底302上。當以光罩300為罩幕,對光阻材料層(未繪示)進行圖案化製程時,藉由一對標記圖案306可定義出一對圖案化光阻圖案134。從另一觀點而言,在本實施方式中,於基板100的法線方向n上,一對標記圖案306與一對圖案化光阻圖案134相重疊。在本實施方式中,一對標記圖案306的材質可包括光阻隔材料,例如鉻、鈦或鉬。
在本實施方式中,當以光罩300為罩幕,對光阻材料層(未繪示)進行圖案化製程時,以上視角度觀之(如圖4D中的虛線區域所示),一對標記圖案306係位於開口O12的兩側。如前文所述,一對標記圖案306係與一對圖案化光阻圖案134相對應,故一對圖案化光阻圖案134亦位於開口O12的兩側。
另外,在本實施方式中,以上視角度觀之(如圖4D中的虛線區域所示),標記圖案306的側邊E7在基板100上的正投影與開口O12的側邊E5在基板100上的正投影之間具有最短距離d3,以及標記圖案306的側邊E8在基板100上的正投影與開口O12的側邊E6在基板100上的正投影之間具有最短距離d4。當光罩300以正確精準的方位配置在基板100上方以進行圖案化製程時,最短距離d3與最短距離d4實質上相等。也就是說,當要以光罩300為罩幕進行圖案化製程時,可藉由調整光罩300的方位使最短距離d3與最短距離d4實質上相等來進行對位,以避免影響圖案化製程的精度。有鑑於此,在本實施方式中,在以光罩300為罩幕所進行的圖案化製程中,開口O12係作為第二對位標記140。也就是說,在本實施方式中,第二對位標記140及一對標記圖案306可作為用來對光阻材料層(未繪示)進行圖案化製程的光罩300的定位標記。另外,雖然圖4D揭示第二對位標記140(即開口O12)與第一對位標記102完全重疊,但本發明並不限於此。在一實施方式中,第二對位標記140(即開口O12)可與第一對位標記102部分重疊。在另一實施方式中,第二對位標記140(即開口O12)可與第一對位標記102不重疊。
接著,請同時參照圖4D、圖4E、圖5D及圖5E,以包括圖案化光阻圖案132及一對圖案化光阻圖案134的圖案化光阻層130作為遮罩,對導體材料層120進行蝕刻製程,以於基板100的顯示區A中形成畫素電極PE2,及於基板100的周邊區B中形成一對第二輔助圖案142。換言之,在本實施方式中,畫素電極PE2與一對第二輔助圖案142可屬於同一膜層,且具有實質上相同的材質。在本實施方式中,畫素電極PE2的材質可包括(但不限於):透明金屬氧化物導電材料,例如銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物、其它合適的氧化物、或者是上述至少二者之堆疊層。
在本實施方式中,畫素電極PE2透過開口O11、開口O10及開口O1而與主動元件T的汲極D電性連接。詳細而言,在本實施方式中,畫素電極PE2透過開口O11、開口O10及開口O1而與主動元件T的汲極D直接接觸,如圖4E所示。另外,在本實施方式中,畫素電極PE2與共用電極層CM結構上分離。也就是說,在本實施方式中,畫素電極PE2與共用電極層CM可接收到不相同位準的信號。另外,在本實施方式中,畫素電極PE2具有多個狹縫J。當陣列基板20應用於顯示面板時,狹縫J的邊緣與共用電極層CM之間會產生可用以驅動顯示介質的邊緣電場。另外,在本實施方式中,畫素電極PE2與主動元件T一起構成畫素單元U。
另外,在本實施方式中,畫素電極PE2設置在絕緣層BP的上方,而共用電極層CM設置在絕緣層BP的下方,但本發明並不限於此。在其他實施方式中,畫素電極PE2可設置在絕緣層BP的下方,而共用電極層CM則設置在絕緣層BP的上方並具有多個狹縫,此時畫素電極PE2與第二訊號線段L2可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成;而共用電極層CM與一對第二輔助圖案142可屬於同一膜層,具有實質上相同的材質,且可在同一道光罩製程中形成。
在本實施方式中,一對第二輔助圖案142配置於絕緣層BP上。如前文所述,由於一對圖案化光阻圖案134係位於第二對位標記140(即開口O12)的兩側,故一對第二輔助圖案142亦位於第二對位標記140(即開口O12)的兩側。
經過前述製程步驟後即可大致上完成陣列基板20的製作。值得說明的是,在陣列基板20中,於基板100的法線方向n上,遮蔽層110與第一對位標記102及一對第一輔助圖案104相重疊,及第二對位標記140(即開口O12)與遮蔽層110相重疊,並且一對第二輔助圖案142位在第二對位標記140(即開口O12)的兩側,藉此陣列基板20能符合窄邊框設計需求。也就是說,陣列基板20能夠同時達成在以光罩300為罩幕的圖案化製程中因第二對位標記140(即開口O12)而具有良好精度的功效,以及增加周邊區B空間利用率的功效。其餘部分請參考前述實施方式,在此不贅述。
綜上所述,在前述各實施方式的陣列基板中,透過多個畫素單元配置於基板的顯示區內,第一對位標記、一對第一輔助圖案及多條訊號線配置於基板的周邊區內,其中一對第一輔助圖案位在第一對位標記的兩側,且多條訊號線中的至少一者與第一對位標記及一對第一輔助圖案中的至少一者於基板的法線方向上相重疊,藉此陣列基板能符合窄邊框設計需求。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、20:陣列基板 100:基板 102:第一對位標記 104:第一輔助圖案 110:遮蔽層 120:導體材料層 130:圖案化光阻層 132、134:圖案化光阻圖案 140:第二對位標記 142:第二輔助圖案 200、300:光罩 202、302:基底 204、304:罩幕圖案 206、306:標記圖案 A:顯示區 B:周邊區 BP、PL:絕緣層 C:驅動電路區 CL、L:訊號線 CM:共用電極層 CR:通道區 d1、d2、d3、d4:最短距離 D:汲極 DL:資料線 DR:汲極區 E1、E2、E3、E4、E5、E6、E7、E8:側邊 G:閘極 GI:閘絕緣層 H1、H2、O1、O2、O3、O4、O5、O6、O7、O8、O9、O10、O11、O12:開口 IL1、IL2:層間絕緣層 J:狹縫 L1:第一訊號線段 L2:第二訊號線段 L3:第三訊號線段 M:標記區 n:法線方向 PE、PE2:畫素電極 S:源極 SC:主動層 SL:掃描線 SR:源極區 T:主動元件 U:畫素單元
圖1是依照本發明的一實施方式的陣列基板的上視示意圖。 圖2A至圖2C是依照本發明的一實施方式的陣列基板的製作方法的流程剖面圖。 圖3A至3C是依照本發明的一實施方式的陣列基板的製作方法的流程上視圖。 圖4A至圖4E是依照本發明的另一實施方式的陣列基板的製作方法的流程剖面圖。 圖5A至5E是依照本發明的另一實施方式的陣列基板的製作方法的流程上視圖。
10:陣列基板
100:基板
102:第一對位標記
104:第一輔助圖案
A:顯示區
B:周邊區
CR:通道區
D:汲極
DL:資料線
DR:汲極區
G:閘極
GI:閘絕緣層
H1、H2、O1、O2、O3、O4:開口
IL1:層間絕緣層
L:訊號線
L1:第一訊號線段
L2:第二訊號線段
L3:第三訊號線段
M:標記區
n:法線方向
PE:畫素電極
PL:絕緣層
S:源極
SC:主動層
SL:掃描線
SR:源極區
T:主動元件
U:畫素單元

Claims (12)

  1. 一種陣列基板,包括: 一基板,具有一顯示區以及一周邊區,該周邊區位於該顯示區的一側; 一第一對位標記,配置於該基板的該周邊區內; 一對第一輔助圖案,配置於該基板的該周邊區內,其中該對第一輔助圖案位於該第一對位標記的兩側; 多條訊號線,配置於該基板的該周邊區內,其中該些訊號線中的至少一者與該第一對位標記及該對第一輔助圖案中的至少一者於該基板的一法線方向上相重疊;以及 多個畫素單元,配置於該基板的該顯示區內。
  2. 如申請專利範圍第1項所述的陣列基板,更包括:一第一絕緣層,配置於該基板的該顯示區及該周邊區,且每一畫素單元包括: 一主動元件,包括一閘極、一主動層、一源極及一汲極;以及一畫素電極,電性連接於該主動元件的該汲極, 其中該第一絕緣層覆蓋每一畫素單元中的該主動元件。
  3. 如申請專利範圍第2項所述的陣列基板,其中, 該第一對位標記的材質與該源極及該汲極的材質相同,以及 該第一絕緣層的一部分作為該對第一輔助圖案。
  4. 如申請專利範圍第2項所述的陣列基板,其中每一訊號線包括一第一訊號線段、一第二訊號線段及一第三訊號線段,該第二訊號線段連接該第一訊號線段與該第三訊號線段,其中該些訊號線中的至少一者的該第二訊號線段與該第一對位標記及該對第一輔助圖案中的至少一者於該法線方向上相重疊。
  5. 如申請專利範圍第4項所述的陣列基板,其中, 該第一訊號線段的材質與該源極及該汲極的材質相同, 該第三訊號線段的材質與該源極及該汲極的材質相同,以及 該第二訊號線段的材質與每一畫素單元中的該畫素電極的材質相同。
  6. 如申請專利範圍第2項所述的陣列基板,更包括一共用電極層,與每一畫素單元中的該畫素電極結構上分離。
  7. 如申請專利範圍第6項所述的陣列基板,更包括一遮蔽層,配置於該些訊號線上,其中該遮蔽層與該第一對位標記及該對第一輔助圖案於該法線方向上相重疊。
  8. 如申請專利範圍第7項所述的陣列基板,更包括: 一第二絕緣層,配置於該遮蔽層上,其中該第二絕緣層具有一開口以作為一第二對位標記,該第二對位標記與該遮蔽層於該法線方向上相重疊;以及 一對第二輔助圖案,配置於該第二絕緣層上,其中該對第二輔助圖案位於該第二對位標記的兩側。
  9. 如申請專利範圍第8項所述的陣列基板,其中, 該對第二輔助圖案具有與該共用電極層及每一畫素單元中的該畫素電極中的一者相同的材質,以及 該第一絕緣層的一部分作為該對第一輔助圖案。
  10. 如申請專利範圍第9項所述的陣列基板,其中每一訊號線包括一第一訊號線段、一第二訊號線段及一第三訊號線段,該第二訊號線段連接該第一訊號線段與該第三訊號線段,其中該些訊號線中的至少一者的該第二訊號線段與該第一對位標記及該對第一輔助圖案中的至少一者於該法線方向上相重疊。
  11. 如申請專利範圍第10項所述的陣列基板,其中, 該第一訊號線段的材質與該源極及該汲極的材質相同, 該第三訊號線段的材質與該源極及該汲極的材質相同,以及 該第二訊號線段具有與該共用電極層及每一畫素單元中的該畫素電極中的另一者相同的材質。
  12. 如申請專利範圍第8項所述的陣列基板,其中該遮蔽層與該源極及該汲極不屬於同一膜層。
TW108107634A 2019-03-07 2019-03-07 陣列基板 TWI699580B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108107634A TWI699580B (zh) 2019-03-07 2019-03-07 陣列基板
CN201910784527.0A CN110459134B (zh) 2019-03-07 2019-08-23 阵列基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108107634A TWI699580B (zh) 2019-03-07 2019-03-07 陣列基板

Publications (2)

Publication Number Publication Date
TWI699580B true TWI699580B (zh) 2020-07-21
TW202034031A TW202034031A (zh) 2020-09-16

Family

ID=68488825

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108107634A TWI699580B (zh) 2019-03-07 2019-03-07 陣列基板

Country Status (2)

Country Link
CN (1) CN110459134B (zh)
TW (1) TWI699580B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112233552B (zh) * 2020-10-10 2022-07-26 Tcl华星光电技术有限公司 显示面板及其显示装置
TWI802471B (zh) * 2022-07-21 2023-05-11 友達光電股份有限公司 顯示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102508369A (zh) * 2011-11-16 2012-06-20 深圳市华星光电技术有限公司 用于液晶面板的软板上芯片构造
TW201407741A (zh) * 2012-08-01 2014-02-16 Fitipower Integrated Tech Inc 具有對準標記的半導體器件以及顯示裝置
TW201508893A (zh) * 2013-03-27 2015-03-01 尼康股份有限公司 標記形成方法、標記檢測方法、及元件製造方法
TWI635568B (zh) * 2017-10-18 2018-09-11 友達光電股份有限公司 元件基板
TWM573018U (zh) * 2018-01-24 2019-01-11 大陸商祥達光學(廈門)有限公司 觸控面板與觸控感測器卷帶

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6888260B2 (en) * 2003-04-17 2005-05-03 Infineon Technologies Aktiengesellschaft Alignment or overlay marks for semiconductor processing
KR20050031425A (ko) * 2003-09-29 2005-04-06 호야 가부시키가이샤 마스크 블랭크 및 그 제조방법
JP4377300B2 (ja) * 2004-06-22 2009-12-02 Necエレクトロニクス株式会社 半導体ウエハおよび半導体装置の製造方法
KR100969442B1 (ko) * 2008-06-24 2010-07-14 삼성전기주식회사 정렬마크를 갖는 반도체 칩 및 그 제조방법
CN101738844A (zh) * 2008-11-05 2010-06-16 翔准先进光罩股份有限公司 阴影式光罩结构及其制造方法
CN101762937B (zh) * 2009-12-25 2013-05-29 友达光电股份有限公司 电泳显示装置
JP5450825B2 (ja) * 2010-09-03 2014-03-26 シャープ株式会社 アクティブマトリクス基板及びその製造方法並びに表示装置
TWI447492B (zh) * 2011-07-29 2014-08-01 Au Optronics Corp 顯示面板
JP6186697B2 (ja) * 2012-10-29 2017-08-30 セイコーエプソン株式会社 有機el装置の製造方法、有機el装置、電子機器
JP6286911B2 (ja) * 2013-07-26 2018-03-07 セイコーエプソン株式会社 実装構造、電気光学装置及び電子機器
CN103943651B (zh) * 2013-08-29 2017-09-12 上海天马微电子有限公司 一种oled显示装置及相应的柔性电路板
CN103904060B (zh) * 2014-04-01 2016-08-03 深圳市华星光电技术有限公司 Tft lcd阵列对位标记设计及制造方法
KR102304664B1 (ko) * 2014-09-30 2021-09-24 엘지디스플레이 주식회사 표시 장치
CN104460070B (zh) * 2014-12-31 2018-09-07 合肥鑫晟光电科技有限公司 显示面板及其制作方法、显示装置
CN104570450A (zh) * 2015-02-05 2015-04-29 京东方科技集团股份有限公司 一种显示基板、显示面板和显示装置
CN106783872A (zh) * 2016-11-28 2017-05-31 友达光电(昆山)有限公司 一种柔性显示面板
JP2018128487A (ja) * 2017-02-06 2018-08-16 セイコーエプソン株式会社 電気光学パネル、電気光学装置および電子機器
CN108459463A (zh) * 2017-02-22 2018-08-28 中芯国际集成电路制造(上海)有限公司 一种光罩及其制备方法
CN108012405B (zh) * 2017-11-29 2020-05-12 武汉天马微电子有限公司 柔性电路板及显示装置
CN108681166B (zh) * 2018-05-16 2021-01-26 京东方科技集团股份有限公司 一种显示用基板的制备方法、显示用基板及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102508369A (zh) * 2011-11-16 2012-06-20 深圳市华星光电技术有限公司 用于液晶面板的软板上芯片构造
TW201407741A (zh) * 2012-08-01 2014-02-16 Fitipower Integrated Tech Inc 具有對準標記的半導體器件以及顯示裝置
TW201508893A (zh) * 2013-03-27 2015-03-01 尼康股份有限公司 標記形成方法、標記檢測方法、及元件製造方法
TWI635568B (zh) * 2017-10-18 2018-09-11 友達光電股份有限公司 元件基板
TWM573018U (zh) * 2018-01-24 2019-01-11 大陸商祥達光學(廈門)有限公司 觸控面板與觸控感測器卷帶

Also Published As

Publication number Publication date
CN110459134B (zh) 2022-06-28
TW202034031A (zh) 2020-09-16
CN110459134A (zh) 2019-11-15

Similar Documents

Publication Publication Date Title
US10288965B2 (en) Method for producing semiconductor device for high definition
US7759180B2 (en) Display substrate and method of manufacturing the same
US9613986B2 (en) Array substrate and its manufacturing method, display device
US9614102B2 (en) Self-aligned metal oxide TFT with reduced number of masks and with reduced power consumption
US10615195B2 (en) Array substrate with openings in insulation layer for auxiliary elecrode
TWI477869B (zh) 顯示面板之陣列基板及其製作方法
US9059293B2 (en) Array substrate and its manufacturing method
KR101279296B1 (ko) 유기 반도체 구조물, 이의 제조 방법, 이를 이용한 유기박막 트랜지스터 및 이의 제조 방법 및 이를 이용한표시장치
JP4578402B2 (ja) 薄膜トランジスタ基板及びその製造方法
WO2017020480A1 (zh) 薄膜晶体管及阵列基板的制备方法、阵列基板及显示装置
WO2017215075A1 (zh) 一种阵列基板及其制备方法
TWI699580B (zh) 陣列基板
WO2019205235A1 (zh) 薄膜晶体管阵列基板及其制备方法
KR20050056467A (ko) 박막 트랜지스터 표시판
US9057923B2 (en) Wire, method of manufacture, and related apparatus
JP2008070874A (ja) 可撓性表示装置の製造装置及び製造方法
US8329486B2 (en) Thin film transistor array panel and method for manufacturing the same
TWI459477B (zh) 畫素結構及其製作方法
JP5048914B2 (ja) 薄膜トランジスタ表示板の製造方法
US9075273B2 (en) Thin film transistor array panel and manufacturing method thereof
US10303027B2 (en) Liquid crystal display device and manufacturing method thereof
US8519393B2 (en) Thin film transistor array panel and manufacturing method thereof
US20150021611A1 (en) Array substrate and manufacturing method thereof
JP6295543B2 (ja) 液晶表示装置及びその製造方法
TW201921070A (zh) 陣列基板