TWI590331B - 藉由多孔與非多孔層所強化的電子結構及製造方法 - Google Patents

藉由多孔與非多孔層所強化的電子結構及製造方法 Download PDF

Info

Publication number
TWI590331B
TWI590331B TW104130552A TW104130552A TWI590331B TW I590331 B TWI590331 B TW I590331B TW 104130552 A TW104130552 A TW 104130552A TW 104130552 A TW104130552 A TW 104130552A TW I590331 B TWI590331 B TW I590331B
Authority
TW
Taiwan
Prior art keywords
layer
modules
contact pads
attached
regions
Prior art date
Application number
TW104130552A
Other languages
English (en)
Other versions
TW201622009A (zh
Inventor
席普倫 亞梅卡 烏若
雷傑許 卡克爾
Original Assignee
英凡薩斯公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英凡薩斯公司 filed Critical 英凡薩斯公司
Publication of TW201622009A publication Critical patent/TW201622009A/zh
Application granted granted Critical
Publication of TWI590331B publication Critical patent/TWI590331B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3142Sealing arrangements between parts, e.g. adhesion promotors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/11Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/115Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • H01L2224/32013Structure relative to the bonding area, e.g. bond pad the layer connector being larger than the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81007Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting the bump connector during or after the bonding process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83007Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting the layer connector during or after the bonding process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/07Polyamine or polyimide
    • H01L2924/07025Polyimide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Description

藉由多孔與非多孔層所強化的電子結構及製造方法 【相關申請案之交互參照】
本申請案主張美國先行專利申請案序號第62/050,728號的優先權,其申請於2014年9月15日,在此以引用之方式將其併入。
本發明係關於例如在微電子中所使用的電路。
微電子產業對於能夠支援較大量日益複雜且精密的功能之較小且較快的電子裝置有不斷增加的需求。因此,半導體產業中有將薄的、低成本、高性能、低功率、與高IO密度的積體電路(IC)以及類似或不類似於IC的互連製造成薄的、可靠的、低成本、高性能、低功率的封裝之持續趨勢。這些是相互矛盾的目標,因為較薄的IC較難以用可靠的、低成本的方式互連。
為了解決封裝成本與可靠度的目標,IC與其他電路通常透過中間基板(例如佈線基板(例如,印刷電路板或其他類型)與中介層來 互連。第1圖繪示:多個IC 110透過中介層(ITP,interposer)120.1與120.2與佈線基板130而連接至彼此及/或其他電路(未圖示)之範例性封裝。IC 110以覆晶的方式附接至中介層,亦即,IC的底部接觸墊110C藉由連接134而附接至個別中介層120.1、120.2的頂部接觸墊120C.T。連接134可藉由焊料或焊料合成物、黏著劑、擴散接合、或一些其他的方法而形成。中介層120(亦即,120.1與120.2)具有底部接觸墊120C.B係藉由連接138(例如,焊料)而附接至佈線基板的頂部接觸墊130C。每一中介層120(亦即,120.1與120.2)包含以所欲的圖案互連其接觸墊120C.T與120C.B之導線120L,以連接個別的IC 110至彼此且至佈線基板130。佈線基板130具有導線130L來互連佈線基板的接觸墊130C,且因此互連位於相同或不同中介層120上的IC 110。
為了降低成本的目的,佈線基板130由便宜的材料(可能為藉由便宜的技術(例如,印刷)所處理之非半導體材料(例如,有機或陶瓷的)製成,以形成導線130L。相反地,IC 110藉由高精度但是較昂貴的半導體技術來製造,以允許IC是小的並且具有高性能。因此,IC的接觸墊110C可彼此間隔得較近(以較小的間距),相較於佈線基板的接觸墊130C來說。因此,IC無法覆晶附接至佈線基板。中介層120「再分佈」接觸墊:中介層120可藉由高精度的技術製造,其中頂部接觸墊120C.T匹配於IC的接觸墊110C,但是底部接觸墊120C.B匹配於佈線基板。
此外,中介層120吸收且散去IC產生的一些熱,且因此減少熱機械應力(熱膨脹所導致的機械應力)。另外,如果中介層的熱膨脹係數(CTE)介於佈線基板與IC之間或者接近IC的CTE,則IC至中介層的連 接134會經歷較小的熱機械應力。中介層與佈線基板之間的連接138會經歷較高的應力,這是因為中介層與佈線基板之間的CTE不匹配,但是由於連接138的大間距,連接138可製做得較大,且因此可為堅固且可靠的。
每一IC或中介層通常與其他IC或中介層一起以大的晶圓規格製造,且晶圓係切割(單分(singulate))成個別的IC或中介層(所謂的晶粒或晶片)。IC 110、中介層120、與佈線基板130可在切割之後附接至彼此;參見例如美國專利第8,138,015 B2號,其於2012年3月20日頒發給Joseph等人。然而,微小、易碎的IC 110至中介層的可靠附接是困難的。因此,使用晶圓級封裝,其中一些IC或中介層在單分之前且可能甚至在晶圓處理的結束之前附接至彼此;例如,IC 110可在至少一些晶圓的單分之前附接至中介層120。此外,為了增加可靠度,一些晶圓可最初為厚的,並且可在製造處理的後期薄化;在此種情況下,一些IC與中介層的附接可在晶圓薄化之前執行。
一範例繪示於第2A圖中:中介層晶圓120W尚未單分,但是將沿著線140單分,以形成第1圖的那種中介層120.1之多個中介層。IC晶圓已經單分,且IC 110已經附接至中介層晶圓120W。此外,在第2A圖中,中介層的底部接觸墊120C.B尚未形成,且中介層晶圓120W較厚於(且因此較強固)其最終尺寸;在薄化晶圓120W之前,IC已經附接。中介層120.2製造在另一晶圓中(未圖示),可能使用相同或不同的晶圓級封裝技術。
第2A圖的中介層晶圓係基於基板120S(例如,矽或玻璃或具有類似於IC的CTE之其他材料)。中介層的導線120L包含垂直的通孔 120LV向下進入基板120S中,並且包含在晶圓的頂部處的其他線120LH。線120LH彼此電性絕緣,並且藉由介電質210D而電性絕緣於基板120S;線120LH與介電質210D形成「再分佈層」(RDL)210,用於再分佈上述的接觸墊。
中介層晶圓120W從底部薄化,以曝露通孔120LV的底端;底端將使用作為接觸墊120C.B。然而,在晶圓薄化操作中,晶圓120W與基板120S變得薄且易碎,容易在薄化期間或之後受到損傷。此外,薄化的晶圓120W可能翹曲,這使得進一步的處理變得複雜,包含將中介層附接至佈線基板130。因此,在薄化之前,將IC 110附接至晶圓120W的頂部處可藉由模製化合物310(第2B圖)與載體320來強化。模製化合物310通常為具有填料(例如,矽石)的有機聚合物材料。載體320可為玻璃或矽晶圓,藉由黏著劑330附接。
如同第3圖所示,中介層基板120S然後從底部薄化,例如,藉由機械及/或化學處理,以曝露通孔120LV。通孔120LV的底端變成接觸墊120C.B。額外的金屬(例如,焊料)可沉積在這些底端上(如果需要的話)。然後,載體320去除接合或研磨掉,中介層晶圓沿著線140而與模製化合物310一起單分,且個別的中介層120.1(具有IC 110C在頂部上)附接至相同或不同的佈線基板130(如同第1圖)。
遺憾的是,模製化合物會造成翹曲,因為它們的CTE通常較高於中介層晶圓。隨著中介層晶圓薄化而模製化合物在頂部上,翹曲會逐漸增大。這使得在薄化期間均勻曝露通孔120LV所需的處理變得複雜。增加的翹曲也使得將單分的基板120S附接至佈線基板130變得複雜。
美國早期公開專利公開案第2013/0082399號(2013年4月4日,Kim等人)敘述一種「包含內部封裝的半導體封裝」,其中「利用內部密封來密封至少一半導體晶片」(摘要)。內部封裝安裝在「內部基板」上,且藉由「外部密封」(摘要)來密封。內部密封的楊氏模數較小於外部密封的楊氏模數,以減少翹曲(摘要)。兩種密封都可由填充的樹脂製成,但是外部密封具有較多填料,以增加它的楊氏模數(段落0056-0057、0064-0065)。
替代的封裝技術係必要的。
本章節總結本發明的一些特徵。其他特徵會敘述在後續的章節中。本發明由所附的申請專利範圍來界定,其以引用之方式併入此章節中
發明人研究影響翹曲的造成因素,並且確認模製化合物會導致顯著的翹曲劣化。一些製造處理要求中介層晶圓翹曲要限制到至多500μm(針對200mm的晶圓直徑)。發明人實驗將兩個720μm厚的200mm矽晶圓藉由一層100μm的底部填充來接合在一起(底部填充為具有填料的有機聚合化合物,類似於模製化合物310)。當晶圓首次接合在一起時,翹曲為無。然後,藉由2mm的鋸子來切割頂部晶圓。翹曲增加至接近1000μm,遠高於500μm的限制。然後,沉積模製化合物;模製化合物填充晶粒之間的間隙並且具有平坦的頂表面,在晶粒之上為350μm厚。翹曲增加至大約1200μm。接著,研磨頂表面,以移除晶粒之上的模製化合物,並且減小晶 粒的厚度20μm;翹曲減少,但是仍然維持在稍微低於1000μm。然後,研磨底部晶圓至100μm厚。翹曲減少,但是仍然高於500μm。這些測試指出:模製化合物是將晶圓翹曲減少至低於500μm的大障礙。具有較低CTE的模製化合物係可用的,但是所欲的是找到其他的翹曲技術,對於廣的CTE範圍有效並且不相關於模製化合物與中介層晶圓之間的CTE匹配之可能的技術。
本發明的一些實施例藉由在模製化合物與中介層晶圓之間形成一或更多個間隙區域(例如,空氣間隙)來減少晶圓翹曲。此外,在一些實施例中,模製化合物藉由可或可不由模製以外的技術沉積之其他材料來取代。模製化合物或其他材料形成穩定(強化)晶圓的層(因為附著至IC 110),可能不會接觸於晶圓或只在有限的區域中接觸於晶圓(因為間隙區域)。間隙區域減小中介層晶圓上的穩定層所施加的熱機械力,且因此減小翹曲。
如同上述,穩定層可由非模製技術來形成,例如層疊。合適的層疊材料包含傳統上使用作為乾式膜光阻的材料。它們良好地附著至IC 110的頂部,並且易於移除(例如,藉由雷射燒蝕或研磨),所以,穩定層與IC 110之間不需要黏著劑。此外,在一些實施例中,穩定層可留在最終的結構中。
根據另一態樣,在一些實施例中,穩定層與晶圓之間可或可不有間隙區域,但是穩定層包含多孔材料的底部子層(例如,氣凝膠(aerogel)或一些其他類型的泡沫材料),其在水平方向中具有低的彈性模數(亦即,平行於中介層晶圓120W的方向)。低的水平模數可限制晶圓 上的穩定層所施加的應力。同時,穩定層具有高的撓曲模數,且因此高的撓曲強度,以抵抗翹曲並且強化該結構,以進行進一步的處理。這些特性(高撓曲模數與低水平彈性模數)可在一些泡沫材料中獲得。替代地或額外地,穩定層可包含一或更多個較高的子層,其具有較高的撓曲模數,例如,由具有比底部子層較低的多孔性之泡沫材料所製成的非多孔子層或子層,以進一步強化結構。穩定層或至少其底部子層可或可不至少部分保留在最終結構中。
在一些實施例中,穩定層足夠強固,以允許省略載體320。這是有利的,因為載體的接合與去除接合會產生可靠度問題,因為一方面,黏著劑330必須足夠強固,以承受基板薄化以及通孔120LV的底端的後續處理,且在另一方面,黏著劑330必須在去除接合的處理中容易失去作用。另外,接合與去除接合的操作可能必須在低溫下執行,以避免損壞IC與中介層,且這會進一步限制黏著劑330的選擇性。如果載體藉由永久的接合來附接並且然後研磨掉,則研磨處理也會產生可靠度問題。載體的消除因此是所欲的。
穩定層本身可或可不改變翹曲,可能在至少一區域中減少或增加翹曲。
上述的封裝技術不限於中介層或第1圖所示的那種IC/中介層結構,且進一步,本發明不限於上述的封裝技術或者上述或下述的任何其他特徵,除非是由所附申請專利範圍所界定的。
110、110'‧‧‧IC
110C‧‧‧底部接觸墊
120、120.1、120.2‧‧‧中介層
120C.B‧‧‧底部接觸墊
120C.T‧‧‧頂部接觸墊
120L‧‧‧導線
120LH‧‧‧線
120LV‧‧‧通孔
120S‧‧‧基板
120W‧‧‧中介層晶圓
130‧‧‧佈線基板
130C‧‧‧頂部接觸墊
130L‧‧‧導線
134‧‧‧連接
138‧‧‧連接(層)
140‧‧‧線
210‧‧‧RDL
210D‧‧‧介電質
310‧‧‧模製化合物
320‧‧‧載體
330‧‧‧黏著劑
404‧‧‧穩定層
404.1‧‧‧層
404.2‧‧‧較硬層
404E‧‧‧晶圓邊緣
404P‧‧‧向下突伸部
410‧‧‧底部填充
430‧‧‧介電質
450‧‧‧間隙區域
454‧‧‧限制區域
480、484、490‧‧‧步驟
610‧‧‧印模
620‧‧‧空腔
1310‧‧‧導線
1410‧‧‧焊料
ha‧‧‧高度
hp‧‧‧高度
第1、2A、2B、3圖根據先前技術,例示半導體封裝結構的垂直橫剖面。
第4A圖根據本發明的一些實施例,例示半導體封裝結構的垂直橫剖面。
第4B圖根據本發明的一些實施例,例示半導體封裝結構的頂視圖。
第5圖根據本發明的一些實施例,為封裝處理的流程圖。
第6、7、8、9、10、11、12、13、14圖根據本發明的一些實施例,例示半導體封裝結構的垂直橫剖面。
本章節中所述的實施例例示但是不限制本發明。本發明不限於特定的尺寸或其他參數,或材料或處理或其他特徵,除非是由所附申請專利範圍所界定的。
本發明的一些態樣現在將例示為第1、2A、2B、3圖的處理的修改。第4A圖繪示穩定層404,穩定層404可例如形成於第2A或2B或3圖的結構中,可能在薄化中介層晶圓之前、中間、或之後。在第4A圖的範例中,穩定層在晶圓薄化之前形成,並且將在薄化操作期間保護IC免於晶圓薄化副產物。第4A圖也繪示一些選擇性的、傳統的特徵,例如,底部填充410,可能填充有有機聚合物材料。底部填充為熟知的黏著劑,用於黏著IC至中介層或佈線基板(例如,有機基板),以強化連接134。底部填充為選擇性的。
另一選擇性的、傳統的特徵為介電質430,介電質430電性絕緣通孔120LV於中介層基板120S。介電質430通常不存在,如果中介層基板120S本身為介電質(例如,玻璃)的話。
穩定層404覆蓋該結構並且附著至IC 110而無需額外的黏著劑。層404藉由在未被IC覆蓋的中介層區域處的間隙區域(空氣間隙)450而分隔於中介層晶圓120W。
第4B圖繪示穩定層404已經移除之該結構的頂視圖。標記A-A表示第4A圖的垂直橫剖面。在此範例中,空氣間隙450延伸通過未被IC 110佔據的區域。在其他實施例中,空氣間隙可較受到限制。例如,在一些實施例中,穩定層404接觸於晶圓邊緣處的中介層晶圓120W,可能沿著整個晶圓邊緣404E,所以空氣間隙不延伸至邊緣。在另一實施例中,空氣間隙不存在於IC 110之間或一或更多個IC之上的晶圓120W的中間中的限制區域454中,其中穩定層404附著至中介層晶圓120W(或底部填充410(如果存在的話)),且因此強化了晶圓而無顯著的翹曲效應。穩定層本身可或可不改變翹曲,可能在至少一區域(可能是該結構的整個區域)中減少或增加翹曲。空氣間隙450的其他幾何形狀也可能。
穩定層404可為連續的層,覆蓋整個中介層晶圓120W,或者可在任何所欲的地方具有通孔,例如在一或更多個IC 410之上或IC之間。此外,穩定層404可包含許多不連接塊。此種特徵(孔及/或不連接塊)可提供來減少晶圓翹曲或用於其他目的。
穩定層404為在合適的溫度下可形成在該結構中的材料(例如,針對一些結構,低於400℃),以具有對於IC 110的所有或一些頂表面 之強附著性。另外,一或更多個IC可由微電子封裝(MP,microelectronic package)來取代,例如,多晶片模組(MCM,multichip module),且然後穩定層具有對於IC或MP的所有或一些頂表面之強附著性。IC或MP的頂表面可為有機及/或無機材料,並且可具有任何電性特性,包含導體(例如,金屬散熱器)、半導體(例如,矽)、或介電質(例如,二氧化矽、氮化矽、矽氧氮化物、聚酰亞胺、或通常使用作為IC鈍化層的其他類型、或陶瓷或其他材料)。
選擇性地(第4A圖),穩定層404可具有向下突伸部404P係在未被IC 110覆蓋的所有或部分晶圓區域之上。向下突伸部404P窄化間隙450,但是它們強化結構,可能減少翹曲。在一些實施例中,突伸部404P具有對於IC或MP側壁之良好的附著性,可能是如同層404與個別的IC或MP頂表面之間的相同附著性強度。
在一些實施例中,穩定層404為通常使用作為乾式膜光阻的材料,或類似的非光可成像材料(類似在於,它可藉由實質上相同的技術來形成,並且具有實質上相同的翹曲減小特性)。
在範例性處理序列中(第5圖),在步驟480,穩定層404層疊至IC(或MP)上。產生的結構繪示於第6圖中。穩定層404在此階段不具有突伸部404P。層404覆蓋IC之間的區域,但是藉由間隙區域450而分隔於中介層晶圓(間隙區域可由空氣或一些其他的氣體填充;氣體可或可不為處於真空)。穩定層404在此階段可或可不為平板。第6圖繪示出平板,但是由於在層疊處理中施加至層404的壓力,層404可能在IC 110之間凹陷(至少在IC之間的較廣區域中凹陷),且可能沿著晶圓邊緣404E實體接觸 於底部填充410或晶圓120W。
在步驟484,層404軟化而向下流動,並且形成向下突伸部404P(第4A圖)。在步驟490,固化層404(如果需要的話),以增加其強度(例如,增加其水平彈性模數與撓曲模數)。
在一些實施例中,在步驟484,層404藉由熱而軟化。這是適當的,例如,如果層404在此階段為熱塑性的,層404可為有機或無機的熱塑性材料。在這些實施例的一些中,層404在固化步驟490的較高溫度下變成熱固的。
如果需要的話,層404可圖案化,以形成通孔或不連接塊,如同上述。圖案化可在層疊之前或之後、步驟484之前或之後、以及步驟490之前或之後的任何合適階段時藉由光微影(在一些實施例中,如果層404在圖案化階段為可光成像的,則不需使用額外的光阻)、雷射燒蝕、或任何其他合適的方法來執行。
範例性的原料為環氧樹脂平板,熟知為SUEX TDFS(厚的乾膜板(Thick Dry Film Sheet)),可從美國的馬薩諸塞州的DJ DevCorp公司取得。主要的SUEX成分為雙酚A酚醛環氧樹脂(Bisphenol A Novolac epoxy)。在其黏性形式中熟知為Su-8,環氧樹脂溶解於有機溶劑(主要為γ-丁內酯(GBL)或環戊酮,取決於化學式)中,且高達10wt%的混合二乙基甲苯二胺/六氟銻鹽(Triarylsulfonium/hexafluoroantimonate salt)作為光酸發生劑(photoacid generator)。在乾燥的形式中(SUEX),溶劑量小於1wt%。SUEX光阻的一些特性係敘述於馬薩諸塞州的DJ DevCorp公司的Donald W.Johnsom等人所發表的文章「SUEX乾膜光阻-用於高縱橫比微影 之新材料(SUEX Dry Film Resist-A new Material for High Aspect Ratio Lithography)」中,其可取得自:https://www.***.com/url?sa=t&rct=j&q=&esrc=s&source=web&cd=2&cad=rja&uact=8&ved=0CCgQFjABahUKEwjY28LQy7DHAhVXnYgKHbguAvY&url=http%3A%2F%2Fwww.camd.lsu.edu%2Fmicrofabrication%2Fhighlights%2FDJ_AR2012_SUEX%2520overview.pdf&ei=-hLSVdj2Bde6ogS43YiwDw&usg=AFQjCNFZv0IGUL8J_qEXA3d6JMnDzTD_Jg&bvm=bv.99804247,d.cGU,在此以引用之方式將其併入。
在步驟490獲得的完全固化SUEX膠帶可具有3.9GPa的水平彈性模數以及86MPa的拉伸強度(兩者都藉由ASTM D3379-75的Dage拉伸拉力來測定)。
SUEX板404的初始厚度(步驟480之前)可為30至2000μm,但不限於此。在步驟480,該膠帶在真空中25至150℃的周遭溫度以及10至30mTorr的周遭壓力下層疊達2至60分鐘。SUEX材料在此階段為熱塑性的,所以它向下流入空氣間隙中,以形成每一IC 110周圍的向下突伸部404P(第4A圖)。在一些實施例中,每一突伸部404P的高度hp為IC 110的厚度的10至90%。突伸部的高度在晶圓120W之上可改變,取決於相鄰IC 110之間的橫向距離以及取決於相鄰IC的側壁的材料(毛細管效應)。
間隙450的高度ha取決於IC 110的高度,且在一些實施例中,至少為1μm,除了在晶圓邊緣404E處之外。
SUEX層404在步驟490固化。在固化處理中,SUEX材料由於環氧樹脂聚合作用,透過交聯而變成熱固的。
適合於第5圖的處理之其他材料包含其他環氧樹脂,不需要是可光成像的。本文所述的這些材料與其他材料可具有添加劑(例如,阻燃劑),其不會在物質上影響它們的翹曲減少功能。
許多變化都可能。例如,穩定層404的頂部及/或底部表面在任何階段可為非平坦的,且可具有任何形貌。在步驟484,突伸部404P可到達一些區域中的中介層晶圓120W,以封閉間隙450。在一些實施例中(例如,用於熱塑性材料),突伸部404P的到達由局部的熱來控制,例如,UV輻射:較多的熱供應於需要較長的突伸部404P之那些位置處。
突伸部404P也可在層404層疊於IC之上之前形成。可能的處理為使用合適的印模610(可能是玻璃、金屬、有機聚合物、或一些其他材料)來壓花(第7圖)。印模壓入可能是平坦的層404,以形成對應於IC 110的形貌之空腔620。壓印的層404然後固化(如果需要的話),且放置在IC之上,如同第4A圖中。在一些實施例中,層404具有對於上述的IC/MP材料之良好附著性,所以不需要額外的黏著劑。在一些實施例中,附著性在IC或MP的側壁與頂表面都很良好。然後,穩定層404可進一步固化(如果需要的話),且可在層疊之前或之後圖案化(例如,在壓花處理期間)。
在一些實施例中,在壓印操作期間(第7圖),層404軟化。軟化可藉由熱來施行,例如,如果層404為熱塑性的。例如,SUEX與一些其他材料可藉由從層404上方或從下方通過印模610(如果印模對於UV輻射為透明的(劑量與其他參數可根據印模的透射率來調整))透射的UV光來軟化。針對SUEX,當空腔620已經形成時,在移除印模610之前固化層 404。在SUEX層404放置在IC上之後,進一步固化層404。
壓花也可執行於其他材料上。
其他處理可用於在穩定層404的層疊之前形成突伸部404P。範例包含化學蝕刻、雷射燒蝕、印刷突伸部404P(或可能是整個穩定層404)、以及模製。
在第4A圖的階段之後,可藉由任何傳統或非傳統的步驟來處理該結構。例如,穩定層404可藉由載體320(第8圖)來強化,載體320藉由如同第2B或3圖的黏著劑330而附接至層404的頂表面。載體與黏著劑可為符合翹曲減少以及其他目標的任何材料,例如,針對製造期間的散熱之改良的熱傳導性。也是選擇性地,穩定層404可在載體附接之前薄化。薄化處理可或可不從頂部曝露一或更多個(可能是所有的)IC或MP 110。薄化處理可為機械的(研磨)、化學、或一些其他方式。部分或所有的薄化處理可在層404的完全固化之前(亦即,步驟490之前)藉由化學的、機械的、化學機械的、及/或一些其他處理來執行。
然後,中介層晶圓120W從底部藉由薄化中介層基板120S而薄化,以曝露通孔120LV(如果介電質430存在,則它在底部處移除)。此薄化可藉由傳統的處理,使用機械的、化學的、化學/機械的、及/或其他技術來施行。通孔120LV的底端提供第8圖的範例中的中介層底部接觸墊120C.B。在另一種變化例中,額外的電路(例如,RDL,類似於RDL 210)形成於中介層基板120S的底表面上,以提供底部接觸墊120C.B,且連接這些墊至通孔120LV的底端。
額外的層138(例如,焊料或焊料合成物)可提供於底部接 觸墊120C.B上,如同所需要的。
在任何合適的階段(在層138的沉積之前或之後),沿著線140單分中介層晶圓120W。同時單分穩定層404。載體320(如果存在的話)可在單分之前去除接合。第9圖繪示在單分處理中獲得的單一晶粒(此晶粒包含兩個晶粒110與一個中介層晶粒120)。
如果需要的話,散熱器(未圖示)可附接於該結構的頂部(例如,曝露的IC表面)。在一些實施例中,散熱器具有一或更多個空腔;IC 110在空腔中;散熱器附接至IC周圍的中介層120;空腔包含熱界面材料(TIM(thermal interface material),例如凝膠(可能是填充的)或一些其他的類型),熱界面材料接觸於IC與散熱器,並且提供熱路徑於其間。TIM的熱傳導性較高於空氣。
第10-12圖例示用於減少翹曲的另一種方法,其使用多孔的穩定子層404.1。在所示的範例中,下方的結構係如同第4A圖中的,具有IC 110、中介層晶圓120W、與底部填充410。也可使用其他結構。多孔子層404.1使用任何合適的技術而形成於該結構之上。由於其多孔性,層404.1具有低的水平彈性模數,可能是4GPa或更低,以減少晶圓120W上的熱機械應力。
在一些實施例中,層404.1具有高的撓曲模數,以強化該結構;撓曲模數可較高於水平模數。例如,水平模數可為500MPa或更低,可能是100MPa或更低,而三點測試之下的撓曲模數會較高。適當的模數取決於CTE不匹配與結構的最終強度;例如,如果薄化的中介層晶圓雖然薄化但是仍強固,及/或IC 110係密集地定位來強化結構,則較低的撓曲模數與 較高的水平模數可為合適的。
在一些實施例中,層404.1的多孔性可為1%至92%或更高。平均的孔尺寸可為2至50μm,且低於或高於此範圍的其他尺寸也可能。孔可部分或完全填充有熱界面材料(TIM);當在此使用時,TIM為具有熱傳導性高於層404.1的材料之任何材料。範例性的TIM為凝膠(可能為填充的)與粉末。層404.2可具有相同的結構與特性,除了它的較高水平及/或撓曲模數之外(TIM可使用作為具有熱傳導性高於層404.2的材料之任何材料)。層404.2可不存在。
TIM為選擇性的,且如果有使用,則它可限制在層404.1的部分。因此,層404.1可具有不同熱傳導性之區域。較低的熱傳導性可提供於應該彼此熱隔離的那些IC 110之間。例如,在那些區域中,孔可可充填有空氣。
然後,如同第11圖所示,較硬層404.2(亦即,具有較高的水平及/或撓曲模數)形成於層404.1之上。在一些實施例中,所產生的層404(亦即,層404.1與404.2的組合)足夠強固來排除對於載體320的需求(第2B、3圖)。製造處理因此而簡化。然而,可使用載體(如果需要的話)。在一些實施例中,較硬層404.2作用為密封層,以防止中介層薄化處理的碎屑進入多孔層404.1中。
層404.1及/或404.2可圖案化有通孔或不連續塊,如同針對第4A圖所上述的。後續的處理(中介層晶圓薄化與單分)可如同相關於第8-9圖所述的。適當地,上述的任何變化型都可與多孔層一起使用,包含不同類型的中介層/IC結構與非中介層結構。
用於層404.1的範例性材料包含泡沫材料(亦即,具有氣體填充孔的多孔材料),例如,有機聚合物泡沫材料。適合的泡沫材料包含氣凝膠,例如,聚酰亞胺氣凝膠。合適的聚酰亞胺氣凝膠係敘述於例如美國NASA(美國太空總署)的資料表「NASA格倫研究中心的力學上強固的、彈性的聚酰亞胺氣凝膠(NASA’s Glenn Research Center’s Mechanically Strong,Flexible Polyimide Aerogels)」,發表於2012年10月16日(共2頁),在此以引用之方式將其併入。也參見以下的美國早期公開專利公開案(在此以引用之方式將其併入):2015/0141544 A1(2015年5月21日,發明人:Meador等人)、2015/0076987 A1(2015年3月19日,發明人:Sauti等人)、2014/0272358 A1(2014年9月18日,發明人:Meador等人)。根據上述的NASA參考文獻,NASA的聚酰亞胺氣凝膠可承受300℃的溫度,使得它們適用於許多晶圓薄化處理。它們的彈性模數可為1至100MPa。它們的多孔性可改變,並且可超過90%,以確保對應的低的水平彈性模數。另外,即使在高多孔性時,聚酰亞胺氣凝膠膜可具有高的撓曲模數。氣凝膠藉由將凝膠超臨界乾燥而獲得。層404.1可在超臨界乾燥處理期間(例如,中間)、之後或之前藉由壓花(例如,相關於第7圖所上述的)或模製來塑形,並且可層疊於中介層晶圓與IC之上,以將兩者附著至上述一般的IC或MP表面材料並且附著至使用作為底部填充410之一般的模製化合物。在一些實施例中,聚酰亞胺氣凝膠層404.1具有在最高的IC 110上且在未被IC覆蓋的區域上的平坦頂表面。在一些實施例中,平均的孔尺寸為2至50μm。
此種氣凝膠具有低的熱傳導性(例如,14mW/m-K,根據NASA參考文獻),並且可用於將相鄰的IC 110彼此熱隔離。TIM可提供於 需要高的熱傳導性的那些區域中。
其他合適的材料包含聚氨酯泡沫材料。仍有其他材料可為合適的。
上述的一些材料(包含聚酰亞胺氣凝膠與聚氨酯泡沫材料)為孔開放的材料,且層404.1可藉由孔中的額外層來硬化。在聚氨酯泡沫材料的情況與其他情況中,額外層可為無電電鍍的鎳,例如,厚度為5μm或以下(也可使用較高的厚度;合適的厚度取決於許多因素,包含額外材料所要提供之所欲的額外剛性)。
如同上述,子層404.1可圖案化有孔,可能是通孔,其可由較硬層404.2填充,以硬化該結構。在第11圖的範例中,層404.1不存在於該結構的邊緣處,在該結構的邊緣處由層404.2的向下突伸部來取代層404.1(第11圖)。
層404.2可為具有水平及/或撓曲模數高於層404.1之任何合適的材料。用於層404.2的合適材料包含模製化合物(如同第3圖中),或者如同針對層404.1所上述的相同類型的材料。在一些實施例中,層404.1與404.2為相同的材料,除了層404.2具有較低的多孔性,以及因此較高的水平與撓曲模數。例如,在一些實施例中,層404.1與404.2的多孔性分別為90%與1%。
在範例性實施例中,層404.2具有平坦的頂表面,且在層404.1之上的厚度為1至50μm。這並非限制。
第12圖繪示在中介層晶圓120W與底部填充以及穩定層410、440.1、440.2的單分之後的單一晶粒。此晶粒包含兩個晶粒110與一 個中介層晶粒120。
在一些實施例中,層404.1具有漸變的多孔性--多孔性從底部至頂部逐漸變小。層404.2可不存在。
如同上述,IC可由微電子封裝取代。事實上,除了IC之外,任何組件(包含分離的組件)都可存在。範例性組件為導線1310(第13圖),導線1310在沉積層404.1與404.2之前附接至一些接觸墊120C.T。導線1310可或可不為垂直的。它們可藉由超聲波接合(類似於接合通孔陣列(BVA,Bond Via Array)導線)而接合至接觸墊120C.T,或者可光微影地形成或可能藉由一些其他技術形成;參見加州的聖荷西的Invensas公司於2013年5月發表的「用於行動系統之InvensasTM高性能BVA PoP封裝(InvensasTMHigh Performance BVA PoP package for Mobile Systems)」,在此以引用之方式將其併入;也參見2013年12月31日頒發給Sato等人的美國專利第8,618,659號,在此以引用之方式將其併入;以及2014年2月6日公開之Caskey等人的早期公開專利公開案第2014/0036454號,在此以引用之方式將其併入。其他類型的長的直接連接可為焊料堆疊或焊料線。參見例如E.Zakel等人於ICEP 2002發表的「用於光電元件與MEMS封裝之高速雷射焊料噴射技術(High Speed Laser Solder Jetting Technology for Optoelectronics and MEMS Packaging)」,在此以引用之方式將其併入。也參見2002年9月24日頒發給Sakurai等人的美國專利第6,455,785號;美國專利申請案第14/275,519與14/275,514號,全部都在此以引用之方式將其併入。導線1310可連接至其他部件(例如,第14圖的IC 110'),以形成垂直整合的封裝。
第14圖繪示切割之後的該結構。導線1310藉由焊料或焊料合成物1410而附接至IC 110'的接觸墊110C。IC 110'重疊於較低的IC 110。其他連接與封裝也可能。
本發明不限於上述的實施例。例如,中介層晶圓120W可由重新構成的晶圓、玻璃或聚合物面板(像是例如,液晶顯示器中所使用的)、稍後移除的犧牲基板(例如,用於感測器製造的藍寶石基板)、或一些其他類型的結構來取代。
一些態樣由以下的條文來界定。
條文1.一種製造處理包含:(1)獲得一組件(例如,如同第2A圖或一些其他的類型),該組件包含:一或更多個第一模組,每一第一模組包含電路係包含一或更多個接觸墊(例如,第一模組可為IC 110或MCM或一些其他的封裝或封裝部件,例如,佈線基板);一第一結構(例如,中介層晶圓120W,可能具有底部填充410),該第一結構包含電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及然後(2)形成一第一層(例如,404)於該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一 層之下的一或更多個間隙區域(例如,450)而與該一或更多個區域分隔。一間隙區域為充填有氣體之任何區域,在任何壓力下(可能在真空下)。
2.條文1的該製造處理,其中該第一層附著至至少一第一模組的一側壁,但是不覆蓋該至少一第一模組的該整個側壁。
3.條文1或2的該製造處理,其中至少一第一模組具有一側壁,該側壁具有在該一或更多個間隙區域中曝露出的一第一部分,並且具有在該第一部分上的一第二部分,該第二部分附著至該第一層。
4.任何前述條文的該製造處理,其中該一或更多個間隙區域形成圍繞每一第一模組之一連續的間隙區域。
5.任何前述條文的該製造處理,其中該一或更多個第一模組為複數個第一模組。
6.條文5的該製造處理,其中每一第一模組具有一側壁表面係在該一或更多個間隙區域中曝露出。
7.任何前述條文的該製造處理,其中每一第一模組包含一半導體積體電路。
8.任何前述條文的該製造處理,另包含:在該第一層附著至一或更多個第一模組時,移除該第一結構的一底部部分(例如,薄化該中介層基板或執行該中介層基板的一遮罩蝕刻)。
9.任何前述條文的該製造處理,另包含:在形成該第一層之後,切割該第一結構與該第一層,以形成複數塊,每一塊包含至少一第一模組、該第一結構的一切割部分、以及該第一層的一切割部分。
10.條文9的該製造處理,另包含:將至少一塊附接至一佈線基板。
11.一種結構,包含:一或更多個第一模組,每一第一模組包含電路係包含一或更多個接觸墊;一第一結構,該第一結構包含電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔。
12.條文11的該結構,其中該第一層附著至至少一第一模組的一側壁,但是不覆蓋該至少一第一模組的該整個側壁。
13.條文11的該結構,其中至少一第一模組具有一側壁,該側壁具有在該一或更多個間隙區域中曝露出的一第一部分,並且具有在該第一部分上的一第二部分,該第二部分附著至該第一層。
14.條文11、12或13的該結構,其中該一或更多個間隙區域形成圍繞每一第一模組之一連續的間隙區域。
15.條文11、12、13或14的該結構,其中該一或更多個第一模組為複數個第一模組。
16.條文15的該結構,其中每一第一模組具有一側壁表面係在該一或更多個間隙區域中曝露出。
17.條文11、12、13、14、15或16的該結構,其中每一第一模組包含一半導體積體電路。
18.一種製造處理,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組包含電路係包含一或更多個接觸墊;一第一結構,該第一結構包含電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組附接至該第一結構的該頂側,其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及然後(2)形成一第一層(例如,404.1)於該第一結構之上,該第一層附著至該一或更多個第一模組,該第一層為多孔的並且實質上沿著一第一平面延伸,該第一層具有沿著該第一平面的一彈性模數係較低於在垂直於該第一平面的一方向中的一撓曲模數。
19.條文18的該製造處理,另包含:形成一第二層(例如,404.2)於該第一層之上,該第二層在至少一方向中具有大於該第一層的一彈性模數。
20.條文19的該製造處理,其中該第二層為多孔的。
21.條文19或20的該製造處理,其中該第二層為相同於該 第一層的材料,不同在於該第二層具有低於該第一層的一多孔性。
22.條文18、19、20或21的該製造處理,其中該第一層本質上由一氣凝膠組成。
23.條文18、19、20、21或22的該製造處理,其中該第一層本質上由一聚酰亞胺氣凝膠組成。
24.一種結構,包含:一或更多個第一模組,每一第一模組包含電路係包含一或更多個接觸墊;一第一結構,該第一結構包含電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組附接至該第一結構的該頂側,該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層附著至該一或更多個第一模組,該第一層為多孔的並且實質上沿著一第一平面延伸,該第一層具有沿著該第一平面的一彈性模數係較高於在垂直於該第一平面的一方向中的一撓曲模數。
25.條文24的該結構,另包含:形成一第二層於該第一層之上,該第二層在至少一方向中具有大於該第一層的一彈性模數。
26.條文25的該結構,其中該第二層為多孔的。
27.條文25或26的該結構,其中該第二層為相同於該第一層的材料,不同在於該第二層具有低於該第一層的一多孔性。
28.條文24、25、26或27的該結構,其中該第一層本質上由一氣凝膠組成。
29.條文24、25、26、27或28的該結構,其中該第一層本質上由一聚酰亞胺氣凝膠組成。
其他實施例與變化例都在本發明的範圍內,如同所附申請專利範圍所界定的。
110‧‧‧IC(積體電路)
110C‧‧‧IC的接觸墊
120LH‧‧‧線
120LV‧‧‧通孔
120C.T‧‧‧接觸墊
120S‧‧‧基板
120W‧‧‧中介層晶圓
134‧‧‧連接
210‧‧‧RDL(重分佈層)
210D‧‧‧介電質
404‧‧‧穩定層
404P‧‧‧向下突伸部
410‧‧‧底部填充
430‧‧‧介電質
450‧‧‧間隙
hp‧‧‧高度
ha‧‧‧高度

Claims (29)

  1. 一種半導體封裝製造處理方法,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組的電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及接著(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組並且包含強化該組件之一有機聚合物層,該有機聚合物層在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該有機聚合物層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中形成該第一層包含:於該第一結構上形成一薄膜,該薄膜包含有機材料,該薄膜與該一或更多個區域分隔,且覆蓋每一第一模組的一頂部;固化(curing)該薄膜,以形成該有機聚合物層;以及在該固化完成之前或之後,薄化該薄膜,以露出至少一第一模組之該頂部。
  2. 一種半導體封裝製造處理方法,包含: (1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組的電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及接著(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中該第一層附著至至少一第一模組的一側壁,但是不覆蓋該至少一第一模組的該整個側壁;以及其中形成該第一層包含:形成該第一層,以覆蓋至少一第一模組之一頂部;以及薄化該第一層,以露出該至少一第一模組之該頂部。
  3. 一種半導體封裝製造處理方法,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組的電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的 該一或更多個接觸墊;以及接著(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中至少一第一模組具有一側壁,該側壁具有在該一或更多個間隙區域中曝露出的一第一部分,並且具有在該第一部分上的一第二部分,該第二部分附著至該第一層;以及其中形成該第一層包含:形成該第一層,以覆蓋至少一第一模組之一頂部;以及接著薄化該第一層,以露出該至少一第一模組之該頂部。
  4. 如申請專利範圍第1項之製造處理方法,其中該一或更多個間隙區域形成圍繞每一第一模組之一連續的間隙區域。
  5. 如申請專利範圍第1項之製造處理方法,其中該一或更多個第一模組為複數個第一模組。
  6. 如申請專利範圍第5項之製造處理方法,其中每一第一模組之一側壁表面係在該一或更多個間隙區域中曝露出。
  7. 如申請專利範圍第1項之製造處理方法,其中每一第一模組包含一半導體 積體電路。
  8. 一種半導體封裝製造處理方法,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組的電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及接著(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;在該第一層附著至一或更多個第一模組時,移除該第一結構的一底部部分。
  9. 一種半導體封裝製造處理方法,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組的電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的 該一或更多個接觸墊;以及接著(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組並且包含強化該組件之一有機聚合物層,該有機聚合物層在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該有機聚合物層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中形成該第一層包含:於該第一結構上,薄化一薄膜,該薄膜包含有機材料;該薄膜與該一或更多區域分隔;在薄化該薄膜之後,固化(Curing)該薄膜,以形成該有機聚合物層;以及(3)在形成該第一層之後,切割該第一結構與該第一層,以形成複數塊,每一塊包含至少一第一模組、該第一結構的一切割部分、以及該第一層的一切割部分。
  10. 如申請專利範圍第9項之製造處理方法,另包含:將至少一塊附接至一佈線基板。
  11. 一種半導體封裝結構,包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含該第一結構的一頂側處的一或更多個接觸墊; 其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層係為強化該第一結構之一有機聚合物層,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中該第一層不覆蓋至少一第一模組之一頂部。
  12. 一種半導體封裝結構,包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中該第一層附著到至少一第一模組的一側壁,但是不覆蓋該至少一第一模組的該整個側壁;其中該第一層不覆蓋至少一第一模組之一頂部。
  13. 一種半導體封裝結構,包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層附著至該一或更多個第一模組並且在未被該一或更多個第一模組覆蓋之該第一結構的一頂表面的一或更多個區域上,該第一層藉由在該第一層之下的一或更多個間隙區域而與該一或更多個區域分隔;其中至少一第一模組具有一側壁,該側壁具有在該一或更多個間隙區域中曝露出的一第一部分,並且具有在該第一部分上的一第二部分,該第二部分附著至該第一層;其中該第一層具有一研磨頂表面且不覆蓋至少一第一模組之一頂部。
  14. 如申請專利範圍第11項之結構,其中該一或更多個間隙區域形成圍繞每一第一模組之一連續的間隙區域。
  15. 如申請專利範圍第11項之結構,其中該一或更多個第一模組為複數個第一模組。
  16. 如申請專利範圍第15項之結構,其中每一第一模組之一側壁表面係在該一或更多個間隙區域中曝露出。
  17. 如申請專利範圍第11項之結構,其中每一第一模組包含一半導體積體電路。
  18. 一種半導體封裝製造處理方法,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組附接至該第一結構的該頂側處,其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及然後(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組,該第一層為多孔的並且實質上沿著一第一平面延伸,該第一層沿著該第一平面的一彈性模數係低於在垂直於該第一平面的一方向中的一撓曲模數。
  19. 如申請專利範圍第18項之製造處理方法,另包含:形成一第二層於該第一層之上,該第二層比該第一層在至少一方向上係具有一較大的彈性模數。
  20. 如申請專利範圍第19項之製造處理方法,其中該第二層為多孔的。
  21. 如申請專利範圍第19項之製造處理方法,其中該第二層與該第一層的材料相同,然而該第二層比該第一層具有較低的多孔性。
  22. 一種半導體封裝製造處理方法,包含:(1)獲得一組件,該組件包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含在該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組附接至該第一結構的該頂側處,其中該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及然後(2)形成一第一層於該第一結構之上,該第一層附著至該一或更多個第一模組,該第一層為多孔的並且實質上沿著一第一平面延伸,該第一層沿著該第一平面的一彈性模數係低於在垂直於該第一平面的一方向中的一撓曲模數;其中該第一層本質上由一氣凝膠(Aerogel)組成。
  23. 如申請專利範圍第22項之製造處理方法,其中該第一層本質上由一聚酰亞胺氣凝膠(Polymide aerogel)組成。
  24. 一種半導體封裝結構,包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊;一第一結構,該第一結構之電路係包含該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組附接至該第一結構的該頂側處,該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層附著至該一或更多個第一模組,該第一層為多孔的並且實質上沿著一第一平面延伸,該第一層沿著該第一平面的一彈性模數係低於在垂直於該第一平面的一方向中的一撓曲模數。
  25. 如申請專利範圍第24項之結構,另包含:形成一第二層於該第一層之上,該第二層比該第一層在至少一方向中具有一較大彈性模數。
  26. 如申請專利範圍第25項之結構,其中該第二層為多孔的。
  27. 如申請專利範圍第26項之結構,其中該第二層與該第一層的材料相同,然而於該第二層比該第一層具有較低的多孔性。
  28. 一種半導體封裝結構,包含:一或更多個第一模組,每一第一模組之電路係包含一或更多個接觸墊; 一第一結構,該第一結構之電路係包含該第一結構的一頂側處的一或更多個接觸墊;其中該一或更多個第一模組附接至該第一結構的該頂側處,該一或更多個第一模組的該一或更多個接觸墊附接至該第一結構的該一或更多個接觸墊;以及一第一層,該第一層在該第一結構之上,該第一層附著至該一或更多個第一模組,該第一層為多孔的並且實質上沿著一第一平面延伸,該第一層沿著該第一平面的一彈性模數係低於在垂直於該第一平面的一方向中的一撓曲模數;其中該第一層本質上由一氣凝膠組成。
  29. 如申請專利範圍第28項之結構,其中該第一層本質上由一聚酰亞胺氣凝膠組成。
TW104130552A 2014-09-15 2015-09-15 藉由多孔與非多孔層所強化的電子結構及製造方法 TWI590331B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201462050728P 2014-09-15 2014-09-15
US14/852,855 US9799626B2 (en) 2014-09-15 2015-09-14 Semiconductor packages and other circuit modules with porous and non-porous stabilizing layers

Publications (2)

Publication Number Publication Date
TW201622009A TW201622009A (zh) 2016-06-16
TWI590331B true TWI590331B (zh) 2017-07-01

Family

ID=55455472

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104130552A TWI590331B (zh) 2014-09-15 2015-09-15 藉由多孔與非多孔層所強化的電子結構及製造方法

Country Status (3)

Country Link
US (1) US9799626B2 (zh)
TW (1) TWI590331B (zh)
WO (1) WO2016044179A2 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111211059B (zh) * 2018-11-22 2023-07-04 矽品精密工业股份有限公司 电子封装件及其制法与散热件
US11315860B2 (en) * 2019-10-17 2022-04-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package and manufacturing process thereof
EP3944290A1 (en) * 2020-07-21 2022-01-26 Infineon Technologies Austria AG Chip-substrate composite semiconductor device
CN113782457B (zh) * 2021-08-20 2023-11-21 长江存储科技有限责任公司 键合晶圆的制作方法及晶圆键合机台
CN117038599A (zh) * 2023-10-07 2023-11-10 之江实验室 芯片封装结构及封装方法

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0799646B2 (ja) 1991-05-03 1995-10-25 インターナショナル・ビジネス・マシーンズ・コーポレイション 分子的多孔性エーロゲルで充填された低誘電率複合積層品
US5379186A (en) * 1993-07-06 1995-01-03 Motorola, Inc. Encapsulated electronic component having a heat diffusing layer
EP0962974B1 (en) * 1998-05-28 2005-01-26 Hitachi, Ltd. Semiconductor device
JP3407275B2 (ja) 1998-10-28 2003-05-19 インターナショナル・ビジネス・マシーンズ・コーポレーション バンプ及びその形成方法
US7868343B2 (en) * 2004-04-06 2011-01-11 Cree, Inc. Light-emitting devices having multiple encapsulation layers with at least one of the encapsulation layers including nanoparticles and methods of forming the same
JP4534062B2 (ja) * 2005-04-19 2010-09-01 ルネサスエレクトロニクス株式会社 半導体装置
JP2007042719A (ja) * 2005-08-01 2007-02-15 Nec Electronics Corp 半導体装置
JP4764159B2 (ja) * 2005-12-20 2011-08-31 富士通セミコンダクター株式会社 半導体装置
US7633144B1 (en) * 2006-05-24 2009-12-15 Amkor Technology, Inc. Semiconductor package
JP5270833B2 (ja) * 2006-12-20 2013-08-21 パナソニック株式会社 液状樹脂組成物、半導体装置及びその製造方法
US8841759B2 (en) 2006-12-23 2014-09-23 Lg Innotek Co., Ltd. Semiconductor package and manufacturing method thereof
JP2008166373A (ja) 2006-12-27 2008-07-17 Nec Electronics Corp 半導体装置およびその製造方法
US9494032B2 (en) 2007-04-02 2016-11-15 Halliburton Energy Services, Inc. Methods and apparatus for evaluating downhole conditions with RFID MEMS sensors
US8008764B2 (en) 2008-04-28 2011-08-30 International Business Machines Corporation Bridges for interconnecting interposers in multi-chip integrated circuits
US20100167471A1 (en) 2008-12-30 2010-07-01 Stmicroelectronics Asia Pacific Pte. Ltd. Reducing warpage for fan-out wafer level packaging
US7989942B2 (en) * 2009-01-20 2011-08-02 Altera Corporation IC package with capacitors disposed on an interposal layer
US8426961B2 (en) * 2010-06-25 2013-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Embedded 3D interposer structure
US8969132B2 (en) 2010-09-20 2015-03-03 Nuvotronics, Llc Device package and methods for the fabrication thereof
US8618659B2 (en) 2011-05-03 2013-12-31 Tessera, Inc. Package-on-package assembly with wire bonds to encapsulation surface
KR101906408B1 (ko) 2011-10-04 2018-10-11 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US9109088B2 (en) 2012-02-03 2015-08-18 Ohio Aerospace Institute Porous cross-linked polyimide networks
US20130285259A1 (en) 2012-04-30 2013-10-31 Caleb C. Han Method and system for wafer and strip level batch die attach assembly
US9502390B2 (en) 2012-08-03 2016-11-22 Invensas Corporation BVA interposer
US9159643B2 (en) * 2012-09-14 2015-10-13 Freescale Semiconductor, Inc. Matrix lid heatspreader for flip chip package
US9605193B2 (en) 2012-10-19 2017-03-28 The Hong Kong University Of Science And Technology Three dimensional interconnected porous graphene-based thermal interface materials
US9418971B2 (en) 2012-11-08 2016-08-16 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package structure including a thermal isolation material and method of forming the same
US8974903B2 (en) 2013-03-14 2015-03-10 Ohio Aerospace Institute Porous cross-linked polyimide-urea networks
US9137883B2 (en) 2013-05-24 2015-09-15 National Institute Of Aerospace Associates Robust, flexible and lightweight dielectric barrier discharge actuators using nanofoams/aerogels
JP6157998B2 (ja) * 2013-09-03 2017-07-05 ルネサスエレクトロニクス株式会社 半導体装置
US9252127B1 (en) * 2014-07-10 2016-02-02 Invensas Corporation Microelectronic assemblies with integrated circuits and interposers with cavities, and methods of manufacture

Also Published As

Publication number Publication date
TW201622009A (zh) 2016-06-16
US20160079138A1 (en) 2016-03-17
WO2016044179A2 (en) 2016-03-24
US9799626B2 (en) 2017-10-24
WO2016044179A3 (en) 2016-05-12

Similar Documents

Publication Publication Date Title
US9812406B2 (en) Microelectronic assemblies with cavities, and methods of fabrication
US11670577B2 (en) Chip package with redistribution structure having multiple chips
US9887166B2 (en) Integrated circuit assemblies with reinforcement frames, and methods of manufacture
US9305842B2 (en) Fabrication methods of chip device packages
TWI476888B (zh) 嵌埋穿孔中介層之封裝基板及其製法
US8304287B2 (en) Substrate structure with die embedded inside and dual build-up layers over both side surfaces and method of the same
TWI590331B (zh) 藉由多孔與非多孔層所強化的電子結構及製造方法
TW201630147A (zh) 在孔穴中具有由可模造材料所囊封的電路模組的***物及製造方法
TWI733049B (zh) 半導體封裝及其製造方法
US9196571B2 (en) Chip device packages and fabrication methods thereof
TWI754839B (zh) 封裝結構及其形成方法
JP2008258621A (ja) 半導体デバイスパッケージの構造、および半導体デバイスパッケージ構造の形成方法
US20070080434A1 (en) Semiconductor package having an interfacial adhesive layer
US10211139B2 (en) Chip package structure
TWI245350B (en) Wafer level semiconductor package with build-up layer
TW201906021A (zh) 半導體封裝結構及其製造方法
TWI567894B (zh) 晶片封裝
JP2004165277A (ja) 電子部品実装構造及びその製造方法
KR20190003333A (ko) 반도체 디바이스 및 제조 방법
JP2011109104A (ja) 電子部品を封入する方法
JP2005026363A (ja) 半導体装置とその製造方法
TWI485825B (zh) 晶片封裝體及其形成方法
CN110517992B (zh) 一种扇出芯片封装结构及封装方法
TW200933844A (en) Wafer level package with die receiving through-hole and method of the same
US20170178993A1 (en) Electronic component and methods of manufacturing the same