TWI428890B - 具電源電壓降補償功能之畫素電路與發光面板 - Google Patents

具電源電壓降補償功能之畫素電路與發光面板 Download PDF

Info

Publication number
TWI428890B
TWI428890B TW099134462A TW99134462A TWI428890B TW I428890 B TWI428890 B TW I428890B TW 099134462 A TW099134462 A TW 099134462A TW 99134462 A TW99134462 A TW 99134462A TW I428890 B TWI428890 B TW I428890B
Authority
TW
Taiwan
Prior art keywords
data
control
line
electrically coupled
switch
Prior art date
Application number
TW099134462A
Other languages
English (en)
Other versions
TW201216244A (en
Inventor
Szu Heng Tseng
Tze Chien Tsai
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW099134462A priority Critical patent/TWI428890B/zh
Priority to US13/098,576 priority patent/US20120086694A1/en
Publication of TW201216244A publication Critical patent/TW201216244A/zh
Application granted granted Critical
Publication of TWI428890B publication Critical patent/TWI428890B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Description

具電源電壓降補償功能之畫素電路與發光面板
本發明是有關於一種畫素電路與發光面板電路,且特別是有關於一種具電源電壓降補償功能之畫素電路與發光面板電路。
發光二極體(Organic Light Emitting Diode,OLED)顯示器擁有厚度薄、重量輕、自發光、低驅動電壓、高效率、高對比、高色彩飽和度、反應速度快等特色。被視為繼薄膜電晶體(Thin Film Transistor,TFT)顯示器之後,最被看好的新興顯示技術。
請參閱圖1,其繪示出習知之發光二極體顯示器10電路示意圖。如圖1所示,發光二極體顯示器10包括N×M個畫素電路,此N×M個畫素電路電性耦接至電流供應線I以接收原始工作電位OVDD。再者,每一行之N個畫素電路電性耦接至同一控制線;舉例來說,第一行之N個畫素電路(1,1)、(1,2)、...、(1,N)電性耦接至控制線SCAN-1。再者,每一列之M個畫素電路電性耦接至同一資料線以接收資料電位;舉例來說,第一列之M個畫素電路(1,1)、(2,1)、...、(M,1)電性耦接至資料線DATA-1以接收資料電位Vdata1。在發光二極體顯示器10中,每一畫素電路是否開啟是由其所對應之控制線所控制;再者,每一畫素電路所產生之亮度與電流供應線I所提供之原始工作電位OVDD提供至畫素電路中之驅動電流有關,而驅動電流之大小則由畫素電路所對應之資料線所控制。
請參閱圖2,其繪示出習知之發光二極體顯示器10中任一畫素電路之電路示意圖。如圖2所示,畫素電路20主要包括第一電晶體開關T1、第二電晶體開關T2、電容C1與發光二極體OLED。其中,第一電晶體開關T1的控制端電性耦接至控制線SCAN;第一電晶體開關T1的第一通路端電性耦接至資料線DATA以接收資料電位Vdata;電容C1的一端、第一電晶體開關T1的第二通路端與第二電晶體開關T2的控制端電性耦接至資料儲存節點P;電容C1的另一端與第二電晶體開關T2的第一通路端電性耦接至電流供應線I以接收原始工作電位OVDD;第二電晶體開關T2的第二通路端電性耦接至發光二極體OLED的第一端;發光二極體OLED的第二端接地。
如圖2所示,控制線SCAN決定是否使第一電晶體開關T1的第一與第二通路端之間電性導通;亦即控制線SCAN於致能期間時,第一電晶體開關T1電性導通(由於此處的第一電晶體開關使用了P型電晶體,因此控制線於致能期間會處於較低電位)。當第一電晶體開關T1電性導通後,第一電晶體開關T1的第一通路端由資料線DATA所接收之資料電位Vdata被寫入於電容C1內。寫入有資料的電容C1因具有電位差,此電位差將造成第二電晶體開關T2電性導通。此時,電流供應線I會經由第二電晶體開關T2而提供驅動電流至發光二極體OLED使其發光。在畫素電路20中,流經發光二極體OLED的驅動電流大小為:I OLED =K (OVDD -Vdata -|V th |)2 ;其中,I OLED 為流經發光二極體OLED的驅動電流,K為常數,Vth為第二電晶體開關T2之臨界電壓(Threshold Voltage)。
理論上,如圖1所示的多個畫素電路從電流供應線I所接收之工作電位皆具固定值OVDD。然而,由於電流供應線I存在有線阻,且此線阻會造成電流供應線I於操作中產生電源電壓降,最終造成多個畫素電路從電流供應線I所接收之實際工作電位並非為固定值OVDD。舉例來說,如圖3所示,第一畫素電路30從電流供應線I所接收之實際工作電位值為原始工作電位OVDD。然而,由於電源電壓降的存在,使得第二畫素電路32從電流供應線I所接收之實際工作電位值OVDD’小於原始工作電位OVDD。由於第一畫素電路30從電流供應線I所取得之實際工作電位值為OVDD而第二畫素電路32實際所取得之實際工作電位值為OVDD’,即使第一畫素電路30與第二畫素電路32從資料線DATA接收之資料電位Vdata具有相同值,其所產生之驅動電流依舊不同,這將造成第一畫素電路30與第二畫素電路32所產生之亮度的不均勻。
假設發光二極體顯示器內多個畫素電路在顯示同一色彩,亦即多個畫素電路自資料線DATA接收具有相同大小值之資料電位Vdata時,此時電源電壓降將造成多個畫素電路自電流供應線I所接收之實際工作電位具有不同值,進而造成流經各畫素電路之驅動電流具有不同值,最終造成這些電流驅動元件所產生之亮度的不均勻。因此,如何補償電源電壓降對發光二極體顯示器所造成的影響是目前極待解決的問題。
本發明的目的是提供一種具電源電壓降補償功能之畫素電路與發光面板電路,以提升發光面板亮度之均勻度。
本發明實施例提出一種畫素電路,電性耦接至電流供應線、至少一個控制線與資料線,資料線用以提供資料,畫素電路包括:電流驅動元件,包括第一端與第二端,電流驅動元件在電流從第一端流向第二端時發光;電流控制電路,根據第一控制線上的電位決定何時從資料線讀取資料並將所讀取的資料儲存為驅動資料,電流控制電路從電流供應線接收實際工作電位,且根據驅動資料以決定從電流供應線通過電流控制電路而進入電流驅動元件的電流大小;以及偵測開關,包括控制端、第一通路端與第二通路端,偵測開關的第一通路端電性耦接至電流控制電路以接收實際工作電位,偵測開關的控制端電性耦接至第二控制線以決定是否使偵測開關的第一與第二通路端之間電性導通。
在本發明的較佳實施例中,上述之電流控制電路包括:第一開關,包括控制端、第一通路端與第二通路端,第一開關的控制端電性耦接至第一控制線,第一開關的第一通路端電性耦接至資料線;電容,電容的一端與第一開關的第二通路端電性耦接至資料儲存節點,電容的另一端電性耦接至電流供應線;以及第二開關,包括控制端、第一通路端與第二通路端,第二開關的控制端電性耦接至資料儲存節點,第二開關的第一通路端電性耦接至電流供應線,第二開關的第二通路端電性耦接至電流驅動元件的第一端。
在本發明的較佳實施例中,上述之第一控制線與第二控制線為同一條控制線。
在本發明的較佳實施例中,上述之第一控制線與第二控制線為分別傳遞不同時序的控制線,第一控制線的致能期間在第二控制線的致能期間之後,且第一控制線與第二控制線的致能期間不重疊。
在本發明的較佳實施例中,上述之偵測開關的第二通路端電性耦接至資料線。
本發明提出一種一種發光面板,包括:多條資料線;多條控制線;多條電流供應線;多個畫素電路與多個補償電路。其中,每一畫素電路電性耦接至至少一條控制線,一條電流供應線與一條資料線,且每一畫素電路包括:電流驅動元件、電流控制電路以及偵測開關。電流驅動元件包括第一端與第二端,並在電流從第一端流向第二端時發光。電流控制電路根據第一控制線上的電位決定何時從相對應的資料線讀取資料並將所讀取的資料儲存為驅動資料;此電流控制電路從相對應的電流供應線接收實際工作電位,且根據驅動資料以決定從相對應的電流供應線通過電流控制電路而進入電流驅動元件的電流大小。偵測開關包括控制端、第一通路端與第二通路端,此第一通路端電性耦接至電流控制電路以接收實際工作電位,而偵測開關的控制端電性耦接至第二控制線以決定是否使偵測開關的第一與第二通路端之間電性導通。此外,每一畫素電路中的偵測開關的第二通路端電性耦接至相對應的多個補償電路之一,補償電路則根據此偵測開關的第二通路端上的電位與原始工作電位間的關係,調整與相對應的畫素電路相電性耦接的資料線上的資料。
在本發明的較佳實施例中,上述之發光面板,更包括:多個切換單元,每一切換單元對應於一條資料線及一個補償電路,切換單元進行切換以使相對應的資料線電性耦接至相對應的補償電路的輸出端或輸入端。
在本發明的較佳實施例中,上述之每一補償電路包括:電位讀取單元,具有輸入端與輸出端,電位讀取單元的輸入端電性耦接至相對應的偵測開關以取得並輸出相對應的電位;以及比較單元,電性耦接至電位讀取單元的輸出端,用以比較電位讀取單元的輸出端上的電位與原始工作電位的差異值,並以差 異值調整相對應的資料線上的資料。
本發明因採用補償電路,因此對於在電流供應線中所產生之線阻對電流供應線通過電流控制電路而進入電流驅動元件的電流大小的影響,可透過補償電路比較出畫素電路之工作電位與原始工作電位的差異值而對資料線上之資料予以補償。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
請參閱圖4,其繪示出本發明之實施例具電源電壓降補償功能之發光面板的電路方塊圖。如圖4所示,此發光面板60包括了多條資料線400、402…408,多條控制線SCAN-1、SCAN-2…SCAN-M,多條電流供應線I1 、I2 …I3 ,多個補償電路440、442…448,以及多個畫素電路(1,1)、(1,2)…(M,N)。每一行之N個畫素電路(如(1,1)、(1,2)…(1,N))之電晶體開關(後稱第一電晶體開關)T1與電晶體開關(後稱偵測開關)T3之控制端電性耦接至同一控制線(如SCAN-1);再者,每一列之M個畫素電路(如(1,1)、(2,1)…(M,1))之偵測開關T3之第二通路端透過資料讀取線(相對如資料讀取線410)而電性耦接至同一補償電路(如補償電路440)之輸入端。再者,每一列之M個畫素電路之偵測開關T3之第一通路端電性耦接至電流供應線(如電流供應線I1 ),且每一列之M個畫素電路之第一電晶體開關T1之第一通路端電性耦接至同一補償電路(如補償電路440)之輸出端。
各補償電路主要功能為根據某一畫素電路(如畫素電路(M,2)中的偵測開關T3自電流供應線所實際接收之實際工作電 位OVDD’與同一條電流供應線的源頭所提供之原始工作電位OVDD間的差異值關係,調整電性耦接至此畫素電路的資料線(相對應的如資料線402)上的資料,以達成對流經畫素電路內之發光二極體OLED之驅動電流的補償,進而消除實際工作電位OVDD’與原始工作電位OVDD間的差異值對驅動電流的影響。其中,補償電路440~448可被設置於任何位置,例如在本實施例中的補償電路440~448係被設置於源極驅動電路(Source IC)62內。
舉例來說,在控制線SCAN-2致能期間,畫素電路(2,1)從電流供應線I1 所接收之實際工作電位OVDD’會由電性導通之偵測開關T3經由資料讀取線410而傳送至對應之補償電路440。在控制線SCAN-2的同一致能期間內,補償電路440根據畫素電路(2,1)實際接收之實際工作電位OVDD’與原始工作電位OVDD之差異值,輸出一個補償後資料電位值Vdata1’至與畫素電路(2,1)電性耦接的資料線400上(也就是被提供至畫素電路(2,1)中的第一電晶體開關T1的第一通路端上),進而達成對流經畫素電路(2,1)內之發光二極體OLED之驅動電流之調整。
請參閱圖5,其繪示出根據本發明另一實施例之具電源電壓降補償功能之發光面板的電路方塊圖。圖5所示的實施例與圖4的最大差異處在於圖4所示的實施例中的資料讀取線410~418所提供的功能被分別整合到相對應的資料線400~408之中。而為了達成與圖4所示之實施例相同的功能,圖5所示的實施例中的每條資料線400~408會藉由相對應的切換單元740~748的操作而擔當提供資料至補償電路440~448或從補償電路440~448接收資料的工作;再者,每一個畫素電路的 第一電晶體開關T1與偵測開關T3因為必須在不同時段中開啟,所以也必須分開受不同控制線的控制。
具體來說,圖5所示的實施例裡的每一行之N個畫素電路(如畫素電路(1,1)、(1,2)…(1,N))之第一電晶體開關T1之控制端電性耦接至同一條第一控制線(相對應如SCAN-1),而同一行之N個畫素電路之偵測開關T3之控制端則電性耦接至同一條第二控制線(相對應如SENSE-1)。再者,每一列之M個畫素電路(如畫素電路(1,1)、(2,1)…(M,1))之偵測開關T3之第一通路端電性耦接至電流供應線(相對應如電流供應線I1 ),其第二通路端與第一電晶體開關T1之第一通路端性耦接至同一切換單元(相對應如切換單元740)之第一端。切換單元之第二端可切換於補償電路之輸入端與輸出端之間。其中,切換單元之第二端於前述的第二控制線致能期間切換至補償電路之輸入端,並於第一控制線致能期間切換至補償電路之輸出端。
舉例來說,在與畫素電路(2,1)相電性耦接的第二控制線SENSE-2的致能期間,切換單元740之第二端會被切換至補償電路440之輸入端。此時畫素電路(2,1)從電流供應線I1 所接收之實際工作電位OVDD’會經由電性導通之偵測開關T3、資料線400及切換單元740而被傳送至補償電路440。接下來,在第一控制線SCAN-2的致能期間,切換單元740之第二端會被切換至補償電路440之輸出端,此時補償電路440根據前一刻所接收的電位與原始工作電位OVDD之差異值而輸出補償後資料電位值Vdata1’至資料線400,進而達成對流經畫素電路(2,1)內之發光二極體OLED之驅動電流之調整。
請參閱圖6,其繪示出根據本發明一實施例之具電源電壓降補償功能之畫素電路與相對應的補償電路之電路方塊圖。如 圖6示,本發明之畫素電路40主要包括電流控制電路42、發光二極體OLED與偵測開關T3。電流控制電路42主要包括第一電晶體開關T1、第二電晶體開關T2與電容C1。在本發明之畫素電路40中,第一電晶體開關T1、第二電晶體開關T2、電容C1與發光二極體OLED間之連接關係與習知之畫素電路20(圖2)相同,在此不予贅述。第一電晶體開關T1之控制端401c電性耦接至第一控制線SCAN以決定是否使第一電晶體開關T1的第一通路端401a與第二通路端401b之間電性導通;亦即,第一控制線SCAN於致能期間時,第一電晶體開關T1電性導通。第二電晶體開關T2的第一通路端402a電性耦接至電流供應線I以接收實際工作電位OVDD’。由於線路電阻的影響,實際工作電位OVDD’與電流供應線I的源頭所接收之原始工作電位值OVDD會有所差異。偵測開關T3之控制端403c電性耦接至第二控制線SENSE以決定是否使偵測開關T3的第一通路端403a與第二通路端403b之間電性導通;亦即,第二控制線SENSE致能期間時,偵測開關T3電性導通。偵測開關T3的第一通路端403a電性耦接至電流供應線I以同樣接收實際工作電位OVDD’。
如圖6所示,偵測開關T3之第二通路端403b電性耦接至補償電路44。補償電路44包括電位讀取單元46與比較單元48。電位讀取單元46之輸入端462(亦可當成補償電路44之輸入端)電性耦接至偵測開關T3之第二通路端403b,且電位讀取單元46之輸出端電性耦接至比較單元48之第一輸入端482。再者,原始工作電位OVDD與資料線DATA上的資料電位Vdata分別經由比較單元48之第二輸入端484與第三輸入端486輸入至比較單元48。補償電路44之輸出端,亦即比較 單元48之輸出端488,電性耦接至第一電晶體開關T1之第一通路端401a。
在本實施例中,第二控制線SENSE於致能期間使得偵測開關T3的第一通路端403a與第二通路端403b之間電性導通,因此偵測開關T3第一通路端403a所接收之實際工作電位OVDD’會被傳輸至電位讀取單元46之輸入端。電位讀取單元46可被設計為高輸入阻抗裝置(high input-impedance device),如此則電位讀取單元46接收端462上的電位會極近似於偵測開關T3的第一通路端403a上所接收的實際工作電位OVDD’。比較單元48比較出實際工作電位OVDD’與原始工作電位OVDD的差異值,並以此差異值調整相對應的資料線(DATA)上的資料電位Vdata。亦即,比較單元48在接收實際工作電位OVDD’、原始工作電位OVDD與資料線DATA上的資料電位Vdata之後,經過比較與計算的操作(在本實施例中係使Vdata '=Vdata -(OVDD -OVDD '))之後,再由資料線DATA輸出補償後資料電位值Vdata’至第一電晶體開關T1的第一通路端401a。而補償後資料電位值Vdata’則藉由控制線SCAN於致能期間導通第一電晶體開關T1的第一通路端401a與第二通路端401b而被寫入於電流控制電路42之中。如前所述,由於:I OLED =K (OVDD '-Vdata '-|V th |)2Vdata '=Vdata -(OVDD -OVDD '),因此流經發光二極體OLED之驅動電流被調整至具正確值之I OLED =K (OVDD -Vdata -|V th |)2
如前所述,電位讀取單元46為高輸入阻抗裝置。電位讀取單元46可由運算放大器(operational amplifier,OP)實現的緩充器(buffer)或是其他任何具高輸入阻抗的電壓偵測裝置(輸入電流趨近於0)所實現。
再者,比較單元48可由多個類比電位比較器(comparator)、由運算放大器實現的類比減法器(difference amplifier)或是任何其他可達成類比減法器的裝置所實現。
再者,第一控制線SCAN與第二控制線SENSE可以為分別傳遞不同時序的控制線或者為同一條控制線。舉例來說,如圖5所示者為第一控制線SCAN與第二控制線SENSE為不同時序的控制線的一種實施例。當兩者為不同時序的控制線時,第一控制線SCAN的致能期間與第二控制線SENSE的致能期間沒有特定的時序關係要求,其差別僅在於目前資料的補償是基於前一幀畫面的資料而進行或是基於目前畫面的資料而進行而已。然而,由於線路電阻效應在相鄰的幾幀畫面內幾乎不會有所改變,所以此種基準上的差別並不會造成太大的影響。
舉例來說,第一控制線SCAN的致能期間可以在第二控制線SENSE的致能期間之後(由於此處的第一電晶體開關T1與偵測開關T3使用了P型電晶體,因此控制線於致能期間會處於較低電位),且第一控制線SCAN與第二控制線SENSE的致能期間不重疊。如此一來,偵測開關T3會先導通,並且據此計算出補償資料時所需的調整量;而在計算出調整量之後,此調整量就可以直接被加入在準備提供至相對應的資料線上的顯示資料中,方便進行顯示資料的補償。或者,在另一個例子中,偵測開關T3與第一電晶體開關T1可在同時開啟或由同一控制線所控制(如圖4所示),此時所計算出的調整量可以在此次資料寫入的後段時間進行補償,也可以保留下來等待下一次資料寫入時再進行補償。當然,並不是每幀畫面都需要進行一次前述的電源電壓降補償操作。使用者或設計者完全可以在其認為有必要的時候才進行一次電源電壓降補償操作,並將操 作中所得的各補償量記錄下來以在進行下一次電源電壓降補償操作之前適用此補償量。
綜上所述,在本發明之具電源電壓降補償功能之畫素電路與發光面板電路中,電流供應線中所產生之線阻對電流供應線通過電流控制電路而進入電流驅動元件的電流大小的影響,可透過補償電路比較出畫素電路之工作電位與原始工作電位的差異值而對資料線上之資料予以補償。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10、60‧‧‧發光面板
20、30、32、40‧‧‧畫素電路
42‧‧‧電流控制電路
44、440~448‧‧‧補償電路
46‧‧‧電位讀取單元
48‧‧‧比較單元
62‧‧‧源極驅動電路
400~408、DATA‧‧‧資料線
410~418‧‧‧資料讀取線
740~748‧‧‧切換單元
SCAN、SENSE‧‧‧控制線
C1、C2‧‧‧電容
I、I1 、I2 、I3 ‧‧‧電流供應線
OLED‧‧‧發光二極體
T1、T2、T3、T4‧‧‧電晶體開關
P‧‧‧資料儲存節點
圖1繪示為習知之發光二極體顯示器電路示意圖。
圖2繪示為習知之發光二極體顯示器中任一畫素電路之電路示意圖。
圖3繪示為習知相鄰兩個畫素電路之電路示意圖。
圖4繪示為根據本發明一實施例之具電源電壓降補償功能之發光面板的電路方塊圖。
圖5繪示為根據本發明另一實施例之具電源電壓降補償功能之發光面板的電路方塊圖。
圖6繪示為根據本發明一實施例之具電源電壓降補償功能之畫素電路與對應之補償電路之電路方塊圖。
40...畫素電路
42...電流控制電路
44...補償電路
46...電位讀取單元
48...比較單元
401a、402a、403a...電晶體的第一通路端
401b、403b...電晶體的第二通路端
401c、402c、403c...電晶體的控制端
462...接收端
482、484、486...輸入端
488...輸出端
I...電流供應線
DATA...資料線
SCAN、SENSE...控制線
OLED...發光二極體
OVDD’...實際工作電位
C1...電容
T1、T2、T3...電晶體開關

Claims (12)

  1. 一種畫素電路,電性耦接至一電流供應線、至少一控制線、一資料線與一補償電路,該資料線用以提供資料,該畫素電路包括:一電流驅動元件,包括第一端與第二端,該電流驅動元件在電流從第一端流向第二端時發光;一電流控制電路,根據一第一控制線上的電位決定何時從該資料線讀取資料並將所讀取的資料儲存為一驅動資料,該電流控制電路從該電流供應線接收一實際工作電位,且根據該驅動資料以決定從該電流供應線通過該電流控制電路而進入電流驅動元件的電流大小;以及一偵測開關,包括控制端、第一通路端與第二通路端,該偵測開關的第一通路端電性耦接至該電流控制電路以接收該實際工作電位,該偵測開關的控制端電性耦接至一第二控制線以決定是否使該偵測開關的第一與第二通路端之間電性導通,該偵測開關的第二通路端電性耦接至該補償電路,該補償電路根據一原始工作電位與從該偵測開關的第二通路端接收的電位間的關係,調整電性耦接至該畫素電路的該資料線上的資料。
  2. 如申請專利範圍第1項所述之畫素電路,其中該電流控制電路包括:一第一開關,包括控制端、第一通路端與第二通路端,該第一開關的控制端電性耦接至該第一控制線,該第一開關的第一通路端電性耦接至該資料線;一電容,該電容的一端與該第一開關的第二通路端電性耦接至一資料儲存節點,該電容的另一端電性耦接至該電流供應 線;以及一第二開關,包括控制端、第一通路端與第二通路端,該第二開關的控制端電性耦接至該資料儲存節點,該第二開關的第一通路端電性耦接至該電流供應線,該第二開關的第二通路端電性耦接至該電流驅動元件的第一端。
  3. 如申請專利範圍第1項所述之畫素電路,其中該第一控制線與該第二控制線為同一條控制線。
  4. 如申請專利範圍第1項所述之畫素電路,其中該第一控制線與該第二控制線為分別傳遞不同時序的控制線,該第一控制線的致能期間在該第二控制線的致能期間之後,且該第一控制線與該第二控制線的致能期間不重疊。
  5. 如申請專利範圍第4項所述之畫素電路,其中該偵測開關的第二通路端電性耦接至該資料線。
  6. 一種發光面板,包括:多條資料線;多條控制線;多條電流供應線;多個畫素電路,每一該些畫素電路電性耦接至該些控制線中的至少一條,該些電流供應線之一與該些資料線之一,且每一該些畫素電路包括:一電流驅動元件,包括第一端與第二端,該電流驅動元件在電流從第一端流向第二端時發光; 一電流控制電路,根據一第一控制線上的電位決定何時從相對應的該資料線讀取資料並將所讀取的資料儲存為一驅動資料,該電流控制電路從相對應的該電流供應線接收一實際工作電位,且根據該驅動資料以決定從相對應的該電流供應線通過該電流控制電路而進入電流驅動元件的電流大小;以及一偵測開關,包括控制端、第一通路端與第二通路端,該偵測開關的第一通路端電性耦接至該電流控制電路以接收該實際工作電位,該偵測開關的控制端電性耦接至一第二控制線以決定是否使該偵測開關的第一與第二通路端之間電性導通;以及多個補償電路,每一該些畫素電路中的該偵測開關的第二通路端電性耦接至相對應的該些補償電路之一,該相對應的補償電路根據一原始工作電位與從該偵測開關的第二通路端接收的電位間的關係,調整電性耦接至相對應的該畫素電路的該資料線上的資料。
  7. 如申請專利範圍第6項所述之發光面板,其中該電流控制電路包括:一第一開關,包括控制端、第一通路端與第二通路端,該第一開關的控制端電性耦接至該第一控制線,該第一開關的第一通路端電性耦接至相對應的該資料線;一電容,該電容的一端與該第一開關的第二通路端電性耦接至一資料儲存節點,該電容的另一端電性耦接至相對應的該電流供應線;以及一第二開關,包括控制端、第一通路端與第二通路端,該 第二開關的控制端電性耦接至該資料儲存節點,該第二開關的第一通路端電性耦接至相對應的該電流供應線,該第二開關的第二通路端電性耦接至該電流驅動元件的第一端。
  8. 如申請專利範圍第6項所述之發光面板,其中該第一控制線與該第二控制線為同一條控制線。
  9. 如申請專利範圍第6項所述之發光面板,其中該第一控制線與該第二控制線為分別傳遞不同時序的控制線,該第一控制線的致能期間在該第二控制線的致能期間之後,且該第一控制線與該第二控制線的致能期間不重疊。
  10. 如申請專利範圍第9項所述之發光面板,其中該偵測開關的第二通路端電性耦接至該資料線。
  11. 如申請專利範圍第10項所述之發光面板,更包括:多個切換單元,每一該些切換單元對應於該些資料線之一及該些補償電路之一,該些切換單元進行切換以使相對應的該資料線電性耦接至相對應的該補償電路的輸出端或輸入端。
  12. 如申請專利範圍第6項所述之發光面板,其中每一該些補償電路包括:一電位讀取單元,具有輸入端與輸出端,該電位讀取單元的輸入端電性耦接至相對應的該偵測開關以取得並輸出相對應的電位;以及一比較單元,電性耦接至該電位讀取單元的輸出端,用以 比較該電位讀取單元的輸出端上的電位與該原始工作電位的一差異值,並以該差異值調整相對應的該資料線上的資料。
TW099134462A 2010-10-08 2010-10-08 具電源電壓降補償功能之畫素電路與發光面板 TWI428890B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW099134462A TWI428890B (zh) 2010-10-08 2010-10-08 具電源電壓降補償功能之畫素電路與發光面板
US13/098,576 US20120086694A1 (en) 2010-10-08 2011-05-02 Pixel circuit and display panel with ir-drop compensation function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099134462A TWI428890B (zh) 2010-10-08 2010-10-08 具電源電壓降補償功能之畫素電路與發光面板

Publications (2)

Publication Number Publication Date
TW201216244A TW201216244A (en) 2012-04-16
TWI428890B true TWI428890B (zh) 2014-03-01

Family

ID=45924763

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099134462A TWI428890B (zh) 2010-10-08 2010-10-08 具電源電壓降補償功能之畫素電路與發光面板

Country Status (2)

Country Link
US (1) US20120086694A1 (zh)
TW (1) TWI428890B (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6426102B2 (ja) * 2012-11-05 2018-11-21 ユニバーシティー オブ フロリダ リサーチ ファウンデーション,インコーポレイテッドUniversity Of Florida Research Foundation,Inc. ディスプレイにおける輝度補償
KR102026473B1 (ko) * 2012-11-20 2019-09-30 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN103354077B (zh) * 2013-05-31 2017-02-08 上海和辉光电有限公司 一种像素驱动电路及显示面板
TWI497472B (zh) 2013-06-06 2015-08-21 Au Optronics Corp 顯示器之畫素驅動方法及其顯示器
KR101688923B1 (ko) * 2013-11-14 2016-12-23 엘지디스플레이 주식회사 유기발광표시장치 및 그 구동방법
CN103971635B (zh) * 2014-04-21 2016-03-02 京东方科技集团股份有限公司 一种显示器驱动信号补偿方法及装置和显示器
US9590510B1 (en) 2014-09-24 2017-03-07 Google Inc. Cable IR drop compensation
KR102263574B1 (ko) 2014-10-01 2021-06-11 삼성디스플레이 주식회사 표시 장치
KR101789602B1 (ko) 2014-12-31 2017-10-26 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 구동 방법
US9948094B1 (en) 2015-01-07 2018-04-17 Google Llc Power level switching circuit for a dual port adapter
US9748782B1 (en) 2015-01-12 2017-08-29 Google Inc. Power adapter charging modification based on a feedback loop
KR102390093B1 (ko) * 2015-05-28 2022-04-26 삼성디스플레이 주식회사 게이트 구동 회로 및 표시 장치
KR102455327B1 (ko) * 2015-06-15 2022-10-18 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
TWI569252B (zh) 2015-11-27 2017-02-01 友達光電股份有限公司 像素驅動電路及其驅動方法
CN105513536B (zh) * 2016-02-02 2018-06-29 京东方科技集团股份有限公司 一种像素驱动芯片、方法及像素结构
CN105976783B (zh) * 2016-07-20 2018-03-20 深圳市华星光电技术有限公司 数据信号驱动方法以及驱动装置
CN106847175B (zh) * 2017-03-01 2018-12-28 京东方科技集团股份有限公司 电致发光显示屏及其亮度均匀性补偿方法、***
CN107103879B (zh) * 2017-06-07 2019-08-06 京东方科技集团股份有限公司 一种有机发光显示面板的补偿方法及装置
CN107749273B (zh) 2017-11-07 2019-10-15 京东方科技集团股份有限公司 电信号检测模组、驱动方法、像素电路和显示装置
CN110444165B (zh) * 2018-05-04 2021-03-12 上海和辉光电股份有限公司 像素补偿电路以及显示装置
TWI671729B (zh) 2018-09-04 2019-09-11 友達光電股份有限公司 畫素電路及其運作方法
TWI682381B (zh) * 2018-10-17 2020-01-11 友達光電股份有限公司 畫素電路、顯示裝置及畫素電路驅動方法
CN109243374A (zh) * 2018-11-29 2019-01-18 昆山国显光电有限公司 显示面板内部电源的压降补偿***及方法
CN110428776B (zh) * 2019-08-14 2021-03-19 京东方科技集团股份有限公司 像素电路及检测方法、显示面板以及显示装置
CN110675817A (zh) * 2019-09-18 2020-01-10 广东晟合技术有限公司 一种用于oled面板的ddi ir压降补偿方法
CN110992884B (zh) * 2019-12-24 2021-07-09 武汉天马微电子有限公司 一种显示面板、显示装置和显示面板的侦测补偿方法
CN111540301A (zh) * 2020-01-15 2020-08-14 重庆康佳光电技术研究院有限公司 一种像素补偿电路、显示基板及显示装置
CN113380163A (zh) * 2020-03-10 2021-09-10 鸿富锦精密电子(郑州)有限公司 显示状态侦测***
CN112017595A (zh) * 2020-09-02 2020-12-01 Tcl华星光电技术有限公司 显示面板及电子设备
CN114519969A (zh) * 2020-11-20 2022-05-20 深圳市柔宇科技股份有限公司 像素电路、显示面板及电子设备
CN113506538B (zh) * 2021-07-16 2022-10-04 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板
US11551607B1 (en) * 2021-08-19 2023-01-10 Innolux Corporation Electronic device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229508B1 (en) * 1997-09-29 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
US6995519B2 (en) * 2003-11-25 2006-02-07 Eastman Kodak Company OLED display with aging compensation
CA2510855A1 (en) * 2005-07-06 2007-01-06 Ignis Innovation Inc. Fast driving method for amoled displays
KR100624137B1 (ko) * 2005-08-22 2006-09-13 삼성에스디아이 주식회사 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법
WO2007090287A1 (en) * 2006-02-10 2007-08-16 Ignis Innovation Inc. Method and system for light emitting device displays
CA2556961A1 (en) * 2006-08-15 2008-02-15 Ignis Innovation Inc. Oled compensation technique based on oled capacitance
KR100902238B1 (ko) * 2008-01-18 2009-06-11 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR100939211B1 (ko) * 2008-02-22 2010-01-28 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법

Also Published As

Publication number Publication date
TW201216244A (en) 2012-04-16
US20120086694A1 (en) 2012-04-12

Similar Documents

Publication Publication Date Title
TWI428890B (zh) 具電源電壓降補償功能之畫素電路與發光面板
CN101976546B (zh) 具电源电压降补偿功能的像素电路与发光面板
JP3852916B2 (ja) ディスプレイ装置
TWI415076B (zh) 有機發光二極體之像素驅動電路
US7825880B2 (en) Pixel circuit
KR101848506B1 (ko) 유기발광 표시장치
US8698848B2 (en) Display apparatus, light detection method and electronic apparatus
JP5073547B2 (ja) 表示駆動回路と表示駆動方法
WO2020118814A1 (zh) 像素驱动电路、显示装置及驱动方法
US20110169812A1 (en) Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
TWI688943B (zh) 畫素電路及其驅動方法
JP4952972B2 (ja) 自発光表示装置、発光条件最適化装置、発光条件最適化方法及びプログラム
JP2012255875A5 (zh)
JP2004302211A (ja) 画素回路、電気光学装置および電子機器
WO2013076774A1 (ja) 表示装置及びその制御方法
TW201503084A (zh) 有機發光顯示裝置之像素
JP5756865B2 (ja) 表示装置及びその制御方法
KR101978798B1 (ko) 온도보상회로를 포함하는 유기발광 표시장치
KR20170060214A (ko) 화소 회로 및 이를 포함하는 유기 발광 표시 장치
TWI493524B (zh) 發光顯示器的畫素驅動電路及相關裝置與方法
CN109637444B (zh) 一种显示装置及其驱动方法
US20110164011A1 (en) Display apparatus, light detection method and electronic apparatus
CN103021339B (zh) 像素电路、显示装置及其驱动方法
WO2013076771A1 (ja) 表示装置の駆動方法
CN104269142A (zh) 触摸驱动电路及其驱动方法