TWI385454B - 液晶面板 - Google Patents

液晶面板 Download PDF

Info

Publication number
TWI385454B
TWI385454B TW097135338A TW97135338A TWI385454B TW I385454 B TWI385454 B TW I385454B TW 097135338 A TW097135338 A TW 097135338A TW 97135338 A TW97135338 A TW 97135338A TW I385454 B TWI385454 B TW I385454B
Authority
TW
Taiwan
Prior art keywords
scan line
scan
liquid crystal
crystal panel
period
Prior art date
Application number
TW097135338A
Other languages
English (en)
Other versions
TW201011426A (en
Inventor
Yung Shun Yang
Original Assignee
Chimei Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chimei Innolux Corp filed Critical Chimei Innolux Corp
Priority to TW097135338A priority Critical patent/TWI385454B/zh
Priority to US12/466,540 priority patent/US20100066656A1/en
Publication of TW201011426A publication Critical patent/TW201011426A/zh
Application granted granted Critical
Publication of TWI385454B publication Critical patent/TWI385454B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Description

液晶面板
本發明是有關於一種像素準位多工(Pixel Level Multiplexing,PLM)架構的液晶面板,且特別是有關於一種可減少所需的閘極驅動器(source driver)數目的液晶面板。
目前的平面顯示器(FPD)種類繁多,如液晶顯示器(LCD)、有機電激發光顯示器(OLED)以及電漿顯示器(PDP)等。然而,不論是何種平面顯示器,其顯示面板的架構均相似,即在基板(substrate)上配置有縱橫交錯的掃描線路(scan line)與資料線路(data line),且每一個掃描線路與資料線路交叉處即配置一像素(pixel)。像素經由掃描線路接收掃描訊號以決定是否被致能或導通,並在其被導通時經由資料線路接收資料訊號以顯示影像。
液晶面板的解析度越高,其所需的閘極驅動晶片就要越多,且每一條掃描線均需要設置對應的焊墊(pad)以連接至閘極驅動晶片,這不僅需要相當多的佈局面積,同時也會增加額外的製造成本。因此,如何在維持相同解析度的情況下以減少所需的閘極驅動晶片的接腳數,便是目前液晶面板驅動技術的重要發展方向之一。
圖1即為根據習知技術之液晶面板之局部電路示意圖。液晶面板中的局部電路100包括複數條資料線(如DL1 、DL2 )以及N條掃描線(如SEi 、SOi ,其中i、N為正整數,i為掃描線的索引值,且0<i≦N/2),其中奇掃描 線SOi 對應於奇畫素列110,偶掃描線SEi 對應於偶素列120,其中偶畫素列120與奇畫素列110分別包括複數個畫素單元(如111、112、121以及122),每一畫素單元中會包括電晶體、液晶電容以及儲存電容等元件,畫素單元可採用習知的畫素結構,圖1中之畫素單元(如111、112、121以及122)僅為示意。
以偶畫素列120與奇畫素列110為例,偶畫素列120耦接於偶掃描線SEi ,而奇畫素列110則耦接於奇掃描線SOi ,而奇掃描線SOi 的另一端則耦接至電晶體M1的一端,而電晶體M1的另一端則耦接於下一條偶掃描線SEi+1 ,且電晶體M1的閘極耦接於偶掃描線SEi 。當偶掃描線SEi 與SEi+1 均致能時(即邏輯高電位時),奇畫素列110與偶畫素列120均會開啟以便資料線(如DL1 、DL2 )寫入畫素資料至對應的畫素單元(如111、112)中。然後,當只有偶掃描線SEi 致能時,則奇畫素列110關閉而剩下偶畫素列120開啟以便資料線(如DL1 、DL2 )寫入畫素資料至畫素列120的畫素單元(如121、122)中以更新畫素列120中的畫素電壓。其餘奇掃描線、偶掃描線與對應的畫素單元的電路結構則類推,在此不加贅述。此外,值得注意的是,圖1中的電晶體M1、M2可形成於液晶面板的扇出區150或非可視區(non-active area)。
奇掃描線SOi 與偶掃描線SEi+1 所接收的掃描信號(即閘極驅動器所須輸出的掃描信號)的波形則如圖2所示,圖2為根據圖1之掃描信號波形圖,其中在第二期間T2的前 半週期中,偶掃描線SEi 與SEi+1 均致能,此時,子畫素列110與畫素列120均會開啟。然後,在第二期間T2的後半週期中,偶掃描線SEi 維持致能,而偶掃描線SEi+1 則失能,此時,僅剩畫素列120開啟,利用上述時序,便能依序更新子畫素列110與偶畫素列120中的畫素資料。
接著,偶掃描線SEi+1 在第三期間T3中致能以便更新所對應的奇畫素列與偶畫素列,而在第一期間T1中,偶掃描線SEi 則是配合上一條偶掃描線SEi-1 的掃描信號,在第一期間T1的前半週期中致能以便更新對應奇掃描線SOi-1 的奇畫素列(如同偶掃描線SEi+1 在第二期間T2的前半週期配合偶掃描線SEi 而致能一般)。值得注意的是,上述第一期間T1、第二期間T2以及第三期間T3的週期相同,其餘掃描線的掃描信號則依此類推以更新整個面板的畫素。利用圖1之面板架構,僅需半數的掃描信號來驅動所有的畫素單元,也就可以減少閘極驅動晶片的使用數目。
在驅動過的過程中,畫素單元會因掃描信號的電位變化而受影響,也就是所謂的饋通效應(feed through effect)。但是在第二期間T2中,偶畫素列120僅會受到偶掃描線SEi 的下降緣201所產生饋通效應的影響,而奇畫素列110則會受到偶掃描線SEi 的掃描信號的下降緣201與下一條偶掃描線SEi+1 的掃描信號的下降緣202所產生饋通效應的影響。因此,在驅動過程中,奇畫素列110所受到的饋通效應會大於偶畫素列120。若整個畫面給予相同灰階,則因為上述饋通效應的不同將造成畫面品質不均。
圖3為根據圖1之液晶面板100之局部等效電路圖。其中畫素單元111包括電晶體M111、液晶電容Clc2以及儲存電容Cst2,而電容Cgs2則是用來表示電晶體M111的閘極-源極間的等效電容,而電容Cgsf則是用來表示電晶體M1的閘極-源極間的等效電容。畫素單元121的電路結構與畫素單元111相同,在此不加累述。配合圖3中的等效電容與圖2之信號波形圖,可以計算出掃描信號的電壓變化(由高電壓Vgh至Vgl)對畫素單元111與121的畫素電壓(即液晶電容Clc2與Clc1上所儲存的畫素電壓)的影響。
在第二期間T2中,畫素單元121上的畫素電壓僅會受到偶掃描線SEi 的下降緣201(請參照圖2)的影響,也就是經由電容Cgs1所造成的電壓下降,其饋通電壓(feed through voltage)△V1可以表示如下: 其中上式(1)中之Cgs1、Clc以及Cst1即表示相對應之等效電容值。
畫素單元111則會受到偶掃描線SEi 的掃描信號的下降緣201與SEi+1 的掃描信號的下降緣202的影響,其饋通電壓(feed through voltage)△V2可以表示如下: 其中,其中上式(2)中,n表示偶畫素列120中的畫素單元的數目,CX則表示Cgs2與(Clc2+Cst2)串聯的值。
由上述公式(1)與(2)可知,畫素單元111因掃描信號所造成的饋通電壓△V2會大於畫素單元121因掃描信號所造成的饋通電壓△V1。因此,在驅動過程中,畫素單元111與畫素單元121上的畫素電壓會因掃描信號而有不同的電壓變化,這會影響顯示的品質與穩定性。
此外,當偶掃描線SEi 失能時,奇掃描線SOi 會處於浮接(floating)的狀態,因為電晶體M111的閘極附近有許多電路線或電容等,會導致電晶體M111的閘極電壓受到這些電性耦合作用而飄移至共同電壓Vcom而影響液晶電容Clc2上的畫素電壓。
本發明提供一種液晶面板,利用間隔的兩條掃描線,以配合的方式來驅動畫素單元以減少液晶面板所需的閘極驅動器(接腳)數目,並且在掃描線上增設電容或是改變其掃描信號的驅動波形來降低掃描信號對畫素電壓的影響。
本發明另提供一種液晶面板,在掃描線間增設控制線與對應的電晶體(開關),只要透過控制線即可掃描所有的掃描線,藉此減少所需的閘極驅動器(接腳)數目,並藉此減少掃描信號對每一畫素單元的饋通效應差異,以增加液晶面板的顯示品質。
承上述,本發明提出一種液晶面板,具有N條掃描線與N個畫素列,N為正整數,該液晶面板包括一第i掃描線、一第i+1掃描線、一第一電晶體以及一第一電容,其中上述第i掃描線用以掃描一第i畫素列,上述第i+1掃描 線用以掃描一第i+1畫素列,其中上述第i畫素列與上述第i+1畫素列相鄰;一第i+3掃描線,用以掃描一第i+3畫素列。上述第一電晶體的汲極與源極分別耦接於上述第i掃描線與上述第i+3掃描線,且上述第一電晶體的閘極耦接於上述第i+1掃瞄線,上述第一電容耦接於上述第i掃描線與一共用端之間;其中,上述第i畫素列、上述第i+1畫素列以及上述第i+3畫素列分別包括複數個畫素單元,其中i為正整數且i小於等於N-3。
在本發明一實施例中,上述之液晶面板中之該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
在本發明一實施例中,上述之液晶面板中之該第i掃描線為一偶掃描線,該第i+1掃描線為一奇掃描線。
在本發明一實施例中,上述共用端為一接地端或一共用電壓端。
在本發明一實施例中,其中上述第一電容可由一第一金屬層、一絕緣層、一第二金屬層、一緩衝層、一透明電極以及至少一介層窗所形成。其中,上述絕緣層形成於上述第一金屬層之上,上述第二金屬層形成於上述第一金屬層之上,緩衝層形成於上述第二金屬層之上,上述透明電極形成上述緩衝層之上以及上述介層窗用以連接上述第一金屬層與上述透明電極。
在本發明一實施例中,其中上述第i+1掃描線接收一第一掃描信號,上述第i+3掃描線接收一第二掃描信號,其中在一第一期間之前半週期中,上述第一掃描信號致 能;在一第二期間中,上述第一掃描信號致能且上述第二掃描信號在上述第二期間之前半週期中致能;在一第三期間中,上述第二掃描信號致能。上述第一期間在上述第二期間之前,上述第二期間在上述第三期間之前,且上述第一、第二以及第三期間的長度相等。
在本發明一實施例中,其中上述第一電晶體為一薄膜電晶體,且形成於一扇出區。
本發明另提出一種液晶面板,具有N條掃描線與N個畫素列,N為正整數,該液晶面板包括一第i掃描線、一第i+1掃描線、一第i+3掃描線以及一第一電晶體。其中,上述第i掃描線用以掃描一第i畫素列;上述第i+1掃描線用以掃描一第i+1畫素列,其中上述第i畫素列與上述第i+1畫素列相鄰;上述第i+3掃描線用以掃描一第i+3畫素列;上述第一電晶體的汲極與源極分別耦接於上述第i掃描線與上述第i+3掃描線,且上述第一電晶體的閘極耦接於上述第i+1掃瞄線;其中,上述第i+1掃描線接收一第一掃描信號,上述第i+3掃描線接收一第二掃描信號,且在一第一期間之前半週期中,上述第一掃描信號致能;在一第二期間中,上述第一掃描信號致能且上述第二掃描信號在上述第二期間之前半週期中致能,且在上述第二期間中,上述第一掃描信號之一第一致能電壓大於上述第二掃描信號之一第二致能電壓,其中i為正整數且i小於等於N-3。
在本發明一實施例中,在上述第二期間後之一第三期 間中,上述第二掃描信號致能,且上述第二掃描信號在上述第三期間中之上述第二致能電壓等於上述第一掃描信號在上述第二期間中之上述第一致能電壓。上述第一期間在上述第二期間之前,上述第二期間在上述第三期間之前,且上述第一、第二以及第三期間的長度相等。
在本發明一實施例中,上述第i畫素列、上述第i+1畫素列與上述第i+3畫素列分別包括複數個畫素單元。
在本發明一實施例中,上述液晶面板中之該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
在本發明一實施例中,上述液晶面板中之該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
本發明另提出一種液晶面板,具有N條掃描線與N個畫素列,N為正整數,該液晶面板包括一第一控制線一第二控制線一第三控制線一第一電晶體以及一第二電晶體。其中上述第一控制線對應於上述第i掃描線與上述第i+1掃描線;上述第二控制線對應於一第i+2掃描線與一第i+3掃描線;上述第三控制線,對應於一第i+4掃描線與一第i+5掃描線;上述第一電晶體的汲極與源極分別耦接於上述第i掃描線與第二控制線,且上述第一電晶體的閘極耦接於上述第一控制線;上述第二電晶體的汲極與源極分別耦接於上述第i+1掃描線與上述第一控制線,且上述第二電晶體的閘極耦接於上述第三控制線,其中,上述第i掃描線與上述第i+1掃描線相鄰,上述第i+2掃描線與上述第i+3掃描線相鄰,上述第i+4掃描線與上述第i+5掃 描線相鄰,其中i為正整數且i小於等於N-5。
在本發明一實施例中,其中在上述第一控制掃描線之一掃描期間中,上述第一控制掃描線致能,且上述第二控制線在上述掃描期間之前半週期中致能,上述第三控制條掃描線在上述掃描期間之後半週期中致能。
在本發明一實施例中,其中上述每一該些掃描線分別對應於一畫素列,上述畫素列分別具有複數個畫素單元。
在本發明一實施例中,上述液晶面板中之該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
在本發明一實施例中,上述液晶面板中之該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
本發明因採用多條掃描線相互搭配或以間接方式來驅動畫素單元以減少面板所需的閘極驅動器(接腳)數目,並且藉由增設電容或改變其掃描信號的驅動波形來減少因掃描信號的電壓轉換所造成的饋通效應,以及降低掃描信號對對畫素電壓的影響。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
第一實施例
請同時參照圖1~圖3,為降低畫素單元111的饋通電壓△V2,本實施例在奇掃描線SOi 上連接一電容Cst,如圖4所示,圖4為根據本發明第一實施例所述之液晶面板之局部電路示意圖。其中,電容Cst與奇掃描線SOi 上的 畫素單元111並聯,以增加其並聯後的電容值。請參照上述公式(2),在增設電容Cst後,其中的公式(2)中的(Cgsn ×CX)會變成(Cgs+n×CX+Cst),即其數值變大,因此饋通電壓△V2便會降低而較趨近於饋通電壓△V1。由於電容Cst是並聯於奇掃描線SOi 上的所有畫素單元(如112),因此電容Cst也同樣具有降低奇掃描線SOi 上的其他畫素單元(如112)的饋通電壓的功效。
在其他的奇掃描線(如SOi+1 )上,本實施例同樣在其上並聯一個電容Cst,以降低掃描信號對每一條(奇或偶)掃描線的影響。電容Cst的另一端可耦接於共用電壓端Vcom或接地端皆可,只要可以增加奇掃描線SOi 上的等效電容值即可。關於圖4之其餘電路與其操作方式則如同上述圖1與圖2的說明,在此不加累述。此外,由於有大電容值的電容Cst存在,因此奇掃描線較不會受到其他電路的影響而改變其電壓值。
由於電容Cst必須足以影響奇掃描線SOi 上所有的畫素單元,因此必須具有較大的電容值,但較大的電容值通常需要大面積才可達成。因此,本實施例以三明治的夾層結構方式來設計此一電容Cst,請參照圖5,圖5為根據本實施例之電容Cst之結構圖,其中第一金屬層M1與第二金屬層M2為電容Cst的兩端,透明電極ITO位於第二金屬層M2的另一側,並經由介層窗(via)502連接至第一金屬層M1。由於第二金屬層M2位於透明電極ITO與第一金屬層M1之間,因此可以形成較大的重疊面積以形成較 大的電容值。其中,透明電極ITO與第二金屬層M2之間則具有緩衝層520,而第一金屬層M1與第二金屬層M1之間則具有絕緣層510。一般而言,緩衝層(passivation film)520的材質例如為二氧化矽(SiO2),而絕緣層(gate insulation film)510的材質則例如為氮化矽(SiNx)。圖5的電容Cst的結構可由一般的液晶面板製程來達成,在此不加累述。
第二實施例
除了經由增設電容Cst來降低奇掃描線SOi 與偶掃描線SEi 之間的差異外,本實施例另提出一種經由調整掃描信號的驅動波形來降低拉回電壓△V1、△V2之間的差異的方法。
請同時參照圖6與圖1,圖6為根據本發明第二實施例之掃描信號波形圖,適用於驅動如圖1的液晶面板。其中,在第二期間T2中,令偶掃描線SEi 的致能電壓620的電壓值為Vgh2,而偶掃描線SEi+1 的致能電壓610的電壓值為Vgh1,其中Vgh2大於Vgh1。Vgl則為偶掃描線SEi+1 或偶掃描線SEi 失能時的電壓值(或稱為邏輯低電位)。由於偶掃描線SEi 、SEi+1 的掃描信號波形改變,因此習知技術中之公式(1)與公式(2)可以分別修改為公式(3)與公式(4)如下:
經由上述公式(4)可知,當電壓值Vgh1下降時,畫素單元121上的拉回電壓△V1與畫素單元111上的拉回電壓△V2便會較為接近。在掃描整個面板上的畫素單元時,其掃描信號則如同圖6中的偶掃描線SEi 與偶掃描線SEi+1 所示,其掃描信號具有一延遲時間,或稱為掃描期間,依序以相同的波形掃描整個面板區域。經由本發明之揭露,在本技術領域具有通常知識者應當可以輕易推知其餘掃描線所對應的掃描信號波形與其時序,在此不加累述。
第三實施例
圖7為根據本發明第三實施例之液晶面板的電路示意圖,在圖7中,液晶面板中的局部電路700包括複數條資料線(如DL1 、DL2 )、控制線SCi 、奇掃描線SOi 以及偶掃描線SEi ,其中i為掃描線的索引值,若液晶面板包括N條掃描線,則0<i≦N/2,i、N皆為正整數。其中,每一條控制線均對應於一條奇掃描線與一條偶掃描線,以控制線SCi 為例,其對應的為奇掃描線SOi 與偶掃描線SEi ,奇掃描線SOi 用以掃描奇畫素列710,而偶掃描線SEi 則用以掃描偶畫素列720,其中奇畫素列710與偶畫素列720分別包括複數個畫素單元(如711、712、721、722)。畫素單元中的結構則與習知技術相同,即具有液晶電容、儲存電容(未繪示)以及電晶體等結構,可依照不同需求採用不同的畫素結構,在此不加累述。
電晶體M701耦接於奇掃描線SOi 與控制掃描線SCi+1 之間,且電晶體M701的閘極耦接第i條控制線SLi 。電晶體M703則耦接於偶掃描線SEi 與第i+2條控制線SCi+2 之間,且電晶體M703的閘極耦接第i+1條控制線SCi+1 ,其餘奇、偶掃描線與對應的控制掃描線的連接關係則依此類推,不再累述。
圖7的掃描方式則請參照圖8,圖8為根據圖7之掃描信號波形圖。液晶面板中的局部電路700包括控制線SCi 、奇掃描線SOi 以及偶掃描線SEi 。控制線SCi 在其掃描期間Ts 中致能,此時,電晶體M701導通,下一條控制線SCi+1 會在掃描期間Ts 的前半週期TS1 中致能以開啟奇掃描線SOi 。接下來,再下一條控制線SCi+2 會在掃描期間Ts 的後半週期TS2 致能以導通電晶體M703以開啟偶掃描線SEi 。如此,在掃描期間Ts 中便能完成寫入畫素資料至對應控制線SCi 的奇畫素列710與偶畫素列720上的畫素單元(如711、712、721、722)。液晶面板上其餘偶掃描線與奇掃描線的掃描方式則類推,不再贅述。
換言之,在本實施例中,閘極驅動器僅需驅動所有控制線即可對所有的畫素單元進行掃描(即對應掃描所有的奇掃描線與偶掃描線),而控制線SCi 的數目則僅有液晶面板中所有掃描線(包括偶掃描線與奇掃描線)的一半數目,藉此可減少驅動面板所需的閘極驅動器數目。此外,值得注意的是,上述實施例中所述之奇掃描線與偶掃描線主要是用來區分相鄰的兩條掃描線,本發明並不以其名稱為 限,在本發明另一實施例中,其佈局位置亦可對調。
由於控制線SCi 不會直接去開啟畫素單元,而是與下兩條控制線SCi+1 、SCi+2 相互配合,以間接方式來致能對應的奇掃描線SOi 與偶掃描線SEi 。因此,控制線SCi 上的掃描信號會有兩個脈衝810、820,其中脈衝810是用來配合前兩條控制線SCi-1 、SCi-2 ,而脈衝820才是用來開啟對應於控制線SCi 的奇畫素列710與偶畫素列720。
由於在驅動的過程中,奇畫素列710與偶畫素列720的驅動方式與其電路結構相同,因此其畫素單元(如711與721)所受到的饋通效應一致,也就是控制線SCi 、SCi+1 、SCi+2 上的掃描信號對畫素單元711與721的影響相同。奇畫素列710與偶畫素列720上的畫素單元受掃描方式而影響其畫素電壓的程度較為一致,因此其畫面顯示的品質較為穩定。而且,相較於習知技術,本實施例僅需使用半數的掃描信號即可驅動所有的畫素列,不像習知技術,每個畫素列均需要一個掃描信號來驅動。藉由本發明之技術手段,可以減少驅動面板所需的閘極驅動晶片的數目、掃描線數目以及面板的扇出區面積。
此外,值得注意的是,電晶體M701~M703與圖1中的電晶體M1、M2一樣,皆可形成於扇出區150中。當然,若面板的佈局區域尚有空間,亦可依照設計者需求,將其設置於適當的區域。
圖7僅繪示驅動電路的一部份,其餘的控制線同樣會對應於一個奇畫素列與一個偶畫素列,其結構與驅動方式 則如上述圖7與圖8所述,本技術領域具有通常知識者,在經由本發明之揭露後,應可輕易類推,在此不加累述。
此外,值得注意的是,上述實施例中所述之奇掃描線SOi 與偶掃描線SEi 僅是用來描述掃描線之間的位置關係,本發明並不以其為限。若液晶面板中具有N條掃描線,則奇掃描線SOi 與偶掃描線SEi 也可以分別用第i掃描線與第i+1掃描線來表示,其中N、i為正整數且i小於N。在本技術領域具有通常知識者,經由本實施例之揭露後,應可輕易推知其餘適用之掃描線位置之表示方式,在此不再贅述。
綜上所述,本發明根據饋通效應的原理,分別提出以新增大電容、改變其掃描信號的波形以及直接調整其驅動電路等方式來降低掃描信號對不同畫素列的影響。藉由本發明之技術手段,可以改善畫面品質不均的問題以及減少掃描信號的電位變化對畫素電壓的影響。
雖然本發明已揭露較佳實施例如上所述,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、700‧‧‧液晶面板的局部電路
110、710‧‧‧奇畫素列
120、720‧‧‧偶畫素列
111、112、121、122‧‧‧畫素單元
150‧‧‧扇出區
201‧‧‧下降緣
202‧‧‧下降緣
502‧‧‧介層窗
510‧‧‧絕緣層
520‧‧‧緩衝層
610、620‧‧‧致能電壓
711、712、721、722‧‧‧畫素單元
810、820‧‧‧掃描信號的脈衝
DL1 、DL2 ‧‧‧資料線
SOi ~SOi+2 ‧‧‧奇掃描線
SEi ~SEi+2 ‧‧‧偶掃描線
SCi ~SCi+2 ‧‧‧控制線
M1、M2、M111、M121‧‧‧電晶體
M701、M702、M703‧‧‧電晶體
T1‧‧‧第一期間
T2‧‧‧第二期間
T3‧‧‧第三期間
Clc1、Clc2‧‧‧液晶電容
Cst2、Cst1‧‧‧儲存電容
Cgs2‧‧‧電晶體M111的閘極-源極間的等效電容
Cgs1‧‧‧電晶體M121的閘極-源極間的等效電容
Cgsf‧‧‧電晶體M1的閘極-源極間的等效電容
Cst‧‧‧電容
M1‧‧‧第一金屬層
M2‧‧‧第二金屬層
ITO‧‧‧透明電極
Vgh1、Vgh2‧‧‧掃描信號的致能電壓值
Vgl‧‧‧掃描線失能時的電壓值
Ts ‧‧‧掃描期間
TS1 ‧‧‧掃描期間Ts 的前半週期
TS2 ‧‧‧掃描期間Ts 的後半週期
圖1即為根據習知技術之液晶面板局部電路示意圖。
圖2為根據圖1之掃描信號波形圖。
圖3為根據圖1之液晶面板100之局部等效電路圖。
圖4為根據本發明第一實施例所述之液晶面板之局部電路示意圖。
圖5為根據本發明第一實施例之電容Cst之結構圖。
圖6為根據本發明第二實施例之掃描信號波形圖。
圖7為根據本發明第三實施例之液晶面板的局部電路示意圖。
圖8為根據圖7之掃描信號波形圖。
700‧‧‧液晶面板的局部電路
710‧‧‧奇畫素列
720‧‧‧偶畫素列
711、712、721、722‧‧‧畫素單元
DL1 、DL2 ‧‧‧資料線
SOi ~SOi+2 ‧‧‧奇掃描線
SEi ~SEi+2 ‧‧‧偶掃描線
SCi ~SCi+2 ‧‧‧控制線
M111、M121、M701、M702、M703‧‧‧電晶體

Claims (24)

  1. 一種液晶面板,具有N條掃描線與N個畫素列,N為正整數,該液晶面板包括:一第i掃描線,用以掃描一第i畫素列,其中i為正整數且i小於等於N-3;一第i+1掃描線,用以掃描一第i+1畫素列,其中該第i畫素列與該第i+1畫素列相鄰;一第i+3掃描線,用以掃描一第i+3畫素列;一第一電晶體,該第一電晶體的一汲極與一源極分別耦接於該第i掃描線與該第i+3掃描線,且該第一電晶體的一閘極耦接於該第i+1掃瞄線;以及一第一電容,耦接於該第i掃描線與一共用端之間;其中,該第i畫素列、該第i+1畫素列以及該第i+3畫素列分別包括複數個畫素單元。
  2. 如申請專利範圍第1項所述之液晶面板,其中該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
  3. 如申請專利範圍第2項所述之液晶面板,其中該第i掃描線為一偶掃描線,該第i+1掃描線為一奇掃描線。
  4. 如申請專利範圍第1項所述之液晶面板,其中該共用端為一接地端或一共用電壓端。
  5. 如申請專利範圍第1項所述之液晶面板,其中該第一電容包括:一第一金屬層;一絕緣層,形成於該第一金屬層之上; 一第二金屬層,形成於該第一金屬層之上;一緩衝層,形成於該第二金屬層之上;一透明電極,形成該緩衝層之上;以及至少一介層窗,用以連接該第一金屬層與該透明電極。
  6. 如申請專利範圍第1項所述之液晶面板,其中該第i+1掃描線接收一第一掃描信號,該第i+3掃描線接收一第二掃描信號,其中在一第一期間之前半週期中,該第一掃描信號致能;在一第二期間中,該第一掃描信號致能且該第二掃描信號在該第二期間之前半週期中致能;在一第三期間中,該第二掃描信號致能。
  7. 如申請專利範圍第6項所述之液晶面板,其中該第一期間在該第二期間之前,該第二期間在該第三期間之前,且該第一、第二以及第三期間的長度相等。
  8. 如申請專利範圍第1項所述之液晶面板,其中該第一電晶體係形成於一扇出區。
  9. 如申請專利範圍第1項所述之液晶面板,其中該第一電晶體為一薄膜電晶體。
  10. 一種液晶面板,具有N條掃描線與N個畫素列,N為正整數,該液晶面板包括:一第i掃描線,用以掃描一第i畫素列,其中i為正整數且i小於等於N-3;一第i+1掃描線,用以掃描一第i+1畫素列,其中該第i畫素列與該第i+1畫素列相鄰; 一第i+3掃描線,用以掃描一第i+3畫素列;以及一第一電晶體,該第一電晶體的一汲極與一源極分別耦接於該第i掃描線與該第i+3掃描線,且該第一電晶體的一閘極耦接於該第i+1掃瞄線;其中,該第i+1掃描線接收一第一掃描信號,該第i+3掃描線接收一第二掃描信號,且在一第一期間之前半週期中,該第一掃描信號致能;在一第二期間中,該第一掃描信號致能且該第二掃描信號在該第二期間之前半週期中致能,且在該第二期間中,該第一掃描信號之一第一致能電壓大於該第二掃描信號之一第二致能電壓。
  11. 如申請專利範圍第10項所述之液晶面板,其中在一第三期間中,該第二掃描信號致能,且該第二掃描信號在該第三期間中之該第二致能電壓等於該第一掃描信號在該第二期間中之該第一致能電壓。
  12. 如申請專利範圍第10項所述之液晶面板,其中該第一期間在該第二期間之前,該第二期間在該第三期間之前,且該第一、第二以及第三期間的長度相等。
  13. 如申請專利範圍第10項所述之液晶面板,其中該第i畫素列、該第i+1畫素列與該第i+3畫素列分別包括複數個畫素單元。
  14. 如申請專利範圍第10項所述之液晶面板,其中該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
  15. 如申請專利範圍第10項所述之液晶面板,其中該第i掃描線為一偶掃描線,該第i+1掃描線為一奇掃描線。
  16. 如申請專利範圍第10項所述之液晶面板,其中該第一電晶體係形成於一扇出區。
  17. 如申請專利範圍第10項所述之液晶面板,其中該第一電晶體為薄膜電晶體。
  18. 一種液晶面板,具有N條掃描線與N個畫素列,N為正整數,該液晶面板包括:一第一控制線,對應於該第i掃描線與該第i+1掃描線,其中i為正整數且i小於等於N-5;一第二控制線,對應於一第i+2掃描線與一第i+3掃描線;一第三控制線,對應於一第i+4掃描線與一第i+5掃描線;一第一電晶體,該第一電晶體的一汲極與一源極分別耦接於該第i掃描線與第二控制線,且該第一電晶體的一閘極耦接於該第一控制線;以及一第二電晶體,該第二電晶體的一汲極與一源極分別耦接於該第i+1掃描線與該第一控制線,且該第二電晶體的一閘極耦接於該第三控制線,其中,該第i掃描線與該第i+1掃描線相鄰,該第i+2掃描線與該第i+3掃描線相鄰,該第i+4掃描線與該第i+5掃描線相鄰。
  19. 如申請專利範圍第18項所述之液晶面板,其中在該第一控制掃描線之一掃描期間中,該第一控制掃描線致能,且該第二控制線在該掃描期間之前半週期中致能,該 第三控制條掃描線在該掃描期間之後半週期中致能。
  20. 如申請專利範圍第18項所述之液晶面板,其中每一該些掃描線分別對應於一畫素列,該畫素列具有複數個畫素單元。
  21. 如申請專利範圍第18項所述之液晶面板,其中該第一電晶體係形成於一扇出區。
  22. 如申請專利範圍第18項所述之液晶面板,其中該第一電晶體為薄膜電晶體。
  23. 如申請專利範圍第18項所述之液晶面板,其中該第i掃描線為一奇掃描線,該第i+1掃描線為一偶掃描線。
  24. 如申請專利範圍第18項所述之液晶面板,其中該第i掃描線為一偶掃描線,該第i+1掃描線為一奇掃描線。
TW097135338A 2008-09-15 2008-09-15 液晶面板 TWI385454B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW097135338A TWI385454B (zh) 2008-09-15 2008-09-15 液晶面板
US12/466,540 US20100066656A1 (en) 2008-09-15 2009-05-15 Liquid crystal display panel and method of scanning such liquid crystal display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097135338A TWI385454B (zh) 2008-09-15 2008-09-15 液晶面板

Publications (2)

Publication Number Publication Date
TW201011426A TW201011426A (en) 2010-03-16
TWI385454B true TWI385454B (zh) 2013-02-11

Family

ID=42006772

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097135338A TWI385454B (zh) 2008-09-15 2008-09-15 液晶面板

Country Status (2)

Country Link
US (1) US20100066656A1 (zh)
TW (1) TWI385454B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014130336A (ja) * 2012-11-30 2014-07-10 Semiconductor Energy Lab Co Ltd 表示装置
CN105469754B (zh) * 2015-12-04 2017-12-01 武汉华星光电技术有限公司 降低馈通电压的goa电路
TWI579825B (zh) * 2016-08-29 2017-04-21 友達光電股份有限公司 顯示面板及其驅動方法
CN106898323B (zh) 2017-04-07 2019-06-07 深圳市华星光电技术有限公司 一种液晶面板及其灰阶电压补偿方法、及其驱动电路
CN109960433B (zh) * 2017-12-25 2022-11-01 敦泰电子有限公司 触控显示设备及其控制方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030030609A1 (en) * 2001-08-09 2003-02-13 Hsin-Ta Lee Display apparatus with a time domain multiplex driving circuit
TW567463B (en) * 2002-03-06 2003-12-21 Chi Mei Optoelectronics Corp Display panel having time-domain multiplex driving circuit
US20050122304A1 (en) * 2003-12-08 2005-06-09 Lg Philips Lcd Co., Ltd. Liquid crystal display device and driving method thereof
US20060183263A1 (en) * 2005-02-16 2006-08-17 Chin-Mao Lin Structure and Manufacturing Method of An Image TFT Array
TWI277038B (en) * 2006-01-13 2007-03-21 Chi Mei Optoelectronics Corp A display with time-multiplexed driving circuit and driving method thereof
TW200737110A (en) * 2006-03-31 2007-10-01 Au Optronics Corp Pixel drive method and flat panel display

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100365474C (zh) * 2000-04-24 2008-01-30 松下电器产业株式会社 显示装置及其驱动方法
US6897908B2 (en) * 2001-11-23 2005-05-24 Chi Mei Optoelectronics Corporation Liquid crystal display panel having reduced flicker
JP2003316327A (ja) * 2002-04-23 2003-11-07 Internatl Business Mach Corp <Ibm> 表示装置、制御装置、及び制御方法
GB2466311B (en) * 2008-12-19 2010-11-03 Ingenia Holdings Self-calibration of a matching algorithm for determining authenticity
GB2466465B (en) * 2008-12-19 2011-02-16 Ingenia Holdings Authentication

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030030609A1 (en) * 2001-08-09 2003-02-13 Hsin-Ta Lee Display apparatus with a time domain multiplex driving circuit
TW567463B (en) * 2002-03-06 2003-12-21 Chi Mei Optoelectronics Corp Display panel having time-domain multiplex driving circuit
US20050122304A1 (en) * 2003-12-08 2005-06-09 Lg Philips Lcd Co., Ltd. Liquid crystal display device and driving method thereof
US20060183263A1 (en) * 2005-02-16 2006-08-17 Chin-Mao Lin Structure and Manufacturing Method of An Image TFT Array
TWI277038B (en) * 2006-01-13 2007-03-21 Chi Mei Optoelectronics Corp A display with time-multiplexed driving circuit and driving method thereof
TW200737110A (en) * 2006-03-31 2007-10-01 Au Optronics Corp Pixel drive method and flat panel display

Also Published As

Publication number Publication date
US20100066656A1 (en) 2010-03-18
TW201011426A (en) 2010-03-16

Similar Documents

Publication Publication Date Title
JP7366753B2 (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
US10670930B2 (en) Liquid crystal display capable of preventing display defect and rubbing failure
US8537094B2 (en) Shift register with low power consumption and liquid crystal display having the same
KR101254473B1 (ko) 주사 신호선 구동 회로 및 그것을 구비한 표시 장치
KR101563265B1 (ko) 표시장치 및 그 구동 방법
TWI277944B (en) Liquid crystal display driving methodology with improved power consumption
EP1860639B1 (en) Display device
US20100259512A1 (en) Pixel array structure, flat display panel and method for driving flat display panel thereof
US9978330B2 (en) Display driving method using overlapping scan mode with reduced coupling effect
US9093045B2 (en) Liquid crystal display device and method for driving the same
KR101730552B1 (ko) 횡전계 방식 액정표시장치 및 그 구동방법
US7791678B2 (en) Active device array substrate
JP2006154545A (ja) 液晶表示装置
US20100156862A1 (en) Liquid crystal display device
TWI385454B (zh) 液晶面板
JP2010250030A (ja) シフトレジスタおよびそれを備えた表示装置、ならびにシフトレジスタの駆動方法
JP4597939B2 (ja) 液晶表示装置とその駆動方法
CN101738794B (zh) 液晶面板
JP5465916B2 (ja) 表示装置
US8004625B2 (en) Active matrix substrate with pre-charge components and liquid crystal display panel thereof
JP2006078588A (ja) 液晶表示装置及び液晶表示装置の駆動方法
KR102180914B1 (ko) 표시장치
WO2013069559A1 (ja) 表示装置およびその駆動方法
WO2013031552A1 (ja) 液晶表示装置およびその駆動方法
TWI449019B (zh) 液晶顯示面板及其驅動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees