TWI304141B - Sample hold circuit and image display device using such sample hold circuit - Google Patents

Sample hold circuit and image display device using such sample hold circuit Download PDF

Info

Publication number
TWI304141B
TWI304141B TW092119911A TW92119911A TWI304141B TW I304141 B TWI304141 B TW I304141B TW 092119911 A TW092119911 A TW 092119911A TW 92119911 A TW92119911 A TW 92119911A TW I304141 B TWI304141 B TW I304141B
Authority
TW
Taiwan
Prior art keywords
potential
circuit
electrode
node
type transistor
Prior art date
Application number
TW092119911A
Other languages
English (en)
Other versions
TW200407591A (en
Inventor
Tobita Youichi
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of TW200407591A publication Critical patent/TW200407591A/zh
Application granted granted Critical
Publication of TWI304141B publication Critical patent/TWI304141B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Electronic Switches (AREA)
  • Logic Circuits (AREA)

Description

1304141 玟、發明說明: [發明所屬之技術領域] 本發明係有關於取樣保持電路及使用該取樣保持電路 之圖像顯示裝置’尤係關於對輸入電位取樣,並將取樣電 位予以保持及輸出之取樣保持電路以及使用該取樣保持電 路之圖像顯示裝置者。 [先前技術] 第76圖係表示習用液晶顯示裝置的主要部分電路圖。 於第76圖中,於液晶顯示襞置係在掃描線3〇1與資料線 之交又部配置液晶胞(cel1)303及取樣保持電路3〇4。取樣保 持電路304包含開關305及電容器307。開關3〇5係連接於資 料線302與節點N300之間,掃描線3〇1係在選擇電位為「h」 電位期間導通。開關305含有寄生電阻。於第76圖中,寄生 電阻係以並聯連接於開關3〇5之電阻元件3〇6表示。電容器 3〇7係連接於節點N300與共通電位vc〇M線間。液晶胞3〇3 則連接於節點N300與共通電位vc〇M線間。 、當掃描線3〇1上升至選擇電位之「H」電位時’開關3〇5 導通,節,點N3〇〇被充電至資料線3〇2的電位。又於掃描線 3〇^降至非選擇電位之「L」電位時,開關奶成為不導 通,即點N300的電位則靠電容器3〇7予以保持。於此,液 晶胞303顯示相應於節點N300之電位的透光率。 然而於習用液晶顯示裝置,在掃描線3〇ι為%電位 狀怨而貧料線302的電位發生變化時,電阻元件鳩介於節 點職與資料線3G2之間將μ漏電流流通,致使節點 314833修正本 5 1304141 V⑥生變化°因此需在預定週期内將節點N 3 0 0 的電位予以刷新(重寫,refresh),因而消費比較大的電力。 [發明内容] 本發明有鑑於上述的問題,其主要目的為提供一種保 持私位變化較小的取樣保持電路及使用該取樣保持電路的 圖像顯示裝置。 “本备月之取樣保持電路設有··其一方電極為承接於輸 入電位而於第1期間導通之第丨開關元件;其一方電極連接 於第1開關元件之另一方電極而於第2期間導通之第2開關 元件;其一方電極連接於第2開關元件之另一方電極而其另 方電極承接於預定之電位的第1電容器;以及將其輸入節 點料於第2開關元件之另一方電極,並將其輸出節點連接 於第1開關元件之另一方電極以將對應於輸入節點之電位 的電位輸出於輸出節點之驅動電路。因而使第丨及第2開關 元件於第!及第2期間導通,將輸人電位予以取樣後,即使 輪=電位發生變化,仍由驅動電路保持第丨開關元件之另一 方電極的電位,因而得以使取樣之電位發生較小的變化。 又本發明之圖像顯示裝置設有上述取樣保持電路,及 由其輸出電位所驅動之液晶胞或發光元件。於此只需較小 之階度電位或階度電流的刷新頻率,目此可達 的減低。 [貫施方式] 毛1實施形態 液晶顯示裝置構成的 第1圖為本發明第1實施形態彩色 314833修正本 6 1304141 A _中'該彩色液晶顯示裝置具備··液晶面板 1 ’垂直掃描電路7 ;及水平掃描電路8,例如係應用於行動 電活機者。 液晶面板1含有:複數行複數列配置之複數的液晶胞 (cell)2 ’對應於各列設有掃描線4及共通電位線5 ·,以及對 應於各行設有資料線6。 液晶胞2預先於各列中由每三個成}組。各組之三個液 晶胞2中分別設有R、G、B彩色濾光片。由各組之三個液晶 胞2構成一値晝素(pixel)3。 垂直掃描電路7係依圖像訊號對複數條之掃描線4以預 疋日守間逐次選擇,且將選擇之掃描線4變成選擇電位之「Η」 電位。當掃描線4變成選擇電位之「Η」電位時,將對應於 該掃描線4之各液晶胞2與對應於該液晶胞2之資料線6予以 結合。 水平掃描電路8係依圖像訊號在垂直掃描電路7選擇一 條的掃描線4的期間對複數條之資料線6,譬如依序各選擇 十二條,並對選擇之各資料線6供以階度電位(gradati⑽ voltage)VG。而液晶胞2之透光率則對應於階度電位之 電位而變化。 當藉由垂直掃描電路7及水平掃描電路8對液晶面板^ 之全部液晶胞完成掃描後,則於液晶面板丨即顯示一面圖 像。 ° 第2圖係表示第I圖_水平掃描電路8之要部的電路方 塊圖。於第2圖中,水平掃描電路8含有階度電位產私生電路 314833修正本 7 1304141 i w入·《私包吩i3 G階度電位產生電路⑺及驅動 μ 有由水平掃描電路8能同日士·g捲夕次w 只設 此為12)。 ^同日以擇之-貝料線6為相同之數(於 P白度包位產生電路丨〇含有串聯連接於第1 命 V1(5V)之節點與第2電 〜 包原电位 、弟2私“位V2(〇V)之節點間的叫個 (仁,η為自然數)電阻元件丨丨丨至丨丨州,及 個之雪$ /土 1 1 1 4接於η +1 牛.1至U.n+1間之η個的節點與輸出 間的η個開關12.1至12 η。 ^ 103 甚/比於Γ個電阻元件旧至η.η+1間之η個節點則分別 產生η階段的電位。開關丨9】 ㈣而口右…受圖像濃度訊號ρ ”有該專中之任-為導通狀態。輸出節點10a則將η ,位中的任一階段電位以階度電位%加以輸出嗜動 則以使選擇之資料線6成為階度電位% 纽 電流於資料線6。 〜't、… 請係表示對應於各液晶胞2所設之取 的構成電路圖。於第3圖中’該取樣保持電路 =、16’電容㈣及驅動電㈣。開關15、⑽串聯^ 應之貧料線6與驅動電路2〇之輸入節點N2〇間。開關μ、w 均在對應之掃描線4為選擇電位的「H」電位時導通,而於 對應之掃描線4為非選擇電位的「L」電位時為不導通者。' 開關15、16之各端子間存在寄生電阻。於第3圖 關15、16之寄生電阻分別由電阻元件17、18表示。電阻元 件17、18係分別並聯於開關15、16。開關15、⑽链如八 別由N型電晶體,或?型電晶體,或為由並聯連接之關; 314833修正本 8 1304141 μ Ιέ P 5!: % as m. ^ m 0 W <© ^ 4 ^ m 關 1 5、16 所含有之N型電晶體的閘極,或者掃描線4係經由反相器連 接於含在開關1 5、1 6之P型電晶體的閘極。 電容器19之一方電極連接於節點N20,而電容器19之 另一方電極則由共通電位線5接受共通電位VCOM。驅動電 路20輸出相等於輸入節點N20之電位於輸出節點N30。驅動 電路20之輸出節點N30係連接於開開15與16間的節點 N10,同時亦連接於液晶胞2之一方電極。且於液晶胞2之 另一方電極供給有共通電位VCOM。 其次說明該取樣保持電路14之動作。當掃描線4為選擇 電位之「H」電位時,開關15、16導通,節點N10、N20、 N3 0之電位與資料線6的電位相同。而於掃描線4為非選擇 電位之「L」電位時,節點N20之電位則由電容器19保持。 節點N10之電位則由驅動電路20保持為與節點N20相同之 電位。節點N20之電位介由電阻元件17、18受到資料線6之 電位變化的影響似欲變化,但因節點N10之電位受到驅動 電路20的保持,因此資料線6之電位變化對於節點N10之電 位的影響較習用為小。 第4圖係表示驅動電路20的構成電路圖。於第4圖t, 驅動電路20含有準位移位(level shift)電路21、25,電容器 29,上拉(pull up)電路30及下拉(pull down)電路33。 準位移位電路21含有串聯於第3電源電位V3( 15V)之 節點與接地電位GND之節點間的電阻元件22,N型場效電 晶體(以下稱N型電晶體)23,及P型場效電晶體(以下稱P型 9 314833修正本 1304141 電晶體)24。N型電晶體23之閘極連接於其汲極(節點N22)。 N型電晶體23構成二極體元件。P型電晶體24之閘極連接於 輸入節點N20。電阻元件22之電阻值係設定為較電晶體 23、24之導通電阻甚大之值。 設輸入節點N20之電位(階度電位)為VI,P型電晶體之 閾值電壓為VTP,N型電晶體之閾值電壓為VTN,則P型電 晶體24之源極(節點N23)的電位V23及N型電晶體23之汲極 (節點N22)的電位V22分別可由下式(1)(2)表示。 V23 = VI+ | VTP I ·····(1) V22 = VI+ I VTP I +VTN••…(2) 因此,準位移位電路2 1係僅將輸入電位VI予以準位移 位| VTP| +VTN之電位V22加以輸出。 準位移位電路25包含串聯於第4電源電位V4(5V)之節 點與第5電源電位V5(-10V)間的N型電晶體26、P型電晶體 27及電阻元件28。N型電晶體26之閘極連接於輸入節點 N20,P型電晶體27之閘極連接於其汲極(節點N27)。P型電 晶體27構成二極體元件。電阻元件28之電阻值設定成較電 晶體26、27之導通電阻值甚大之值。 N型電晶體26之源極(節點N26)電位V26及P型電晶體 27之汲極(節點N27)電位V27可分別由次式(3)(4)表示。 V26 = VI-VTN.......(3) ν27=νΐ-νΤΝ- I VTP | ......(4) 因此,準位移位電路25係僅將輸入電位VI予以準位移 位-VTN-|VTP|之電位V27加以輸出。 10 314833修正本 1304141 電容?s 2 9係連接於準位移位電路2 1之輸出郎點N 2 2與 準位移位電路25之輸出節點N27間。由電容器29傳達節點 N22之電位變化於節點N27,同時將節點N27之電位變化傳 達於節點N22 〇 上拉電路30含有串聯於第6電源電位V6(l 5 V)之節點 與輸出節點N30間的N型電晶體31及P型電晶體32。輸出節 點N3 0連接有負載電容器(load cap ac it or)(液晶胞2及開關 15、16之寄生電容器)36。N型電晶體31之閘極接受準位移 位電路21之輸出電位V22。P型電晶體32之閘極連接於其汲 極。P型電晶體32則構成二極體元件。而第6電源電位V6係 設定以使N型電晶體3 1動作於飽和區域,因此,N型電晶體 3 1進行所謂的源極跟隨(source follower)動作。 以下為說明的方便,如第5圖所示,假設P型電晶體32 之汲極(節點N3 0’)與輸出節點N30間為不導通狀態。N型電 晶體31之源極(節點N31)電位V31及P型電晶體32之汲極(節 點N30f)電位V30’可分別由次式(5)(6)表示。 V31=V22-VTN=VI+ | VTP | …··(5) V30f=V31- | VTP| =VI........(6)
再回到第4圖,下拉電路3 3含有串聯於第7電源電位 V7(-10V)節點與輸出節點N30間的P型電晶體35及N型電晶 體34。P型電晶體35之閘極接受準位移位電路25之輸出電 位V27。P型電晶體35之閘極係接受準位移位電路25的輸出 電位V27,N型電晶體34之閘極為連接於其汲極。即由N型 電晶體34構成二極體元件。因第7電源電位V7係設定以使P 11 314833修正本 1304141 型電晶體35動作於飽和區域,因此P型電晶體35將進行所 謂的源極跟隨動作。 為說明的方便,如第5圖所示,假設N型電晶體34之汲 極(節點N30’’)與輸出節點N30間為非導通狀態。則P型電晶 體35之源極(節點N34)電位V34及N型電晶體34之汲極(節 點N30”)電位V30”可分別由次式(7)(8)表示。 V34 = V27+ | VTP| =VI-VTN.·.(7) V30f,=V34 + VTN=VI..........(8) 數式(7)(8)係表示即使將P型電晶體32之汲極(節點 N30’)與N型電晶體34之汲極(節點N30”)予以連接,於第6 電源電位V6之節點與第7電源電位V7之節點間亦不會有電 流流通,此乃表示輸出節點N30之電位V0係與輸入節點 N20之電位VI相同。因此,只要將電阻元件22、28之電阻 值設定於十分大的值則於V0=VI為正常狀態時,其貫通電 流變為極小。
第6圖表示上述驅動電路2 0之交流動作(遷移狀態的動 作)的說明用時序圖。在第6圖中,於初期狀態下設定 VI = VL。由此V22、V27、V0係分另由下式表示。 V22=VL+ | VTP | +VTN V27 = VL- I VTP| -VTN V0=VL 而於時間tl時,若VI由VL上升至VH,則V22、V27、 V0於經過預定時間後各成為如下所示。
V22=VH+ | VTP I +VTN 12 314833修正本 1304141
\τ ^ η — λ r ττ I \ τ ηττ\ \ χ r ππχτ V 厶 / 一 νη 轉 I V I Γ I -Vi IN
V0=VH 在上述電位變化過程中將發生以下動作。準位移位電 路25當於時間tl輸入電位VI由VL上升至VH時,將使N型電 晶體26之驅動能力增高,使節點N26之電位V26急速上升。 由此使P型電晶體27之源極-閘極間電壓變大而使P型電晶 體27之驅動能力亦予以增高,因而使節點N27之電位V27 急速上升。 當節點N27之電位V27急速上升時,介由電容器29之結 合電容量使節點N22之電位V22僅急速上升VH-VL的份 量。對應於此輸出節點N30之電位V0亦由VL急速上升至 VH。 又於時間t2,當輸入電位VI由VH下降至VL時,則將使 P型電晶體24之驅動能力增高,使節點N23之電位V23急速 下降。由此使N型電晶體23之閘極-源極間電壓增大而使N 型電晶體23之驅動能力亦增高,使節點N22的電位V22急速 下降。 當節點N22的電位V22急速下降時,介由電容器29之結 合電容量使節點N27之電位V27僅急速下降VH-VL的份 量。對應於此,輸出節點N30之電位V0亦由VH急速下降至 VL。 又於驅動電路20,在正常狀態時之上拉電路30及下拉 電路33無貫通電流流通,如將電阻元件22、28之電阻值設 定為較電晶體23、24、26、27之導通電阻值為甚高的狀態, 13 314833修正本 1304141 則可使準位移位電路2 i,25之貫通電流亦變小 > 因此,可 達成直流電流的低減化。又由於設置有電容器糾能迅速 地對應於輸入電位VI的變化。 本第1實施形態之取樣保持電路14中,資料線6與驅動 電路20之輸入節點N20間串聯兩個開關15、16,由驅動電 路2 0將開關! 5、! 6間之節點N i 〇的電位保持於節點㈣的電 位’因此即使於資料線6的電位產生變化時亦可抑制節點 歸、N20、N30之電位變化於較小之值。由此可減少對節 點N10、⑽、N3G之電位刷新頻率以達到消耗電力的低減 又以預定週期切換液晶胞2之驅動電壓極性可獲得液 晶顯示裝置之低消耗電力化。以預定週期將液晶胞&驅動 =壓極性予以切換的方法,有如:將第2圖所示之第、電源 电位VI依預定週期交互切換為〜及〇v,而將第2電源電位 、^預疋週期父互切換為〇¥及5 V,以及如第3圖所示將共 通diLVcoivux預定週期交互切換為Gv及…的方法。 f述取樣保持電路14不但可應用於液晶顯示装置之圖 =不裝置以將階度電位予以取樣及保持,亦可應用於類 _ 之取枚及保持以供於負載電路之電路用則自不待 言0 又.辱£動電路20不僅可應用於液晶顯般 示裝置以傳達階声+ A 1力又心α恤頌 ,,^ 度毛位,亦可應用於控制輸出節點的電位 目寻於輸入類比電位的類比緩衝器則自不待言。 驅動電路2〇之場效電晶體可用MOS電晶體,亦可用 14 314833修正本 1304141 晶體)。又電阻元件可用高介電金屬形成,或南 ▲貝廣政層形成亦可’為減少其佔有面 體加以形成。 ⑺琢欢私曰日 阻元ί以言TFT構成場效電晶體時,宜由真性a-si薄膜構成電 阻疋件。亦即TFT係於玻璃基板上所形成之真性心薄膜表 面形成閘極電極’然後由閘極電極之上方對預定區域注入 =而於閘極電極之-方側及另—方側分別形成源極及汲 、由閘極電極遮蔽之未注入雜質部分成為通道區域' 形成通運時之通道區域的電阻值,亦即為非導通時之 TFT電阻值為1012Ω程度。 +若將電阻元件形成與電晶體相同大小時,電阻元件之 電阻值即變成與非導通時之電晶體電阻值為相同程度,準 位移位電路21、25之電源電壓V3、¥4,係由電阻:件盥 ^晶,分壓以致輸出電位V22、V27降低,因而不能獲得希 亡的電位。為防止上述狀況,有必要將電阻元件之電阻值 作成比電晶體之斷通電阻值為小。例如可將電阻元件寬度 作成為電晶體寬度的10至1〇〇倍,以使電 : :體電阻值之—。。倍,或以注入雜質之二 电阻兀件’則可不必增大電阻元件的面積即可減小電阻元 件的電阻值。 以下說明各種變形例。第7圖中之驅動電路4g係從第* 圖之驅動電路20去除電容器29者。於負載容量器%之電容 量較小時,則可減小電晶體23、24、26、27、3丨、32、Μ、 35的尺寸。而於減小電晶體23、27、31、35的尺寸時將使 314833修正本 15 1304141 電晶體23、27、31、35之閘極電容量變小;因而節點幻2、 N2 7之寄生電容ϊ變小。因此,即使無電容器2 9亦可介由 電阻元件22、28進行充放電使節點N22、N27之電位V22、 V27上升及下降。依本變形例可省去電容器29而使電路佔 有面積減小。 第8圖之驅動電路41係由第4圖之驅動電路2〇去除二極 體連接之電晶體23、27、32、34者。輸出電位v〇則成為 V〇=VI+ | VTP | -VTN。但若設定 | ντρ !与 VTN,則 v〇 与νι。或在使用上考慮若將j ντρ ! -VTN之值作為偏差 (offset)值則可與第4圖之驅動電路20同樣的使用。依本變 形例由於省去電晶體23、27、32、34故可減少電路之佔有 面積。 第9圖之驅動電路42係更從第8圖之驅動電路41去除雷 容器29者。於負載容量器36之電容量較小J可減= 體24、26、31、35之尺寸,以減小節點犯2、似7之寄生電 容。因此,即使無電容器29亦可介由電阻元件22、28進行 充放電,使節點N22、N27之電位V22、V27上升及下降。 依本變形例因係省去電容器29,故可更加減小電路佔有面 積。 第10圖中所示之彩色液晶顯示裝置,係對應於各列設 兩條掃描線4a、4b。而開關15、16則分別係於掃描線乜、 4b為選擇電位之「η」電位時導通。開關丨5、丨6同時導通, 於開關16斷通後,使開關15斷通。由此,可獲得驅動電路 20之動作安定化。 314833修正本 16 1304141 第11圖之圖像顯示裝置為於第i實施形態之彩色液晶 顯示裝置中,液晶胞2以P型電晶體50及有機 EL(electroluminescense)元件51替代者。P型電晶體50及有 機EL元件5 1係串聯於電源電位VCC線與接地電位GND線 間。P型電晶體50之閘極則連接於驅動電路20之輸出節點 N3 0。P型電晶體50之導通電阻值係對應於驅動電路20之輸 出電位變化,以將流通於有機EL元件5 1之電流值予以變 化。由此使有機EL元件5 1之亮度予以變化。且將有機EL 元件5 1配置成多行多列以構成一枚顯示板,而由該顯示板 顯示一面圖像。 第2實施形態 第1 2圖係表示本發明第2實施形態之取樣保持電路的 驅動電路60之構成電路圖。如第12圖所示,該驅動電路60 與第4圖中之驅動電路20之不同點係將準位移位電路2卜25 分別以準位移位電路6 1、63替代。而準位移位電路6 1係將 準位移位電路2 1之電阻元件22更換為定電流電源62,準位 移位電路63係將準位移位電路25之電阻元件28更換為定電 流電源64。 定電流電源62係如第13圖所示,包含P型電晶體65、 6 6及電阻元件67。P型電晶體65連接於第3電源電位V3線與 節點N22之間,P型電晶體66及電阻元件67係串聯於第3電 源電位V3線與接地電位GND線間。而將P型電晶體65、66 之閘極共同連接於P型電晶體66之汲極。且由P型電晶體 65、66構成電流鏡(current mirror)電路。P型電晶體66及電 17 314833修正本 1304141 戸且tl ·件6 7係對應於電阻元件6 7之電阻值流通定電流,而於 P型電晶體65則有對應於P型電晶體66流通之定電流值的 定電流流通。又電阻元件67之一方電極為連接接地電位 GND線,然亦可將電阻元件67之一方電極連接於比第3電 源電位V3減去P型電晶體66之閾值電壓之絕對值| VTP | 電位為低的其他電源電位線。亦可由閘極與源極相互連接 之抑壓(depression)型電晶體替代電晶體65、66及電阻元件 67作為定電流電源設在第3電源電位V3線與節點N22之間。 定電流源64包含電阻元件68及N型電晶體69、70。電 阻元件68及N型電晶體69係串聯於第4電源電位V4線與第5 電源電位V5線間,而N型電晶體70則連接於節點N27與第5 電源電位V5線間。N型電晶體69、70之閘極均連接於N型 電晶體69之汲極。而由N型電晶體69、70構成電流鏡電路。 而於電阻元件68及N型電晶體69流有對應於電阻元件68之 電阻值的定電流,而在N型電晶體70則有對應於在N型電晶 體69流通之定電流值的定電流流通。電阻元件68之一方電 極雖係連接於第4電源電位V4,但亦可將電阻元件68之一 方電極連接於比第5電源電位V5加上N型電晶體69之閾值 電壓VTN之電位為高之其他電源電位線。又以閘極與源極 相互連接之抑壓型電晶體替代電晶體69、70及電阻元件68 作為定電流源,設於第5電源電位V5線與節點N27間亦可。 其他構成及動作則與第4圖之驅動電路20相同,因而不重複 其說明。 於第2實施形態中,係將第4圖之驅動電路20的電阻元 18 314833修正本 1304141 件22、28分別由定電流源62、C4取代,因此可無關於輸入 電位VI值,可獲得相等於輸入電位VI之輪出電位v〇。 以下說明第2實施形態之各種變形例。第14圖之驅動電 路71係將第12圖中之驅動電路60予以除去電容器^者。$ 本變形例中,係於負載容量器36之電容量較小;;有效1 在本變形例中係省去電容器29,故能減小電路之佔有面積。 第15圖中之驅動電路72係由第13圖之驅動電路6〇去除 N型電晶體23、34及P型電晶體27、32者。此種變形例係省 去電晶體23、27、32、34,因此,能減小電路之佔有面積。 然輸出電位V0則為V0=VI+ I VTP I _vTN。 第16圖之驅動電路73係由第15圖中之驅動電路72去除 電容器29者。此種變形例係於負載容量器36之電容量較小 時有效。因於本變更例中省去電容器29,故能使電路的佔 有面積減小。 第3實施形熊 /第4圖之驅動電路20中,對負載容量器36進行充放電 之日τ ’電晶體3 1、3 2、3 4、3 S八s丨丨、仓 刀 進仃所謂的源極跟隨動 作。其時隨著輸出電位vo接近於輸入電㈣,電晶體η、 32、34、35之各閘極·源極間電壓變小,因而電晶體η、η、 34改電流驅動能力降低。對電晶體32、34來說雖可藉 由增大5亥些閘極電極實声 ^ 見度以防止驅動能力的降低,但如將 電晶體31、35之閘極恭***在丄丄 ^ θ #电極見度加大,則將會增大其閘極電 Μ,而使驅動電路20之動作速度下降。因此,於第3實施 形態中即為解決上述問 以 314833修正本 19 1304141 % 1 7圖係表不本發明第3貫施形癌之取樣保持電路的 驅動電路7 5之構成電路圖。如第1 7圖所不5該驅動電路7 5 係於第14圖之驅動電路71中加設電容器76、77者。電容器 76之一方電極係接受升壓訊號0 B,而其另一方電極連接 於節點N22。電容器77之一方電極係接受升壓訊號0 B之相 補訊號/ 0 B,而將另一方電極連接於節點N27。 第18圖係表示第17圖之驅動電路75的動作時序圖。為 理解方便上,特將第18圖中節點N22、N27之電位V22、V27 及輸出電位V0的遷移時間表示比實際為長。於時間11時, 當輸入電位VI由「L」電位VL上升至「H」電位VH之時, 各電位V22、V27、V0將徐徐上升。如上所述,電位V22,、 V2 7、V0雖分別於電位變化的週期比較迅速上升,但隨著 接近最終準位時其上升速度減慢。 從時間tl經預定時間到時間t2時,升壓訊號0 B上升至 「Η」電位,同時使訊號/ 0 B下降至「L」電位。當訊號0 Β上升至「Η」電位時,經由電容器76之結合電容量使節點 Ν22之電位V22僅上升預定電壓△ V卜且於訊號/ φ Β下降至 「L」電位時,經由電容器77之結合電容量使節點Ν27之電 位V27只下降預定電壓△ V2。此時對輸出節點Ν30進行輸 出「Η」電位VH之動作,且因Ν型電晶體31之導通電阻值 比Ρ型電晶體35之導通電阻值為低,因此,由於V22之電位 上升作用比V27之電位下降作用強,故使輸出電位V0從時 間t2急速上升(無V22之升壓作用時係如虛線所示)。 升壓的電位V22藉由從節點N22經電晶體23、24有電流 20 314833修正本 1304141 流於接地電位GND線;因而下降至VI+ I VTP I +VTN。又 降壓之電位V27則由於從第4電源電位V4線經由電晶體 26、27有電流流入節點27而上升至VI- | VTP | -VTN。 又於時間t3,升壓訊號0 B下降至「L」電位,同時訊 號0B上升至「H」電位。當訊號0B下降至「L」電位時, 經由電容器76之結合電容量使節點N22電位V22僅下降預 定電壓△ VI。又於訊號/ 0 B上升至「H」電位時,經由電 容器77之電容量結合使節點N27之電位V27僅上升預定電 壓AV2。唯於V22僅降低AVI時上拉電路30並無降低輸出 電位V0的能力,而於V27僅上升AV2時,下拉電路33亦無 使輸出電位V0上升的能力,因此輸出電壓V0不變。 被降壓之電位V22因自第3電源電位V3線經由P型電晶 體65,將電流流入節點N22而上升至VI+ | VTP | +VTN。 唯為低耗電力化而將P型電晶體65之電流驅動能力設定為 較小值,因此,節點N22之電位V22上升至本來電位VI+ | VTP | +VTN所需要的時間將較V22降低至其電位VI+ | VTP | +VTN的所需時間為長。 又於被升壓的電位V27,因從節點N27經由N型電晶體 70有電流流出到第5電源電位V5線而降低至VI· VTN- | VTP |。但由於為低耗電力化而將N型電晶體之電流驅動能 力設定較小值,因而節點N27之電位V27降低至本來電位 VI-VTN- | VTP |所需的時間比V27上升至其電位 VI-VTN- | VTP |所需的時間為長。 其次,於時間t4,當輸入電位VI從「H」電位VH降低 21 314833修正本 1304141 至「L」電位VL時,各電位V22、V27、V4將會徐徐下降。 各電位V22、V27、V4之電位變化初期雖迅速下降,但隨 著接近於最終電位下降速度將減慢。 從時間t4經過預定時間到時間t5時,升壓訊號0 B上升 至「Η」電位,同時將訊號/ 0 B下降至「1^」電位。當訊號 /0 Β上升至「Η」電位時,由於電容器76之電容結合使節 點Ν22之電位V22僅上升預定電壓AVI。又於訊號/0Β下降 至「L」電位時,由於電容器77之電容結合使節點N27之電 位V2 7僅下降預定電壓△ V2。此時,係對輸出節點N30進 行輸出「L」電位VL動作,由於P型電晶體35之導通電阻值 較N型電晶體31之導通電阻值為低,因此,自V27之電位下 降作用較自V22之電位上升作用強,因此,使輸出電位V0 從時間t5開始急速下降(若不將V27降壓時,係如虛線所 示)。 被升壓的電位V22因自節點N22介由電晶體23、24有電 流流出至接地電位GND線而降低至VI+ | VTP | +VTN。又 被降壓之電位V27因自第4電源電位V4線經由電晶體26、27 有電流流入節點N27而上升至VI- | VTP | -VTN。 於時間16時,升壓訊號0 B下降至「L」電位,同時亦 將訊號/ 0 B上升至「H」電位,而於訊號0 B下降至「L」 電位時,經由電容器76之電容結合使節點N22之電位V22 僅下降預定電壓△ VI。又於訊號/ 0 B上升至「Η」電位時, 經由電容器77之電容結合使節點Ν27之電位V27僅上升預 定電壓ΔΥ2。唯於降低△ VI時,上拉電路30並無降低輸出 22 314833修正本 1304141 電位V 0之能力;又於△ V 2 —L升時;下拉電路3 3益無使輸 出電位V0上升之能力,因此輸出電位V0不變。 被降壓的電位V22因自第3電源電位V3線介由Ρ型電晶 體65有電流流入節點Ν22而上升至VI+ | VTP | +VTN。但 為使電路為低耗電化,而將Ρ型電晶體65之電流驅動能力 設定於較小值,因此,節點Ν22之電位V22上升至本來的電 位VI+ | VTP | +VTN所需的時間較V27下降至其電位 VI+ | VTP | +VTN所需的時間為長。 又被升壓之電位V27,由於自節點Ν27介由Ν型電晶體 70有電流流出至第5電源電位V5線,而降低至VI-VTN- | VTP |。但為使電路為低耗電化,而將Ν型電晶體70之電流 驅動能力設定較小,因此,節點Ν27之電位V27降低至本來 電位VI-VTN- | VTP |所需的時間比V22上升至其電位 VI-VTN-丨VTP |所需時間為長。 依此,在第3實施形態中,對應於輸入電位VI從「L」 電位VL上升至「Η」電位VH,使節點Ν22之電位V22上升 至比本來應到達電位VI+ | VTP | +VTN為高的電位,因 此,可提高輸出電位V0的上升速度。又對應於輸入電位VI 從「Η」電位VH下降至「L」電位VL,使節點Ν27之電位 V27亦下降至比本來應到達電位VI- | VTP | -VTN為低的 電位,因此,可提高輸出電位V0的下降速度。由此,可獲 得驅動電路75應答速度的高速化。 第19圖係表示該第3實施形態變形例的驅動電路78之 構成電路圖。該驅動電路7 8係將第1 7圖中驅動電路7 5之電 23 314833修正本 1304141 晶體23、27、32、34予以去除者。此種變形例;因係除去 電晶體23、27、32、34,故輸出電位V0將為V0 = VI+丨VTP | + VTN,即可減小電路佔有面積。 第4實施形態 第20圖係表示本發明第4實施形態之取樣保持電路之 驅動電路80之構成電路圖。如第20圖所示,該驅動電路80 係於第14圖之驅動電路71加設P型電晶體81及N型電晶體 82者。P型電晶體81係連接於第3電源電位V3線與節點N22 間,而其閘極接受上拉訊號/ 0 P。N型電晶體82係連接於 節點N27與第5電源電位V5線間,其閘極則接受於上拉訊號 / 0 P之相補訊號0 P。 訊號0 P、/ 0 P與第3實施形態之訊號0 B,/ 0 B係以 同樣的時序變化其電位。即於輸入訊號VI由「L」電位VL 上升至「Η」電位VH,經預定時間後,訊號/ 0 P,0 P分別 以脈衝形態變為「L」電位及「Η」電位,使Ρ型電晶體8 1 及Ν型電晶體82成脈衝式導通。由此,使節點Ν22的電位 V22上升至第3電源電位V3以電晶體81與晶電體23、24分壓 的電位後之預定值VI+丨VTP | +VTN。又於節點Ν27之電 位V27下降至第4電源電位V4與第5電源電位V5間的電壓 V4-V5以電晶體26、27與電晶體82分壓的電位後,成為預 定值VI-VTN- | VTP | 。此時,如第3實施形態所述,因Ν 型電晶體31之充電作用較Ρ型電晶體35之放電作用強,該 輸出電位V0急速地等於輸入電位VI。而於輸入電位VI由 「Η」電位VH下降至「L」電位VL時,Ρ型電晶體35之放電 24 314833修正本 1304141 作兩較N型電晶體3 1的充電作闬為強,因此,輸岀電位V 0 急速地相等於輸入電位VI。 依第4實施形態亦可獲得與第3實施形態同樣的效果。 以下,說明該第4實施形態之各種變形例。第2 1圖之驅 動電路83係從第20圖之驅動電路80中去除N型電晶體23、 34及P型電晶體27、32者。此種變形例,由於省去電晶體 23、27、32、34,因此,輸出電位 V0成為 V0 = VI+ | VTP | -VTN,故可減小電路之佔有面積。 第22圖之驅動電路85係於第20圖之驅動電路80加設N 型電晶體86及P型電晶體87者。N型電晶體86連接於P型電 晶體24之源極與接地電位GND線間,由其閘極接受上拉訊 號/0 P。而P型電晶體87則連接於第4電源電位V4線與N型 電晶體26之汲極間,由其閘極接受上拉訊號/0P之相補訊 號0 P。此種變形例中係於P型電晶體8 1導通時,N型電晶 體86成為非導通,因此,可防止由第3電源電位V3線經由 電晶體81、23、24、86會有貫通電流流至接地電位GND線。 又於N型電晶體82導通時,P型電晶體87成為非導通,因 此,可防止由第4電源電位V4線經由電晶體87、26、27、 82而有貫通電流流至第5電源電位V5線。因此可減小電路 6 1、6 3的消耗電流。 第23圖之驅動電路88係從第22圖之驅動電路85去除N 型電晶體23、34及P型電晶體27、32者。此種變形例係由 於省去電晶體23、27、32、34等,故輸出電位V0成為 V0 = VI+ | VTP | -VTN,然而可減小電路的佔有面積。 25 314833修正本 1304141 第24圖之驅動電路90係於第20圖之驅動電路80對P型 電晶體24之源極供給訊號0 P以代替接地電位GND,並對N 型電晶體26之汲極供給訊號/0 P以代替第4電源電位V4。 依此種變形例係於P型電晶體81導通時,P型電晶體24之汲 極為「Η」電位,因此,能防止貫通電流流通於電晶體8 1、 23、24。又於Ν型電晶體82導通時,使Ν型電晶體26之汲極 成為「L」電位,因此,能防止電晶體26、27、82流有貫 通電流。由此,可獲得電路6 1、63之消耗電流低減化。 第25圖之驅動電路91係從第24圖之驅動電路90去除Ν 型電晶體23、34及Ρ型電晶體27、32者。依此種變形例, 由於省去電晶體23、27、32、34,故輸出電位V0成為 V0 = VI+ | VTP | -VTN,而可減小電路的佔有面積。 第5實施形態 第26圖係表示本發明第5實施形態之取樣保持電路之 驅動電路9 5構成電路圖。如第2 6圖所示,此種驅動電路9 5 與第1 7圖中之驅動電路75之差異係在於將準位移位電路 61、63分別由準位移位電路96、102取代。 準位移位電路96係於準位移位電路61加設P型電晶體 97、98及N型電晶體99至101者。P型電晶體97、N型電晶體 99、100及P型電晶體98係串聯於第3電源電位V3線與接地 電位GND線間,N型電晶體101則連接於第3電源電位V3線 與節點N22間。P型電晶體97之閘極連接於P型電晶體66之 閘極。因此,於電晶體97、99、100、98有對應流經P型電 晶體66之定電流值的定電流流通。N型電晶體99、100之閘 26 314833修正本 1304141 極分別連接於其没極。N型電晶體9 9、1 0 0分別構成二極 體。以Ρ型電晶體98之閘極接受輸入電位VI。而於電晶體 97、99間的節點電位 V99則為 V99 = VI+ | VTP | +2VTN。V99 係供於N型電晶體1 0 1之閘極者。N型電晶體1 0 1可對節點 N22 充電使 V99-VTN=VI+ 丨 VTP | +VTN。 準位移位電路1 02係於準位移位電路63追加N型電晶 體103、104及P型電晶體105至107者。其中N型電晶體103、 P型電晶體105、106及N型電晶體104係串聯於第4電源電位 V4線與第5電源電位V5線間,而P型電晶體107係連接於節 點N27與第5電源電位V5線間。由N型電晶體103之閘極接 受輸入電位VI。P型電晶體105、106之閘極分別連接於其 汲極。P型電晶體105、106分別構成二極體。N型電晶體104 之閘極係接於N型電晶體69之閘極。且於N型電晶體104有 對應流經N型電晶體69之定電流值之定電流流通。而於 MOS電晶體106與104間之節點電位VI06成為 ¥106 = ¥1-¥丁>^-2|¥丁?|。將¥106供於?型電晶體107之閘 極。P型電晶體107使節點N27放電為VI 06- | VTP | =VI-VTN- | VTP | 。其他構成及動作係與第1 7圖之驅動電 路75相同,於此不重複其說明。 , 第27圖為第26圖之驅動電路95的動作時序圖,係與第 1 8圖相對比者。如第27圖所示,該驅動電路95係由電晶體 97至101將節點22充電為VI+ | VTP | +VTN,因此,節點 N22之電位V22比預定值VI+ | VTP | +VTN為低時(時間 t3、t6),可使節點N22之電位V22急速地恢復到預定值VI+ | 27 314833修正本 1304141 VTP i +VTN =又因經由電晶體103至107使節點N27放電為 VI-VTN- | VTP | ,因此,於節點N27之電位V27上升至較 預定值VI-VTN- | VTP |為高時(時間t3、t6),可使節點N27 之電位V27急速地恢復到預定值VI-VTN- | VTP | 。由此, 可獲得電路之應答速度高速化。 第28圖係表示該第5實施形態之變形例電路圖。該驅動 電路108係從第26圖中之驅動電路95去除N型電晶體23、 24、100及P型電晶體27、32、105者。此種變形例因係省 略電晶體23、27、32、34、100、105,故輸出電位V0成為 V0 = VI+ I VTP丨-VTN,而減小電路佔有面積。 第6實施形態 第29圖係表示本發明第6實施形態之取樣保持電路驅 動電路110之構成電路圖。在第29圖中,該驅動電路110與 第2 6圖中之驅動電路9 5之差異係在於以準位移位電路 111、112取代準位移位電路96、102者。 準位移位電路111係從準位移位電路96去除P型電晶體 97、98及N型電晶體100,而將N型電晶體99連接於P型電晶 體65之源極與節點N22間者。N型電晶體99之閘極連接於N 型電晶體99之汲極及N型電晶體101之閘極。N型電晶體 99、101之閘極電位 V99 為 V99 = VI+ | VTP | +2VTN。由 N 型電晶體101將節點N22充電至V99-VTN=V0+ | VTP | + VTN。 準位移位電路11 2係從準位移位電路1 02去除N型電晶 體103、104及P型電晶體105,並將P型電晶體106連接於節 28 314833修正本 1304141 加,丹N型電晶體7〇之汲極間者g p型電晶體之閘極係 連接於其汲極及P型電晶體107之閘極。而p型電晶體1〇6、 107之閘極電位V106則成為νι〇6==νι·ντΝ_2丨丨。又, Ρ型電晶體107係將節點Ν27放電為V106+ | VTP | VI VTN- | VTP | 。其他構成及動作則與第26圖之驅動電 路95相同,故不重複其說明。 在該第6實施形態中,除可獲得與第5實施形態同樣效 果外由於可節減自第3電源電位V 3線經由電晶體9 7、9 9、 1〇〇、98流入接地電位GND線的電流,又可減小自第4電源 芑位V4線經由電晶體1〇3、1〇5、1〇6、1〇4流入第5電源電 位V5線的電流,因此可節減消耗電流。又因由於省略電晶 月a 97 98、100、103至105,故可減小電路的佔有面積。 干第3〇圖係表示該第6實施形態的變形例電路圖。該驅動 電路113係從第29圖中之驅動電路110去除N型電晶體23、 34及P型電晶體27、32者。於此種變形例因省略電晶體u、 34故其輸出電位V0成為v〇=VI+ | VTP | -VTN, 而可減小電路之佔有面積。 實施形能 第3 1圖係表示本發明第7實施形態之 裝置之主要部分電路方塊圖。如第31圖所示,該半導體: 體電路裝置具有:j個(j為2以上的整數)驅動電路115 u 115.J。 驅動電路115·1如第32圖所示,係將第13圖之驅動電路 60的準位移位電路61、63分別由準位移位電路、⑴取 314833修正本 29 1304141 代雨成者=準位移位電路11 6係由準位移位電路6 1去除P型 電晶體66及電阻元件67而成者,準位移位電路117則從準位 移位電路63去除電阻元件68及Ν型電晶體69所成者。電晶 體65、70之閘極為分別連接於偏壓電位VBP、VBN。其他 驅動電路115.2至115.j之構成均係與驅動電路115.1的構成 相同。 再如第31圖所示,在該半導體積體電路裝置中,產生 偏壓電位VBP用之P型電晶體66及電阻元件67以及產生偏 壓電位VBN用之電阻元件68及N型電晶體69對驅動電路 115.1至115.j為共通而設。 P型電晶體66及電阻元件67係串聯於第3電源電位V3 線與接地電位GND線間,P型電晶體66之閘極連接於其汲 極(節點N6 6)。而於節點N66出現偏壓電位VBP。且於節點 N66與接地電位GND線間,為使偏壓電位VBP安定而連接 有電容器118。又於驅動電路115.1至115.j之各P型電晶體 65,有對應於流通在P型電晶體66之定電流值的定電流流 通。 電阻元件68及N型電晶體69係連接於第4電源電位V4 線與第5電源電位V5線間,N型電晶體69之閘極則連接於其 汲極(節點N68)。而於節點N68出現偏壓電位VBN。又於節 點N68與接地電位GND線間連接有電容器119以使偏壓電 位VBN安定。驅動電路115.1至115.j之各N型電晶體70,有 對應於流通在N型電晶體69之定電流值的定電流流通。 在第7實施形態可獲得與第2實施形態相同效果外,係 30 314833修正本 1304141 、VBN之電路對驅勤電路^ •A王丄上j ,可節省平均每一驅動電路丨丨5 i至 將產生偏壓電位 設成共通電路,因此 1 1 5 · j之>f占有面積。 農8實施形鈸 第33圖係表示本發明第8實施形態之取樣保持電路之 内建偏差補償功能之驅動電路12〇之構成的電路方塊圖。士 第33圖所示,該内建偏差補償功能驅動電路12〇含有驅動電0 路1 2 1包谷益122及開關S 1至S4。驅動電路12 1係如第j至 :。1實施形態中所示驅動電路中的任一種驅動電路。而電容 裔122及開關S1至S4則構成由於驅動電路121的電晶體閾 值电壓之蒼差等造成驅動電路121之輸入電位與輸出電位 間有電位差,亦即產生偏差電壓v〇F時,為補償該偏差電 壓VOF而形成的偏差補償電路。 包 亦即,開關si係連接於輸入節點N120與驅動電路m 之輸入節點N20間,而將開關S4連接於輸出節點扪幻與驅 動電路121之輸出節點N30間。電容器122及開關s2係串聯 於驅動電路121之輸入節點N20與輸出節點N3〇間。且將; 關S3連接於輸入節點1^120與電容器122及開關“間之節點 N122間者。開關S1至S4可分別由p型電晶體形成,亦可由n 型電晶體形成,亦可用P型電晶體及N型電晶體予以並聯形 成。而該開關S 1至S4係分別由控制訊號(未圖示)予以控制 導通/斷路。 以下說明驅動電路121之輸出電位較輸入電位僅低偏 差電位VOF的狀態。如第34圖所示,於初期狀態下所有開 314833修正本 31 1304141 關S 1至S4均為斷路狀。於某時間ί 1時,若使開關S 1、S2為 導通狀態,則驅動電路121輸入節點N20之電位V20為 V2 0 = VI,而驅動電路121之輸出電位V30及節點N1 22電位 ¥122為¥30 = ¥122 = ¥1^〇?,且將電容器122充電至偏差電 壓 VOF。 其次,於時間t2時,當開關S 1、S2為斷路狀態時,則 由電容器122保持偏差電壓VOF。其次,於時間t3中,當使 開關S3為導通狀態時,節點N1 22之電位V122成為 V122=VI,而驅動電路121之輸入電位V20則為 V20 = VI + VOF。其結果使驅動電路121之輸出電位V30為 V30 = V20-VOF = VI,即抵消驅動電路1 2 1之偏差電壓VOF。 其次,於時間t4,當開關S4為導通狀時,輸出電位VO成為 V Ο=VI ’而供於負載。 於該弟8貫施形悲中,得以抵消驅動電路12 1之偏差電 壓VOF,使輸出電壓VO與輸入電壓VI得以為一致。 唯開關S4並非為必需。但若不設置開關S4,則於負載 電容器36之電容量較大時,會於時間tl使開關SI、S2為導 通狀態後至電容器122之端子間電壓VOF成為安定之所需 時間變長。 第9實施形態 第35圖係表示本發明第9實施形態之取樣保持電路之 内建偏差補償功能之驅動電路125之構成的電路方塊圖。如 第35圖所示,該内建偏差補償功能驅動電路125係對第12 圖之驅動電路60加設電容器122a、122b、126a、126b及開 32 314833修正本 1304141 關 Sla至 S4a,Sib至 S4b者= 開關S 1 a、S 1 b分別連接於輸入節點N丨2〇與電晶體24、 2 6之閘極(節點N20a、N20b)間。開關S4a、S4b則分別連接 方;輸出節點N121與電晶體32、34之汲極(節點N30a、N30b) 間。電容器122a及開關S2a係串聯於節點N2oa與 N3〇a間。 而將電谷裔122b及開關S2b串聯於節點N20b與N30b間。開 關S3a係連接於輸入節點N1 2〇與電容器U2a及開關S2a間 之節點N122a間。開關3b則連接於輸入節點^^12〇與電容器 122b及開關S2b間之節點N122b間。電容器126a、126b之一 方電極分別連接於節點N30a、N3〇b,其等之另一方電極分 別承接重設訊號/0 R及其相補訊號0 R。 第36圖係表示第35圖之内建偏差補償功能驅動電路 125之動作時序圖。由定電流源62及電晶體23、以、3ι、32 形成之充電電路,和以定電流源64及電晶體26、27、34、 35形成之放電電路雖有充放電之不同,但由於其動作一 樣,因此於第36圖中僅說明其充電電路動作。以下,設定 N型電晶體31之閾值電壓VTls^iN型電晶體23之閾值電壓 VTN僅大出VOFa,因而於充電電路側產生偏差電壓 VOFa,且於放電電路側無偏差電壓v〇Fb。 於初期狀態中,開關Sla至S3a為斷路狀態而同時開關 S4a為導通狀怨,且係於節點N2〇a、νι22&、、m2i 保持前次的電位VI,。於時間ti,當開關Sla、S2a成為導通 狀態時’節點N20a、Nl22a、N3〇a、Nm之電位v2〇a、 V122a、V30a、VO均成為等於輸入電位VI的電位。而使節 33 314833修正本 1304141 點N22之電位V22為V22二VI+ I VTP I +VTN。雖然N型電晶 體3 1之閾值電壓VTN’較N型電晶體23之閾值電壓VTN僅高 出VOFa,而V2 0a、V122a、V3 0a、V0等均為等於VI的電位, 係因於輸出節點N121由放電電路放電至輸入電位VI,但不 會放電至輸入電位VI以下之故。 其次,於時間t2,開關S4a成為斷路狀態,將充電電路 之輸出節點N30a與放電電路之輸出節點N3Ob予以電性切 離。再於時間t3當使重設訊號/ 0 R由「Η」電位下降至「L」 電位時,以電容結合經由電容器126a使節點N30a、N122a 之電位V30a、VI 22a僅下降預定電壓。由此,使電晶體31、 32導通而使節點N30a、N122a之電位V30a、V122a上升至 VI_VOFa,將電容器122a充電至VOFa。 於節點N30a、N122a之電位V30a、V122a安定後,在 時間t4使開關Sla、S2a成斷路狀態,再於時間t5,使開關 S3a成導通狀態時,將輸入電位VI加算偏差電壓VOFa之電 位VI + VOFa供於節點N20a。藉此,使節點N22之電位V22 成為 V22 = VI+ | VTP | +VTN + VOFa,而節點 N30a、N122a 之電位V30a、VI 22a則成為與輸入電位VI相同之電位。 充電電路之輸出電位V30a係從時間tl變成V30a=VI, 然而於時間tl至t2期間,只係由配線電容等保持的電位, 而於有了負極性雜訊時,V30a則降到VI-VOF。對此,上述 現象係於時間t5後,即使有負極性雜訊亦能由電晶體3 1、 32的充電而將V30a維持於VI。 其次,於時間t6,開關S3 a成斷路狀態,再於時間t7, 34 314833修正本 1304141 開關S 4 〇成導通狀/¾時’負載電容裔3 6受驅動電路的驅動。 於時間t8,當重設訊號/ 0 R上升為「Η」電位時,還原為初 期狀態。於該時間t8由於輸出阻抗十分低,故雖重設訊號/ 0R上升為「H」電位,但其輸出電位V0也幾乎不會變化。 而於放電電路側亦進行同樣動作使輸出電位V0維持於VI。 第37圖係表示第35圖之内建偏差補償功能驅動電路 125動作的另一時序圖。以定電流源62及電晶體23、24、3卜 32形成之充電電路,以及由定電流源64與電晶體26、27、 34、35形成之放電電路,雖在充放電上不同,但由於動作 相同,故於第3 7圖中只說明放電電路動作。以下設P型電 晶體35之閾值電壓的絕對值| VTP’ |較P型電晶體27之閾 值電壓的絕對值| VTP |僅大出VOFb,因而於放電電路側 有偏差電壓VOFb,且於充電電路側則無偏差電壓VOFa。 於初期狀態開關S 1 b至S3b為斷路狀態,而同時開關 S4b為導通狀態,且於節點N20b、N122b、N30b、N121保 持前次的電位VI’。則於時間tl,當開關Sib、S2b成導通狀 態時,節點 N20b、N122b、N30b、N121之電位 V20b、V122b、 V3Ob、VO均成為相等於輸入電位VI的電位。又於節點N27 之電位V27為V27 = VI- | VTP | -VTN。雖然P型電晶體35之 閾值電壓之絕對值| VTP’ |較P型電晶體27之閾值電壓的 絕對值 | VTP I 只高出 VOFb,而 V20b、V122b、V30b、V0 均成相等於VI的電位,其原因雖在於輸出節點N1 2 1係由充 電電路充電至輸入電位VI,但不會充電至輸入電位VI以上 之故。 35 314833修正本 1304141 其次’於時間ί 2開關S 4 b成斷路狀感·,充電電路之輸出 節點N3 0a與放電電路之輸出節點N3Ob被電性切離。其次, 於時間t3當訊號0 R從「L」電位上升至「Η」電位時,由 電容結合經由電容器126b使節點N30b、N122b之電位 V3 0b、VI 22b僅上升預定電壓。由此,使電晶體34、35導 通,使節點N30b、N122b之電位V30b、V122b降低至 VI + VOFb,電容器122b貝Μ皮充電至VOFb。 於節點N3 0b、N122b之電位V30b、V122b安定後,於 時間t4開關Sib、S2b成為斷路狀態,再於時間t5,使開關 S3b為導通狀態時,將輸入電位VI減算偏差電壓VOFb之電 位VI-VOFb供給於節點N20b。藉此,使節點N27之電位V27 為 V2 7=VI-VTN- | VTP | -VOFb,節點 N3 0b、N122b之電位 V3 Ob、V 122b變成與輸入電位VI相同準位。 放電電路之輸出電位V30b係從時間tl變成V30b=VI, 然而於時間11至t2的期間僅係由配線電容保持的電位,而 於有正極性雜訊時,V30b會上升至VI + VOFb。對此,上述 現象於時間t5後,即使有正極性雜訊亦會由電晶體34、35 的放電而將V3Ob維持於VI。 其次於時間t6中開關S3b成為斷路狀態,再於時間t7, 開關S4b為導通狀態時,負載電容器3 6受驅動電路的驅 動。而於時間t8,當訊號0 R下降至「L」電位時,還原至 初期狀態。上述時間t8時,因輸出阻抗變低,因此,即使 訊號0 R下降至「L」電位,其輸出電位V0亦幾乎無變化。 且於放電電路側亦進行同樣動作,使輸出電位V0維持於 36 314833修正本 1304141 以下說明該第9實施形態之各種變形例。第38圖之内建 偏差補償功能驅動電路127係於第35圖中之内建偏差補償 功能驅動電路125去除N型電晶體23、34及P型電晶體27、 32者。依此變形例可減小電路的佔有面積。 第39圖中之内建偏差補償功能驅動電路130係對第35 圖中之内建偏差補償功能驅動電路125之電容器126。12讣 係分別以N型電晶體131a&p型電晶體1311)取代者。N型電 晶體13 1a係連接於第8電源電位V8線與節點N30a間,其閘 極接受重設訊號0 R,。p型電晶體13113係連接於節點N3〇b 與第9電源電位V9線間,其閘極則承接重設訊號0R,之相 補訊號/ 0 R/。 平¥時,係將訊號0 R,及/必R,分別設定為「乙」電位 及「H」電位,因此,N型電晶體131a&P型電晶體13113均 為非導通。而於第36圖及第37圖中之時間t3,m號^ R,僅 在預定:間以脈衝方式成為「H」電位,並且使訊號/0R, 僅在預定時間以脈衝方式成為電位。由此,❹型電 日日體1 3 1 a為脈種^ 々从道 万式的‘通且使郎點N 3 0 a之電位V 3 0 a降 低〇第8電源電位V8,同時,使P型電晶體131b以脈衝方式 的導通’冑節點犯扑之電位…讣上升至第9電源電位V9。 之後方、第36圖之說明狀態,節點N30a被充電至VI-VOF, 而於第3 7圖之#日日此& °兄月狀悲係將節點N30b放電至VO + VOF。依 該變形例,即借& 。 1定在方;弟36圖及第37圖之時間t8亦不會有雜 訊發生在輸出雷你vn ^^iV0。而上述訊號0 R,及/0 R,之脈衝寬度 37 314833修正本 1304141 餘設定於必要的最小限值w 第40圖中之内建偏差補償功能驅動電路1 32係於第2〇 圖之驅動電路80加設由電容器122a、122b、126a、126b及 開關Sla至S4a、Sib至S4b所形成之偏差補償電路者。於第 36圖及第37圖中之時間tl至t2期間,訊號/0 p係以脈衝方 式成為「L」電位,同時將訊號0 p以脈衝方式成為「η」 電位。該變形例中,節點Ν22、Ν27之電位V22、V27均迅 速到達預定值而能獲得動作速度的高速化。 第41圖之内建偏差補償功能驅動電路ι33係於第⑽圖 之内建偏差補償功能驅動電路132去除N型電晶體23、科及 P型電晶體27、32者。該變形例,可減小電路佔有面積。 第42圖之内建偏差補償功能驅動電路u 之驅動電路85加設由電容器12一一=^^^^ 關Sla至S4a、Slb至S4b等所形成之偏差補償電路者。此種 變形例係於訊號/0P,0P分別成為「L」電位及「H」電 位而於電晶體81、82成導通時’ t晶體%、87亦同時變成 非導通’因此可防止貫通電流的流通而減小消耗電流。 第43圖之内建偏差補償功能鲈翻雨。 貝刀月匕馬&勁電路1 3ό係從第42圖 之内建偏差補償功能驅動電路1 3 5本ρ/ν ΧΓ并丨子η 私降去除^^型電晶體23、34及 P型電晶體27、32者。此種轡开彡你丨可#,Λ 裡又^例可減小電路的佔有面積。 第44圖之内建偏差補償功能 只刀月b .¾勁私路14〇係於第24圖 之驅動電路90加設由電容器122 a i22b、126a、126b及開 關Sla至S4a、Slb至S4b所形成之傯至社户$ 风乏偏i補彳員電路者。此種變 形例係於訊號/ φ P變成「L ,雷仿品^丨丨㊉ 」包位而P型電晶體81為導通 314833修正本 38 1304141 時’使p型電晶體24之 Γ _ ,、 「 “ 心双征文成 η」,电位,而於訊號0 Ρ 受成「Η」電位Ν型電晶㈣為導通時使ν型電晶體%之汲 f變成「Lj電位,因此,可防止貫通電流流通而減小消 耗電力。 第45圖之内建偏差補償功能驅動電路141係從第44圖 之内建偏ϋ補償功能驅動電路14G去除_電晶體23、^ P型電晶體27、32者。此種變形例可減小電路的佔有面積。 第46圖之内建偏差補償功能驅動電路145係於第“圖 之驅動電路95加設由電容器ma、mb、ma、㈣及開 關Sla至S4a、3113至341)所形成之偏差補償電路者。此種電 路係於第36圖及第37圖之時間tlM期間,使訊號0 b以脈 =方式成為「H」電位並且使訊號/0B以脈衝方式變成「丄」 電位。依此種變形例時,節點N22、N27之電位YU、YU 將迅速到達預定值,因而可獲得動作速度的高速化。 第47圖之内建偏差補償功能驅動電路146係從第判圖 之内建偏差補償功能驅動電路145去除N型電晶體以、34、 100及P型電晶體27、32、105者。此種變形例可減小電路 的佔有面積。 第48圖之内建偏差補償功能驅動電路15〇係於第π圖 之驅動電路丨10加設由電容器122a、122b、126a、i26b及開 關sla至S4a、Slb至S4b所形成之偏差補償電路者。此種電 路係於第36圖及第37圖中之時間tet2期間,將訊號0 8以 t衝方式變成「H」電位,同時,使訊號/0B以脈衝方式 變成「L」電位。此種變形例之節點N22、N27的電位、 314833修正本 39 1304141 νπ可迅速到達預定值;固而可獲得動作速度的高速化。 第49圖之内建偏差補償功能驅動電路151係從圖 之内建偏差補償功能驅動電路15〇去除電晶體U、Μ及 :型電晶體27、32者。此種變形例引咸小電路的佔有面積。 施形態 、 第50圖係表示本發明第10實施形態之取樣保持電路之 内建偏差補償功能驅動電路155之構成電路圖。如第5〇圖所 不,該内建偏差補償功能驅動電路! 55與第46圖之内建偏差 補仏功能驅動電路145之差異處在於加設開關§5及電容器 156,以及升壓訊號0B,/0B分別係由升壓訊號必^ ^ 必B 1取代者。 開關S5係連接於開關S4a、S4b間之節點與輸出節點 N121間。而電容器156係連接於開關S4a ' 間之節點與 接地電位GND線間。且將電容器156之電容量設定為較負 載電容器36之電容量較小值。 第51圖係表示第50圖之内建偏差補償功能驅動電路 155之動作時序圖。該圖係與第36圖相對照者。於此,亦僅 說明充電電路側動作。如第5丨圖,在時列t9前,開關S5為 斷路狀態,負載電容器36為電性切離狀態,因此,譬如在 時間tl至t2期間,電位V22、V3〇a、V122a^迅速到達輸入 電位VI 〇 於時間t9 ’當開關S5成導通狀態時,開關S4a、S4b間 的電位V1 5 6將對應於連接輸出節點N丨2丨之資料線的電位 V0產生變化。第51圖係表示資料線電位…較vi 56為低的 40 314833修正本 1304141 恭A 、』丨〜〇 '電位VI 5 6下降後5由電晶體31、32俣給 "使屯位州6徐徐上升。其次,於時間tlO訊號0 Β1 L」電位 I» -ft- $ 「'jj· 、 可王 Η」電位,且節點N22電位V22以脈 厂方式上升,使流通於N型電晶體31的電流增加,而使電 位V156=V0急速地到達輸入電位VI。 第52圖係表示第50圖之内建偏差補償功能驅動電路 155動作的另-時序圖。此圖係與第37圖相對照者。於此, 亦僅說明放電電路側的動作。如第52圖,在時間t9之前開 關S5為斷路狀態,將負載電容器%予以電性切離,因此, 例如於時間tl至⑽,電位V27、v鳩、vmb將迅速到達 輸入電位VI。 又於時間t9,當開關S5成導通狀態時,開關S4a、S4b 間之電位VI 56對應於連接輸出節點Nm之資料線的電位 V0而變化。於第52圖中,表示資料線電位乂〇較為高 時的狀態,於時間t9電位Vi56上升後,由電晶體34、”排 出電流使電位VI 56徐徐下降。 其次,於時間tlO訊號/0B1由「H」電位下降至「L 電位,節點N27的電位V27將以脈衝方式下降,流於p型電 晶體35之電流增加致使電位VI 56=v〇急速地到達輸入電位 VI。 於該第10實施形態,負載電容器36之電容量較大時, 亦可獲得較快動作速度。 镇11實施形態 第5 3圖係表示本發明第11實施形態之内建偏差補彳^功 314833修正本 41 1304141 能驅動電路1 5 7之構成電路圖u如第5 3圖所不,該内建偏差 補償功能驅動電路1 57與第50圖之内建偏差補償功能驅動 電路155之差異處在於去除電容器156與在開關S5之導通/ 斷路時序及訊號0 B 1 '/ 0 B 1之電位變化時序。 第54圖係表示第53圖之内建偏差補償功能驅動電路 157之動作時序圖。在此,設N型電晶體31之閾值電壓VTN’ 較N型電晶體23之閾值電壓VTN僅大出VOF者。初期狀態下 開關Sla至S3a、Sib至S3b為斷路狀態而同時開關S4a、 S4b、S5為導通狀態,節點N30a、N30b、N20a之電位V30a、 V3 0b、V20a均為前次輸入電位(圖中為VH)。 於時間tl,開關S5變為斷路使開關S30a、S30b間之節 點與負載電容器36作電性切離。而於時間t2,開關S 1 a、· Sib、S2a、S2b成導通狀態,同時,輸入電位VI被設定為 本次電位(圖中為VL)。由此,節點N30a、N30b、N20b之電 位V3 0a、V30b、V20b均成為VI = VL。雖然N型電晶體31之 閾值電壓VTNf較其他N型電晶體之閾值電壓VTN僅高出 VOF,但V3 0a、V3 0b成為VI=VL之原因,係在於放電電路 雖然使節點N30a、N30b放電至VI = VL,但不會放電至其以 下之故。
於時間t3,開關S4a、S4b成斷路狀態,充電電路與放 電電路被電性切離。而於時間t4,重設訊號/ 0 R由「Η」電 位下降至「L」電位,同時,訊號0 R由「L」電位上升至 「Η」電位。由此使節點N30a之電位V30a由VL以脈衝方式 下降後變為VL-VOF,同時,將節點N30b之電位V30b由VL 42 314833修正本 1304141 以臉衝方式上升後變為VL。 於時間t5,開關Sla、Sib、S2a、S2b成斷路狀態,其 次’於時間t6,當開關S3a、S3b成導通狀態時,節點N20a 之電位V20a變成VL+VOF,因而偏差電壓VOF被抵消,節 點N3〇a電位V3 0a成為VI=VL。 於日守間17 ’開關S 3 a、S 3 b變成斷路狀態,其次,於時 間t8,當開關S4a、S4b、S5為導通狀態時,負載電容器36 被充電至前次的電位VH,故節點N3〇a、N3Ob之電位V3 0a、 V3 0b在一旦上升後,徐徐下降。而於時間t9,訊號必B1由 L」電位上升至「H」電位,同時,將訊號/0B1由「H」 電位下降至「L」電位。 如上所述,節點N22之電位V22係介由電容器76升壓, 同時,將節點N27之電位V27介由電容器77予以降壓。此 時,於輸出節點N1 2 1進行輸出「L」電位VL的動作,由於 P型電晶體35之導通電阻值較N型電晶體31之導通電阻值 為低,因此由V27引起之電位下降作用較由V22引起之電位 上升作用為強,故,節點N30a、N30b、N12 1之電位V30a、 V30b、V0急速下降為VL。 依弟11貫施形態可圖得動作速度之高速化。 第12實施形態 第55圖表示本發明第12實施形態之取樣保持電路之推 動(push)型驅動電路160之構成電路圖。如第55圖所示,該 推動型驅動電路160備有準位移位電路61、上拉電路3〇,及 定電流源1 6卜準位移位電路6丨及上拉電路3 〇係與第12圖所 314833修正本 43 1304141 不者相同。 即準位移位電路61含有串聯於第3電源電位V3( 15V) 之節點與接地電位GND之節點間的定電流源62、N型電晶 體23,及P型電晶體24。又如第56圖所示,定電流源62含 有P型電晶體65、66及電阻元件67。P型電晶體65係連接於 第3電源電位V3之節點與N型電晶體23之汲極(節點N22) 間,P型電晶體66及電阻元件67係串聯於第3電源電位V3之 節點與接地電位GND之節點間。P型電晶體65、66之閘極 同為連接於P型電晶體66之汲極。P型電晶體65及66構成電 流鏡電路。於P型電晶體66及電阻元件67有相應於電阻元 件67之電阻值的定電流流通,而於P型電晶體65則有相應 於流通在P型電晶體66之定電流值的定電流流通。N型電晶 體23之閘極為連接於其汲極(節點N22)。N型電晶體23構成 二極體元件。P型電晶體24之閘極為連接輸入節點N20。定 電流源62之電流值係設定於使電晶體23、24分別產生預定 之閾值電壓所需之最小限值。 . 設輸入節點N20之電位(階度電位)為VI,P型電晶體之 閾值電壓為VTP,而當設定N型電晶體之閾值電壓為VTN 時,則P型電晶體24之源極(節點N23)之電位V23及N型電晶 體23之汲極(節點N22)的電位V22各為V23 = VI+ | VTP | 、 V22 = VI+ | VTP | +VTN。因此,準位移位電路61為輸出將 輸入電位VI僅移位| VTP | +VTN的電位V22。 上拉電路30含有串聯於第6電源電位V6( 15 V)之節點 與輸出節點N30間的N型電晶體31及P型電晶體32。N型電 44 314833修正本 1304141 晶體3 1之閘極接受準位移位電路6 11輸出電位V22。P型電 晶體3 2之閘極為連接於其汲極。p裂電晶體3 2構成二極體 元件。N型電晶體31由於第6電源電位V6被設定使其動作於 飽和區域,因此N型電晶體3丨實行所謂之源極跟隨動作。 定電流源161係連接於輸出節點N30與接地電位GND 之節點間。如第56圖所示,定電流源1 6丨含有n型電晶體 162、163及電阻元件164。N型電晶體162係連接於輸出節 點N30與接地電位GND的節點間,電阻元件164&N型電晶 體163則為串聯於第6電源電位¥6之節點與接地電位gND 的節點間。N型電晶體162及1 63之閘極同為連接於n型電晶 體163之汲極。N型電晶體162及163構成電流鏡電路。於電 阻元件164及N型電晶體163有相應於電阻元件164之電阻 值的定電流流通,而於N型電晶體丨62則有相應於流通在N 型電晶體1 63之定電流值的定電流流通。定電流源1 6丨之電 流值為設定於使電晶體3 1、32分別產生預定之閾值電壓所 需的最小限值。 N型電晶體31之源極(節點N31)的電位V31成為 V31=V22-VTN=VI+ | VTP |,輸出節點N3〇之電位v〇成為 V0=V31- | VTP | =VI。 依第1 2實施形態,由於只需流通使電晶體23、24、3 1、 32分別產生預定之閾值電壓所需最小限值的貫通電流即足 夠,因此可抑制消耗電流於較小值。 第57圖表示該第12實施形態之變形例的推動型驅動電 路165之構成電路圖。如第57圖所示,該驅動電路ι65與第 45 314833修正本 1304141 5 6圖的驅動電路1 60之差異處為去除電阻元件1 64,又電阻 元件67為共用於兩個之定電流源62及161。電阻元件67及N 型電晶體163係串聯於P型電晶體66之源極與接地電位 GND的節點間。N型電晶體1 63之閘極連接於其汲極。依此 變形例可防止因電阻元件67及164之電阻值的參差而產生 之偏差電壓。 第58圖之推動型驅動電路166為從第55圖之推動型驅 動電路160除去連接有二極體之電晶體23、32者。其輸出電 位 V0 為 V0=VI+ | VTP | -VTN。然如設定 | VTP | 与 VTN, 則V0与VI。或在使用上考慮丨VTP | -VTN之值為偏差值, 則可與第55圖之驅動電路1 60作同樣使用。依此變形例由於 除去電晶體23、32,因此可減小電路之佔有面積。 又將定電流源62、161各由電阻元件替代亦可。如此可 圖得電路構成的簡化。 第1 3實施形態 第59圖表示本發明第13實施形態之拉動(pull)型驅動 電路170之構成電路圖。如第59圖所示,該驅動電路170含 有準位移位電路63、定電流源17 1及下拉電路33。其中準位 移位電路63及下拉電路33與第12圖所示者相同。 即準位移位電路63含有串聯於第4電源電位V4(5V)之 節點與第5電源電位V5(-10 V)之節點間的N型電晶體26、P 型電晶體27及定電流源64。N型電晶體26之閘極接受輸入 節點N20的電位VI。P型電晶體27之閘極為連接於其汲極 (節點N27)。P型電晶體27構成二極體元件。定電流源64之 46 314833修正本 1304141 電流值為設定於使電晶體26、27各產生預定之閾值電壓所 需最小限之值。 N型電晶體26之源極(節點N26)電位V26為V26=VI-VTN。P型電晶體27之汲極(節點N27)電位V27為¥27 = 乂1-VTN- | VTP | 。因此準位移位電路63為輸出只將輸入電位 VI移位-VTN- | VTP | 的電位 V27。 定電流源1 7 1係連接於第4電源電位V4之節點與輸出 節點N30間。下拉電路33含有串聯於第7電源電位V7(-10V) 之節點與輸出節點N30間的P型電晶體35及N型電晶體34。P 型電晶體35之閘極接受準位移位電路63之輸出電位V27〇N 型電晶體34之閘極連接於其汲極。N型電晶體34構成二極 體元件。由於第7電源電位V7為設定以使P型電晶體3 5動作 於飽和區域,因此P型電晶體3 5實行所謂之源極跟隨動 作。定電流源171之電流值為設定於使電晶體34、35分別產 生預定之閾值電壓所需之最小限值。 P型電晶體35之源極(節點N34)的電位V34成為 V3 4 = V27+ i VTP | =VI-VTN 〇輸出節點N30之電位V0成為 V0 = V34 + VTN = VI。 依第1 3實施形態時,由於只需流通使電晶體26、27、 34、35分別產生預定之閾值電壓所需最小限值的貫通電流 即足夠,因此可抑制消耗電流於較小值。 第60圖表示該第1 3實施形態之變形例的拉動型驅動電 路172之構成電路圖。如第60圖所示,該拉動型驅動電路172 係從第59圖之拉動型驅動電路170除去連接有二極體之電 47 314833修正本 1304141 晶體2 7 3 4者3其輸出電位v 0成為V 0二VI +丨V T P I - V T N。 然如設丨VTP丨与VTN,則V0与VI。或在使用上考慮I VTP 1 -VTN之值為偏差值,則可與第59圖之驅動電路170 作同樣的使用。依此變形例由於除去電晶體27、34,因此 可減小電路之佔有面積。 又定電流源64、1 7 1分別由電阻元件替代亦可。如此可 圖得電路構成的簡化。 蓋丄4實施形錤 第6 1圖表示本發明第丨4實施形態之驅動電路1 7 5的構 成電路圖。如第61圖所示,該驅動電路175係由第55圖之推 動型驅動電路160及第59圖之拉動型驅動電路17〇所組成。 準位移位電路61之!>型電晶體24之閘極及準位移位電路“ 之N型電晶體26之閘極接受輪入節點N2〇之電位νι。上拉電 路3 0之p型電晶體32之汲極及下拉電路μ之n型電晶體w 的沒極均為連接於輸出節點Ν30。 當輸出電位V0高於輸入電位¥1時,上拉電路3〇之電晶 月直31、32、33變成非導通,^ ^ ^ ^ V道、s 土人 丁 r祖包路33之電晶體34、 通’輸出電位v〇降低。而 VI時,而於輪出電位V0低於輸入電位 ^ 下拉電路33之電晶體34、丄 电阳拉34、35變成非導通,同時上拉 电路3〇之電晶體31、32導通, Τ拉 V0 = vi 〇 ^輸出電位V0上升。因而 I驅動電路175係當做推 電路、或推拉(push-pull)型驅動電路:“、拉動型驅 做推動型驅動電路時,下拉電路33之♦用曰。驅動電路175 之笔晶體34、35的電: 314833修正本 48 1304141 驅動能力係設定於比丄拉電路3G之電晶體3 i、32的電流驅 動能力為甚小的準位。在驅動電路i75用做拉動型驅動電路 日丁,上拉電路3〇之電晶體31、32之電流驅動能力係設定於 比下拉電路33之電晶體34、35之電流驅動能力為甚小的準 位。又驅動電路175用做推拉型驅動電路時,上拉電路3〇 之电日日體3 1、3 2的電流驅動能力與下拉電路3 3之電晶體 34、35的電流驅動能力則設定於相同準位。 依上述第14實施形態亦可得貫通電流小的驅動電路 1 75而圖得消耗電力的低減化。 第62圖表示該第14實施形態之變形例的驅動電路ι76 之構成電路圖。如第62圖所示,該驅動電路176係從第61 圖之驅動電路170除去連接有二極體之電晶體23、27、W、 34者。其輸出電位V0成為ντρ| _ντΝ。然如設丨 VTP丨与VTN,則V0与VI。或於使用上考慮丨ντρ卜VTN 之值為偏黑值,則可與第61圖之驅動電路175作同樣的使 用。依此變形例由於除去電晶體23、27、32及34,因此可 減小電路之佔有面積。 第63圖表示該第14實施形態之另一變形例的驅動電路 180之構成電路圖。如第63圖所示,該驅動電路18〇係將第 61圖之驅動電路175的準位移位電路61、63各以準位移位電 路181、183替代者。準位移位電路181係將準位移位電路㈠ 之定電流源62用電阻元件182替代者。準位移位電路183係 將準位移位電路63之定電流源64用電阻元件184替代者。電 阻元件182、184之電阻值係設定成電阻元件182、184流2 314833修正本 49 1304141 的電、流為與定電流源、ό2 、 ό4相同程度之'直 ° '敗此變形例亦 可獲得與第61圖之驅動電路175相同的效果。 第64圖表示該第14實施形態之又一變形例的驅動電路 185的構成電路圖。如第64圖所示,該驅動電路185與第61 圖之驅動電路175之差異處為定電流源161係連接於輸出節 點Ν30與第5電源電位V5的節點間,及定電流源171係連接 於第3電源電位V3之節點與輸出節點Ν30間。 如第65圖所示,定電流源62、64、161、171係由電阻 元件67,Ρ型電晶體65、66、189及Ν型電晶體186至188所 構成。Ρ型電晶體66、電阻元件67及Ν型電晶體186為串聯 於第3電源電位V3之節點與第5電源電位V5之節點間。Ρ型 電晶體66之閘極為連接於其汲極,Ν型電晶體186之閘極為 連接於其汲極。電晶體66、186各構成二極體元件。' 6 Ρ型電晶體65係連接於第3電源電位V3之節點與 節點Ν22之間,其閘極連接於Ρ型電晶體66之閘極。Ρ型電 晶體189係連接於第3電源電位V3之節點與輸出節點Ν30之 間,其閘極則連接於Ρ型電晶體66之閘極。Ρ型電晶體66、 65、189構成電流鏡電路。於Ρ型電晶體65、189各有相應 於流通在Ρ型電晶體66之電流值的電流流通。Ρ型電晶體 65、189各構成定電流源62、171。 Ν型電晶體187係連接於第5電源電位V5之節點與節點 Ν27間,其閘極為連接於Ν型電晶體186之閘極。Ν型電晶 體188係連接於第5電源電位V5之節點與輸出節點Ν30間, 其閘極為連接於Ν型電晶體186之閘極。Ν型電晶體186至 50 314833修正本 1304141 188構成電流鏡電路。於N型電晶體is? ·· 188各有相應於流 通在N型電晶體186之電流值的電流流通。N型電晶體187、 188各構成定電流源64及161。其他構成及動作則與第61圖 之驅動電路17 5相同而不重複其說明。依此變形例亦可獲得 相同於第61圖之驅動電路175的效果。 第1 5實施形熊 第66圖表示本發明第1 5實施形態之彩色液晶顯示裝 置的要部電路圖,為與第3圖之對比圖。參照第66圖,該 彩色液晶顯示裝置與第i實施形態彩色液晶顯示裝置的相 異之處,為液晶胞2的一方電極連接到輸入節點N2〇以取 代驅動電路20的輸出節點N30。 節點N30與N20的電位差大時,節點N3〇與N20之 間介:開16的寄生電阻(電阻元件18)《通茂漏電流, 而=節.點N20的電位產生變化。但是,節點N3〇與㈣ 的電位差若為驅動電路2〇通常的偏差電壓程度,則節點 N3:與N20之間的茂漏電流就變成可加以漠視程度的小, 而印點N 2 0的雷^Γ I合$ + μ 曰產生,交化。因此,資料線6的階度 电立〇正確地供給至液晶胞2 一 Ab 確的透光率。 W “極’ W獲得正 置換=卜^1第1至第14實施形態所示的其他驅動電路 不且偏差:當然也能獲得相同的效果。驅動電路, 能的“一會有所妨礙。 第67圖表示本發明第16實施形態之彩色液晶顯示 314833修正本 51 1304141 置的要部電路圖;為與第66圖之對比圖。參照第67圖, 該彩^晶顯示裝置與帛15實施形態彩色液晶顯示裝置 的相丹之處’為取樣保持電路Μ由取樣保持電路19〇來取 代0 取杈保持電路1 90為以推動型驅動電路1 9 1取代取樣 :持電路14的驅動電路20,並追加電容器192者。電: °° 192的方電極為連接到推動型驅動電路191的輸出節 點N30❿其另一方電極則接受共通電位VCOM。推動型 驅動電路19卜係如第68圖所示,包含準位移位電路η、 亡拉電路3〇、開關201 1 203及電阻元件2〇4。準位移位 包路21及上拉電路3〇的構成與動作,如同第4圖及第5 圖之說明。 開關201的一方電極為接受第3電源電位V3,而其另 方电極則"以電阻元件22連接節點N22。開關的一 2極為接受第6電源電位V6,而其另—方電極則連接n 型電晶體31的沒極。開關2G3為連接在p型電晶體32的 ,極與輸出節點N30之間,電阻元件2〇4為連接在p型電 曰日體32的汲極與接地電位gnd線之間。 第69圖為顯示該推動型驅動電路丨9丨動作的時序圖, ]關201至203為以預定周期(t3_u)只在預定時間⑴七) ^通。當開關2G1 i 2G3導通時,電阻元件22、⑽分別 流通電流π、12,電容器192被充電形成ν〇=νι。當開關 如至203斷路時,t容器192的電荷例如泡漏到資料線 而7 VO忮杈下降。開關2〇 i至2〇3的導通時間與斷路時 52 314833修正本 1304141 叫之比被設定為令VO的下降部分厶V在容許的範圍内。 在本第16實施形態,除能夠獲得與第15實施形態相 同的效果外,由於間歇性地導通/斷路驅動電路191的電 源’故可達成消費電流的減少化。 ,又’開關201若與電阻元件22、N型電晶體23及p 型電晶體24串聯的話,設在任何任置都可以。例如亦可將 開關201與電阻元件22的位置設置成相反。且開關2〇2 若與N型電晶體31、p型電晶體32及電阻元件2〇4串聯 的話,設在任何任置都可以。 以下,就本第16實施形態的種種變形例予以說明。第 圖的拉動型驅動電路205,為包含準位移位電路h、下 杈電路33、開關206至208及電阻元件2〇9。準位移位電 =25及下拉電路33的構成及動作,如第*圖及第5圖: 兄明一般。開關206的一方電極接受第5電源電位v5,其 另一方電極介以電阻元件28連接節點肪。開關2〇7的;; j極接受第7電源電位¥7’其另—方電極連接p型電晶 =5的>及極。開關2()8為連接在㈣電晶冑Μ的没極盘 輪出節點N30之間,電阻元件2〇9為連接在”電晶體 4的沒極與第4電源電位V4線之間。開關2〇6至與 68圖及第69圖所示的開關2〇ι至2〇3 一樣的導通蟖 路,在此變更例也可達成消費電力的減少化。 第”圖的推拉型驅動電路21〇,為組合第⑼圖的推 :驅動電路191與第70圖的拉動型驅動電路2〇5者。不 匕除去開關208,並把P型電晶體32的及極及N型… 314833修正本 53 1304141 ^的汲極一起介以開關203連接到輸出節點N3〇u開關2〇]ί 至203、206、207同時導通/斷路,在此變形例也可達到消 費電力的減少化。 第72圖的推拉型驅動電路215,為從第71圖的推拉 型驅動電路去除開關206、207,並將開關201、2〇2 共用於推動側與拉動側者。電晶體26的汲極為連接在 開關201與電阻元件22之^的節·點。n型電晶體μ的沒 極為介以電阻元件209連接在N型電晶體31的汲極。在 此變形例係以較少的開關數來完成。 第73圖的彩色液晶顯示裝置,液晶胞2的一方電極為 連接在推動型驅動電路191的輸出節點N3〇。在此變形例 也可達成消費電力的減少化。 居1 7貫施形能 第74圖為顯示本發明第17實施形態的圖像顯示裝置 之要部電路圖,該圖像顯示裝置之整體構成為與第ι圖的 彩色液晶顯示裝置一樣,在掃描線4與資料線6的各交叉 部設置有EL元件22G及取樣保持電路221。水平掃描電路 8的階度電位產生電路1G及驅動電路13,為以使相應圖像 信號的準位階度電& IG流經資料線6的電流源23〇來取 取樣保持電路221’為包含p型電晶體222、電容哭 ⑵、驅動電路224及開關225至…型電晶體222、 開關228及EL元件220,為串聪洁技产干π β甲^連接在電源電位vCC綉 與接地電位GND線之間。電客哭? 0 2 & 包今為223為連接在P型電晶 314833修正本 54 1304141 體222的源極及閘極間;開關225 · 226為串聯連接在P 型電晶體222的閘極及汲極間,開關227為連接在資料線 6與P型電晶體222的汲極間,驅動電路224及開關229 為連接在P型電晶體222的閘極與開關225、226間的節 點之間。開關225至229,係由掃描線4控制導通/斷路。 掃描線4為選擇準位在「Η」準位的情況時,開關225 至2 27在導通之同時開關228、229為斷路。藉此,Ρ型電 晶體222經由開關225、226的連接而形同二極體,相應於 圖像信號的準位階度電流IG從電源電位VCC線經由Ρ型 電晶體222、開關227及資料線6而流向電流源230。此時, Ρ型電晶體222的閘極變成對應階度電流IG的準位之電 位,雨電容器223為Ρ型電晶體222的源極-閘極間電壓所 充電。 當掃描線4下降至非選擇準位的「L」準位時,開關 22 5至227斷路之同時開關228、229導通。Ρ型電晶體222 的閘極電位由於靠電容器223保持,所以階度電流IG從 電源電位VCC線經由Ρ型電晶體222、開關228及EL元 件220流向接地電位GND線,而EL元件220以對應階度 電流IG的亮度發光。 此時,開關225、226間的節點電位由於藉由驅動電路 2 24保持在Ρ型電晶體222的閘極電位,所以Ρ型電晶體 222的閘極電位保持為一定,而令EL元件220以一定的亮 度持續發光。 再者,於沒有驅動電路224及開關226、229的情況, 55 314833修正本 1304141 中間有開關225 ' 227的寄生電阻在P型電晶體222的間 極與資料線6之間流通洩漏電流,p型電晶體222的問極 電位產生變化而使EL元件220的亮度發生變化。 第1 8實施形態 第7 5圖為顯示本發明第1 8實施形態的圖像顯示裝置 之要部電路圖’該圖像顯示裝置之整體構成為與第】圖的 彩色液晶顯示裝置一樣,在掃描線4與資料線6的各交又 部設置有EL元件220及取樣保持電路23丨。水平掃描電路 8的階度電位產生電路10及驅動電路13,為以使相應圖像 信號的準位階度電流IG流經資料線6的電流源24〇來取 代。 取樣保持電路231,為包含n型電晶體232、電容器 233、驅動電路234及開關235至239。EL元件220、開關 238及N型電晶體232,為串聯連接在電源電位vcc線與 接地電位GND線之間。開關235為連接在資料線6與N 型電晶體232的汲極間,開關236、237為串聯連接在N 型電晶體232的汲極及閘極間,電容器233為連接在n型 電晶體232的閘極及源極間,驅動電路234及開關239為 串恥連接在N型電晶體232的閘極與開關236、237間的 節點之間。開關235至239,係由掃描線4控制導通/斷路。 掃描線4為選擇準位在「H」準位的情況時,開關235 至237在導通之同時開關238、239為斷路^藉此,N型電 晶體232經由開關236、237的連接而形同二極體,相應於 圖像信號的準位階度電& IG從電流源24〇經由資料線6、 314833修正本 56 1304141 開關235及N型電晶體232而流向接地電位GND線。此 吩’ N型電晶體232的閘極變成對應階度電流IG的準位電 位,而電容器233為N型電晶體232的閘極·源極間電壓 所充電。 當掃描線4下降至非選擇準位的「L」準位時,開關 235至237斷路之同時開關238、239導通。N型電晶體232 的閘極電位由於靠電容器233保持,所以階度電流IG從 电源電位VCC線介以EL元件220、開關238及N型電晶 體232流向接地電位GND線,而EL元件22〇以對應階度 電流IG的亮度發光。 此時’開關236、237間的節點電位由於藉由驅動電路 2 3 4保持在N型电日日體2 3 2的閘極電位,所以n型電晶體 232的閘極電位保持為一定,而令EL元件22〇以一定的亮 度持續發光。 再者,於沒有驅動電路234及開關236、239的情況, 中間有開關2 3 5、2 3 7的寄生電阻之n型電晶體2 3 2的閘 極與資料線6之間流通沒漏電流,n型電晶體2 3 2的開極 電位產生變化而使EL元件220的亮度發生變化。 又’在以上的第1至1 8實施形態,係就使用液晶胞2、 EL元件5卜220的主動矩陣型顯示裝置加以說明,然而本 發明當然亦可適用在其他使用任何電-光轉換元件的主動 矩陣型顯示裝置。 上述實施形態各點僅係對本發明舉例說明,而本發明 並不受其限制。本發明的範圍並非上述說明而係明示於本 57 314833修正本 1304141 發"日日夕由古矣查4丨丨々々m ^〜I Μ可4乾函;亚包含不離本發明賴神範圍内之任 何變更。 [圖式簡單說明] 第ί圖係表示本發明第1實施形態之彩色液晶顯示裝置 之全體構成方塊圖。 第2圖係表示第i圖所示水平掃描電路之要部電路方塊 圖。 第3圖係表示對應於第1圖所示各液晶胞而設之取樣保 持電路構成的電路圖。 第4圖係表示第3圖所示驅動電路構成之電路圖。 第5圖係表示第4圖所示驅動電路動作說明用電路圖。 第6圖係表示第4圖所示驅動電路的動作說明時序圖。 第7圖係表示第1實施形態之變形例電路圖。 弟8圖係表示第1貫施形態之另一變形例電路圖。 第9圖係表示第丨實施形態之又一變形例電路圖。 第10圖係表示第1實施形態之又一變形例電路圖。 第11圖係表示第1實施形態之又一變形例電路圖。 第12圖係表示本發明第2實施形態取樣保持電路之驅 動電路構成的電路圖。 第13圖係表示第12圖所示驅動電路的更詳細電路構成 圖〇 第14圖係表示第2實施形態之變形例電路構成圖。 第1 5圖係表示第2實施形態之另一變形例電路圖。 314833修正本 58 1304141 第1 6圖係表示第2實施形態之又一變形例電路圖。 弟1 7圖係表示本發明第3實施形態取樣保持電路之驅 動電路構成的電路圖。 第1 8圖係表示第丨7圖所示驅動電路動作時序圖。 第1 9圖係表示第3實施形態變开> 例之電路圖。 第20圖係表示本發明第4實施形態取樣保持電路的驅 動電路構成的電路圖。 第2 1圖係表示第4實施形態之變形例電路圖。 第22圖係表示第4實施形態之另一變形例電路圖。 第23圖係表示第4實施形態之又一變形例電路圖。 第24圖係表示第4實施形態之又一變形例電路圖。 第25圖係表示第4實施形態之又一變形例電路圖。 第26圖係表示本發明第5實施形態取樣保持電路之驅 動電路構成的電路圖。 第27圖係表示第26圖所示驅動電路的動作時序圖。 第2 8圖係表示第5實施形態之變形例電路圖。 第29圖係表示本發明第6實施形態取樣保持電路之驅 動電路構成的電路圖。 第30圖係表示第6實施形態之變形例電路圖。 第3 1圖係表示本發明第7實施形態取樣保持電路之驅 動電路構成的電路圖。 第32圖係表示第31圖所示驅動電路構成的電路圖。 第33圖係表示本發明第8實施形態取樣保持電路之内 建偏差補償功能之驅動電路構成的方塊電路圖。 59 314833修正本 1304141 w —闽係表不第3 3圖所示内建偏差補償功能驅動電路 之動作時序圖。 第35圖係表示本發明第9實施形態取樣保持電路之内 建偏差補償功能驅動電路構成的方塊電路圖。 第36圖係表示第35圖所示内建偏差補償功能驅動電路 之動作時序圖。 第37圖係表示第35圖所示内建偏差補償功能驅動電路 之動作的另一時序圖。 第3 8圖係表示第9實施形態的變形例電路圖。 第39圖係表示第9實施形態之另一變形例電路圖。 第40圖係表示第9實施形態之又一變形例電路圖。 第4 1圖係表示第9實施形態之又一變形例電路圖。 第42圖係表示第9實施形態之又一變形例電路圖。 第4 3圖係表示第9實施形態之又一變形例電路圖。 弟44圖‘表示弟9實施形態之又一變形例電路圖。 第45圖係表示第9實施形態之又一變形例電路圖。 第4 6圖‘表示苐9實施形態之又一變形例電路圖。 第47圖係表示第9實施形態之又一變形例電路圖。 第48圖係表示第9實施形態之又一變形例電路圖。 第49圖係表示第9實施形態之又一變形例電路圖。 第50圖係表示本發明第1〇實施形態取樣保持電路之内 建偏差補償功能驅動電路構成的電路方塊圖。 第51圖係表示第50圖所示内建偏差補償功能驅動電路 之動作時序圖。 314833修正本 60 1304141 第52圖係表示第5〇圖所示内建偏差補償功能驅動電路 之動作的另一時序圖。 第53圖係表示本發明第u實施形態取樣保持電路之内 建偏差補償功能驅動電路構成的電路方塊圖。 第W圖係表示第53圖所示内建偏差補償功能驅動電路 之動作時序圖。 宅 第55圖係表示本發明第12實施形態之取樣保持電路之 推動型驅動電路的構成電路圖。 第56圖係表示第55圖所示推動型驅動電路之構成的更 詳細電路圖。 第57圖係表示第12實施形態之變形例的電路圖。 第58圖係表示第12實施形態之另一變形例的電路圖。 第59圖係表示本發明第13實施形態之取樣保持電路之 拉動型驅動電路之構成的電路圖。 第60圖係表示第13實施形態之變形例的電路圖。 第6 1圖係表示本發明第14實施形態之取樣保持電路之 驅動電路構成的電路方塊圖。 第62圖係表示第14實施形態之變形例的電路圖。 第63圖係表示第14實施形態之另一變形例的電路圖。 第64圖係表示第14實施形態之又一變形例的電路圖。 第65圖係表示第64圖所示驅動電路之構成的更詳細電 路圖。 第6 6圖係表示本發明第15實施形態之彩色液晶顯示 裝置要部的電路圖。 61 314833修正本 1304141 第67圖係表示本發明第i 6實施形態之彩色液晶顯示 裝置要部的電路圖。 弟6 8圖係表不弟6 7圖所不驅動電路構成的電路圖。 第69圖係表示第68圖所示驅動電路動作的時序圖。 第70圖係表示第1 6實施形態變形例之電路圖。 第7 1圖係表示第1 6實施形態的其他變形例之電路圖。 第72圖係表示第16實施形態的另一變形例之電路圖。 第73圖係表示第1 6實施形態的另一變形例之電路圖。 第74圖係表示本發明第1 7實施形態之圖像顯示裝置 要部的電路方塊圖。 第75圖係表示本發明第18實施形態之圖像顯示裝置要 部的電路方塊圖。 第76圖係表示習知之液晶顯示裝置的主要部分電路 圖。 1 液晶面板 2、303 液晶胞 3 畫素 4、4a、4b 、301掃描線 5 共通電位線 6、302 資料線 7 垂直掃描電路 8 水平掃描電路 10 階度電位產生電路 10a、N30 輸出節點 11、 17、18、22、28、67、68、164、182、184、204、209、306 電阻元件 12、 15、16、201 至203、206至208、225至229、235至239、305 開關 13 、 20 、 40 、 41 、 42 、 60 、 71 、 72 、 73 、 75 、 78 、 80 、 83 、 85 、 88 、 90 、 91 、 95 、 108 、 110 、 113 、 115 、 121 、 175 、 176 、 180 、 62 314833修正本 1304141 185、 224、234 驅動電路 14、190、221、231、304取樣保持電路 19、29、76、77、118、119、122 ' 122a、122b、126、126a、126b、156、 192、223、233、307 電容器 21、25、61、63、96、102、111、in、、117、18卜 183 準位移位電路 23 N型場效電晶體 24 P型場效電晶體 26、31、69、70、82、86、99、100、1〇 卜 1〇3、1〇4、131a、162、163、 186、 187、188、232 N型電晶體 27 、 32 、 50 、 65 、 66 、 8卜 87 、 97 、 98 、 105 、 106 、 107 、 131b 、 189、222 P型電晶體 30 上拉電路 33 下拉電路 34 N型電晶體 35 p型電晶體 36 負載電容器 51 ^ 220 EL元件 62、64 ' 16卜171定電流電源 120、125、127、130、132、133、135、136、140、14卜 145、146、150、 15卜155、157内建偏差補償機能之驅動電路 131a N型電晶體 131b P型電晶體 160 > 165 ' 166 ' 191推動型驅動電路 170、172、205拉動型驅動電路 201、215 推拉型驅動電路 230、240電流源 N20 輪入節點 N22、N27、N3〇〇 節點 S1 至 S4、Sla 至 S4a、Sib 至 S4b、S5 開關 63 314833修正本

Claims (1)

1304141
第92119911號專利申請案 申請專利範圍修正本 (95年5月25曰 • -種取樣保持電%,係用於對輸入電位進行取樣,並游 取樣電位予以保持及輸出之取樣保持電路,該電路^ 備: / 第1電極接叉$述輸入電位,而於輪入電極連接方 工制線且月ij述控制線設為選擇準位之期間導通之兩 關元件; 貢:1蚕只明示丨一 ϋ#此後是否變更原實質内容 2 第1電極連接於前述第”歼,關元件的第2電極,輸, =接於前述控制線且前述控制線設為選擇準位之 期間導通之第2開關元件; ;方電極連接於前述第2開關元件之第2電極,而另 一方電極接"受預定電位的第1電容器;以及 輸入即點連接於前述第2開關元件的第2電極, ::ΐ::前述第_元件之:應:: -種取枵你姓輸出節點的驅動電路。 種取樣料f路,係心料 經取樣之電位予以保持及 ^丁取樣並將 具備·· 韻出之取樣保持電路,該電路 控制位,以電極連接於第1 間導通之第!開闕元件於設為選擇準位之第1期 第1電極連接於前述第",關元件之第2電 3Μ833修正版 1304141 入電極連接於第2控制線, 選摆筮办+ # 在别迷弟2控制線於設為 、擇準位之第2期間導通之第 巧 〈弗2開關元件,· 一方電極連接於前述第 另_ 士 +』 k罘2開關兀件之第2電極,而 另-方電極接受預定電位的第1電容器 輸入節點連接於前述帛 輪出節點連接於關7"件的第2電極,而 即連接於别述弟1開關元件之第2雷極,將p 诚於λ伙田L ; T〜乐z电徑,將與刖 4輪入即點電位對應的 路, 輸出於輸出節點的驅動電
同時前述第2期間係為 如申請專利範圍第〗或第2項 述驅動電路係包含·· 别述第1期間内之期間 之取樣保持電路,其中 〇 別 將如述輪入節點之雪7 箱〜— 之電位向某電位彳向僅準位移位 預疋之弟1電壓的電位予以輪 翰出之第1準位移位電路;以 將前述第1準位移位電路 某電位方向之電位方Mi 電向相反於前述 向僅準位移位預定之第2電壓的電 位輸出於前述輸出節點之第2準位移位電路。 4.:申請專利範圍第3項之取樣保持電路,其中,前述第】 準位移位電路係包含·· 7方電極接受第1電源電位之第1電流限制元件,·及 第1電極連接於前述第丨電流限制元件之另一方電 極丄而第2電極接受第2電源電位,輸入電極接受前述輸 入即點之電位之第1導電形式的第1電晶體, 前述第2準位移位電路係包含第1電極接受第3電源 314833修正版 2 1304141 “位,而第2電極連接於前述 於前述第!電流限制元件之另二點’輸入電極連接 的第2電晶體。 電極之第2導電形式 5=申請專利範圍第4項之取樣保持電路,其中 ,位移位電路更包含第1電極n 1電流限制元件之另 L入電極連接於丽述第 I電晶體之坌 11,而第2電極連接於前述第 电日日篮之弟1電極之第2導雷 禾 兑、+、# 、 弟2¥電形式的第3電晶體, 則述弟2準位移位電路 第2電晶體之第β 匕3弟〗電極連接於前述 、十,…而第2電極及輸入電極連接ρ 6 1輸ί節點之第1導電形式的第4電晶體 接於則 申明專利範圍第4項之取 準位移位電路更包二:持電路,其中’前述第2 位線間的第2電流限3制=於㈣ 二之取樣保持電路,其中,前述驅 向之變化對庫Γ 節點的電位向前述某電位方 節點之雷 述第1及第2準位移位電路間之預定 ‘ “立以脈衝方式向前述某、 產生電路。 夂化之脈衝 8.如申請專㈣心7項之取樣料電路, 衝產生電路係包合/、中,别述脈 極連接於前述預定I 第1電源電位,而第2電 前述某電位方===廡並與前述輸入節點之電位向 關元件。 父化對應而以脈衝方式導通之第3開 9·如申請專利範圍 乾圍弟3項之取樣保持電路,其中,前述驅 314833修正版 3 1304141 動電路更包含抵消偏差電遂之偏差補償電路。 1申請㈣範圍第9項之取樣保持電路,其中,前述^ 二位移位電路之輪出電位係連接於第2節點以替代前述 輪出節點,又前述偏差補償電路係包含: 第2電容器; 對前❹2電容器之—方電極及前述第^位移位 ^路供給前述輸人節點的電位,㈣並將前述第2電容 :之另一方電極連接於前述預定之節點的第1切換電 塔; 對前述第2電容哭> + + W之另一方電極供給前述輸入節點 卜位,同時並以前述第2電容器之—方電極的電位替 ::述輪入節點的電位而供給於前述第!準位移位電路 之第2切換電路;以及 將別述第2節點之電位供給於前述輪 切換電路。 丨心乐^ 圍!_3項之取樣保持電路,其中,前述驅 心源雷^含對珂述第1及第2準位移位電路間歇性供 、σ電源電壓的切換電路。 12:種圖像顯示裝置,係具傷如申請專利範圍第i或第2 二保持電路,及連接至前述驅動電路的輸出節點 一,、通电位之線之間的液晶胞。 丨3:種圖像顯示裝置,係具備如申請專利範圍第1或第2 二= 呆持電路,及連接至前述驅動電路的輸入節點 /、,、通電位之線之間的液晶胞。 314833修正版 4 1304141 種圖像顯不裝置,係具備:如申請專利範圍第工或 2項之取樣保持電路; 第1電極連接於前述第1開關元件的第1電極,輪入 電極連接於前述第2開關元件的第2電極,而第2電極連 接於前述第1電容器的另一方電極之電晶體; 二、、在則述第1及第2開關元件一起導通的期間連接於 别述電晶體的第1電極並使階度電流流到前述電晶 電流源,以及 、,在岫述第1及第2開關元件皆不導通的期間連接至 f述電晶體的第1電極與電極電位線間,而以與流通於 蝻述電晶體的電流對應之亮度發光之發光元件。 15· 一種圖像顯示裝置,係具備: 配置成複數列複數行之複數個畫素電路; 分別與前述複數列對應設置之複數條掃描線; 分別與前述複數行對應設置之複數條資料線;以及 將前述複數條掃描線及前述複數條資料線驅動之 掃描電路, 其中,各畫素電路係包括:申請專利範圍第丨項之 取樣保持電路;以及根據該取樣保持電路之驅動電路的 輸出電位而顯示晝素之晝素顯示元件, 同時,前述控制線係為與前述取樣保持電路對應之 知描線。 16· 一種圖像顯示裝置,係具備: 配置成複數列複數行之複數個畫素電路; 5 314833修正版 1304141 描線分別與前述複數列對應設置之複數個第1及第2掃 ::與前述複數行對應設置之複數條資料線;以及 雪則述複數條掃描線及前述複數條資料 幹描電路, ^ 各畫素電路係包括··申請專利範圍第2項之 水保持電路;以及根據該取樣保持電路之驅動電路的 輸出電位以顯示畫素之晝素顯示元件, 4 5寺則述第1及第2控制線係分別為與前述取樣 保持電路對應之第!及第2掃描線。 314833修正版 6 1304141 柒、指定代表圖· (一) 本案指定代表圖為··第(3 )圖。 (二) 本代表圖之元件代表符號簡單說明: 2 液晶胞 6 資料線 15、16開關 19 電容器 4 掃描線 14 取樣保持電路 17、18電阻元件 20 驅動電路 捌、本案若有化學式時,請揭示最能顯示發明特徵的化學式: 本案無化學式。 4 314833修正本
TW092119911A 2002-11-06 2003-07-22 Sample hold circuit and image display device using such sample hold circuit TWI304141B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP0211587 2002-11-06
JP0302757 2003-03-07
PCT/JP2003/008249 WO2004042691A1 (ja) 2002-11-06 2003-06-27 サンプルホールド回路およびそれを用いた画像表示装置

Publications (2)

Publication Number Publication Date
TW200407591A TW200407591A (en) 2004-05-16
TWI304141B true TWI304141B (en) 2008-12-11

Family

ID=32314019

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092119911A TWI304141B (en) 2002-11-06 2003-07-22 Sample hold circuit and image display device using such sample hold circuit

Country Status (7)

Country Link
US (1) US7573451B2 (zh)
JP (1) JPWO2004042691A1 (zh)
KR (1) KR100698952B1 (zh)
CN (1) CN100375144C (zh)
DE (1) DE10392192T5 (zh)
TW (1) TWI304141B (zh)
WO (1) WO2004042691A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4009214B2 (ja) * 2003-03-14 2007-11-14 松下電器産業株式会社 電流駆動装置
KR100557501B1 (ko) * 2003-06-30 2006-03-07 엘지.필립스 엘시디 주식회사 아날로그 버퍼 및 그 구동방법
JP4596243B2 (ja) * 2004-09-02 2010-12-08 ソニー株式会社 信号出力装置及び映像表示装置
JP4647294B2 (ja) * 2004-11-26 2011-03-09 ルネサスエレクトロニクス株式会社 半導体装置
CN101197921B (zh) * 2006-12-07 2010-11-03 比亚迪股份有限公司 一种图像信号采样电路及其方法
KR101674690B1 (ko) * 2010-03-30 2016-11-09 가부시키가이샤 제이올레드 인버터 회로 및 표시 장치
GB2481008A (en) 2010-06-07 2011-12-14 Sharp Kk Active storage pixel memory
WO2012132630A1 (ja) * 2011-03-29 2012-10-04 シャープ株式会社 液晶表示装置
US8836680B2 (en) * 2011-08-04 2014-09-16 Sharp Kabushiki Kaisha Display device for active storage pixel inversion and method of driving the same
US8896512B2 (en) 2011-08-04 2014-11-25 Sharp Kabushiki Kaisha Display device for active storage pixel inversion and method of driving the same
CN108877655A (zh) * 2018-07-03 2018-11-23 深圳吉迪思电子科技有限公司 一种像素电路、显示屏及电子设备
FR3113796B1 (fr) * 2020-08-31 2023-01-13 St Microelectronics Grenoble 2 Dispositif et procédé de décalage de niveau

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01296815A (ja) * 1988-05-25 1989-11-30 Canon Inc 半導体集積回路
US4945259A (en) * 1988-11-10 1990-07-31 Burr-Brown Corporation Bias voltage generator and method
JP2758911B2 (ja) * 1988-12-09 1998-05-28 株式会社リコー 薄膜二端子素子
JPH03293813A (ja) 1990-04-12 1991-12-25 Fujitsu Ltd 半導体集積回路
JPH0456888A (ja) 1990-06-25 1992-02-24 Nippon Telegr & Teleph Corp <Ntt> ドットマトリクス駆動回路
US5206544A (en) * 1991-04-08 1993-04-27 International Business Machines Corporation CMOS off-chip driver with reduced signal swing and reduced power supply disturbance
JP3053276B2 (ja) * 1991-11-22 2000-06-19 株式会社東芝 液晶表示装置
JPH05142572A (ja) 1991-11-22 1993-06-11 Toshiba Corp 液晶表示装置
JPH05291917A (ja) 1992-04-16 1993-11-05 Olympus Optical Co Ltd 高速バッファ回路
GB2312773A (en) 1996-05-01 1997-11-05 Sharp Kk Active matrix display
DE19804379A1 (de) * 1997-02-05 1998-08-06 Denso Corp Abtast- und Haltekreis
JPH10254412A (ja) 1997-03-14 1998-09-25 Fujitsu Ltd サンプリングホールド回路
JPH11242207A (ja) * 1997-12-26 1999-09-07 Sony Corp 電圧発生回路、光学空間変調素子、画像表示装置並びに画素の駆動方法
GB9812742D0 (en) 1998-06-12 1998-08-12 Philips Electronics Nv Active matrix electroluminescent display devices
JP2000194323A (ja) 1998-12-25 2000-07-14 Fujitsu Ltd アナログバッファ回路及び液晶表示装置
JP2000214800A (ja) * 1999-01-20 2000-08-04 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP2001147659A (ja) * 1999-11-18 2001-05-29 Sony Corp 表示装置
JP4428813B2 (ja) 2000-05-17 2010-03-10 三菱電機株式会社 アナログ出力回路
FR2811460B1 (fr) 2000-07-06 2002-11-29 Mp Serigraphie Dispositif pour la fixation d'affiches
KR100603804B1 (ko) * 2000-07-07 2006-07-24 세이코 엡슨 가부시키가이샤 유기 전계 발광 표시장치용 전류 샘플링 회로
WO2002045066A1 (en) 2000-11-30 2002-06-06 Thomson Licensing S.A. Drive circuit for liquid crystal displays and method therefor
JP3846293B2 (ja) 2000-12-28 2006-11-15 日本電気株式会社 帰還型増幅回路及び駆動回路
JP2004096702A (ja) 2002-02-20 2004-03-25 Mitsubishi Electric Corp 駆動回路
US6980194B2 (en) * 2002-03-11 2005-12-27 Mitsubishi Denki Kabushiki Kaisha Amplitude conversion circuit for converting signal amplitude
JPWO2004034368A1 (ja) * 2002-10-11 2006-02-09 三菱電機株式会社 表示装置

Also Published As

Publication number Publication date
CN1615506A (zh) 2005-05-11
TW200407591A (en) 2004-05-16
CN100375144C (zh) 2008-03-12
US7573451B2 (en) 2009-08-11
DE10392192T5 (de) 2005-01-05
US20050088396A1 (en) 2005-04-28
JPWO2004042691A1 (ja) 2006-03-09
WO2004042691A1 (ja) 2004-05-21
KR20040081109A (ko) 2004-09-20
KR100698952B1 (ko) 2007-03-23

Similar Documents

Publication Publication Date Title
KR100562057B1 (ko) 저소비 전류의 구동회로
US7079127B2 (en) Reference voltage generation circuit, display driver circuit, display device, and method of generating reference voltage
US10255847B2 (en) Level shift circuit and display driver
JP4194451B2 (ja) 駆動回路及び表示装置及び情報表示装置
US8102357B2 (en) Display device
KR101021576B1 (ko) 전기회로
US7196568B2 (en) Input circuit, display device and information display apparatus
WO2001059750A1 (fr) Afficheur d&#39;images
US20050270080A1 (en) Level shift circuit, display apparatus, and portable terminal
US7019735B2 (en) Pumping circuit and flat panel display device
TWI304141B (en) Sample hold circuit and image display device using such sample hold circuit
TW200303644A (en) Electric circuit
US11132930B2 (en) Display device, source drive circuit and display system
KR100328537B1 (ko) 전압 레벨 컨버터
JP2008112143A (ja) ソースフォロワー型アナログバッファ、その補償動作方法およびそれを用いたディスプレイ
JP4201765B2 (ja) 画像表示素子のデータ線駆動回路および画像表示装置
US7742044B2 (en) Source-follower type analogue buffer, compensating operation method thereof, and display therewith
US20060164368A1 (en) Display apparatus with reduced power consumption in charging/discharging of data line
US20080122777A1 (en) Source driving device
CN112967672A (zh) 斜波产生电路
US7847603B2 (en) Driving circuits in electronic device
JP2003229734A (ja) 電気回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees