TWI288912B - Driving method for a liquid crystal display - Google Patents

Driving method for a liquid crystal display Download PDF

Info

Publication number
TWI288912B
TWI288912B TW093109015A TW93109015A TWI288912B TW I288912 B TWI288912 B TW I288912B TW 093109015 A TW093109015 A TW 093109015A TW 93109015 A TW93109015 A TW 93109015A TW I288912 B TWI288912 B TW I288912B
Authority
TW
Taiwan
Prior art keywords
voltage
voltage level
time interval
scan line
pixel
Prior art date
Application number
TW093109015A
Other languages
English (en)
Other versions
TW200534218A (en
Inventor
Po-Sheng Shih
Original Assignee
Hannstar Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hannstar Display Corp filed Critical Hannstar Display Corp
Priority to TW093109015A priority Critical patent/TWI288912B/zh
Priority to US10/905,111 priority patent/US7864150B2/en
Priority to JP2005033766A priority patent/JP5303095B2/ja
Publication of TW200534218A publication Critical patent/TW200534218A/zh
Application granted granted Critical
Publication of TWI288912B publication Critical patent/TWI288912B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

1288912 五、發明說明(1) 硌明所屬之技術領域 本發明是有關於一種液晶顯示器驅動方法,且特別是 有關於一種對液晶顯示器内之掃描線施以掃描訊號之電壓 前,先對掃描線施以一預先設定之電壓值,用以經由電容 耦合之方式,影響到相鄰經由儲存電容與此掃描線相電連 接的像素電壓位準。 务.前技術 近幾年來,液晶顯示器(Liquid Crystal Display)蓬 勃發展’不只是在尺寸上有相當大的進展,而在所顯示的 影像内容也逐漸地變廣,從原來使用在大部分所顯示的影 像都是靜止(Still lmages)的個人電腦或是文字處裡器等 等產品上,到目前發展到可運用到大部分所顯示的影像都 是動態晝面(Motion Pictures)的產品,例如液晶電視等 等。也由於液晶顯示器比起傳統的陰極射線管(C a t h 〇 d e Ray Tube)電視機的體積更小更薄,而且安裝後又不佔空 間。因此可以預知液晶顯示器將會越來越普遍地使用在日 常生活上。 請參照第1圖,係顯示傳統的液晶顯示器之架構。此液 晶顯示器包括第一層的玻璃基板與第二層的玻璃基板,其 中液晶顯示器面板(Liquid Crystal Display Panel)100 係用以顯示影像。而複數條掃描線(§ c a n L i n e s ) 1 0 1 (如圖 示中所顯示的n條)與訊號線(Signai Lines) 102(如圖示中 所顯示的m條)以格狀的排列方式(G r丨d — l i k e Arrangement)放置於第一層玻璃基板上,而用以當成切換
12161twf.ptd 第6頁 1288912 五、發明說明(2) 70 件,薄膜電晶體(Thin Film Transistor,"TFT") 103 則 置於_每個掃描線i 0 1與訊號線丨〇 2交錯點之鄰近處。 每一薄膜電晶體1 〇 3的閘極係連接到其中一條掃描線 1 〇 1 ’而源極則是連接到其中一條訊號線1 〇 2,而汲極則係 連接到一像素電極(Pixel Electrode)104。而上述的第二 層玻璃基板則置於面向第一層玻璃基板,而其則由銦錫氧 化物(I T 0 )等材質所形成的共用電極(c ommon
Electrode)105。而液晶則填充於此第一層玻璃基板與第 二層玻璃基板之間。 掃描線1 0 1與訊號線1 〇 2係分別連接到掃描線驅動電路 1 〇 6與訊號線驅動電路1 〇 7。此掃描線驅動電路1 0 6則驅動 一大電位到此η條的掃描線1 0 1上,並且讓連接到每一掃描 線101的薄膜電晶體103切換到開啟(ON)之狀態。而隨著此 掃描線驅動電路106在一掃描的狀態(Scanning State) 時,此訊號線驅動電路1 〇 7則輸出代表影像之具有灰度之 電壓(Grad at ion Vo 1 t age)給與m個訊號線1 02,而此具有 灰度之電壓則接著經由與此接受電壓的掃描線1 0 2相連接 的薄膜電晶體1 〇 3,寫入對應的像素電極1 0 4中。而此寫入 像素電極1〇4後的具有灰度電壓值,與共用電極105的電壓 值之間的差異’則用以控制傳送光線之亮度。 請參照第2圖,係顯示傳統的液晶顯示器中,分別從掃 描線驅動電路1 0 6傳送到掃描線1 0 1,以及訊號線驅動電路 1 〇7傳送到訊號線1〇2之訊號波形(Waveform)。VG1到VGn係 分別代表傳送到每一掃描線1 〇 1之掃描訊號(S c a η n i n g
1288912 五、發明說明(3)
Signals)波形。從圖示上可知,VG1到VGn之掃描訊號每段 時間僅提供給一條掃描線1 0 1,並且循序地提供給所有的 掃描線1 0 1。而VD則係代表輸出到訊號線1 〇 2之具有灰度電 壓值之資料訊號。而此資料訊號之強度(也就是電壓值高 低)則係依照所要顯示的影像之資料而定。而Vcom則是共 用電極1 0 5的電壓值,一般而言係固定值而不會隨時間改 變 〇 上述傳統的液晶顯示器,若是運用到動態影像之顯 示,例如運用到目前之電視系統中,則必須顯示相當大量 的動態影像。然而,由於液晶顯示器係使用所謂保持式的 驅動方法(Hold-type Addressing Method),其所顯示的 光會從寫入資料到畫素後保留一段畫面的時間(F i e 1 d P e r i o d ),直到下一次寫入開始時。因此,此將導致晝面 影像邊緣的模糊(E d g e B 1 u r )。為了解決此問題,許多改 善的方法陸續被提出來,例如業界所提出的一種黑晝面插 入方法(Black Frame Insertion)。而實施此黑晝面*** 之方法有很多種,如N E C公司於2 0 0 1年的資訊顯示協會 (SID, Society F or Information Display)戶斤發表的” a Black Stripe Driving Scheme for Displaying Motion Pictures on LCDs" by T. Nose, M. Suzuki, D.
Sasaki, M. Imai,and H· Hay am a,其架構相當複雜,且 需要特別的閘極波形與較高的資料頻率。另外,也由於間 極線路的r C延遲效應,造成此技術無法運用在大尺寸及高 解析度的面板上。 °
12161twf.ptd 第 8 頁 1288912 五、發明說明(4) 另外,就是IBM Japan公司在SID協會1998年所發表的 '•A Novel Wide-Viewing-Angle Motion-Picture LCD" by H. Nakamura, K. Miwa, M. Noguchi, Y. Watabale, and J· Mamiya。此架構將面板分為上半部與下半部,因此需 要兩個資料驅動積體電路(Data Driving 1C),除了增加 成本之外,由於係黑晝面***比率(Black-Insert-Ratio) 僅能固定在5 0 %,因此將會大幅降地液晶盒(c e 1 1 )的穿透 率〇 根據以上所提出之習知技藝,或是目前業界所熟知的 技術,都有許多的問題,不是不適用於大尺寸及高解析度 的面板’就是僅適用於列反轉(Row Inversion)之驅動方 為達到上述的大尺寸及高解析度的面板,相關業者提 出另一種液晶顯示器架構3 0 〇 ,其如第3圖所顯示之等效電 路圖。為方便說明,僅繪出部分之結構。此液晶顯示器架 構3 0 0包括掃描線30 1( η)與301 (n+1),以及訊號線30 2 (η) 與3 0 2 (η+1)。而對應於掃描線301(η)與訊號線3〇2(η)之間 的是薄膜電晶體303(η)與303(η + 1)。 此具有廣視角技術之液晶顯示器架構3 〇 〇,其薄膜電晶 體’以3 0 3 ( η )為例,其閘極係連接到掃描線3 〇丨(η ),而源 極則疋連接到汛號線3 0 2 ( η )。此薄膜電晶體3 〇 3 ( η )之沒極 則經由經由一閘極/汲極電容(Cgd)與其閘極相電連接,另 二卜經由一儲存電容(Cst,St〇rage Capacitor)與下一級的 τ為線301(n+l)相電連接,而由一液晶電容(cic)電連接
1288912 五、發明說明(5) 到共用電極V c 〇 m。 相同地,與薄膜電晶體30 3 (η)鄰近的薄膜電晶體 3 0 3 (nH),其閘極係連接到掃描線3〇l(n+l),而源極則是 連接到訊號線3 0 2 (η + 1 )。此薄膜電晶體3 0 3 ( η + 1 )之汲極則 經由經由一閘極/汲極電容(C gd )與其閘極相電連接,另外 經由一儲存電容(Cst ’Storage Capacitor)與上一級的掃 描線3 0 1 ( η )相電連接,而由一液晶電容(c 1 c )電連接到共 用電極V c 〇 m。 而此液晶顯示器架構3 0 0之驅動方法,請參照第4圖所 示之波形圖,係屬於一種所謂的電容式耦合驅動方法 (Capaci t ively Coupled Driving Method) 〇 根據圖示所 載,電壓值Vg(n)與Vg(n+1)係分別提供給掃描線3〇1(11)與 301(nH)之電壓,而電壓值Vs(n)與Vs(n+1)係分別提供給 Λ號線302(n)與302(n+l)之電壓。而此驅動方法包括四個 閘極電壓值,也就是使薄膜電晶體開啟(〇 N )之電壓、使薄 膜電晶體關閉(OFF)之電壓、電壓值Vg( + )、以及電壓值 V g (-)。首先,訊號電壓值V s經由薄膜電晶體傳送到像素 電極(Pixel Electrode)。在對像素充電後,電容式耦合 電壓,包括上述經由前一級或是後一級的掃描線,經由儲 存電容回授所供給的電壓值Vg(+)與Vg(_),亦傳送到像素 電極上。 % 此驅動之方法所具有的好處,係像素電壓可以大於所 供給的訊號電壓值,也就是可以讓訊號電壓變得很小。而 這樣的液晶顯示器驅動架構,因為相鄰的訊號線經常給予
12161twf.ptd 第10頁 1288912 五、發明說明(6) 不同極性的電壓值(也就是行反轉驅動架構),因此,因為 訊號線與共用電壓(Common Electrode)之間的電容值,所 造成的電壓波動可以藉由此驅動方法而避免。此驅動架構 亦可減少因為訊號線與像素電極之間的寄生電容 (Parasitic Capacitance)所造成的垂直串音(Vertical Cross-Talk)現象。 在另外一種傳統的液晶顯示器架構,例如松下電子公 司(Matsushita Electric Co·)在 SID 協會 2000 年所發表的 丨,Response Time Improvement of OCB mode TFT-LCDs by using Capacitively Coupled Driving Method" by Kenji Nakao, Shoichi Ishihara, Yoshinori Tanaka, Dai i chi Suzuki, Tsuyoshi Uemura, Keisuke Tsuda, Noriyuki Kizu 與 Junichi Kobayashi 等人,提出利用此架 構可達到具有快速反應的光學自我補償型複折射式 (Optically self-Compensated Birefringence ,也就是 0 C B方式)液晶顯示器。而其驅動方式係利用電容耗合電 壓(Capacitively Coupled Voltage),而 電壓 <系矛J 用才目 鄰掃描線與像素電極之間所形成的儲存電容傳送到像素電 極。而其係利用加速驅動(0 v e r d r i v e )之方式,加速像素 的反應時間。 除此之外,又如另外一.種傳統的液晶顯示器架構,亦 可運用在降低功率消耗。例如飛利浦研究機構(ph i 1 i pS Research)與飛利浦半導體公司(Philips Semi conductors)在SID 協會2002 年所發表的"l〇w Power
12161twf.ptd 第11頁 1288912 五、發明說明(7)
Driving Options for an AMLCD mobile Display Chipset", SID 02 DIGEST, by Jason Hector 與Pascal Buchschacher等人,提出利用此架構可達到降低液晶顯示 器功率消耗(Lower Power Consumption)之目的。為了 降低操作的電壓範圍(Voltage Range),其驅動方式係利 用電容♦馬合(Capacitively Coupling)之方式,經由相鄰 掃描線與像素電極之間所形成的儲存電容,預先對像素之 電極施以一電壓。例如,在正晝面(Positive Field)時, 則施以一正的(Vsat + Vth)/2之電壓,此處的Vsat即是像素 電晶體的飽和電壓,而Vth則為其臨界電壓。而若是在負 晝面(Negative Field)時,則施以一負的(Vsat + Vth)/2 之電壓,此處的Vsat即是像素電晶體的飽和電壓,而vth 則為其臨界電壓。如此即可降低操作的電壓範圍,進而減 少功率之消耗。 上述之液晶顯示器架構及驅動方法,雖然有其優點。 然而,這樣的驅動方法卻僅適用於行反轉驅動(columη
Inversion Driving)或是列反轉驅動(row Inversi〇ri
Driving)之架構。然而,面對目前液晶顯示器越來越大尺 寸之要求’其驅動方法不得不採用點反轉驅動(])〇 t Inversion Driving)之架構,因此,上述傳統之驅動方法 設計,已逐漸不符合目前之需求。 發明内定 本發明提供一種液晶顯示器驅動方法,係在對液晶顯 示器内之掃描線施以掃描訊號之電壓前,也就是使液晶顯
12161twf.ptd 第12頁 1288912 五、發明說明(8) 示器内像素所具有之薄膜電晶體開啟之前,先對掃描線施 以一預先設定之電壓值,而此預先設定之電壓值並不會使 像素内之薄膜電晶體開啟。而預先設定之電壓值則係用以 經由電容耦合之方式,影響到相鄰經由儲存電容與此掃描 線相電連接的像素電壓位準。 本發明所設計之驅動方式,在一較佳實施例中,可讓 像素電極之電壓值,回到共用電極之電壓位準,或是接近 共用電極之電壓位準。如此,即可達到黑晝面***(β 1 a c k Frame Insertion)之目的,也就是可以使用保持式的驅動 方法(Hold_type Addressing Method)之液晶顯示器,不 會有畫面影像邊緣模糊(E d g e Β 1 u r )之現象發生。 本發明所設計之驅動方式,在一較佳實施例中,適用 於液晶加速驅動(0 v e r d r i v e )與節省消耗功率(r e d u c e d Power Consumpt i on)之方法。此實;例中的液晶加速驅動 與節省消耗功率之方法中,係對像素電極之電壓值施以一 預先設定之電壓值,以便加速驅動此像素與節省消耗功 率〇 本發明所設計之驅動方式,不論是在為了黑晝面*** 之目的’或是液晶加速驅動(0 v e r d r i v e )與節省消耗功率 (Reduced Power Consumption),皆適用於點反轉驅動 (Dot Inversion Driving)之架構,因此符合目前液晶顯 示器尺寸越來越大之要求。 為達上述之目的’本發明提供一種液晶顯示器驅動方 法適用於一液晶顯示器架構。此液晶顯示器架構具有複數
12161twf.ptd 第13頁 1288912 五、發明說明(9) 條掃描線與複數條訊號線,而每一掃描線與每一訊號線係 經由一薄膜電晶體與一對應之像素連接。而薄膜電晶體之 一閘極係連接到對應之一掃描線,而一源極則是連接到對 應之一訊號線,而其一汲極則經由一儲存電容電連接到與 掃描線鄰近之一相鄰掃描線,而沒極亦經由像素内之一像 素電極電連接到一共用電極。此共用電極之電壓值為一共 用電壓值。此液晶顯示器驅動方法包括施以一掃描電壓到 其中一掃描線,以便開啟對應於掃描線之薄膜電晶體,並 經由與薄膜電晶體之源極相電連接的訊號線,施以一訊號 電壓對與薄膜電晶體之汲極電連接之像素電極充電,接著 施以一預先設定電壓值到相鄰知描線’並經由儲存電谷施 於像素電極,以改變像素電極之電壓位準。 在一實施例之液晶顯示器驅動方法中,此像素電極之 電壓改變值為(Cst/Ctotal)Vpre,其中Vpre為預先設定電 壓值,而Cst即為像素之儲存電容值,而Ctotal則為像素 電極之所有電容值。 在一實施例之液晶顯示器驅動方法中,當掃描線施以 掃描電壓使像素内所具有之薄膜電晶體開啟,之後掃描線 維持在一第一電壓位準一第一時間區間,之後,對掃描線 施以預先設定電壓值,使其改變為一第二電壓位準,並維 持一第二時間區間,其中第二電壓位準並不會使像素内之 薄膜電晶體開啟,其中預先設定電壓值用以經由一電容耦 合回饋之方式回饋到與掃描線電連接之一相鄰像素内之一 像素電極。
12161twf.ptd 第14頁 1288912 五、發明說明(ίο) 在一實施例之液晶顯示器驅動方法中,當像素電極之 電壓值小於共用電極之電壓值時,則施以一正的預先設定 電壓值,使像素電極之電壓位準實質上接近共用電極之共 用電壓值。並維持此第二時間區間之時間。在一實施例 中,此第二時間區間之時間,可以完成液晶顯示器之一黑 畫面***所維持的時間。 在又一實施例之液晶顯示器驅動方法中,當掃描線施 以掃描電壓後,使掃描線之電壓位準回到一第二電壓位 準,並維持一第三時間區間,使掃描線之電壓位準回到一 第一電壓位準,並維持一第四時間區間,而其中預先設定 電壓值,係用以經由一電容耦合回饋之方式回饋到與掃描 線電連接之一相鄰像素内之一像素電極。 上述的液晶顯示器驅動方法,其中當像素電極之電壓 位準大於共用電極之共用電壓值時,則施以一負的預先設 定電壓值,使像素電極之電壓位準實質上接近共用電極之 共用電壓值,並維持此第四時間區間之時間。在一實施例 中,此第四時間區間之時間可以完成液晶顯示器之一黑晝 面***所維持的時間。 為達上述之目的,本發明提供一種液晶顯示器驅動方 法,其中施以預先設定電壓值到相鄰掃描線,並經由儲存 電容施於像素電極,使像素電極之電壓位準實質上等於共 用電極之共用電壓值維持一回饋時間區間。此對相鄰掃描 線施以電壓之方式包括當對掃描線施以掃描電壓,使像素 内所具有之薄膜電晶體開啟之後,掃描線回到一第一電壓
12161twf.ptd 第15頁 1288912 五、發明說明(11) 位準,施以預先設定電壓值,使掃描線從該第一電壓位準 改變為一第二電壓位準,並維持一第一回饋時間區間,其 中第二電壓位準並不會使像素内之薄膜電晶體開啟,以改 變像素電極之電壓位準使像素電極之電壓位準實質上等於 共用電極之共用電壓值維持第一回饋時間區間。 在一實施例之液晶顯示器驅動方法中,此電容耦合回 饋之方式回饋到與掃描線電連接之相鄰像素内之像素電極 之電壓改變值為(Cst/Ctotal)Vpre,其中Vpre為預先設定 電壓值,而Cst即為像素之儲存電容值,而Ctotal則為像 素電極之所有電容值。 在一實施例之液晶顯示器驅動方法中,當像素電極之 電壓值小於共用電極之電壓值時,則施以一正的預先設定 電壓值,使像素電極之電壓位準實質上接近共用電極之共 用電壓值。並維持該第一回饋時間區間。而此第一回饋時 間區間之時間可以完成液晶顯示器之一黑晝面***所維持 的時間。 為達上述之目的,本發明提供一種液晶顯示器驅動方 法。此對相鄰掃描線施以電壓之方式包括當對掃描線施以 掃描電壓,使像素内所具有之薄膜電晶體開啟之後,掃描 線回到一第一電壓位準,之後,對掃描線施以預先設定電 壓值,將掃描線從第一電壓位準改變為一第三電壓位準, 並維持一第二回饋時間區間,其中第三電壓位準並不會使 像素内之薄膜電晶體開啟。 在一實施例之液晶顯示器驅動方法中,此電容耦合回
12161twf.ptd 第16頁 1288912 五、發明說明(12) 饋之方式回饋到與掃描線電連接之相鄰像素内之像素電極 之電壓改變值為(Cst/Ctotal)Vpre,其中Vpre為預先設定 電壓值,而Cst即為像素之儲存電容值,而Ctotal則為像 素電極之所有電容值。 在一實施例之液晶顯示器驅動方法中,當像素電極之 電壓值小於共用電極之電壓值時,則施以一正的預先設定 電壓值,使像素電極之電壓位準實質上接近共用電極之共 用電壓值。並維持該第二回饋時間區間。而此第二回饋時 間區間之時間可以完成液晶顯示器之一黑畫面***所維持 的時間。 為達上述之目的,本發明提供一種液晶顯示器驅動方 法,其中與儲存電容電連接的相鄰掃描線以電容耦合回饋 之方式施以預先設定電壓值至像素電極,並使像素電極之 電壓位準與共用電極之共用電壓值相差增加。當像素電極 之電壓位準大於共用電極之共用電壓值時,則施以一正的 預先設定電壓值,而當像素電極之電壓值小於共用電極之 電壓值時,則施以一負的預先設定電壓值,使像素電極之 電壓位準與共用電極之共用電壓值相差增加。 在一實施例之液晶顯示器驅動方法中,對掃描線施以 電壓之方式包括當掃描線施以掃描電壓,使像素内所具有 之薄膜電晶體開啟後,掃描線維持在一第一電壓位準一第 一時間區間後,對掃描線施以預先設定電壓值,使其改變 為一第二電壓位準,並維持一第二時間區間,其中第一時 間區間小於第二時間區間,第二電壓位準並不會使像素内
12161twf.ptd 第17頁 1288912 五、發明說明(13) 之薄膜電晶體開啟,其中預先設定電壓值用以經由一電容 耦合回饋之方式回饋到與掃描線電連接之一相鄰像素内之 一像素電極。 上述的液晶顯示器驅動方法,其中使像素電極之電壓 位準改變並維持第二時間區間之時間,其中第二時間區大 於第一時間區間至少數百倍到數千倍。在一實施例中,第 二時間區為微秒(ms )等級時,第一時間區間則為毫秒(u s ) 等級。 為達上述之目的,本發明提供一種液晶顯示器驅動方 法,其中對掃描線施以電壓之方式包括當掃描線施以掃描 電壓後,使掃描線之電壓位準回到一第二電壓位準,並維 持一第三時間區間;以及使掃描線之電壓位準回到一第一 電壓位準,並維持一第四時間區間,而其中第三時間區間 小於第四時間區間,此預先設定電壓值用以經由一電容耦 合回饋之方式回饋到與掃描線電連接之一相鄰像素内之一 像素電極。 上述的液晶顯示器驅動方法,其中使像素電極之電壓 位準改變並維持第四時間區間之時間,其中第四時間區大 於第三時間區間至少數百倍到數千倍。在一實施例中,第 四時間區為微秒(ms)等級時,第三時間區間則為毫秒(us) 等級。 為達上述之目的,本發明提供一種液晶顯示器驅動方 法,其中對掃描線施以電壓之方式包括當掃描線施以掃描 電壓,使像素内所具有之薄膜電晶體開啟後,使掃描線維
12161twf.ptd 第18頁 1288912 五、發明說明(14) 持在一第一電壓位準一第一時間區間後,對掃描線施以預 先設定電壓值,使其改變為一第二電壓位準,並維持一第 二時間區間,而後,對掃描線施以預先設定電壓值,使其 改變為一第三電壓位準,並維持一第三時間區間,其中第 一時間區間和第三時間區之合小於第二時間區間。第三電 壓位準並不會使像素内之薄膜電晶體開啟。預先設定電壓 值用以經由一電容耦合回饋之方式回饋增加與掃描線電連 接之一相鄰像素内之一像素電極,使像素電極之電壓位準 與共用電極之共用電壓值相差增加。 上述的液晶顯示器驅動方法,其中當像素電極之電壓 值大於共用電極之電壓值時,則當掃描線從第一電壓位準 改變為第二電壓位準時,則施以一正的預先設定電壓值, 使像素電極之電壓位準與共用電極之共用電壓值相差增 加,而當掃描線從該第二電壓位準改變為第三電壓位準 時,則施以另一正的預先設定電壓值,使像素電極之電壓 位準與共用電極之共用電壓值相差再增加。 上述的液晶顯示器驅動方法,其中使像素電極之電壓 位準改變並維持第二時間區間。此第二時間區大於第一時 間區間與第三時間區間之合至少數百倍到數千倍。例如, 第二時間區間為微秒(m s)等級時,第一時間區間與第三時 間區間之合則為毫秒(u s )等級。 為達上述之目的,本發明提供一種液晶顯示器驅動方 法,其中對掃描線施以電壓之方式包括當掃描線施以掃描 電壓,使像素内所具有之薄膜電晶體開啟後,使掃描線維
12161twf.ptd 第19頁 1288912 五、發明說明(15) 持在一第一電壓位準一第一時間區間後,對掃描線施以預 先設定電壓值,使其改變為一第二電壓位準,並維持一第 二時間區間,而後,對掃描線施以預先設定電壓值,使其 改變為一第三電壓位準,並維持一第三時間區間第一時間 區間與第三時間區間之合小於第二時間區間,第一電壓位 準並不會使像素内之薄膜電晶體開啟,其中預先設定電壓 值用以經由一電容耦合回饋之方式回饋減少與掃描線電連 接之一相鄰像素内之一像素電極,使像素電極之電壓位準 與共用電極之共用電壓值相差增加。 上述的液晶顯示器驅動方法,當像素電極之電壓值大 於共用電極之電壓值時,則當掃描線從第一電壓位準改變 為第二電壓位準時,則施以一正的預先設定電壓值,使像 素電極之電壓位準與共用電極之共用電壓值相差增加,而 當掃描線從第二電壓位準改變為第三電壓位準時,則施以 另一負的預先設定電壓值,使像素電極之電壓位準與共用 電極之共用電壓值相差再增加。 上述的液晶顯示器驅動方法,其中使像素電極之電壓 位準改變並維持第二時間區間與第三時間區間之時間。此 第二時間區間大於第一時間區間與第三時間區間之和至少 數百倍到數千倍。例如,第二時間區間與第三時間區間之 和為微秒(m s )等級時,第一時間區間則為毫秒(u s )等級。 為讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉一較佳實施例,並配合所附圖式,作詳 細說明如下:
12161twf.ptd 第20頁 1288912 五、發明說明(16) 實施方式 為了達成本發明之目的,以下將列舉實施例,作為本 發明特徵之描述,但是本發明並不僅限於此實施例所^描述 之特徵。 液晶顯不裔傳統的驅動方法’雖然有其優點。然而, 這樣的驅動方法卻僅適用於行反轉驅動(Co 1 umn ^ Inversion Driving)或是列反轉驅動(Row !nversiQn Driving)之架構。 本發明提供一種液晶顯不驅動方法,係在對液晶顯 示器内之掃描線施以掃描訊號之電麼前,也就是使液晶顯 示器内像素所具有之薄膜電晶體開啟之前,先對掃描線施 以一預先設定之電壓值,而此預先設定之電壓值並不會使 像素内之薄膜電晶體開啟。而預先設疋之電壓值則係用以 經由電容耦合之方式,影響到相鄰經由儲存電容與此掃描 線相電連接的像素電壓位準。 本發明所設計之驅動方式,在一較佳實施例中,可讓 像素電極之電壓值,回到共用電極之電壓位準,或是接近 共用電極之電壓位準。如此,即可達到黑畫面***(BUck Frame Insertion)之目的,也就是可以使用保持式的驅動 方法(Hold-type Addressing Method)之液晶顯示$,不 會有晝面影像邊緣模糊(Edge B lur)之現象發生。。 本發明所設計之驅動方式,在一較佳實施例中,適用 於液晶加速驅動(0 v e r d r i v e )與節省消耗功率(r e d u c e廿 Power Consumption)之方法。此實施例中的液晶加速驅動
1288912 五、發明說明(17) 與節省消耗功率之方法中,係對像素電極之電壓值施以一 預先設定之電壓值,以便加速驅動此像素與節省消耗功 率。 本發明所設計之驅動方式,不論是在為了例如黑畫面 ***之目的,或是例如液晶加速驅動(〇verdr i ve)與節省 消耗功率(Reduced Power Consumption),或是其他之用 迷’皆適用於點反轉驅動(Dot Inversion Driving)之架 構’因此符合目前液晶顯示器尺寸越來越大之要求。以底 下之實施例詳細說明。 一 第一實施例 在第一實施例中,本發明提出一種驅動方法,適用於 ^種液晶顯示器之架構。請參照第5圖,此顯示本發明實 施=之驅動方法適用之一種液晶顯示器架構。而此液晶顯 示器架構包括掃描線G(n-1 )、G(n)以及G(n+1 ),以及訊號 線D(m-1)與D(m)。而對應於掃描線G(n-1)、G(n)以及 G(n+1),以及訊號線與D(m)之間的是像素分別稱為 像素(I)、像素(I I)、像素(ΙΠ )、像素(IV),以利說明本 發明之駆動方法。 其中像素(I )的薄膜電晶體閘極係連接到掃描線 G ( η - 1 ) ’像素(π )與像素(I I I )的薄膜電晶體閘極係連接 到掃描線G(n),像素(IV)的薄膜電晶體閘極係連接到掃描 線G(n + 1)。而像素(1)與像素(111)的薄膜電晶體源極係連 接到訊號線D(m-1),而像素(11 )與像素(IV)的薄膜電晶體
12161twf.ptd 第22頁 1288912
源極係連接到訊號線D (m)。 去(Ά Ϊ 5:;/斤φ不-之Φ架構可知’對於同一條訊號線而言,像 : ; Ϊ接到像素(11 υ的薄膜電晶體閉極, :ί I :夺m亦電連接到下—級的的薄膜電曰曰曰 曰:枉m “電容電連接至“象素(11)的薄膜電 ΐ ΐ ΐ础像素(1)的儲存電容亦電連接到上一級的的 暑斜於敫徊、为ΐ為方便說明,僅以此四個像素為例,但 j, 11 你日日顯不器架構而言,係由複數個像素所組 :傻素之閘極,係由電連接到同-訊號線的上-厂、及像素之儲存電容,以電容之方式相耦合(Capacitively 〇 U p,)。或是在另外相鄰的訊號線上,每一像素之閘 極由電連接到同一訊號線的下一級像素之儲存電容, 以?之方式相♦禺合(CaPacitively Coupled)。而在液晶 顯不裔整個架構之排列方式,則端視設計上的需要而更 動0 ^ >本。發明之概念,係在對液晶顯示器内之掃描線施以掃 描訊,之電壓(底下稱為掃描電壓,以Vg表示)前,也就是 使f晶顯示器内此掃描線所對應的像素之薄膜電晶體開啟 之刖’先對掃描線施以一預先設定之電壓值(Pre_charge Vo It age ’如圖示所標記之” Vpre”),而此預先設定之電壓 值(Vp^re)使掃描線所具有的電壓變化,但不會使像素内之 薄膜,晶體開啟。而預先設定之電壓值(V p r e )則係用以經 由電f耗合之方式,影響到上一級或下一級經由儲存電容 與此掃描線相電連接的像素電壓位準。
12161twf.ptd
第23頁 1288912 五、發明說明(19) 本發明所設計之驅動方式,在一較佳實施例中,並配 合第5圖之架構,可讓像素電極之電壓位準,回到共用電 極之電壓位準,或是接近共用電極之電壓位準,也就是如 圖示的Vcom。如此,即可達到黑畫面***(Black Frame
Insertion)之目的,也就是可以使用保持式的驅動.方法 (Hold-type Addressing Method)之液晶顯示器,不會有 畫面影像邊緣模糊(Edge Blur)之現象發生。 本發明所設計之驅動方式,在一較佳實施例中,並配 合第5圖之架構’亦適用於液晶加速驅動與節 省消耗功率(Reduced Power Co ns ump t i ο η )之方法。相較 與前一段所提到的讓像素電極之電壓值回到或是接近共用 電極之電壓位準,在此實施例中的液晶加速驅動與節省消 耗功率之方法中’係對像素電極之電壓值施以一預先設定 之電壓值,以便加速驅動此像素。 明參照第5 A到5 D圖之訊號波形圖,分別說明像素(I )、 像素(II)、像素(III)與像素(IV)之驅動方式。在此實施 ΐί/了,像素電極之電壓值,回到或是接近共用電極之 電壓位準Vc〇m,如此,即可達到黑晝面***(Black Frame 固〇 目的◎為方便說明,僅針對第5A到5D圖之訊 ΪΠϊ:,但並非用以限制本發明之範圍。如第5Α圖 係由經由電容影響像素(1)之像素電極之 / 由液晶電容影響像素⑴)之像素電極 容i g ; ί::說明。^際之驅動方法係經由電 谷耦&之方式’經由儲存電容影響到上一級或下一級與此
1288912 五、發明說明(20) 掃描線相電連接的像素電壓位準。 在第5 A圖中,係說明本發明驅動方法之一實施例,針 對像素(I )之驅動訊號波形圖,其中像素(丨)係由下一級之 掃描線與像素電極之間所形成的儲存電容,傳送預先設定 之電壓值到像素電極。請參照第5A圖,並配合第5圖之等 效電路結構說明。其中,最上方之黑色實線訊號波形,係 像素(I)之/象素電極之電壓位準,也就是如圖示之Vp(I)。 而粗虛線係掃描線G ( n - 1)所施加的訊號波形。在此說明影 響到像素(I )像素電極之電壓位準之掃描線G ( η )之訊號波 形。而其他掃描線之訊號波形與此相同,不在冗述。 掃描線G ( η )之訊號浊形 像素(I I I )内之薄膜電晶體開啟之後,掃描線G (η )維持 在電壓位準VI —第一時間區間τι。先對掃描線G(n)施以一 預,設定之電壓值(V p r e )到掃描線G ( η ),而此預先設定之 電壓值(Vpre)使掃描線G(n)之電壓位準從¥1改變為 V 2,但並不會使像素(I I I )内之薄膜電晶體開啟。而 經過一第二時間區間T 2後,再接著對掃描線G ( n )施 一 * 描電壓’使G(n)之電壓位準VG(n:)從V 2改變為v 3,而 知 (Π I )内所具有之薄膜電晶體開啟。此時,與像 使像素 鄰之像素(I )之像素電極之電壓位準從Vc〇m轉為^(胃1 1 I)相 V4。而後,接著使掃描線G(n)之電壓位準VG(n)回電壓位準 準V2,經過一第三時間區間T3後,再回到ϋ仇到電壓位 在像素(I I I )内之薄膜電晶體下次之前,维持〜 $ V 1,教 、 第四時間
1288912 五、發明說明(21) 區間T4。 像素(I)之像素電極之電壓位準變化 像以在同一條訊號線 極’而像素(11=2 ί if像素πιυ的薄膜電晶體間 ::: =。因此,在像素⑴I)中,掃描線G⑷以興 I/六形,則如第5 A圖中的中間部分所示。而由於W 此,去斜存#電容電連接到像素(1 11)的薄膜電晶體閘極,s
A卜褚I ί ί描線G(I1)施以一預先設定之電壓值(Vpre)時, 先設定之電壓值(Vpre)使掃描線G(n)之電壓位準Vc(n) ^ 改變為V 2,並維持一第二時間區間T 2,但此時並不、 象素内之薄膜電晶體開啟。如圖示左邊第一個箭頭符韻 所不’此預先設定之電壓值(Vp re )會以電容式回饋到像章 (I)的像素電極。由於目前像素(I)在負畫面(Negative Fleld),因此,此預先設定電壓值(Vpre)係以正值施於$ 素(I )的像素電極,也就是如第5A圖中之Vpre( + )而使位方 電壓位準V4位準之像素電極電壓,回到或是接近共用電 極之電壓位準Vcom。
而此時第二時間區間T 2即是***黑畫面之時間。此黑 晝面維持的時間,在一較佳實施例中,約為整個畫面 。 (jrame)時間的30%左右,而此畫面時間即為此液晶顯示1 架構中所有掃描線全部掃過後所需的時間。當然,此可才1 據設計上的需要而修正。
1288912 五、發明說明(22) 一而後,當極性反轉時,如圖示右邊第二個箭頭符號所 不’當像素(I)的像素電極大於共用電極之電壓值Vc〇m 時,在像素(I 11)中,掃描線G(n)之電壓位準Vg⑷從掃描電 壓改變為電壓位準V 2,經過第三時間區間τ 3後再回到未施 電壓前之電壓位準VI ,並維持第四時間區間T4。當G(n)之 ,壓位,Vg⑷從電壓位準V2回到電壓位準VI時,此預先設 定之電壓值(Vpre)會以掃描線與像素的像素電極 之間所形成的儲存電容,傳送此預先設定電壓值(Vpre)到 像素電極。由於目前像素(I)在正晝面(Positive Field) ’因此’此預先設定電壓值(Vpre)係以負值施於像 素(I)的像素電極,也就是如第5A圖中之Vpre(-)使像素電 極之電壓位準回到或是接近共用電極之電壓位準。而此時 亦是***黑晝面之時間。 、因此#’根據上述之内容可知,在一實施例中,若是此 液晶顯示器架構係以每一像素之閘極電連接到同一訊號線 的鄰近像素之儲存電容,以電容方式相耦合 (Capacitively C〇Upied)時,則鄰近像素之掃描線施以一 預先設定電壓值(Vpre)的時間,也就是如圖所示之第二時 間區間T 2的啟始時間,或是第四時間區間τ 4的啟始時間, 必須在與之電容相耦合之像素内所具有的薄膜電晶體下一 次開啟開始寫入資料之前,並經由儲存電容施以此預先設 定之電壓值(Vpre)到像素電極。而施以正向的預先設定電 壓值Vpre( + ) ’或是負向的預先設定電壓值Vpre(-),則根 據極性而定。
12161twf.ptd 第27頁
1288912 五、發明說明(23) -- 在上述像素(I)經由掃描線G(n)與儲存電容,傳 設定電壓值Vpre到像素電極中,其耦合的電壓值,也 預先設定電壓值Vpre使像素電極之電壓位準改變之值就$ 一實施例中’為(Cst/Ctotal)Vpre,其中Cst即為像素(I) 之儲存電容值,而Ctotal則為像素電極之所有電容值μ,也 就是根據需要所設計的像素電極之電壓位準改變值,可調 整預先設定電壓值Vpre之值。 μ 而本實施例中之時間區間ΤΙ、Τ2、Τ3與Τ4之時間設 定’可依照S又&十上的需要而個別設定。特別是針對電容方 式耗合提供電壓的時間,也就是如圖示中的第二時間區間 與第四時間區間τ 4,可根據需要而設定。從第5 Α圖中的像 素(I)在正畫面與負畫面的像素電極之電壓位準受到掃描 線G ( η )之電位影響之關係可知,本實施例適用於點反轉驅 動(Dot Inversion Driving)之架構 〇 相同之驅動方式與其說明,亦適用在第5 B到5 D圖之訊 號波形圖。第5 c圖中係說明像素(II I )之驅動訊號波形圖 與第5A圖相同,不再冗述。 而在第5 B圖中,係說明像素(丨丨)之驅動訊號波形圖, 而第5 D圖中係說明像素(I V)之驅動訊號波形圖。在第5B圖 中,此液晶顯示器架構係以每一像素之閘極電連接到同一 訊號線的下一級像素之儲存電容,以電容方式相耦合 (Capacitively Coupled)。如第5圖中之右邊所示。因 此,上一級像素之掃描線施以一預先設定之電壓值(Vpre) 的時間,必須在與之電容耦合之像素内所具有的薄膜電晶
12161twf.ptd 第28頁 1288912 五、發明說明(24) 體下一次開啟開始寫入資料之前,施以此預先設定之電壓 值(Vpre )到像素電極以改變其電壓位準,也就是如圖示之 Vp(II)。而施以負向的預先設定電壓值Vpre(-),也就是 如第5B圖中的左邊箭頭所標示。或是正向的預先設定電壓 值Vpre( + ),也就是如第5B圖中的右邊箭頭所標示。 當像素電極電壓位準,回到或是接近共用電極之電壓 位準Vcom時,此時即是***黑晝面之時間。此黑晝面維持 的時間,在一較佳實施例中,約為整個晝面時間的3 0 %左 右,當然,此可根據設計上的需要而修正。第5D圖中係說 明像素(I V )之驅動訊號波形圖與第5 B圖相同,不再冗述。 第二實施例 在另外一實施例中,係在對液晶顯示器内之掃描線施 以掃描訊號之掃描電壓前,先對掃描線施以一預先設定電 壓值(Vp r e )維持一回饋時間區間(T ),而此預先設定電壓 值V p r e將使掃描線所具有的電壓產生變化,但不會使像素 内之薄膜電晶體開啟。而預先設定電壓值(V p r e )則係用以 經由電容耦合之方式,影響到上一級或下一級經由儲存電 容與此掃描線電連接的像素電壓位準。例如,在一較佳實 施例中,並配合第6圖之架構,可讓像素電極之電壓位 準,回到共用電極之電壓位準,或是接近共用電極之電壓 位準,也就是如圖示的Vcom。 在第6圖中之液晶顯示器架構,包括掃描線G ( η - 1 )、 G ( η )以及G ( η + 1 ),以及訊號線D (m - 1 )與D ( m )。而對應於掃
12161twf.ptd 第29頁 1288912
去in)以及G(n + 1),以及訊號線D(m_l)與D(m) =電晶體閉極係連接到掃描線“Η),像素(冗(二的素 )的4膜電晶體閘極係連接到掃描線G ( n ),像士(丨v') 2潯膜電晶體閘極係連接到掃描線G(n+1)。而像素(1 ,素(I I I )的薄膜電晶體源極係連接到訊號線),)^ 素(I I )與像素(I V )的薄膜電晶體源極係連接到訊 D ( m )。 〜咏 與第5 A到5 D圖不同之處,係對掃描線施以此預钟 電壓值(Vpre)維持此回饋時間區間τ之後,掃描線之°又 :準將會回到原來的位準,也就是在未施以預先設定尾壓 (Vpre)之前的位準。此刻意設計的回饋時間區間τ, 一實施例中,將可用來進行上述***黑畫面之時間 I。 睛參照第6 A到6 D圖之訊號波形圖,分別說明像 ,素(II)、像素(III)與像素(IV)之驅動方式之另二^)、 實施例。請先參照第6 A圖,係說明像素(丨)之驅動訊 形圖。而最上方之黑色實線訊號波形,係像素(丨)之傻b去 電極之電壓位準,也就是如圖示之Vp(丨)。而粗虛線浐 描線G ( η - 1 )所施加的訊號波形。在此僅說明影響到…平 (I)像素電極之電壓位準之掃描線G(n)之訊號波形。f 他知^描線之訊號波形與此相同,不在冗述。
1288912 五、發明說明(26) 掃描線G ( η )之訊號波形 像素(III)内之溥膜電晶體開啟之後,施以一預先設定 之電壓值(Vpre)到掃描線G (η),使其電壓位準從VI改變為 V 2,並維持一第一回饋時間區間τ i ,而此預先設定之電壓
Vpre)並不會使像素内之薄膜電晶體開啟。而此預先設 定之電壓值(Vpre )僅維持一定之時間區間,而此時間係根 據所需要維持的時間而定,但必須在像素(丨丨丨)内之薄膜 電晶體下次開啟之前。例如,在一較佳實施例中,若是需 要***。黑晝面,則此第一回饋時間區間T 1約為整個畫面時 」的3 0 /左右,▲然,此可根據設計上的需要而修正。與 f 圖所θ不同之部分,係在於對掃描線G(n)施以一預 又疋之電壓值(V p r e )後,經過此預定時間後即回到原來 之電壓位準v 1。 1後再接著對掃描線掃描線G (n)施以掃描電壓,使像素 (I I )内所具有之薄膜電晶體開啟。描線G ( n)之電 壓位準回到v 1 , _ J V 1 ’經過一段時間後,施以一預先設定之電壓 二^)到掃描線G(n),使其電壓位準從VI改變為V5,並 、、、二回饋時間區間T2。此預先設定之電壓值(Vpre ) ^維!? 了定之時間區間,而此時間係根據所需要維持的時 ^而疋’但必須在像素(II I )内之薄膜電晶體下次開啟之 刖 ° 像素(I )之像素電極之電壓位準變化
1288912 五、發明說明(27) 根據前述之内容可知, 像素(I)的儲存電容雷 $同一條訊號線D(m-1 )而言, 極,而像素(III)的素(11J)的薄膜電晶體閘 電晶體閘極。因此,^存推電^各亦電連接到下一級的的薄膜 的訊號波形,則如第6八圖中(111)中,掃描線以0)所施加 此,當像素(Ιπ)的薄膜電晶體閘極,因 维持ί (η)施以—預先設定之電屢值(VPK),並 饋時間區間T1 ’也就是掃描線G(n)之電塵位準 從電壓位準V1轉為V2時,如圖示左邊第一個箭頭符 €,Ϊ褚if τ、此預先设定之電壓值(Vpre)會經由儲存電容回饋 到,素⑴的像素電極。當像素⑴是在負晝面(Negative 1 e ) ’也就是像素(I )的像素電極之電壓位準V 4小於共 用電極之電壓值Vcom。因此,此預先設定電壓值(Vpre)係 以正值施於像素(1 )的像素電極,也就是如第6 A圖中之 Vpre( + )使像素電極之電壓位準從電壓位準V4回到或是接 近共用電極之電壓位準。而此時即是***黑晝面之時間。 而後’當極性反轉時,如圖示右邊第二個箭頭符號所 示’當像素(I)的像素電極之電壓位準V6大於共用電極之 電壓值Vcom時,在像素(I I I )中,掃描線G( η)之電壓位準 會先施以預先設定之電壓值(V p r e ),並維持一回饋時間區 間T,也就是掃描線G(n)之電壓位準VG(n)從電壓位準VI轉為 V5時,,此時,此預先設定之電壓值(Vpre)會經由儲存電 容回饋到像素(I )的像素電極。當像素(I )是在正晝面 (Negative Field),因此,此預先設定電壓值(Vpre)係以
12161twf.ptd 第32頁 1288912 五、發明說明(28) 負值施於像素(I)的像素電極,也就是如第6A圖中之 Vpre(-)使像素電極之電壓位準從電壓位準V6回到或是接 近共用電極之電壓位準V c 〇 m。而此時亦是***黑畫面之時 而本實施例中之時間區間T1與T 2之時間設定,可依照 設計上的需要而個別設定,也就是針對電容方式耦合提供 電壓的時間T1與T 2,可根據需要而設定。從第6 A圖中的像 素(I )在正晝面與負晝面的像素電極之電壓位準受到掃描 線G ( η )之電位影響之關係可知,本實施例適用於點反轉驅 動(Dot Inversion Driving)之架構。 相同之驅動方式與其說明,亦適用在第6B到6D圖之訊 號波形圖。第6 C圖中係說明像素(I I I )之驅動訊號波形圖 與第6A圖相同,不再冗述。 而在第6B圖中,係說明像素(II)之驅動訊號波形圖, 而第6 D圖中係說明像素(I v )之驅動訊號波形圖。在第6 B圖 中,此液晶顯示器架構係以每一像素之閘極電連接到同一 δίΐ 5虎線的下一級像素之儲存電容,以電谷相耗合 (Capacitively Coupled)。如第6圖中之右邊所示。因 此’上一級像素之掃描線施以一預先設定之電壓值 (V p r e ),並維持一回饋時間區間τ,也就是掃描線G ( η )之 電壓位準VG(n)從電壓位準V1轉為V2時,必須在與之電容相 ,接之像素内,所具有的薄膜電晶體下一次開啟開始寫入 貪料之前,施以此預先設定之電壓值(V p r e )到像素電極。 而當像素(II)是在正晝面(Positive Field)時,此預先設
1288912 五、發明說明(29) 定電壓值(Vpre)係以負值施於像素(I I )的像素電極,也就 是如第6B圖中之Vpre(_) ’而使像素電極之電壓位準從電 壓位準V3回到或是接近共用電極之電壓位準Vcom。施以負 向的預先設定電壓值vPre(_) ’也就是如第6B圖中的第一 個箭頭所標示。而當像素(II)是在負畫面(Negative Field),此預先設定電壓值(vPre)係以正值施於像素(I I ) 的像素電極,也就是如第6B圖中之Vpre(-),而使像素電 極之電壓位準從電壓位準V4回到或是接近共用電極之電壓 位準V c 〇 m。 當像素電極之電壓值,回到或是接近共用電極之電壓 位準時,此時即是***黑畫面之時間。此黑畫面維持的時 間,在一較佳實施例中,約為整個晝面時間的3 0 %左右, 當然,此可根據設計上的需要而修正。第6 D圖中係說明像 素(IV )之驅動訊號波形圖與第6 B圖相同,不再冗述。 第三實施例 本發明所設計之驅動方式,在另一較佳實施例中,並 配合第7圖之架構,可適用於液晶加速驅動(〇verdrive)與 節省消耗功率(Reduced Power Consumption)之驅動方 法。在第7圖中之液晶顯示器架構,包括掃描線g ( n-;[)、 G(n)以及G(n+1),以及訊號線D(m-1)與D(m)。而對應於掃 描線G(n-1)、G(n)以及G(n + 1),以及訊號線D(m-l)與D(m) 之間的是像素分別稱為像素(I )、像素(I I )、像素(丨丨丨)、 像素(I V ),以利說明本發明之驅動方法。其中像素(丨)的
1288912 五、發明說明(30) 薄膜電晶體閘極係連接到掃描線(;(„_;!),像素(11)與像素 (I I I )的薄膜電晶體閘極係連接到掃描線G (n),像素(丨v 的薄膜電晶體閘極係連接到掃描線G ( n + 1 )。而像素(I )與 像素(I I I )的薄膜電晶體源極係連接到訊號線),而 像素(I I )與像素(I V )的薄膜電晶體源極係連接到訊號線 D ( m )。 、 請參照第7 A到7D圖之訊號波形圖,分別說明像素 (」)、像素(I I )、像素(I I I )與像素(丨v )之驅動方式。在此 實施例中,相較於前一段所提到的讓像素電極之電壓 =或是接近共用電極之電壓位準,在此實施例中 電極之電壓位準,若是在正畫面,則高於共用電極 ^Vc〇m,因此增加一預先設定之電壓值以便加速驅動此 2素、或是達到省電之方法。而若是在負晝面, 極之電壓位準低於共用電極之電壓位準vcom,因n = 定之電壓值’以便加速驅動此像素、②是二 在第7 A圖中,係說明像素(丨)之驅動訊號波 i:之訊號波•,係像素⑴之像素電極之電壓 所施加的訊號波形。在此僅說明影響夂= fG(n-l) 之電壓位準之掃描線G(n)之訊號波‘ = 像素電極 號波形與此相同,不在冗述。 而其他知描線之訊 形 掃描線G ( η )之訊號波
1288912 五、發明說明(31) 清參照第7 A圖之中間部分說明,當像素(I )之薄膜電晶 體開啟之後,以及像素(丨丨之薄膜電晶體開啟之後,經 過一時間區間T 1,對掃描線G ( n)施以一預先設定電壓值 (Vpre)到掃描線G(n),而使掃描線G(n)的電壓位準Vg⑷從 電壓位準V 1增加到電壓位準乂2,並維持一第一時間區間 T3。此預先設定之電壓值(Vpre)並不會使像素内之薄膜電 晶體開啟。而後,再接著對掃描線G ( n )施以一掃描電壓, 使VG(rO從電壓位準V2增加到電壓位準V3,而使像素内所具 有之薄膜電晶體開啟,而後,再使掃描線G (n)之電壓位準
Vg⑷攸電壓位準V 3改變為電壓位準v 2,維持一時間區間T 4 之後’再從電壓位準V2改變為電壓位準¥1 ,並維持一時間 區間T2 。 像素(I )之像素電極之電壓位準變化 ,,前述之内容可知,在同一條訊號線D ( m - 1 )而言, 像素(I)的儲存電容電連接到像素(丨丨丨)的薄膜電晶體閘 ΐ =像素(111)的儲存電容亦電連接到下一級的的薄膜 二Γ咕鬧極。因此’在像素(I I I )中,掃描線G (η )所施加 τ ’貝彳女^第7 Α圖中的中間部分所示。而由於像素 此,告^存*電容電連接到像素(1 1 I )的薄膜電晶體閘極,因 :j掃描線G(n)施以一預先設定電壓值(Vpre)時,如 Λ不、各第一個箭頭符號所示’此預先設定之電壓值 (^pre會經由儲存電容回饋到像素(ι)的像素電極,而使 ’、 的像素電極電壓值增加,如圖所示從電壓位準V4
1288912 五·、發明說明(32) 增加為電壓位準V5,而與共用電極之電壓值Vcom相差更 多,增加之幅度係根據需要設計。例如為 (Cst/Ctotal)Vpre,其中Cst即為像素(I)之儲存電容值, 而C total則為像素(I )的像素電極之所有電容值,也就是 根據需要所設計的像素電極之電壓位準改變值,可調整 先設定電壓值Vpre之值。 i 而與***黑晝面之時間不同,此像素電極電壓值増加 之時間,遠大於像素電極電壓值未增加之時間。例如此^ 素電極電壓值增加之時間為微秒(m s)等級時,此未増加 時間約為毫秒(u s )等級,因此,相差至少數百倍到數千 倍。當然’此可根據設計上的需要而修正。也就是說,在 像素(I I I )之薄膜電晶體開啟之後,經過一時間區間τ 1對 掃描線G(n)施以一預先設定電壓值(vpre),而使掃插線、 G(n)的電壓位準VG(n)從電壓位準VI增加到電壓位準V2 / % 維持一第一時間區間τ 3。此時間區間Τ 3則遠大於時間區' 丁 1 ,例如若時間區間Τ 3為微秒(ms )等級時,此時間區^曰1 約為宅秒(u s )等級,相差至少數百倍到數千倍。 °° 3 而後,當像素(I )之極性反轉時,如圖示右邊第二〜 頭符號所示,此時像素(I )的像素電極係小於共用電 箭 電壓位準Vcom。在像素(I I I)中,掃描線G(n)之電壓位f 電壓位準Vg^從電壓位準v 2回到電壓位準v 1時,此時 ' 預先設定之電壓值(Vpre)會經由儲存電容回饋到像素ϋ 之電極電壓’而使像素電極之電壓位準,從電壓位準 換為電壓位準V7 ’而與共用電極之電壓值以㈣相差更多6轉
12161twf.ptd 第37頁 1288912 五、發明說明(33) 因此,根據上述之内容可知,若是此液晶顯示器架構 係以每一像素之閘極電連接到同一訊號線的上一級像素之 儲存電容’以電容方式相耦合(Capacitively Coupled) 時’則此像素之掃描線施以一預先設定之電壓值(v p r e )的 時T ’必須在與之電容式相耦合之像素内,所具有的薄膜 電晶體開啟並已寫入資料之後,以及此像素之薄膜電晶體 開啟^後一很短的時間,施以此預先設定之電壓值(Vpre) 到此掃描線。例如以第7A圖為例,在像素(〗)之薄膜電晶 體開啟之後’以及像素(Π I )之薄膜電晶體開啟之後,經 過一時間區間T 1 ,才對掃描線G (η )施以一預先設定電壓值 (Vpre)。與第一以及第二實施例不同之處在於,由於黑畫 面***的時間約為整個畫面(Frame)時間的30%左右,因 此’可控制在下個畫面之像素(丨)之薄膜電晶體開啟之前 即叮。然而’此實施例係為了液晶加速驅動(q v e r d r i v e ) 與節省消耗功率(Reduced Power Consumption),因此時 間區間T 3必須遠大於時間區間T 1 ,因此,時間區間τ 1必須 控制在像素(I I I)之薄膜電晶體開啟之後很短的時間,即 必須對掃描線G (η)施以預先設定電壓值(Vpre)。 而當像素電極電壓位準Vp(I)大於共用電極之電壓位準 Vcom時,則施以正向的預先設定電壓值Vpre ( + )。而當像 素電極電壓位準Vp(I)小於共用電極之電壓位準Vcora時, 則施以負向的預先設定電壓值V pr e (-),此值根據極性而 定。 相同之驅動方式與其說明’亦適用在第7B到7D圖之訊
12161twf.ptd 第38頁 1288912 五、發明說明(34) ^ ^ 號波形圖。第7C圖中係說明像素(III)之驅動訊號波形 與第7A圖相同,不再冗述。 , 而在第7B圖中,係說明像素(I I )之驅動訊號波形圖’圖 而第7 D圖中係說明像素(I V )之驅動訊號波形圖。在第7 丄 中,此液晶顯示器架構係以每一像素之閘極電連接刻同 訊號線的下一級像素之儲存電容,以電容方式相耦合 (Capacitively Coupled)。如第7圖中之右邊所示。因 此,上一級像素之掃描線施以一預先設定之電壓值(V Pr 的時間,必須在與之電容式相耦合之像素内,所具有的薄 膜電晶體開啟之後很短的時間内施以此預先設定之電壓值 (Vpre)到上一級像素之掃描線。。而施以負向的預先設定 電壓值Vpre(-),也就是如第7B圖中的左邊箭頭所標示。 或是正向的預先設定電壓值Vpre( + ),也就是如第7B圖中 的右邊箭頭所標示。第7D圖中係說明像素^ 動訊號 波形圖與第7B圖相同,不再冗述。 在此僅說明影響到像素(Π )像素電極之懕 描線G ( η _ 1 )之訊號波形。而他搞 電差 同,不在冗述。 而/、他知描線之訊號波形與此相 掃描線G ( η _ 1 )之訊號波形 在第7 Β圖中,係說明像素(丨丨) ^ 中間位置所標示的黑色實線訊號之/驅動訊號波形圖。而 電極之電壓位準Vp(II)。當掃^形,係像素(II)之像 (I)之薄膜電晶體開啟之前,先^ G(n—1 )所訝應的像京 對掃描線G(卜丨)施以〜素
1288912 五、發明說明(35) = 值(ν=ΐ掃描線G(n_1),而使掃描線 -時間區間η。此預先設=ΐ 會=
⑴内之薄膜電晶體開啟。而後,再接著對掃描線H ν"Γ H内使從電壓位準V2增加到電壓位準 V3,而使像素(I )内所具有之薄膜電晶 使掃描線G ( η- 1 )之電壓位準V 回釗Φ1啟 後再 一缽Μ F μτμ夕尨t G(n-"到電壓位準V2,並維持 間=間&㈣之後,再回到電壓位準n,並維持一第二區 像素(I I )之像素電極之電壓位準變化 H前述之内容可知’在同一條訊號線D(m)而言,像 G“-n:施加的訊號波形,則如第76圖中)的::部2線 不。而由於像素(I I )的儲存電容電連接 ^ ;當掃描線G(n-1)之電壓位準vvn)從田電二’ 準Υ1Ϊ”第二區間T2時,如圖示左邊第二箭 容2 ^去ϋ 準從V2到V1的電壓差會經由儲存電 二j像素(1 1 )的像素電極,而使像素(I I )的像素電極 之電壓位準Vp(II)從電壓位準V4轉換為電壓位準V5 y而與 共用電極之電壓位準Vcom相差更多。增加之幅度係根據需 要设计’例如為(Cst/Ctotal)Vpre,其中Cst即為像素 (I I )之儲存電容值,而Ctotal則為像素(丨丨)的像素電極之 所有電容值,也就是根據需要所設計的像素電極之電壓位
12161twf.ptd 第40頁 1288912 五、發明說明(36) 準改變值,可調整預先設定電壓值Vpre之值。 而與***黑畫面之時間不同,此像素電極電壓值增加 之時間,遠大於像素電極電壓值未增加之時間。例如此像 素電極電壓值增加之時間為微秒(m s )等級時,此未增加之 時間約為毫秒(us)等級,因此,相差最少數百倍到數千 倍。當然,此可根據設計上的需要而修正。也就是說,掃 描線G ( η - 1 )之電壓位準維持在V 4的時間區間T 4,必須遠小 於時間區間Τ 2,例如若時間區間τ 2為微秒(ms )等級時,時 間區間T4約為毫秒(us)等級,相差至少數百倍到數千倍。 而後,當像素(I I )之極性反轉時,如圖示右邊第二個箭頭 符號所示,此時像素(I I )的像素電極係大於共用電極之電 壓值Vcom。在掃描線G(n-1 )的電壓位準VG(n-n從電壓位準VI 增加到電壓位準V2時,此預先設定之電壓值(Vpre)會經由 儲存電容回饋到像素(丨丨)之電極電壓,而使像素電極之電 壓位準,從電壓位準V6轉換為電壓位準V7,而與共用電極 之電壓值Vcom相差更多。 因此,根據上述之内容可知,若是此液晶顯示器架構 係以每一像素之閘極電連接到同一訊號線的上一級像素之 儲存電容,以電容方式相搞合(Capacitively Coupled) 時,則下一級像素之掃描線施以一預先設定之電壓值 (V p r e)的時間,必須在與之電容式相耦合之像素内,所具 有的薄膜電晶體開啟並已寫入資料之後很短的時間内,使 掃描線產生電壓上的變化,以便回饋到經由電容與之電連 接之像素。
12161twf.ptd 第41頁 1288912 五、發明說明(37) 而當像素電極電壓位準大於共用電極之電壓位準Vcom 時,則施以正向的預先設定電壓值Vpre( + )。而當像素電 極電壓位準小於共用電極之電壓位準V c 〇 m時,則施以負向 的預先設定電壓值V p r e (-),此值根據極性而定。 第四實施例 本發明所設計之驅動方式,在又一較佳實施例中,並 配合第8圖之架構’可適用於液晶加速驅動(Overdrive)盘 節省消耗功率(Reduced Power Consumption)之驅動方
法。在第8圖中之液晶顯示器架構,包括掃描線G(n-1)、 G(n)以及G(n+1),以及訊號線D(m-l)與D(m)。而對應於揭 描線G(n-1)、G(n)以及G(n + 1),以及訊號線D(m-1)與D(m) 之間的是像素分別稱為像素(I)、像素(II)、像素(ΙΠ)、 像素(IV),以利說明本發明之驅動方法。其中像素(1)的 薄膜電晶體閘極係連接到掃描線G ( n_丨),像素(〗丨)與像素 」I u的薄膜電晶體閘極係連接到掃描線G (n),像素(丨v、 ί d晶Λ問f係連接到掃描線G(n+1)。而像素(I)與, Π A電晶體源極係連接到訊號,而 。與象素(IV)的薄膜電晶體源極係連接到訊號線
凊參照第8 A到8D圖之邙缺、士 π面 、, (I )、徬本r τ τ、 你口之Λ唬波形圖,分別說明像素 像素(11)、像素(ΠΙ)與像辛^ 貫施例之實施方式與前m像素(1 ?之驅動方式。而 的铒觫、* W X Α 實知例不同處在於掃描線所施 的A唬波形,兹配合底下之圖示說明。
1288912 五、發明說明(38) ---- κΛ先Λ先參照第“圖。在第8A圖中,係說明像素(!)之 m號/λ圖。而最上方之黑色實線訊號波形係像ΐ 像素電極之電壓位準VP(I)。而粗虛線係掃描:像素 iH r的訊號波形。在此僅說明影響到像素U)像 ^電極,電壓位準之掃描線G(n)之訊號波形。而其他)掃像描 線之δΐΐ號波形與此相同,不在冗述。 掃描線G ( η )之訊號波形 到之中間部分說明’而掃描線G⑷係連接 描電壓,開啟像素(111)的薄膜電晶」^ ^ T :電壓位準vG(n)從電壓位準V3降為電壓 ;時間區間T3…而後,再使掃插線G(n)之電壓位並維 ^立準V4改變為電壓為州,並維持—時間區間τ4。而 之雷,畫面時間之前,對掃描線G ( η )施以一正的預先設定 位^ UPre)到掃描線G(n),使其電壓位準從電壓 浐1改變為電壓位準v 2,並維持一時間區間τ 5。而後, ▽ 3帚描線G ( η)施以掃描電壓,使其電壓位準從v 2改變為 g ’以開啟像素(I I I )的薄膜電晶體。之後,再使掃描線 n_)的電壓位準Vg^從電壓位準V3降為電壓位準V2,並維 眾一時間區間T 1。而後,掃描線G ( η )的電壓位準vG(n)從電 ^位準V2降為電壓位準V4,並維持一時間區間T6。 上述對於知描線G ( η )所施加的訊號波形’亦適用於對 ^他的掃描線。而上述的時間區間ΤΙ 、Τ2、Τ3、Τ4、Τ5與
1288912 五、發明說明(39) T 6 ’可根據設計之需要調整。在一實施例中,時間 ΤΙ、T3、T5與T6,遠小於時間區間72與丁4。例如, 間T2與T4若是微秒(ms)等級時,時間區間T1、T3 則約為毫秒(u s )等級,相差至少百倍到數千倍。 ’、 像素(I )之像素電極之電壓位準變化 根據前述之内容可知,在同一條訊號線“計丨)而古, 像素(I)的儲存電容電連接到像素(丨丨丨)的薄膜電晶體》閑 極,而像素(I II )的儲存電容亦電連接到下一級的的膜 電晶體閘極。因此,在像素(111)中’掃描線G(n)所施加 的訊號波形,則如第8A圖中的中間部分所示。而由於 (I )的儲存電容電連接到像素(丨丨丨)的薄膜電晶體間極,因 此’虽對掃描線G(n)之電壓位準從v4轉換為n時,如 左邊第一個箭頭符號所示,此預先設定之電壓值" 經由儲存電容電連接到像素(丨)的像素電極,而使曰 極之電壓位準V p (丨)增加,也就是如圖中所示的電位 V5增加到電壓位準。 4早 在上述像素(I )經由掃描線G ( n )與儲存電容傳 设^,壓值Vpre到像素電極中,其耦合的電壓值, 預,认定電壓值Vpre使像素電極之電壓位準改變之彳,= 二,例中’為(Cst/Ctotal)Vpre,其中Cst即為像去 士,存電容值,而C total則為像素電極之所有電容〃, 就疋根據需要所設計的像素電極之電壓位準改變 ^ 整預先設定電壓值Vpre之值。 ’可調
1288912 五、發明說明(40) 此像素電極電壓信辦4 + 的時間,在一個畫面顯時間,也就是電壓位準在V6 值位於V5的時間。例i 2 ::内,遠大於像素電極電壓 需要而修正。 數千倍。當然,此可根據設計上的 二個而箭後頭符v象所素示(1,) ί=j:時^ 素電極之電壓位準v P (丨)降轉5丨為負〇也就/讓像素(丨)的像 日卑,德去Γ T T T、由々2 )降到小於共用電極之電壓值Vcora 到電ίί準V2,經過時描門線_G(n)之電壓位準從掃描電壓回 ^ 2 V ^ >左過時間區間T 1後再回到電壓位準V丨,並 ^寺時間區間T2。當掃描_⑷之電壓位準從”轉為n =丄此轉變的電壓值會以經由儲存電容施於像素(ι)的像 J电極,而使像素電極之電壓位準Vp (丨)與共用電極之電 f 堅值Vc〇m相差更多。也就是如圖中所示,電壓位準Vp(I ) 從電壓位準V 7降到電壓位準v 8。 少因—此,根據上述之内容可知,若是此液晶顯示器架構 係以每一像素之閘極電連接到同一訊號線的上一級像素之 儲存電容,以電容方式相耦合(Capacitively c〇upled) 時’以第8 A圖為例,即掃描線G ( n )經由像素(丨)的儲存電 容影響到其像素電極Vp( I )之位準。而對於掃描線G(n)所 施加的訊號波形,例如在像素(丨)之極性為正的條件下, 在掃描線G ( η)所對應的電晶體開啟後,回到電壓位準V4並 維持一時間區間T 3後,再回到電壓位準v丨並維持一時間區
1288912
1288912 五、發明說明(42) 壓位準V4,並維持如上所述之時間區間T3。 而上述的時間區間ΤΙ、T2、T3、T4、T5與T6,可根據 設計之需要調整。在一實施例中,時間區間τ 1、T 3、T5與 T6,遠小於時間區間T2與T4。例如,時間區間T2與T4若是 微秒(ms )等級時,時間區間Τ 1、T 3、T 5與T 6則約為毫秒 (u s )等級,相差至少數百倍到數千倍。 從第8 B圖可知,掃描線G ( η - 1 )之電壓位準,在其所影 響的像素(I I )之極性為負的條件下,從電壓位準V 2回到電 壓位準V 1的時間,必須控制在像素(I I )的薄膜電晶體開啟 之後很短的時間,而經由像素(I I )的儲存電容影響到其像 素電極Vp(II)之位準,如圖示之左邊第一個箭頭符號所 示。而掃描線G(n-1 )之電壓位準在其所影響的像素(I I )之 極性為正的條件下,從V 4回到電壓位準V 1的時間,必須控 制在像素(I I)的薄膜電晶體開啟之後很短的時間。除此之 外,掃描線G(n-1 )之電壓位準從VI拉昇到電壓位準V2,而 在像素(I I )的薄膜電晶體開啟之前之時間,也就是時間區 間丁 5,以及掃描線G ( η - 1)之電壓位準從V 1下拉到電壓位準 V 4,而在像素(I I )的薄膜電晶體開啟之前之時間,也就是 時間區間Τ 6,都必須控制在很短的時間。當然,經由像素 (I I )的儲存電容影響到其像素電極Vp ( I I )之位準,其時間 則可根據需要而設計。 根據上述之實施例,本發明提供一種液晶顯示器驅動方 法,係在對液晶顯示器内之掃描線施以掃描訊號之電壓 前,也就是使液晶顯示器内像素所具有之薄膜電晶體開啟
12161twf.ptd 第47頁 1288912 五、發明說明(43) 之前,先對掃描線施以一預先設定之電壓值,而此預先設 定之電壓值並不會使像素内之薄膜電晶體開啟。而預先設 定之電壓值則係用以經由電容耦合之方式,影響到相鄰經 由儲存電容與此掃描線相電連接的像素電廢位準。 本發明所設計之驅動方式,如上述之第一與第二實施 例中,可讓像素電極之電壓值’回到共用電極之電壓位 準,或是接近共用電極之電壓位準。如此’即可達到黑畫 面***(Black Frame Insertion)之目的’也就是可以使 用保持式的·驅動方:*(Hold-type Addressing Method)之 液晶顯示器,不會有晝面影像邊緣模糊(E d g e B 1 u r )之現 象發生。 本發明所設計之驅動方式,如上述之第三與第四實施 例中,適用於液晶加速驅動(Overdrive)與節省消耗功率 (Reduced Power Consumpt ion)之方法。此實施例中的液 晶加速驅動與節省消耗功率之方法中,係對像素電極之電 壓值施以一預先設定之電壓值,以便加速驅動此像素與節 省消耗功率。 本發明所設計之驅動方式,不論是在為了例如黑畫面 ***之目的,或是例如液晶加速驅動(0 v e r d r i v e )與節省 消耗功率(Reduced Power Consumption),或是其他之用 途,皆適用於點反轉驅動(Dot Inversion Driving)之架 構,因此符合目前液晶顯示器尺寸越來越大之要求。 雖然本發明已以一較佳實施例揭露如上,然其並非用 以限定本發明,任何熟習此技藝者,在不脫離本發明之精
12161twf.ptd 第48頁 1288912
12161twf.ptd 第49頁 1288912 圖式簡單說明 第1圖係顯示傳統的液晶顯示器之架構。 第2圖係顯示傳統的液晶顯示器中,分別從掃描線驅動 電路傳送到掃描線,以及訊號線驅動電路傳送到訊號線之 訊號波形(W a v e f 〇 r m )圖。 第3圖係顯示本發明較佳實施例中所適用之液晶顯示器 架構。 第4圖係顯示用以驅動第3圖中之液晶顯示器架構之波 形圖,係屬於一種所謂的電容式耦合驅動方法。 第5圖係顯示本發明較佳實施例中所適用之液晶顯示器 架構。 第5 A到5 D圖係分別顯示適用於驅動第5圖中之液晶顯示 器架構中之像素(I)、像素(II)、像素(III)與像素(IV)之 驅動方式之訊號波形圖之一較佳實施例。 第6圖係顯示本發明較佳實施例中所適用之液晶顯示器 架構。 第6 A到6 D圖係分別顯示適用於驅動第6圖中之液晶顯示 器架構中之像素(I)、像素(II)、像素(III)與像素(IV)之 驅動方式之訊號波形圖之又一較佳實施例。 第7圖係顯示本發明較佳實施例中所適用之液晶顯示器 架構。 第7 A到7 D圖係分別顯示適用於驅動第7圖中之液晶顯示 器架構中之像素(I)、像素(II)、像素(III)與像素(IV)之 驅動方式之訊號波形圖之又一較佳實施例。 第8圖係顯示本發明較佳實施例中所適用之液晶顯示器
12161twf.ptd 第50頁 1288912
圖式簡單說明 架構。 第8A到8D圖係分別顯示適用於驅動第8圖中之液晶顯厂、 器架構中之像素(I)、像素(II)、像素(III)與像素不 驅動方式之訊號波形圖之又一較佳實施例。 票記說明: 液晶顯示器面板10 0 掃描線(S c a n L i n e s ) 1 0 1 訊號線(Signal Lines)102 薄膜電晶體(Thin Film Transistor) 103 像素電極(Pixel Electrode) 104 共用電極(Common Electrode) 105 液晶顯示器架構3 0 0 掃描線301(n)、301(n+l) 訊號線 3 0 2 ( η )、3 0 2 ( η + 1 ) 薄膜電晶303(η) 、 303(η+1) 掃描線G(n-1)、G(n)、G(n+1) 訊號線 D ( m - 1 )、d ( m ) 像素(I)、像素(II)、像素(III)、像素(IV)

Claims (1)

1288912 六、申請專利範圍 1. 一種液晶顯示器驅動方法,適用於一液晶顯示器架 構,該液晶I員示器架構具有複數條掃描線與複數條訊號 線,而每一該掃描線與每一該訊號線係經由一薄膜電晶體 與一對應之像素連接,其中該薄膜電晶體之一閘極係連接 到對應之一該掃描線,而一源極則是連接到對應之一該訊 號線,而其一汲極則經由一儲存電容電連接到與該掃描線 鄰近之一相鄰掃描線,而該汲極亦經由該像素内之一像素 電極電連接到一共用電極,其中該共用電極之電壓值為一 共用電壓值,其中該液晶顯示器驅動方法包括: 施以一掃描電壓到其中一該掃描線,以便開啟對應於 該掃描線之該薄膜電晶體,並經由與該薄膜電晶體之源極 相電連接的該訊號線,施以一訊號電壓對與該薄膜電晶體 之汲極電連接之該像素電極充電;以及 施以一預先設定電壓值到該相鄰掃描線,並經由該儲 存電容施於該像素電極,以改變該像素電極之電壓位準。 2 .如申請專利範圍第1項所述的液晶顯示器驅動方法, 其中該相鄰掃描線係該薄膜電晶體之閘極所連接之該掃描 i 線之上一級之一掃描線。 | 3.如申請專利範圍第1項所述的液晶顯示器驅動方法, 丨其中該相鄰掃描線係該薄膜電晶體之閘極所連接之該掃描 :線之下一級之一掃描線。 : 4.如申請專利範圍第1項所述的液晶顯示器驅動方法, ;其中該像素電極之電壓改變值為(Cst/Ctotal)Vpre,其中 ί Vpre為該預先設定電壓值,而Cst即為該像素之儲存電容
12161twf.ptd 第52頁 1288912 六、申請專利範圍 值,而Ctotal則為該像素電極之所有電容值。 5 ·如申請專利範圍第4項所述的液晶顯示器驅動方法, 其中使該像素電極之電壓位準實質上等於該共用電極之共 用電壓值維持一足以完成該液晶顯示器之一黑晝面***所 維持的時間。 6 ·如申請專利範圍第5項所述的液晶顯示器驅動方法, 其中該液晶顯示器之黑晝面***所維持的時間係為該液晶 顯示器之一晝面時間之3 0 %。 7. 如申請專利範圍第4項所述的液晶顯示器驅動方法, 其中當該像素電極之電壓位準大於該共用電極之該共用電 壓值時,則施以一負的該預先設定電壓值,而當該像素電 極之該電壓值小於該共用電極之電壓值時,則施以一正的 該預先設定電壓值,使該像素電極之電壓位準實質上接近 該共用電極之共用電壓值。 8. 如申請專利範圍第1項所述的液晶顯示器驅動方法, 其中對該該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓後,使該相鄰掃描線 對應的一相鄰像素内所具有之該薄膜電晶體開啟後,該相 鄰掃描線維持在一第一電壓位準一第一時間區間後,對該 相鄰掃描線施以該預先設定電壓值,使其改變為一第二電 壓位準,並維持一第二時間區間,其中該第二電壓位準並 不會使該相鄰像素内之一薄膜電晶體開啟,其中該預先設 定電壓值,係用以經由該儲存電容耦合回饋之方式回饋到 與該像素電極。
12161twf.ptd 第53頁 1288912 六、申請專利範圍 9 ·如申請專利範圍第8項所述的液晶顯示器驅動方法, 其中以該電容耦合回饋之方式回饋到該像素電極之電壓改 變值為(Cst/Ctotal)Vpre,其中Vpre為該預先設定電壓 值,而Cst即為該像素之儲存電容值,而Ctotal則為該像 素電極之所有電容值。 1 0 .如申請專利範圍第9項所述的液晶顯示器驅動方 法,其中當該像素電極之該電壓值小於該共用電極之電壓 值時,則施以一正的該預先設定電壓值,使該像素電極之 電壓位準實質上接近該共用電極之共用電壓值。 1 1 .如申請專利範圍第1 0項所述的液晶顯示器驅動方 法,其中當該相鄰掃描線為從該第一電壓位準時改變為該 第二電壓位準時,提供一正的該預先設定電壓值給與該相 鄰掃描線電連接之該像素電極,並維持該第二時間區間之 時間。 1 2.如申請專利範圍第1 1項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準實質上等於該共用電極 之共用電壓值維持該第二時間區間之時間,以完成該液晶 顯示器之一黑晝面***所維持的時間。 1 3.如申請專利範圍第1項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓後,使該相鄰掃描線 之電壓位準回到一第二電壓位準,並維持一第三時間區 間;以及 使該相鄰掃描線之電壓位準回到一第一電壓位準,並
12161twf.ptd 第54頁 1288912 六、申請專利範圍 維持一第四時間區間,而其中該預先設定電壓值,係用以 經由一電容耦合回饋之方式回饋到該像素電極。 1 4.如申請專利範圍第1 3項所述的液晶顯示器驅動方 法,其中當該像素電極之電壓位準大於該共用電極之該共 用電壓值時,則施以一負的該預先設定電壓值,使該像素 電極之電壓位準實質上接近該共用電極之共用電壓值。 1 5.如申請專利範圍第1 4項所述的液晶顯示器驅動方 法,其中當該相鄰掃描線為從該第二電壓位準時改變為該 第一電壓位準時,提供一負的該預先設定電壓值給與該像 素電極,並維持該第四時間區間之時間。 1 6.如申請專利範圍第1 1項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準實質上等於該共用電極 之共用電壓值維持該第四時間區間之時間’以完成該液晶 顯示器之一黑晝面***所維持的時間。 1 7.如申請專利範圍第1項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓後,使該相鄰掃描線 對應之一相鄰像素内所具有之一薄膜電晶體開啟後,該相 鄰掃描線維持在一第一電壓位準一第一時間區間後,對該 相鄰掃描線施以該預先設定電壓值,使其改變為一第二電 壓位準,並維持一第二時間區間,其中該第二電壓位準並 不會使該相鄰像素内之該薄膜電晶體開啟; 當該相鄰掃描線又再施以該掃描電壓後,使該相鄰掃描線 之電壓位準回到該第二電壓位準,並維持一第三時間區
12161twf.ptd 第55頁 1288912 六、申請專利範圍 間;以及 使該相鄰掃描線之電壓位準回到該第一電壓位準,並 維持一第四時間區間,其中 該預先設定電壓值,係用以經由該儲存電容耦合回饋之方 式回饋到與該像素電極。 1 8.如申請專利範圍第1 7項所述的液晶顯示器驅動方 法,其中當該像素電極之該電壓值小於該共用電極之電壓 值時,則施以一正的該預先設定電壓值,使該像素電極之 電壓位準實質上接近該共用電極之共用電壓值,而當該像 素電極之電壓位準大於該共用電極之該共用電壓值時,則 施以一負的該預先設定電壓值,使該像素電極之電壓位準 實質上接近該共用電極之共用電壓值。 1 9.如申請專利範圍第1 7項所述的液晶顯示器驅動方 法,其中該第一時間區間等於該第三時間區間,而該第二 時間區間等於該第四時間區間。 2 0 .如申請專利範圍第1項所述的液晶顯示器驅動方 法,其中施以該預先設定電壓值到該相鄰掃描線,並經由 該儲存電容施於該像素電極,使該像素電極之電壓位準實 質上接近該共用電極之共用電壓值維持一回饋時間區間。 2 1 .如申請專利範圍第2 0項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當對該相鄰掃描線施以該掃描電壓,使該相鄰掃描線 所對應之一相鄰像素内所具有之一薄膜電晶體開啟之後, 該相鄰掃描線回到一第一電壓位準,施以該預先設定電壓
12161twf.ptd 第56頁 1288912 六、申請專利範圍 值,使該相鄰掃描線從該第一電壓位準改變為一第二電壓 位準,並維持一第一回饋時間區間,其中該第二電壓位準 並不會使該相鄰像素内之該薄膜電晶體開啟,而該相鄰掃 描線從該第一電壓位準改變為該第二電壓位準時,經由該 儲存電容耦合回饋之方式回饋到與該像素電極,以改變該 像素電極之電壓位準實質上接近該共用電極之共用電壓 值,並維持該第一回饋時間區間,之後,該相鄰掃描線再 回到該第一電壓位準。 2 2.如申請專利範圍第2 0項所述的液晶顯示器驅動方 法,其中該相鄰掃描線從該第二電壓位準回到該第一電壓 位準之時間控制在對該掃描線下次施以該掃描電壓之前。 2 3.如申請專利範圍第2 1項所述的液晶顯示器驅動方 法,其中以該電容耦合回饋之方式回饋到該像素電極之電 壓改變值為(Cst/Ctotal)Vpre,其中Vpre為該預先設定電 壓值,而Cst即為該像素之儲存電容值,而Ctotal則為該 像素電極之所有電容值。 2 4.如申請專利範圍第2 3項所述的液晶顯示器驅動方 法,其中當該像素電極之該電壓值小於該共用電極之電壓 值時,則施以一正的該預先設定電壓值,使該像素電極之 電壓位準實質上接近該共用電極之共用電壓值。 2 5.如申請專利範圍第2 4項所述的液晶顯示器驅動方 法,其中當該相鄰掃描線為從該第一電壓位準時改變為該 第二電壓位準時,提供一正的該預先設定電壓值給與該像 素電極,並維持該第一回饋時間區間。
12161twf.ptd 第57頁 1288912 六、申請專利範圍 2 6.如申請專利範圍第2 5項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準實質上等於(接近)該共 用電極之共用電壓值維持該第一回饋時間區間之時間,以 完成該液晶顯示器之一黑晝面***所維持的時間。 2 7.如申請專利範圍第2 0項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當對該相鄰掃描線施以該掃描電壓,使該相鄰掃描線 對應之一相鄰像素内所具有之一薄膜電晶體開啟之後,該 相鄰掃描線回到一第一電壓位準,之後,對該掃描線施以 該預先設定電壓值,將該掃描線從該第一電壓位準改變為 一第三電壓位準,並維持一第二回饋時間區間,其中該第 三電壓位準並不會使該相鄰像素内之該薄膜電晶體開啟, 之後,該相鄰掃描線再回到該第一電壓位準。 2 8.如申請專利範圍第2 7項所述的液晶顯示器驅動方 法,其中以該電容耦合回饋之方式回饋到該像素電極之電 壓改變值為(Cst/Ctotal)Vpre,其中Vpre為該預先設定電 壓值,而Cst即為該像素之儲存電容值,而Ctotal則為該 像素電極之所有電容值。 2 9.如申請專利範圍第2 8項所述的液晶顯示器驅動方 法,其中當該像素電極之該電壓值小於該共用電極之電壓 值時,則施以一正的該預先設定電壓值,使該像素電極之 電壓位準實質上接近該共用電極之共用電壓值。 3 〇 ·如申請專利範圍第2 9項所述的液晶顯示器驅動方 法,其中當該相鄰掃描線為從該第一電壓位準時改變為該
12161twf.ptd 第58頁 1288912 六、申請專利範圍 第二電壓位準時,提供一正的該預先設定電壓值給與該像 素電極,並維持該第一回饋時間區間。 3 1 .如申請專利範圍第3 0項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準實質上等於該共用電極 之共用電壓值維持該第一回饋時間區間之時間,以完成該 液晶顯示器之一黑晝面***所維持的時間。 3 2.如申請專利範圍第2 7項所述的液晶顯示器驅動方 法,其中該相鄰掃描線從該第二電壓位準回到該第一電壓 位準之時間控制在對該掃描線下次施以該掃描電壓之前。 3 3.如申請專利範圍第2 0項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當對該相鄰掃描線施以該掃描電壓,使該相鄰掃描線所對 應之一相鄰像素内所具有之一薄膜電晶體開啟之後,該相 鄰掃描線回到一第一電壓位準,施以該預先設定電壓值, 使該相鄰掃描線從該第一電壓位準改變為一第二電壓位 準,並維持一第一回饋時間區間,其中該第二電壓位準並 不¥使該相鄰像素内之該薄膜電晶體開啟,而該相鄰掃描 線從該第一電壓位準改變為該第二電壓位準時,經由該儲 存電容耦合回饋之方式回饋到與該像素電極,以改變該像 素電極之電壓位準實質上接近該共用電極之共用電壓值, 並維持該第一回饋時間區間,之後,該相鄰掃描線再回到 該第一電壓位準, 而後,當對該相鄰掃描線施以下一該掃描電壓,使該 相鄰像素内所具有之該薄膜電晶體開啟之後,該相鄰掃描
12161twf.ptd 第59頁 1288912 六、申請專利範圍 線回到該第一電壓位準,之後,對該掃描線施以該預先設 定電壓值,將該掃描線從該第一電壓位準改變為一第三電 壓位準,並維持一第二回饋時間區間,其中該第三電壓位 準並不會使該相鄰像素内之該薄膜電晶體開啟,之後,該 相鄰掃描線再回到該第一電壓位準。 3 4.如申請專利範圍第3 3項所述的液晶顯示器驅動方 法,其中該第一回饋時間區間等於該第二回饋時間區間。 3 5.如申請專利範圍第1項所述的液晶顯示器驅動方 法,其中與該儲存電容電連接的該相鄰掃描線以該電容耦 合回饋之方式施以該預先設定電壓值至該像素電極,並使 該像素電極之電壓位準與該共用電極之共用電壓值相差增 力口0 3 6.如申請專利範圍第2 8項所述的液晶顯示器驅動方 法,其中當該像素電極之電壓位準大於該共用電極之該共 用電壓值時,則施以一正的該預先設定電壓值,而當該像 素電極之該電壓值小於該共用電極之電壓值時,則施以一 負的該預先設定電壓值,使該像素電極之電壓位準與該共 用電極之共用電壓值相差增加。 3 7.如申請專利範圍第3 5項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓,使該相鄰掃描線對 應之一相鄰像素内所具有之一薄膜電晶體開啟後,該相鄰 掃描線維持在一第一電壓位準一第一時間區間後,對該相 鄰掃描線施以該預先設定電壓值,使其改變為一第二電壓
12161twf.ptd 第60頁 1288912 六、申請專利範圍 位準,並維持一第二時間區間,其中該第一時間區間小於 該第二時間區間,該第二電壓位準並不會使該相鄰像素内 之該薄膜電晶體開啟,其中該預先設定電壓值用以經由一 電容耦合回饋之方式回饋到該像素電極。 3 8.如申請專利範圍第3 7項所述的液晶顯示器驅動方 法,其中以該電容耦合回饋之方式回饋到該像素電極之電 壓改變值為(Cst/Ctotal)Vpre,其中Vpre為該預先設定電 壓值,而Cst即為該像素之儲存電容值,而Ctotal則為該 像素電極之所有電容值。 3 9.如申請專利範圍第3 8項所述的液晶顯示器驅動方 法,其中當該像素電極之該電壓值大於該共用電極之電壓 值時,則施以一正的該預先設定電壓值,使該像素電極之 電壓位準與該共用電極之共用電壓值相差增加。 4 0 .如申請專利範圍第3 9項所述的液晶顯示器驅動方 法,其中當該相鄰掃描線為從該第一電壓位準時改變為該 第二電壓位準時,提供一正的該預先設定電壓值給與該像 素電極’並維持該第二時間區間之時間。 4 1 .如申請專利範圍第3 7項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準改變並維持該第二時間 區間之時間,其中該第二時間區為微秒(m s )等級時,該第 一時間區間則為毫秒(u s )等級。 4 2.如申請專利範圍第3 7項所述的液晶顯示器驅動方 法,其中該第二時間區大於該第一時間區間至少數百倍到 數千倍。
12161twf.ptd 第61頁 1288912 六、申請專利範圍 43.如申請專利範圍第35項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓後,使該相鄰掃描線 之電壓位準回到一第二電壓位準,並維持一第三時間區 間;以及 使該相鄰掃描線之電壓位準回到一第一電壓位準,並 維持一第四時間區間,而其中該第三時間區間小於該第四 時間區間,該預先設定電壓值用以經由一電容耦合回饋之 方式回饋該像素電極。 4 4.如申請專利範圍第4 3項所述的液晶顯示器驅動方 法,其中當該像素電極之電壓位準小於該共用電極之該共 用電壓值時,則施以一負的該預先設定電壓值,使該像素 電極之電壓位準與該共用電極之共用電壓值相差增加。 4 5.如申請專利範圍第4 4項所述的液晶顯示器驅動方 法,其中當該相鄰掃描線為從該第二電壓位準時改變為該 第一電壓位準時,提供一負的該預先設定電壓值給與該掃 描線電連接之相鄰像素内之像素電極,並維持該第四時間 區間之時間。 4 6 .如申請專利範圍第4 3項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準改變並維持該第四時間 區間之時間,其中該第四時間區為微秒(m s )等級時,該第 三時間區間則為毫秒(u s )等級。 4 7.如申請專利範圍第4 3項所述的液晶顯示器驅動方 法,其中該第四時間區大於該第三時間區間至少數百倍到
12161twf.ptd 第62頁 1288912 六、申請專利範圍 數千倍。 4 8.如申請專利範圍第3 5項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓,使該相鄰掃描線對 應之一相鄰像素内所具有之一薄膜電晶體開啟後,該相鄰 掃描線維持在一第一電壓位準一第一時間區間後,對該相 鄰掃描線施以該預先設定電壓值,使其改變為一第二電壓 位準,並維持一第二時間區間,其中該第一時間區間小於 該第二時間區間,該第二電壓位準並不會使該相鄰像素内 之該薄膜電晶體開啟; 而後,當該相鄰掃描線施以該下一掃描電壓後,使該 相鄰掃描線之電壓位準回到該第二電壓位準,並維持一第 三時間區間;以及 使該相鄰掃描線之電壓位準回到該第一電壓位準,並 維持一第四時間區間,而其中該第三時間區間小於該第四 時間區間,其中, 該預先設定電壓值用以經由一電容耦合回饋之方式回饋該 像素電極。 4 9.如申請專利範圍第3 5項所述的液晶顯示器驅動方 法,其中該第一時間區間等於該第三時間區間,而該第二 時間區間等於該第四時間區間。 5 0.如申請專利範圍第3 5項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓,使對應於該相鄰掃
12161twf.ptd 第63頁 1288912 六、申請專利範圍 描線之一相鄰像素内所具有之一薄膜電晶體開啟後,使該 相鄰掃描線維持在一第一電壓位準一第一時間區間後,對 該相鄰掃描線施以該預先設定電壓值,使其改變為一第二 電壓位準,並維持一第二時間區間,而後,對該相鄰掃描 線施以該預先設定電壓值,使其改變為一第三電壓位準, 並維持一第三時間區間,其中該第一時間區間與該第三時 間區間之和小於該第二時間區間,該第三電壓位準並不會 使該相鄰像素内之該薄膜電晶體開啟,其中該預先設定電 壓值用以經由一電容耦合回饋之方式回饋增加該像素電極 之電壓值,使該像素電極之電壓位準與該共用電極之共用 電壓值相差增加。 5 1 .如申請專利範圍第5 0項所述的液晶顯示器驅動方 法,其中以該電容耦合回饋之方式回饋到該像素電極之電 壓改變值為(Cst/Ctotal)Vpre,其中Vpre為該預先設定電 壓值,而Cst即為該像素之儲存電容值,而Ctotal則為該 像素電極之所有電容值。— 5 2.如申請專利範圍第5 1項所述的液晶顯不驅動方 法,其中當該像素電極之該電壓值大於該共用電極之電壓 值時,則當該相鄰掃描線從該第一電壓位準改變為該第二 電壓位準時,則施以一正的該預先設定電壓值,使該像素 電極之電壓位準與該共用電極之共用電壓值相差增加,而 當該相鄰掃描線從該第二電壓位準改變為該第三電壓位準 時,則施以另一正的該預先設定電壓值,使該像素電極之 電壓位準與該共用電極之共用電壓值相差再增加。
12161twf.ptd 第64頁 1288912 ----—,— /、、令清專利範圍 53·如申請專利範 法,其令該像素電極:^ θ項所述的液晶顯示器驅動方 值相差增加之時間維^ ^位準與該共用電極之共用電壓 认如巾請專利範圍=二a夺間區間之時間。 法,其中使該像素雷 項所述的液晶顯示器驅動方 區間與第三時間區間之虔位準改變並维持該第二時間 時間區間之和為毫秒(u= 0 ’其/該第一時間區間與第三 微秒(m s )等級。 ’、、訏’該第二時間區間則為 區間之和至少數百倍到數千倍了 守間區間與第三時間 法,jl中::圍第5〇項所述的液晶顯示哭驅動方 間區間是在該薄膜電晶體開啟;1立,之該第-時 ,三電壓位準,並維持該第三描線改變 素之溥膜電晶體下一次開啟後。 4疋在該相鄰像 5 7 ·如申睛專利範圍第3 5項所述的液曰一 法,其中對該掃描線施以電壓之方式包属不器驅動方 當該相鄰掃描線施以該掃描電壓,匕相 對應之一相鄰像素内所具有之一薄膜〜一知插線所 相鄰掃描線維持在一第_電壓位準」二士二啟後,使該 :才目鄰掃描線施以該預先設定電壓 後,對 電壓位準,並維持-第二時間區間,而為-第二 線施以該預先設定電壓值,使其改變二k相鄰掃描 弟二電壓位準, 第65頁 1288912 六、申請專利範圍 並維持一第三時間區間,其中該第一時間區間與第三時間 區間之和小於該第二時間區間,該第一電壓位準並不會使 該相鄰像素内之該薄膜電晶體開啟,其中該預先設定電壓 值用以經由一電容耦合回饋之方式回饋減少該像素電極之 電壓值,使該像素電極之電壓位準與該共用電極之共用電 壓值相差增加。 5 8.如申請專利範圍第5 7項所述的液晶顯示器驅動方 法,其中以該電容耦合回饋之方式回饋到該像素電極之電 壓改變值為(Cst/Ctotal)Vpre,其中Vpre為該預先設定電 壓值,而Cst即為該像素之儲存電容值,而Ctotal則為該 像素電極之所有電容值。 5 9 .如申請專利範圍第5 8項所述的液晶顯示器驅動方 法,其中當該像素電極之該電壓值小於該共用電極之電壓 值時,則當該相鄰掃描線從該第一電壓位準改變為該第二 電壓位準時,則施以一負的該預先設定電壓值,使該像素 電極之電壓位準與該共用電極之共用電壓值相差增加,而 當該相鄰掃描線從該第二電壓位準改變為該第三電壓位準 時,則施以另一負的該預先設定電壓值,使該像素電極之 電壓位準與該共用電極之共用電壓值相差再增加。 6 0 .如申請專利範圍第5 9項所述的液晶顯示器驅動方 法,其中該像素電極之電壓位準與該共用電極之共用電壓 值相差增加之時間維持該第二時間區間之時間。 6 1 .如申請專利範圍第5 7項所述的液晶顯示器驅動方 法,其中使該像素電極之電壓位準改變並維持該第二時間
12161twf.ptd 第66頁 1288912 六、申請專利範圍 區間之時間,其中該第二時間區間為微秒(m s )等級時,該 第一時間區間與第三時間區間之和則為毫秒(u s)等級。 6 2.如申請專利範圍第5 7項所述的液晶顯示器驅動方 法,其中該第二時間區間大於該第一時間區間與第三時間 區間之和至少數百倍到數千倍。 6 3.如申請專利範圍第5 7項所述的液晶顯示器驅動方 法,其中該相鄰掃描線維持在該第一電壓位準之該第一時 間區間是在該薄膜電晶體開啟後,而對該相鄰掃描線改變 為該第三電壓位準,並維持該第三時間區間是在該相鄰像 素之薄膜電晶體下一次開啟後。 6 4.如申請專利範圍第3 5項所述的液晶顯示器驅動方 法,其中對該相鄰掃描線施以電壓之方式包括: 當該相鄰掃描線施以該掃描電壓,使對應於該相鄰掃 描線之一相鄰像素内所具有之一薄膜電晶體開啟後,使該 相鄰掃描線維持在一第一電壓位準一第一時間區間後,對 該相鄰掃描線施以該預先設定電壓值,使其改變為一第二 電壓位準,並維持一第二時間區間,而後,對該相鄰掃描 線施以該預先設定電壓值,使其改變為一第三電壓位準, 並維持一第三時間區間,其中該第一時間區間與該第三時 間區間之和小於該弟二時間區間’該第三電壓位準並不會 使該相鄰像素内之該薄膜電晶體開啟; 當該相鄰掃描線施以下一該掃描電壓,使該相鄰像素 内之薄膜電晶體開啟後,使該相鄰掃描線維持在該第三電 壓位準一第四時間區間後,對該相鄰掃描線施以該預先設
12161twf.ptd 第67頁 1288912 六、申請專利範圍 定電壓值,使其改變為該第二電壓位準,並維持一第五時 間區間,而後,對該相鄰掃描線施以該預先設定電壓值, 使其改變為該第一電壓位準,並維持一第六時間區間,其 中該第四時間區間與第六時間區間之和小於該第五時間區 間,該第三電壓位準並不會使該相鄰像素内之該薄膜電晶 體開啟,其中該預先設定電壓值用以經由一電容耦合回饋 之方式回饋改變該像素電極之電壓值,使該像素電極之電 壓位準與該共用電極之共用電壓值相差增加。 6 5.如申請專利範圍第6 4項所述的液晶顯示器驅動方 法,其中該第一時間區間與該第四時間區間相同,而該該 第二時間區間與該第五時間區間相同,而該第三時間區間 與該第六時間區間相同。
12161twf.ptd 第68頁
TW093109015A 2004-04-01 2004-04-01 Driving method for a liquid crystal display TWI288912B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW093109015A TWI288912B (en) 2004-04-01 2004-04-01 Driving method for a liquid crystal display
US10/905,111 US7864150B2 (en) 2004-04-01 2004-12-16 Driving method for a liquid crystal display
JP2005033766A JP5303095B2 (ja) 2004-04-01 2005-02-10 液晶表示装置の駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW093109015A TWI288912B (en) 2004-04-01 2004-04-01 Driving method for a liquid crystal display

Publications (2)

Publication Number Publication Date
TW200534218A TW200534218A (en) 2005-10-16
TWI288912B true TWI288912B (en) 2007-10-21

Family

ID=35053717

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093109015A TWI288912B (en) 2004-04-01 2004-04-01 Driving method for a liquid crystal display

Country Status (3)

Country Link
US (1) US7864150B2 (zh)
JP (1) JP5303095B2 (zh)
TW (1) TWI288912B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI408654B (zh) * 2008-01-11 2013-09-11 Japan Display Central Inc 液晶顯示裝置

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060104117A (ko) * 2005-03-29 2006-10-09 삼성에스디아이 주식회사 전자방출패널의 구동방법 및 그 장치
TWI285363B (en) * 2005-08-24 2007-08-11 Au Optronics Corp LCD capable of inserting black frames and method thereof
TWI326439B (en) * 2005-12-23 2010-06-21 Chimei Innolux Corp Liquid crystal display device and driving method therewith
KR20080000294A (ko) * 2006-06-27 2008-01-02 엘지.필립스 엘시디 주식회사 유기전계 발광 디스플레이 장치 및 그 구동방법
KR101337261B1 (ko) * 2006-07-24 2013-12-05 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
JP2008052259A (ja) * 2006-07-26 2008-03-06 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4241781B2 (ja) * 2006-08-10 2009-03-18 エプソンイメージングデバイス株式会社 電気光学装置、駆動回路および電子機器
TWI391890B (zh) 2006-10-11 2013-04-01 Japan Display West Inc 顯示裝置
KR101388588B1 (ko) 2007-03-14 2014-04-23 삼성디스플레이 주식회사 액정표시장치
JP2008304513A (ja) * 2007-06-05 2008-12-18 Funai Electric Co Ltd 液晶表示装置、および液晶表示装置の駆動方法
TWI405014B (zh) * 2007-07-26 2013-08-11 Au Optronics Corp 液晶顯示器及其驅動方法
TWI386902B (zh) * 2008-03-18 2013-02-21 Au Optronics Corp 基於點反轉操作之液晶顯示裝置
KR101502364B1 (ko) * 2008-08-22 2015-03-13 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
TWI398849B (zh) * 2008-12-10 2013-06-11 Au Optronics Corp 顯示面板的驅動方法
US8665200B2 (en) * 2009-07-30 2014-03-04 Sharp Kabushiki Kaisha Display device and method for driving display device
KR101392336B1 (ko) * 2009-12-30 2014-05-07 엘지디스플레이 주식회사 표시장치
KR101117738B1 (ko) * 2010-03-10 2012-02-27 삼성모바일디스플레이주식회사 표시 장치
KR101792673B1 (ko) * 2011-02-01 2017-11-03 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP2013073036A (ja) * 2011-09-28 2013-04-22 Seiko Epson Corp 電気光学装置および電子機器
CN102820014A (zh) * 2012-08-23 2012-12-12 京东方科技集团股份有限公司 液晶显示器的驱动方法、驱动电路及液晶显示器
KR102060627B1 (ko) * 2013-04-22 2019-12-31 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
TWI475551B (zh) * 2013-06-03 2015-03-01 Au Optronics Corp 顯示面板之驅動方法、顯示面板及閘極驅動電路
CN103926776B (zh) 2013-12-24 2017-03-15 厦门天马微电子有限公司 阵列基板、显示面板、显示装置及阵列基板的驱动方法
CN104460151B (zh) * 2014-12-10 2017-04-12 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
US9761188B2 (en) * 2015-03-06 2017-09-12 Apple Inc. Content-based VCOM driving
KR102371896B1 (ko) * 2015-06-29 2022-03-11 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102566655B1 (ko) * 2016-07-11 2023-08-14 삼성디스플레이 주식회사 표시 장치
CN107121862B (zh) * 2017-06-23 2020-04-10 深圳市华星光电技术有限公司 液晶面板及其驱动显示方法
CN107479289B (zh) * 2017-09-13 2020-06-05 深圳市华星光电技术有限公司 画素结构及阵列基板
CN107680525B (zh) * 2017-09-30 2020-02-07 深圳市华星光电半导体显示技术有限公司 显示装置的驱动方法及显示装置
CN109709733A (zh) * 2019-01-30 2019-05-03 惠科股份有限公司 一种显示面板、驱动方法和驱动模块

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03168617A (ja) * 1989-11-28 1991-07-22 Matsushita Electric Ind Co Ltd 表示装置の駆動方法
US5648793A (en) * 1992-01-08 1997-07-15 Industrial Technology Research Institute Driving system for active matrix liquid crystal display
JPH06265846A (ja) * 1993-03-10 1994-09-22 Hitachi Ltd アクティブマトリクス型液晶表示装置及びその駆動方法
JPH07140441A (ja) * 1993-06-25 1995-06-02 Hosiden Corp アクティブマトリックス液晶表示素子の駆動方法
JPH07318901A (ja) * 1994-05-30 1995-12-08 Kyocera Corp アクティブマトリクス型液晶表示装置及びその駆動方法
JPH11352464A (ja) * 1998-06-08 1999-12-24 Texas Instr Japan Ltd 液晶表示装置および液晶パネル
JP3536006B2 (ja) * 2000-03-15 2004-06-07 シャープ株式会社 アクティブマトリクス型表示装置およびその駆動方法
JP3747768B2 (ja) * 2000-03-17 2006-02-22 株式会社日立製作所 液晶表示装置
JP2002023703A (ja) * 2000-07-05 2002-01-25 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置の駆動方法
KR100623990B1 (ko) * 2000-07-27 2006-09-13 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
KR100769169B1 (ko) * 2001-09-04 2007-10-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
JP2003295157A (ja) * 2002-03-29 2003-10-15 Matsushita Electric Ind Co Ltd 液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI408654B (zh) * 2008-01-11 2013-09-11 Japan Display Central Inc 液晶顯示裝置

Also Published As

Publication number Publication date
US20050219187A1 (en) 2005-10-06
JP5303095B2 (ja) 2013-10-02
TW200534218A (en) 2005-10-16
JP2005292793A (ja) 2005-10-20
US7864150B2 (en) 2011-01-04

Similar Documents

Publication Publication Date Title
TWI288912B (en) Driving method for a liquid crystal display
US7839374B2 (en) Liquid crystal display device and method of driving the same
TWI328211B (en) Liquid crystal display
JP2001282205A (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
US20060119755A1 (en) Liquid crystal display device
JP4902010B2 (ja) 液晶装置
US20090046216A1 (en) Liquid crystal display having electrically floating thin film transistor within sub pixel unit
US20080123002A1 (en) Liquid crystal display and driving method thereof
JPH075852A (ja) 液晶表示装置で漏話を除去する方法及び液晶表示装置
TWI399735B (zh) 具有共極電壓驅動電路之液晶顯示器及其方法
JP2002268613A (ja) 液晶表示装置及びその駆動方法
US8077128B2 (en) Liquid crystal display device
CN101153973A (zh) 驱动电路、液晶装置、电子设备、和液晶装置的驱动方法
CN108873530B (zh) 一种阵列基板、显示面板及显示装置
JP3305931B2 (ja) 液晶表示装置
TWI356377B (en) Liquid crystal display device and driving circuit
JPH07181927A (ja) 画像表示装置
US5369512A (en) Active matrix liquid crystal display with variable compensation capacitor
US7728804B2 (en) Liquid crystal display device and driving method thereof
US20130147783A1 (en) Pixel circuit and display device
JP2000221932A (ja) 液晶表示装置およびその駆動方法
JP2004145346A (ja) 液晶表示装置及びその製造方法
WO2015188414A1 (zh) 3d显示的像素插黑方法及使用该方法的电路
JP2008216893A (ja) 平面表示装置及びその表示方法
TW200410190A (en) Flat panel display device and driving method thereof