TWI250344B - Electro-optical device and electronic - Google Patents

Electro-optical device and electronic Download PDF

Info

Publication number
TWI250344B
TWI250344B TW092128313A TW92128313A TWI250344B TW I250344 B TWI250344 B TW I250344B TW 092128313 A TW092128313 A TW 092128313A TW 92128313 A TW92128313 A TW 92128313A TW I250344 B TWI250344 B TW I250344B
Authority
TW
Taiwan
Prior art keywords
pixel electrode
line
layer
film
data line
Prior art date
Application number
TW092128313A
Other languages
English (en)
Other versions
TW200420948A (en
Inventor
Hisaki Kurashina
Yasuji Yamasaki
Hidenori Kawata
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200420948A publication Critical patent/TW200420948A/zh
Application granted granted Critical
Publication of TWI250344B publication Critical patent/TWI250344B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Description

1250344 (1) 玖、發明說明 【發明所屬之技術領域】 本發明爲屬於液晶裝置等之光電裝置及電子機器之技 術範疇。又,本發明亦屬於電子紙等之電泳裝置、EL ( 電激發光元件)或使用電子放出裝置之裝置(場發射顯示 器及表面傳導電子發射顯示器)之技術範疇。 【先前技術】 以往,眾所周知有在於一對之基板間,挾持液晶等之 光電物質,以貫穿此等來使光線透過,進而可以顯示畫像 的液晶裝置等之光電裝置。於此「畫像之顯示」,例如’ 於每個畫素經由變化光電物質之狀態,來改變光透過率’ 於每個畫素經由產生可辦視之灰階不同的光線而加以實現 〇 做爲此種光電裝置,於前述一對之基板之一方上,除 了排列成矩陣狀之畫素電極、交錯該畫素電極間而設置之 掃瞄線及資料線之外,經由具備做爲畫素開關用元件之 TFT (薄膜電晶體)等,可提供可驅動主動矩陣者。前述 T F T爲控制具備於畫素電極及資料線間之兩者間的導通。 又,該TFT爲電氣性連接於掃瞄線及資料線。由此,透 過掃猫線控制T F T之ο N · 0 F F的同時,於該τ F T爲ΟN 之時’將透過資料線供給之畫素訊號,施加於畫素電極’ 即於每畫素可改變光透過率。 以上之先笔^置中’如上述各種構成則於一'方之基板 -5- (2) 1250344 上製作。將此等展開於平面時,會需要大面積,使畫素開 口率,亦即,對於基板整面之範圍光所需透過之範圍比例 會有下降的疑慮。因此,於以往,採用前述之各種要素來 立體構成的手法,即將各種構成要素藉藉由層間絕緣膜加 以層積構成的手法。更具體而言,於基板上,首先形成 TFT及具有做爲該TFT之閘極電極膜之機能的掃瞄線, 於其上爲資料線,更其上爲畫素電極等。如此之時,可達 成裝置之小型化之外,可經由適切各種之配置設定,可達 畫素開口率的提升等。 此時,於前述各種構成要素間,於此等之間,不產生 電氣性短路之故,例如形成矽氧化膜等所成層間絕緣膜。 又,在此同時,例如於TFT之汲極及畫素電極間之其他 特定構成要素間中,由於無法達成電氣性連接之故’於前 述層間絕緣膜之特定處,設置爲此之連接孔。此連接孔乃 一般而言,經由對於層間絕緣膜之乾餓刻所形成。 但是,於具有如此構造的光電裝置’有以下之問題點 。即,一'般而言,於光電裝置中’對於液晶寺之光電物質 ,需於該配向狀態不給予不必要的混亂’於得前述層積構 造之光電裝置中,難以滿足如此之要求。於液晶之配向狀 態產生無用之混亂時,使畫像之品質下降’例如欲顯示原 本全面塗黑之畫像時,由於產生前述混亂部分之漏光’而 可能招致對比降低之畫質下降。然而’爲於液晶不供予不 必要之混亂,直接接觸到該液晶之層’儘可能平坦地加以 形成爲有效的。 -6- 1250344 (3) 產生如此不合宜情形之理由爲:第一,直接接觸前述 液晶之層,必需位於該層積構造中之最上層所造成。即’ 爲了使於液晶之配向狀態不產生混亂,此最上層期望爲平 坦的,但是製作如上述各種要素時,於層積構造被構成之 時,該要素具有各固定之高度之故,一般而言愈到上層’ 起於該高度的階差則重疊而相互影響,於該上層產生複雜 之凹凸。當產生如此凹凸時,對應於此,於液晶之配向狀 愈會有產生混亂之虞,難以將該配向狀態保存於特定之狀 態。而且,在此所述之理由所成平坦性之阻礙乃對應於光 電裝置之構造的複雜化,當然會變得更爲顯著。 又,第二,設於層間絕緣膜之前述連接孔,亦成爲阻 礙平坦性之原因。例如前述層積構造中,於該最上層部分 ,形成配向膜的同時,於其下設置連接孔時,對應於該連 接孔之形成位置的凹部,則形成於該配向膜上。此乃連接 孔如其名,於內部具有空洞部分之故。 另一方面,上述中,做爲畫像品質之下降所說明之「 漏光」,不滿足層積構造之平坦性外外,前述連接孔之存 在本身爲原因而產生。在此連接孔如前述,於該內部具有 空洞部貿,光之透過會易於產生之故。即,直接衝過連接 孔之空洞部分進行之光線,則經由混入畫像,可使該品質 下降。 【發明內容】 本發明乃有鑑於上述問題點,可維持基板上之層積構 (4) 1250344 造物之平坦性的同時’淸除起因於形成在該層積構造中之 連接扎的漏先寺’可fes供威不咼品質之畫像的光學裝置及 電子機器爲課題。 本發明之光電裝置乃爲解決上述課題,具備於基板上 ,向第1方向延伸存在的資料線,和延伸存在於交叉在前 述資料線之第2方向的掃描線,和對應於前述資料線及前 述掃描線之交叉範圍,加以配置之畫素電極及薄膜電晶體 ,和電氣性連接於前述薄膜電晶體及前述畫素電極的蓄積 電容,和配置於前述資料線及前述畫素電極間之遮蔽層, 和做爲前述畫素電極之基材而配置之層間絕緣膜;於層間 絕緣fl吴’具備爲電氣性連接則述薄膜電晶體及前述畫素電 極問的連接孔,於前述連接孔之內部之全範圍,具備塡充 材。 根據本發明之光電裝置;首先,經由具備掃瞄線以及 畫素電極及薄膜電晶體,可進行主動矩陣驅動。又,該光 電裝置中,經由前述之各種構成要素成爲層積構造之一部 分地,可提升畫素電極之電位保持特性。由此,可顯示高 對比之畫像。 第二,遮蔽層經由備於資料線及畫素電極間,於兩者 間可防止產生電容耦合於未然。即,經由資料線之通電, 可減低產生畫素電極之電位變動等的可能性,可更顯示高 品質之畫像。 然後,第三,於本發明中,尤其於配置於畫素電極下 之層間絕緣膜中,更具備爲電氣性連接薄膜電晶體及畫素 -8- (5) 1250344 電極間之連接孔,更且於該連接孔之內部整範圍,具備塡 充材。 根據此時,有效實現薄膜電晶體及畫素電極間之電氣 性連接的同時,經由前述塡充材之作用,較以往可良好確 實地電氣性連接。因此,於連接孔和薄膜電晶體、或連接 孔和畫素電極的接觸部分,經由存在塡充材,增大該接觸 部分之兩構件之接觸面積,可減低該阻抗値。 又,本發明中,尤其經由前述塡充材之存在,可得如 以下之作用效果。即,根據該塡充材,如以往由於需使連 接孔之內部保持存在空洞之故,於形成於該連接孔上之層 積構造物,不會形成凹部待等。由此,例如於前述畫素電 極上,設置配向膜之時,於該配向膜不形成凹部,因此, 爲於接觸此之液晶之配向狀態不產生混亂,例如可極力抑 制對比之下降所成畫像品質之劣化等之事象^的產生。又, 如以往,前述空洞直接穿過之光線,在原理上會完全消失 。此乃因爲「空洞」置換爲塡充材而不存在之故。因此, 可避免畫像品質之劣化。 然而,做爲塡充材之具體性形態,以後述之本發明之 各種形態接觸來具備遮光性材料、透明導電性材料等之性 質爲佳,於本發明中,非特別對於此塡充材之具體性形態 加以限定。即,基本上使用何種材料,塡充連接孔之內部 亦可。因此,本發明所稱做爲「塡充材」,可利用所有種 類之金屬材料。 又,於本發明中,於此時,上述之外,做爲畫素電極 -9- (6) 1250344 之基材配置之層間絕緣膜以外之層間絕緣膜,即對於形成 於位於更深部分之層間絕緣膜的連接孔,採用具備塡充於 該內部之整個範圍之構成即可。由此,配向膜上之凹部, 是爲不會變得難以產生。 更且,本發明所稱「電氣性連接」乃該連接孔包含直 接連接薄膜電晶體和畫素電極之情形之外,於兩者間例如 藉入蓄積電容等加以連接之情形。此時,薄膜電晶體及蓄 積電容間以及蓄積電容及畫素電極間,假定各自存在連接 孔之時,此時,本發明所稱「連接孔」乃形成於「做爲畫 素電極之基材配置的層間絕緣膜」之故,意味後者之連接 孔。 本發明之光電裝置之一形態中,前述層間絕緣膜之表 面乃施以平坦化處理。 根據此形態,前述層間絕緣膜表面爲經由平坦化處理 而平坦化,幾乎沒有於畫素畫極、配向膜等產生階差或凹 部等之疑慮。而且,如此作用效果爲有關本發明之光電裝 置’經由具備掃瞄線及資料線、以及薄膜電晶體等之外, 目II述畜積電容、遮蔽層等而複雜化,於此,於最上層之層 間絕緣膜之表面,可製作複雜之凹凸形狀之故,更可有效 地享受。又,關於本發明時,尤其於連接孔之內部經由形 成塡充材’於該形成之後,該塡充材較層間絕緣膜之表面 突出而存在,代替不形成以往凹部,形成凸部之時,根據 本形態’存在如此突出部分乃至凸部,可進行該平坦化。 更且’本發明所稱「平坦化處理」乃具體而言例如可 -10- 1250344 (7) 利用CMP處理,或深蝕刻處理等,其他可利用種種之平 坦化技術。 在此,CMP處理乃一般而言,旋轉被處理基板和硏 磨布之兩者等,擋接各表面間的同時,於該擋接部位,經 由供給包含矽粒之硏磨液,將被處理基板表面,經由兼顧 機械性作用和化學作用加以硏磨,平坦化該表面之技術。 又,深鈾刻處理乃一般而言,於具有凹凸之表面上, 將具有光阻劑或SOG等之平坦性之膜,做爲犧牲膜加以 形成後,將對於此犧牲膜之蝕刻處理,到達存在前述凹凸 之表面加以進行(由此,凹凸乃成爲均勻),平坦化該表 面之技術。惟,於本發明中,上述犧牲膜並不定需要。例 如,滿足連接孔內部之空間,即從連接孔,即溢出地,過 度形成到達層間絕緣膜之塡充材所成膜之後,經由將除去 連接孔之範圍之該過度部分完全加以蝕刻,僅於該連接孔 之內部,形成殘留塡充材之形態的同時,可實施顯現平坦 表面之處理亦可。 然而,如以上之本發明,層間絕緣膜之表面以平坦化 之構成,於每掃瞄線至連接該掃瞄線之畫素電極之行,進 行不同極性之驅動時(即,「1 Η反轉驅動」。參照後述 ),於相鄰接之畫素電極間,可產生橫電場,於液晶之配 向狀態會有產生混亂之虞。於此部分,如後述,於層間絕 緣膜之表面經由設置凸部等,採用控制橫電場之產生的手 段爲佳,除此之外,可採用以下手段。 即,將極性反轉,非於每掃瞄線進行,於每圖場期間 -11 - (8) 1250344 (一垂直掃瞄期間)加以進行,即進行「1 V反轉驅動」 。根據此時,於某圖場期間中,不以相鄰接之畫素電極不 同之極性驅動之故,原理上,橫電場是不會產生的。 但是,採用此1 V反轉驅動時,會產生以下之問題。 即,每當反轉極性,即於每一垂直掃瞄期間,會有於畫像 上產生顫動之難點。 在此,於如此之情形下,進行之後實施形態詳述之倍 速圖場反轉驅動爲佳。於此,倍速圖場反轉驅動乃較以前 ,令1圖場期場成一半之驅動方法。例如,以往以 120[Hz]驅動時,「一半」乃較佳爲l/60[s]或其以下爲佳 。因此,令1 V反轉驅動爲前提,極性反轉之周期較以往 成爲一半。如此之時,縮短一垂直掃瞄期間,即正極性所 成畫面,和負極性所成畫面乃成爲快速切換,前述顫動則 不明顯。 如此,根據倍速圖場反轉驅動方法時,可進行無顫動 ,更高品質畫像之顯示。 本發明之光電裝置之其他形態中,於其他之層間絕緣 膜,具備另外之連接孔。於前述另外之連接孔之內部之全 範圍,具備塡充材。 根據此形態,於其他之層間絕緣膜,具備其他之連接 孔,於前述其他之連接孔之內部之整範圍,具備塡充材。 在此,做爲其他之連接孔乃例如可假想爲電氣性連接前述 蓄積電容和前述遮掩層等。 然後,根據此時,對於形成於該其他之層間絕緣膜之 -12- (9) 1250344 其他之連接孔之一部份或全部,具備塡充材所成 用效果乃更確實地發揮。 本發明之光電裝置之其他之形態,前述塡充 光性材料所成。 根據此形態’塡充材由遮光性材料所成,將 孔爲原因之漏光,更確實防止。即,光之進行乃 材遮掩所成之故’如以往,穿過該內部成爲空洞 的光線’則無於畫像上混入之虞。由此,於畫像 沒有無用之光線之混入,較上述更可進行高品質 示。 又,由於塡充材遮掩光線的同樣理由,根據 ,構成前述薄膜電晶體之半導體層,可防範對於 圍入射光線於未然。由此,極力抑制所謂光洩放 生,可於畫像上顯示不產生顫動等之高品質之畫 然而,做爲本形態所稱「遮光性材料」,具 包含Ti (鈦)、Cr (鉻)、W (鎢)、Ta (鉅 鉬)等至少一個,金屬單體、合金、金屬矽化物 物,層積此等者等亦可。 本發明之光電裝置之其他之形態,前述塡充 明導電性材料所成。 又,根據此形態,可由與畫素電極同樣材料 充材。此乃畫素電極通常爲由ITO (銦錫氧化$ (銦鋅氧化物)等透明導電性材料成。因此,根 ,可將形成畫素電極至成膜之步驟,和於連接孔 ,上述作 材乃由遮 設置連接 經由塡充 之連接孔 上,幾乎 之畫像顯 本形態時 該通道範 電流之產 像。 體而言, )、Mo ( 、多5夕化 材乃由透 構成該塡 7] ) 、IZO 據本形態 內部形成 -13- (10) 1250344 塡充材之步驟,於同一機會加以實施,可達成該對應部分 製造成本之減低。 又’於此時,連接孔之長度一般而言較做爲最上層部 分之一部分所設畫素電極之厚度爲大,將塡充材以透明導 電材料加以構成時,該塡充材可期待發揮其對應之光遮蔽 效果。即’愈厚之時透明度則會下降,光線則會穿過。因 此,於上述遮光性材料中,雖然可能會劣化,經由本形態 ’可發揮連接孔之漏光防止之作用。 本發明之光電裝置之其他形態中,於前述連接孔之內 表面’形成塗佈構件,前述塡充材乃形成於前述塗佈構件 上。 根據此形態,於連接孔之內部,形成稱爲塗佈構件和 塡充材之「二層構造」(換言之「內層(=塡充層)」及 「外層(=塗佈構件)」所成構造)。由此,例如,於塗 佈構件,使用導電率高之材料,於塡充材可採用遮光性能 更高的材料等之形態之故,可實現上述各種作用效果之調 和。又,前述各種作用效果中,可實現重視任一等之適切 組合,例如可進行更高遮光性能等、前述各種作用效果之 發現形態之調整。 此形態中,尤其前述塡充材乃由聚醯亞胺材料所成即 可。 根據如此構成,於畫素電極上,通常由形成聚醯亞胺 材料所成配向膜,上述塡充材與導電性材料所成時相同地 ’簡化製造步驟,即於配向膜之成膜步驟中,可同時實施 -14- (11) 1250344 塡充材之形成工程,可達其相對應部分製造成本之減低。 然而,於本形態中,與上述不同,塡充材雖未成爲導 電性材料,有關本形態之塗佈構件由導電性材料所成時, 可進行薄膜電晶體及畫素電極間之電氣性連接,此時塡充 材無需由導電性材料所成。根據此時,於本形態中,塡充 材雖由聚醯亞胺材料所成,視情形而言,代替此部分,可 做爲氧化物、氮化物等其他之絕緣性材料所成形態亦可。 本發明之光電裝置之其他形態中,前述連接孔乃形成 於對應於前述掃描線及前述資料線之形成位置的遮光範圍 內。 根據此形態時,連接孔經由形成於遮光範圍內,可達 成開口率之提升。又,於該遮光範圍中,除了掃瞄線及資 料線,可形成遮光膜之故,可更減少到達連接孔之光線。 因此,根據本形態時,可顯現更難以產生起因連接孔之漏 光的構造,與關於本發明之塡充材的上述各種作用效果, 可達成更大高品質之畫像顯示。 本發明之光電裝置之其他之形態中,前述資料線乃做 爲與構成則述畜積電容之一對之電極之一方同一之膜而形 成爲特徵。 根據此形態時,構成前述資料線和前前述蓄積電容之 一對電極之一方,乃做爲同一膜,換言之於同一層,或在 製造工程階段同時加以形成。由此,例如,無需將兩者形 成於各別之層’且兩者間以層間絕緣膜加灼間隔的手段, 防止層積構造之高層化。於此,在本發明中,於層積構造 -15- (12) 1250344 中,在於資料線及畫素電極間,形成前述遮蔽層,鑑於其 部分之高層化時,非常有利。因爲,過於多層化層積構造 中,則有礙於製造容閉性或製造產率。然而,如本形態, 同時形成資料線及前述一對之電極中之一方時,對於該膜 實施適當之圖案處理時,可達成兩者間之絕緣,對於此點 ,則不會成爲問題。 然而,可由本形態之記載倒推得知,於本發明中非必 需有將構成資料線和蓄積電容之一對電極之一方做爲同一 膜加以形成。即將面者做爲各別之層加以形成亦可。 於此形態中,尤其前述資料線乃構成成鋁膜及導電性 之多晶矽膜之層積體爲佳。 根據如此構成時,可將資料線和薄膜電晶體之電氣性 連接,經由構成該資料線之導電性多晶矽膜,和構成薄膜 電晶體之半導體層之連接加以實現,而使兩者間之電氣性 連接變得良好。 本發明之光電裝置之其他之形態中,構成前述蓄積電 容之一對之電極之一方和電氣性連接前述畫素電極之中繼 層,做爲前述堆積構造之一部而更爲具備者。 根據此形態,各構成前述層積構造之一部分之畫素電 極和蓄積電容之一對之電極之一方乃經由構成同樣之層積 構造之一部份的中繼層加以電氣性連接。由此,例如將關 於本形態之中繼層成爲二層構造的同時,該上層乃以與做 爲畫素電極之材料被通常使用之透明導電性材料的一例之 ITO適性佳的材料所構成,該下層乃可採用以與構成蓄積 -16- (13) 1250344 電容之一對之電極之一方適性佳的材料所構成等之柔軟構 成,可將對於畫素電極之電壓施加,或該畫素電極之電位 保持,適切地加以實現。然而,此時,上述所述本發明之 「連接孔」乃連接該中繼層和畫素電極之連接孔則相當於 此。 本發明之光電裝置之其他之形態中,前述畫素電極乃 平面排列該複數者的同時,包含爲以第1之周期反轉驅動 的第1之畫素電極群及爲以與該第1之周期互補之第2周 期反轉驅動的第2之畫素電極群前述資料線乃包含將前述 掃描線之上側,交叉於該掃描綿延伸之本線部及由該本線 部沿前述掃描線展開之展開部;具備於對向配置於前述基 板之對向基板上,對向於前述複數之畫素電極的對向電極 ,於前述基板上之前述畫素電極之基材表面,對應於前述 展開部之存在,由平面視之,於成爲挾持前述掃描線相鄰 接之畫素電極之間隙的範圍,形成凸部。 根據此形態,包含爲以第1之周期反轉驅動的第1之 畫素電極群及爲以與該第1之周期互補之第2周期反轉驅 動的第2之畫素電極群的複數畫素電極,則平面排列於第 1基板上,存在(i )於反轉驅動時,在於各時刻以相互逆 極性之驅動電壓驅動之相鄰接的畫素電極,和(ii )於反 轉驅動時,在於各時刻以相互同一 1極性之驅動電壓驅動 之相鄰接的畫素電極的兩者。因此,於屬於不同之畫素電 極群的相鄰接之畫素電極,即於逆極性之電位被施加之相 鄰接之畫素電極間,產生橫電場。 -17- (14) 1250344 在此,本發明中,資料線乃包含從將掃瞄線之上側交 叉於掃瞄線延伸之本線部,沿掃瞄線展開之展開部。然後 於畫素電極之基材表面,對於此展開部之存在,平面性視 之,挾持掃瞄線,於成爲相鄰接之畫素電極之間隙的範圍 ,形成凸部。即,畫素電極之基材表面乃積極性成爲形成 特定高度且特定之形狀之凸部的表面。 結果,第1,各畫素電極之緣部位於此凸部上地加以 形成時,將產生於各畫素電極和對向電極之間的縱電場, 較產生於相鄰接之畫素電極,尤其產生於屬於畫素電極群 之畫素電極間的橫電場,相對地變加強。即,一般而言, 伴隨電極間之距離的變短而變強之故,就凸部的高度部分 ,畫素電極之緣部會接近對向電極,產生於面者間之縱電 場則會變強。第2,各畫素電極之縱部不論是否位於此凸 部上,相鄰接之畫素電極,尤其產生於屬於不同畫素電極 之畫素電極間的橫電場則經由凸部之存在,對應凸部之介 電率而變弱的同時,橫電場通過之光電物質的體積,經由 於凸部部分地加以置換而減少,可減低對於該橫電場之光 電物質的作用。因此,可減低伴隨反轉驅動方式之橫電場 所產生液晶之排列不良等之光電物質之動作不良。此時, 如上所述,畫素電極之緣部可位於凸部上亦可不位於此, 更且可位於凸部之傾斜或略垂直之側面的中途。 又,利用位於資料線之下方的其他之配線或元件的存 在,較調節畫素電極之緣的高度的技術,凸部之高度或形 狀可以精度極佳地加以控制。以前之技術中,會組合多數 -18- (15) 1250344 存在各膜之若干的圖案偏移之故,最後形 凸高度或形狀會按設計進行基本上是困難 實減低最終橫電場所造成液晶配向不良等 作不良,提升裝置可靠性。 更且,爲隱藏光電物質動作不良處的 之故,不產生光漏等之畫像不良地,提高 〇 以上之結果,將液晶等之光電物質等 之動作不良,經由對應於資料線之展開部 確實地加以減低,使高對比明亮之高品質 晶裝置等之光電裝置可較容易地被加以製 然而,本發明之光電裝置之其他形態 極乃平面排列該複數者的同時,包含爲以 驅動的第1之畫素電極群及爲以與該第1 2周期反轉驅動的第2之畫素電極群,更 於前述基板之對向基板上,對向於前述複 對向電極,和平面視之,於成爲相鄰接之 的範圍,形成凸部;前述凸部乃經由蝕刻 ,除去暫時形成之平坦化膜,且於該除去 之前述凸部之表面而成的表面階差,則由 〇 根據此形態時,於屬於不同畫素電極 素電極,即施加逆極性之電位的相鄰接的 雖產生橫電場,對於位於各畫素之非開口 成之最上層之凹 的。爲此,可確 之光電物質的動 遮光膜亦可變小 各畫素之開口率 之橫電場所造成 的凸部形成,可 之畫像顯示的液 造。 中,前述畫素電 第1之周期反轉 之周期互補之第 具備於對向配置 數之畫素電極的 畫素電極之間隙 ,於前述凸部上 之後,後退曝露 緩和之凸部所成 群的相鄰接之畫 畫素電極間,, 範圍或鄰接之畫 -19- (16) 1250344 素電極之緣部,經由蝕刻積極性地形成凸部之故,第1, 各畫素電極之緣部位於此凸部之上地加以形成之時,將產 生於各畫素電極和對向電極間的縱電場,與產生於相鄰接 之畫素電極間的橫電場比較,相對地被加強。第2,各畫 素電極之緣部不論是否位於此凸部上,產生於相鄰接之畫 素電極間的橫電場經由凸部之存在,對應凸部之介電率而 減弱的同時,經由減少通過橫電場之光電物質的體積,可 減低對於該賴電場之光電物質的作用。因此,可減低伴隨 反轉驅動方式橫電場所成液晶之配向不良等之光電物質之 動作不良。此時,如上所述,畫素電極之緣部乃可位於凸 部上,不位於其上亦可,更且位於凸部之傾斜或略垂直之 側面之中途亦可。 更且,可使隱藏光電物與之動作不良處的遮光膜變小 之故,不產生漏光等之畫素不良地,可提高各畫素之開口 率。 然後,本發明中,尤其形成緩和之階差之凸部之故, 可有效防止起因於凸部附近之該階差之液晶之配向不良等 之光電裝置之動作不良的產生於未然。尤其,於形成於畫 素電極上的配向膜,施以平磨處理之時,凸部之階差爲緩 和之時,可將該平磨較容易地成爲無顏色不均地加以實施 ,可極爲有效防止液晶配向不良等之光電物質的動作不良 於未然。 以上之結果,將液晶等之光電物質之橫電場所造成之 動作不良,經由凸部之形成,可確實地加以減低,而且經 -20- (17) 1250344 由此凸部之形成,於液晶等之光電物質’使階差所成動作 不良的發生,經由緩和之階差加以抑制’可實現進行高對 比且明亮之高品質之畫像顯示的液晶裝置等之光電裝置。 本發明之光電裝置之其他形態乃構成前述蓄積電容之 介電質膜乃由包含不同之材料的複數層所成的同時,其中 之一層乃構成包含由較其他之層爲高之高介電率材料所成 之層的堆積體。 根據此形態時,構成蓄積電容之介電質膜則由包含不 同材料之複數層所成的同時,其中之一層乃構成包含由較 其他之層爲高之高介電率材料所成之層的堆積體。因此, 有關本發明之蓄積電容中,較以往而言,電荷蓄積特性則 更爲優異,由此,更可提升畫素電極之電位保持特性,因 此可更進行高品質之畫像顯示。 然而,做爲本發明所稱「高介電率材料」,可列舉包 含TaOx (氧化鉅)、BST (鈦酸緦鋇)、PZT (鈦酸鉻酸 鹽)、Ti02 (氧化鈦)、Zi02 (氧化鉻)、Hf02 (氧化給 )、SiON (氧氮化矽)及SiN (氮化矽)中至少一個的絕 緣材料等。尤其使用TaOx、BST、PZT、Ti02、Zi02及 Hf02之高介電率材料時,於有限基板上範圍,可增大電 容値。或使用SiCh (氧化矽)、SiON (氧氮化矽)及 S iN (氮化矽)之包含矽之材料時,可減低層間絕緣膜等 之疲乏之產生。 然而,於上述本發明之各形態中,基本上可自由組合 一形態和其他之形態。惟,會有在性質上不相容的情形。 -21 - (18) 1250344 例如,對於在連接孔之內部之全範圍具備塡充材的形態而 言,有於層間絕緣膜上,組合具備凸部之形態等。 當然,可構成合倂三個以上之形態的光電裝置。 本發明之電子機器乃爲解決上述課題,具備上述本發 明之光電裝置而成者。惟,包含該各種形態。 根據本發明之電子機器時,由於具備上述本發明之光 電裝置之故,可實現無起因於連接孔之對比下降等之畫像 品質之下降的高品質畫像的投射型顯示裝置(液晶投影機 )、液晶電視、攜帶型電視、電子筆記本、文書處理器、 觀景型或監視直視型之攝錄影機、工作站、電視電話、 P 〇 s終端、觸控面板等之各種電子機器。 本發明之如此作用以及其他優點,可由以上說明之實 施形態可明瞭。 【實施方式】 以下’對於本發明之實施形態,參照圖面加以說明。 以下之實施形態乃將本發明之光電裝置適用於液晶裝置者 (畫素部之構成) 首'先:’對於本發明之實施形態之光電裝置之畫素部的 構成’參照圖1至圖4加以說明。在此,圖1乃形成成爲 構成光電裝置之畫素顯示範圍之矩陣狀的複數之畫素之各 種元件、配線等之等價電路。圖2乃形成資料線、掃瞄線 -22- (19) 1250344 、畫素電極等之TFT陣列基板之相鄰接之複數之畫素群 的平面圖。然而,圖3乃圖2中主要部分,具體而言,爲 顯示資料線、遮蔽層及畫素電極間之配置關係,主要抽出 此等的平面圖。圖4乃圖2之A-A’剖面圖。然而,於圖4 中,將各層·各構件於圖面上爲了達到可辨識的程度,於 每各層·各構件,使其比例尺有所不同。 於圖1中,於形成成爲構成本實施形態之光電裝置之 畫像顯示範圍之矩狀的複數之畫素,各形成畫素電極9a 和爲開關控制該畫素電極9a之TFT30,供給畫像訊號之 資料線6a則電氣性連接於該TFT30之源極。寫入資料線 6a之畫像訊號S 1、S2、…、Sn乃依此順序,線順序地加 以供給亦無妨,對於相鄰接之複數之資料線6a間,供予 每群亦可。 又,於TFT3 0之閘極,電氣性連接掃瞄線3a,以特 定時間,於掃瞄線3 a將脈衝性之掃瞄訊號G1、G2、...、
Gm,依此順序以線順序加以施加構成。畫素電極9a乃電 氣性連接於TFT30之汲極,將開關元件之TFT30,僅一 定期間經由封閉該開關,將從資料線6a供給之畫像訊號 S 1、S 2、...、S η,於特定之時間寫入。 藉由畫素電極9a,寫入至做爲光電物質之一例之液 晶之特定位準之畫像訊號SI、S2、…、Sn乃4形成於對 向基板之對向電極間,保持一定期間。液晶乃經由施加之 電壓位準,藉由變化分子集合之配向或秩序,調變光線, 可進行灰階顯示。爲正常白模式時,對應於各畫素之單位 -23- (20) 1250344 所施加之電壓,對於入射光透過率會減少,爲正常黑模式 時,對應於各單位施加之電壓,對於入射光之透過率則增 加,做爲整體從光電裝置射出具有對應畫像訊號之對比的 光線。 在此,保持之畫像訊號爲防止泄放,與形成於畫素電 極9 a和對向電極間的液晶電容並列,附加蓄積電容7 〇。 此蓄積電容70乃排列於掃瞄線3a加以設置,包含固定電 位側電容電極的同時,包含固定於定電位之電容電極300 〇 以下,對於可實現上述資料線6a、掃瞄線3a、TFT30 等所成如上述之電路動作的光電裝置之實際構成,參照圖 2至圖4加以說明。 首先,於圖2中,畫素電極9 a乃於TF T陣列基板1 〇 上,複數設置成矩陣狀(經由點線部點線部9a’顯示輪 廓)、於畫素電極9a之縱橫臨界,各別沿著設置資料線 6a及掃瞄線3a。資料線6a乃如後述由包含鋁膜等之層積 構造所成,掃瞄線3 a乃例如由導電性之多晶矽膜所成。 又,掃瞄線3 a乃對向於以半導體層1 a中之圖中向右上斜 線範圍顯示之通道範圍1 a’地加以配置,該掃瞄線3 a乃 做爲閘極電極加以工作。即,於掃瞄線3 a和資料線6a之 交叉處,各於通道範圍1 a’設置掃瞄線3 a之本線部做爲 閘極電極對向配置之畫素開關用之TFT30。 接著,光電裝置乃顯示圖2之A-A ’線剖面圖之圖4, 例如具備石英基板、玻璃基板、矽基板所成TFT陣列基 -24- (21) 1250344 板1 〇,於此對向配置之例如玻璃基板或石英基板所成對 向基板2 0。 於TFT陣列基板1 0之側,如圖4所示,設置前述之 畫素電極9a,於其上側,設置施以平磨處理等之特定配 置處理。畫素電極9a乃例如由ITO膜等之透明導電性膜 所成。另一方面,於對向基板20側,跨過該整面設置對 向電極2 1,於該下側,設置施以平磨處理等之特定配向 處理之配向膜22。此中對向電極21乃與上述畫素電極9a 相同,例如由ITO膜等之透明導電性膜所成,前述配向膜 1 6及22乃例如由聚醯亞胺膜等之透明導電性膜所成。如 此,於對向配置之TFT陣列基板1 0及訊號線2 0間,於 經由後述之密封材(參照圖1 9及圖20 )包圔之空間,封 入液晶等之光電物質,形成液晶層5 0。液晶層5 0乃從畫 素電極9a電場未被施加之狀態下,經由配向膜1 6及22 得特定之配向狀態。液晶層5 0乃例如由混合一種或數種 之向列液晶之光電物質所成。密封材乃將TFT基板1 0及 對向基板20,於此等之周邊爲加以貼合之例如光硬化性 樹脂或熱硬化性樹脂所成黏著劑,混入令兩基板間之距離 ,取得特定値之玻璃纖維或玻璃珠等之間隔物。 另一方面,於TFT陣列基板10上,除了前述畫素電 極9a及配向膜16之外,具備包含此等之各種構成成爲層 積構造。此層積構造乃如圖4所示,從TFT陣列基板10 順序地,由包含下側遮光膜1 la之第1層、包含TFT 30 及掃瞄線3a等之第2層、包含蓄積電容70及資料線6a -25- (22) 1250344 之第3層、包含遮蔽層400等之第4層、包含前述畫素電 極9a及配向膜1 6之第5層(最上層)所成。又,於第1 層及第2層間’設窿基材絕緣膜12,於第2層及第3層 間’設置第1層間絕緣膜4 i,於第3層及第4層間,設 置第2層間絕緣膜42,於第4層及第5層間,設置第3 層間絕緣膜43 °可防止前述各要素間的短路。又,於此 等各種之絕緣膜1 2、4 1、42及43,例如又設置電氣性連 接TFT3 0之半導體層la中之高濃度源極範圍ld和資料 線6 a之連接孔。以下,對於此等之各要素,從下順序地 進行說明。 首先’於第1層,設置例如包含Ti (鈦)、Cr (鉻 )、W (鎢)、Ta (鉋)、Mo (鉬)等之高融點金屬中至 少一個’金屬單體、合金、金屬矽化物、多晶矽化物、層 積此等者等所成下側遮光膜丨丨a。此下側遮光膜1 1 a乃平 面性視之,圖案化成格子狀,由此規定各畫素之開口範圍 (參照圖2 )。交叉下側遮光膜〗〗a之掃瞄線3 a和資料 線6 a的範圍中,取角畫素電極9 a之角地,形成突出之範 圍。又,對於此下側遮光膜11a,該電位變動對於TFT30 ,爲避免有不良之影響,從畫像顯示範圍延伸設置於該周 圍,許接於定電位源亦可。 接著,做爲第2層,設置TFT30及掃瞄線3a。TFT30 乃如圖4所示,具有LDD構造,做爲該構成要素,如上 所述,具備經由做爲閘極電極工作之掃瞄線3 a、例如由 多晶矽膜所成從掃瞄線3 a之電場,形成通道之半導體層 - 26- (23) 1250344 1 a之通道範圍1 a ’ 、包含絕緣掃瞄線3 a和半導體層1 a 之閘極絕緣膜之絕緣膜2、半導體層1 a之低濃度源極範 圍1 b及低濃度汲極範圍1 c以及高濃度源極範圍1 d及高 濃度汲極範圍1 e。 然而,TFT30乃具較佳如圖4所示具有LDD構造, 於低濃度源極範圍1 B及低濃度汲極範圍1 C,具有不進行 不純物之植入的偏移構造亦可,將掃瞄線3 a之一部分所 成閘極電極做爲光罩,以高濃度植入不純物,自我整合地 形成高濃度源極範圍及高濃度汲極範圍的自我校準型之 TFT亦可。又,於實施形態中,將畫素開關用TFT30之 閘極電極,於高濃度源極範圍1 d及高濃度汲極範圍1 e間 ,雖成爲僅配置一個之單閘極構造,於此等之間,配置2 個以上之閘極電極亦可。如此地,以雙閘極,或三閘極以 上構成TFT時,可防止通道和源極及汲極範圍之接合部 之泄放電流,可減低開閉時之電流。更且,構成TFT30 之半導體層1 a乃非單結晶層,或非單結晶層亦可。於單 結晶層之形成,使用貼合法等之公知方法。將半導體層 1 a成爲單結晶層地,尤其可達周邊電路之高性能化。 以上說明之下側遮光膜11a之上,且於TFT30之下 ,例如設置矽氧化膜等所成基材絕緣膜1 2。基材絕緣膜 12乃除了從下側遮光膜1 la層間絕緣TFT30之功能之外 ,經由形成於TFT陣列基板10之整面,具有防止TFT陣 列基板1 0之表面硏磨時之粗糙,或洗淨後殘留污染等之 畫素開關用之TFT3 0之特性變化的功能。 -27- (24) 1250344 然後、於本實施形態中,尤其於此基材絕緣膜1 2中 ,平面性視之,於半導體層1 a之兩側,挖掘與通道長同 樣之寬度,或較通道長之長溝(形成於連接孔狀之溝) 12cv,對應此溝12cv,層積於該上方之掃瞄線3a乃於下 側包含形成成爲凹狀部分(圖2中,爲避免複離化不加以 圖示。),又,埋入此溝12 cv整體地,形成掃瞄線3 a地 ,於該掃瞄線3 a,延伸設置與此一體形成之水平性突出 部3b。由此,TFT30之半導體層la經常至於圖2地,由 平面性視之,從側面被覆,至少可抑制從此部分之光的入 射。然而,水平性突出部3b乃僅半導體層1 a之單側亦可 〇 結果,連續前述第2層之第3層中,設有蓄積電容 70及資料線6a。蓄積電容70乃做爲電氣性連接TFT30 之高濃度汲極範圍1 e及畫素電極9a的畫素電位側電容電 極的第1中繼層7 1,和做爲固定電位側電容電極之電容 電極3 0 0,則藉由介電質膜7 5對向配置而形成。根據此 蓄積電容70時,可顯著提高畫素電極9a之電位保持特性 。又,關於本實施形態之蓄積電容70乃可由圖2之平面 圖得知’不到達幾近對應於畫素電極9a之形成的光透過 範圍地加以形成之故,換言之,收容於遮光範圍內地加以 形成。即,蓄積電容70乃形成於重疊於鄰接之資料線6a 間之掃瞄線3 a的範圍,和於交叉掃瞄線3 a和資料線6a 的角部’下側遮光膜1 1則取角畫素電極9a之角的範圍。 由此’光電裝置整體之畫素整體之畫素開口率可維持在較 -28- (25) 1250344 大之下,可顯不更爲明売的畫像。 更詳細而言,第1中繼層71乃例如由導電性之多晶 砂膜所成,做爲畫素電位電容電極加以工作。惟’第1中 繼層71可由包含金屬或合金之單一層膜或多層膜所構成 亦可。多層膜時,將下層呈光吸收性之導電性之多晶砂膜 即可,將上層呈光反射性之金屬或合金即可。又’此第1 中繼層71乃做爲畫素電位電容電極加以工作之外’ G藉 由連接孔83、85及89,具有中繼連接畫素電極9a和 TFT30之高濃度汲極範圍1e的功能。此第1中繼層71乃 如圖2所示,具有與後述電容電極300之平面形狀略同一 之形狀地加以形成。 電容電極3 00乃做爲蓄積電容70之固定電位側電容 電極的功能。於第1實施形態’爲將電容電極3 0 0固定電 位,藉由固定電位之遮蔽層400和連接孔87可達電氣性 連接而成。 然後,於本實施形態中,尤其做爲與此電容電極300 同一之膜,形成有資料線6a。在此,「同一膜」乃意味 做爲同一層,或於製造工程階段同時加以形成。惟,電容 電極3 0 0及資料線6a間乃非呈平面形狀連接形成者,兩 者間乃在圖案上加以分斷。 具體而言,如圖2所示,電容電極300乃重疊於掃瞄 線3 a之形成範圍地,即沿圖中X方向分斷地加以形成, 資料線6a乃重疊於半導體層1 a之長度方向地,即延伸存 在於圖中Y方向而形成。更詳細而言,電容電極3 0 0乃 -29- 1250344 (26) 具備沿掃瞄線3 a延伸之本線部,和圖2中,鄰接於半導 _層la之範圍,沿該半導體層la向圖中上方突出之突出 部(圖中略呈現成梯形狀的部分),和對應於後述之連接 孔8 5處些微加以捆綁之捆綁部。其中突出部乃貢獻於蓄 積電容7 〇之形成範圍的增大。 另一方面,資料線6 a乃具有沿圖2中Y方向,直線 性延長之本線部。然而’在於半導體層1 a之圖2中之上 端之高濃度汲極範圍le乃雖重疊於蓄積電容70之突出部 的範圍地,具有向右方彎曲9 0度直角的形狀,此乃避開 資料線6a,爲達成該半導體層la和蓄積電容70之電氣 性連接者(參照圖4 )。 本實施形態中,爲呈現如以上之形態地,實施了圖案 化等,而同時形成電容電極3 00及資料線6a。 又,此等電容電極3 00及資料線6a乃如圖4所示’ 於下層由導電性之多晶砂所成之層,於上層做爲具有銘所 成層之二層構造的膜加以形成。其中,對於資料線6a則 藉由貫通後述之介電質膜75之開口部的連接孔8 1,電氣 性連接TFT30之半導體層la,但是該資料線6a則取如上 述之二層構造,又前述第1中繼層71經由導電性之多結 晶膜所成,該資料線6 a及半導體層1 a間之電氣性連接乃 直接經由導電性之多晶矽膜所實現。g卩’由下順序成爲第 1中繼層之多晶矽膜、資料線6 a之下層之多晶矽膜及該 上層之鋁膜。因此,可良好保持兩者間之電氣性連接。本 實施形態中,資料線6 a和電容電極3 0 〇雖成爲導電性多 -30- (27) 1250344 晶矽層和鋁層之二層構造,但亦可由下層順序呈導電性多 晶砂層、銘層、氮化鈦層之三層構造。 根據此構成時,氮化鈦乃做爲防止連接孔8 7之開口 時之蝕刻的貫穿的阻隔金屬加以工作。 又,電容電極3 00及資料線6a乃包含光反射性能較 優的鋁,且由於包含光吸收性能較佳之多晶矽,可得做爲 遮光層之功能。即,根據此等時,可使對於TFT3 0之半 導體層1 a之入射光(參照圖4 )之進行,於該上側加以 遮掩。 介電質膜75乃如圖4所示,例如由膜厚5〜200nm程 度之較薄之HTO (高溫氧化物)膜、LTO (低溫氧化物) 膜等之氧化矽膜,或氮化矽膜所構成。由增大蓄積電容 70之觀點視之,膜之可靠性可充分得到之情形下,介電 質膜75則愈薄愈好。然後,於本實施形態中,尤其,於 此介電質膜7 5,如圖4所示,於下層具有氧化矽膜7 5 a、 於上層具有氮化矽膜75b地,具有二層之構造。上層之氮 化矽膜7 5 b乃於遮光範圍(非開口範圍)內收容地加以圖 案化。由此,除了經由存在介電率較大之氮化矽膜75b, 可增大蓄積電容7 0之電容値之外,雖然如此,經由存在 氧化矽膜75a,不會使蓄積電容70之耐壓性下降。如此 ,經由令介電質膜75成爲二層構造,可享受相反之二個 作用效果。又,具著色性之氮化矽膜7 5 b乃不形成於光透 過之範圍加以圖案化之故,可防止透過率之下降。又,經 由氮化矽膜75b之存在,可防範對於TFT30浸入水於未 -31 - (28) 1250344 然。由此,本實施形態中,不會招致TFT30之臨限値 壓的上昇的事態,可進行較長期之裝置運用。然而,於 實施形態中,介電質膜75乃具有二層構造時,經由此 ,例如具有氧化矽膜、氮化矽膜及氧化膜等之三層構造 或其以上之層積構造加以構成亦可。 於以上說明之TFT30至掃瞄線3a上,且蓄積電容 至資料線6a之下,例如形成NSG (無矽酸鹽玻璃) PSG (磷矽酸鹽玻璃)、BSG (硼矽酸鹽玻璃)、BPSG 硼磷矽酸鹽玻璃)等之矽酸鹽玻璃膜、氮化矽膜或氧化 膜等或較佳乃NSG所成第1層間絕緣膜41。然後,於 第1層間絕緣膜41,開孔電氣性連接TFT30之高濃度 極範圍1D和資料線6a的連接孔81。又,於第1層間 緣膜4 1,開孔電氣性連接構成T F T 3 0之高濃度汲極範 le和蓄積電容70的第1中繼層71的連接孔83。 然而,此等二個之連接孔中,於連接孔8 1之形成 分,不形成前述之介電質膜75地,換言之,於該介電 膜75形成開口部。此乃於該連接孔8 1,藉由第1中繼 7 1,需達成低濃度源極範圍1 b及資料線6a間之電氣性 通之故。即,如此開口部設於介電質膜75時,於進行 於TFT3 0之半導體層la之氫化處理時,將使用於該處 之氫,通過逸開口部,可得容易到達至半導體層1 a之 用效果。 又,對於連續前述之第3層之第4層中’形成遮光 之遮蔽層400。此遮蔽層400乃由平面視之,如圖2及 電 本 時 7 0 矽 此 源 絕 圍 部 質 層 導 對 理 作 性 圖 -32- (29) 1250344 3所示’圖2中X方向及γ方向各加以延伸地,形成成爲 格子狀,對於向該遮蔽層400中之圖2中Υ方向延伸存 在的部分,尤其,被覆資料線6a地,且形成較該資料線 6a爲寬廣。又,對於延伸存在於圖2中x方向的部分, 爲確保形成後述之第3中繼電極4 0 2的範圍,於各畫素電 極9a之一邊之中央附近,具有缺口部。更且,於延伸存 在於各圖2中XY方向之遮蔽層4 00之交叉部分之角部, 對應於前述電容電極3 0 0之略梯形狀之突出部地,設置略 二角形狀之部分。此略三角形狀之部分,亦包含於遮蔽層 4〇〇。遮蔽層40 0乃與下側遮光膜iia同樣之寬度亦可, 較下側遮光膜1 1 a寬度爲廣,或寬度爲狹亦可。 此遮蔽層400乃從畫素電極9a被配置之畫像顯示範 圍1 〇a,向該周圍延伸設置,與定電位源電氣性連接,成 爲固定電位。然而,在此所述「定電位源」,可爲供予資 料線驅動電路1 01之正電源或負電源之定電位源。供予對 向基板20之對向電極2 1的定電位源亦無妨。 如此,被覆資料線6a之整體加以形成的同時(圖3 參照),根據固定電位之遮蔽層4 0 0之存在,可排除產生 於該資料線6 a及畫素電極9 a間的電容親合之影響。即, 對應資料線6a之通電,可迥避畫素電極9a之電位變動之 事態於未然,於畫像上,可減低產生沿該資料線6a之顯 示色不均等之可能性。本實施形態中,又遮蔽層4 0 0乃形 成呈格子狀之故,對於掃瞄線3 a延伸存在之部分,不產 生多餘之電容耦合地,對此加以抑制。又,遮蔽層4 0 0之 -33- (30) 1250344 上述三角形狀之部分乃可排除產生於電容電極3 00和畫素 電極9a間的電容耦合之影響,由此六可得與上述略同的 作用效果。 又,於第4層中,與如此遮蔽層400成爲同一膜’形 成本發明所稱「中繼層」之一例之第2中繼層402。此第 2中繼層402乃具有藉由後述之連接孔89 ’中繼構成畜積 電容70之第1中繼層71及畫素電極9a間之電氣性連接 的機能。然而,此等遮蔽層400及第2中繼層402間乃與 前述液晶顯示裝置200及資料線6a同樣,非平面形狀連 續地加以形成,兩者間則成爲圖案上分斷地加以形成。 另一方面,上述遮蔽層400及402乃於下層具有鋁所 成之層,於上層具有氮化鈦所成之層之二層構造。由此’ 首先,氮化鈦乃做爲連接孔8 9之開口時之蝕刻之貫穿的 防止之阻隔金屬期待其作用效果。又,於第2中繼層402 中,下層之鋁所成之層則與ITO等所成畫素電極9a連接 。此時,後者之連接則被良好的進行。此部分中,假使’ 採取直接連接鋁和ITO的形態時,由於在兩者間產生電鈾 ,鋁之斷線或氧化鋁之形成所造成之絕緣之故,不能實現 較佳之電氣性連接爲其對照者。如此,於本實施形態中, 經由可實現良好的第2中繼層402和畫素電極9a之電氣 性連接,可良好維持對於該畫素電極9a之電壓透加,或 畫素電極9a之電位保持特性。 更且,遮蔽層400及第2中繼層402乃由於包含光反 射性能較優的鋁,且包含光吸收性能較優之氮化鈦之故, -34- (31) 1250344 可得做爲遮光層之機能。而且,根據此時,可使對於 TFT30之半導體層la之入射光(參照圖2 )之進行,於 該上側加以遮掩。然而,對於如此,已如上述,對於上述 電容電極3 0 0及資料線6 a亦相同。於本實施形態中,此 等遮蔽層400、第2中繼層402、電容電極300及資料線 6a則成爲構築於TFT陣列基板1 0上的層積構造之一部分 ,做爲遮蔽對於從TFT3 0上側之光線的入射之上側遮光 膜(或構成「層積構造之一部分」的部分加以囑目的「內 藏遮光膜」)加以工作。然而,根據「上側遮光膜」或「 內藏遮光膜」之槪念時,除了上述構成之外,掃瞄線3 a 或第1中繼層71等亦可爲包含此等。只要在最廣義的前 提下,由構築於TFT陣列基板1 〇上之不透明材料所成時 ,可稱「上側遮光膜」或「內藏遮光膜」。 於以上說明之前述資料線6 a上,且於遮蔽層4 0 0下 ,形成NSG、PSG、BSG、BPSG等之矽酸鹽玻璃膜、氮 化矽膜或氧化矽膜等或較佳爲N S G等所成第2層間絕緣 膜42。於此第2層間絕緣膜42中,各開孔電氣性連接前 述遮蔽層400和電容電極300之連接孔87,及電氣性連 接第2中繼層402和第1中繼層71之連接孔85。 然而’對於第2層間絕緣膜42乃經由不進行關於第 1層間絕緣膜4 1之如前述之燒成,達成產生於電容電極 3 0 0之界面附近之疲勞的緩和亦可。 最後’於第5層,如上所述畫素電極9 &則形成呈矩 陣狀’於該畫素電極9 a上形成配向膜1 6。此畫素電極9 a -35 - (32) 1250344 乃角部被切割的形狀亦可。然後,於畫素電極9a 成NSG、PSG、BSG、BPSG等之矽酸鹽玻璃膜、 膜或氧化砂膜等或較佳爲N S G等所成第3層間絕 。然後,於本實施形態中,尤其,於此第3層間 43中,開孔電氣性連接畫素電極9a及前述第2 4 02間之連接孔89的同時,於該連接孔89形成 4〇9a,又,第3層間絕緣膜43之表面施以平坦化 以下,對於此等部分,另行進行說明。 (關於第3層間絕緣膜之構成) 以下,關於上述第3層間絕緣膜43之構成, 而言,對於形成於該第3層間絕緣膜43之連接孔 等,參照圖4至圖9進行說明。在此圖5至圖9與 圖爲同義,對於不同之處,在以下之說明中追加說 而,以下中,對應於關於第3層間絕緣膜43等之 徵,分爲第1至第3實施形態順序進行說明。惟, 第1至第3實施形態中,僅對於在塡充材之構成等 形態間不同的部分,附加上說明,對於殘留之構成 省略或簡化該說明(該殘留構成乃基本上,與上述 者相同)。 (第1實施形態:塡充材與畫素電極同一膜而形 時) 首先,於第1實施形態中,於連接孔89之內 下,形 氮化矽 緣膜43 絕緣膜 中繼層 塡充材 處理。 更詳細 的構成 圖4之 明。然 各種特 於此等 各實施 ,適切 所說明 成之 部全範 -36- (33) 1250344 圍,如圖4所示,具備塡充材4 0 9 a。更詳細而言,此塡 充材409a乃做爲與畫素電極9a同一膜被加以形成,因此 ,由ITO等之透明導電性材料所成。由此,可將形成畫素 電極9a乃至成膜之步驟,和於連接孔89內部形成塡充材 409a之步驟於同一機會下實施,可達成該對應部分之製 造成本的減低化。又,於第1實施形態中,第3層間絕緣 膜43之表面乃經由CMP處理等被加以平坦化。 經由具有第3層間絕緣膜43乃至連接孔89之構成, 於第1實施形態中,首先,於配向膜1 6之表面,不會形 成凹凸形狀,即不會形成以連接孔8 9爲由之凹部。此乃 於連接孔89之內部全範圍,經由具備塡充材409a,不會 有以往掉落空洞部分,形成配向膜1 6上之凹部之故。又 ,於第1實施形態中,第3層間絕緣膜43接受平坦化處 理之故,起因於該下方存在之各種配線或元件等之凹凸則 被均化,配向膜1 6之平坦性可極佳地被確保。因此,有 關本實施形態之光電裝置中,如上所述,於TF T陣列基 板10上之層積構造中,經由形成蓄積電容70或遮蔽層 400等,該構成乃更爲複雜化,由易於產生起因於各要素 所具有之高度的階差的情形來看,經由實施此平坦化處理 ,所得之效果則更大。 如以上,根據第1實施形態時,於構成液晶層5 0之 液晶分乃之配向狀態,不供予無用之混亂,不會產生其混 亂所造成之光漏等’可顯不更局品質之畫像。 而且,根據有關第1實施形態之塡充材4 0 9 a時,如 -37- (34) 1250344 以往,直接穿過連接孔8 9之空洞的光線在原理上會消失 。此乃因爲「空洞」被塡充材409a置換而不存在之故。 因此’在於難以產生光漏等的情況。然而,於第1實施形 態中,塡充材4 09a乃雖由ITO等之透明導電性材料所成 ,雖稱爲透明導電性材料,該厚度太大時,一般而言透明 性會下降,於第1實施形態中,可得相呼應之光遮掩效果 〇 如上所述,結果,根據第1實施形態時,不會有經由 起因於光漏等之對比下降,而使畫像品質下降,可得更高 品質之畫像顯示。 然而,於上述中,僅連接孔8 9,對於具備塡充材 4〇9a之形態進行了說明,但本發明非僅限定於此形態。 例如,如圖5所示,對於可供予影響配向膜1 6之表面形 狀的連接孔8 5 (相當於本發明所稱「其他之連接孔」之 一例),亦可形成埋入該內部全範圍地形成塡充材490亦 可。此時,遮蔽層400則對應於下層具有鋁膜、於上層具 有氮化鈦膜之二層構造,該塡充材490乃如圖5所示,經 由氮化鈦膜加以構成即可。惟,當然可使用完全不同之材 料(參照後述之第2及第3實施形態)。更甚之,對於電 氣性連接之遮蔽層400和蓄積電容70之連接孔87亦具備 同樣之構成。於圖4中,顯示內部已被埋入。由此,於配 向膜1 6形成凹部的可能性則更爲減低。 又,於上述中,對於第3層間絕緣膜43經由CMP處 理施以平坦化處理之例做爲說明,本發明非限定於此形態 -38- 1250344 (35) 。例如代替或除了此C Μ P處理,可使用深蝕刻法等。更 且’非對於第3層間絕緣膜4 3之表面所謂「積極性」之 平坦化處理,代替或除了該平坦化處理,於TFT陣列基 板1 〇、基材絕緣膜1 2、第1層間絕緣膜41及第2層間絕 緣膜42中之至少一個,控掘溝道,經由埋入資料線6a等 之配線或TFT3 0等,進行所謂「積極性」之平坦化處理 亦可。 更且,本發明所稱「連接孔」乃將TFT30及畫素電 極9a間限定「爲電氣性連接」者,在此所稱「連接」中 ’當然包含本實施形態之情形。即連接孔89乃未直接連 接於TFT30,藉由第2中繼層402及連接孔85、第1中 繼層71及連接孔83,與TFT30電氣性連接,而此「連接 」亦包含本發明所稱「連接」。 (第2實施形態:塡充材由遮光性材料所成時) 以下,對於第2實施形態加以說明,於第2實施形態 中,如圖6所示,塡充材401乃非與畫素電極9a爲同一 膜加以形成者,而是另外做爲新層而形成。更達細而言, 第2實施形態之塡充材401乃例如包含Ti (鈦)、Cr ( 鉻)、W (鎢)、Ta (鉅)、Mo (鉬)等之中至少一個, 金屬單體、合金、金屬矽化物、多晶矽化物等之遮光性才 料,且由導電性材料所成。 於此形態中’可明白得知可得與上述作用效果。即, 經由於連接孔8 9之內部,不存在空洞部分,於配向膜1 6 -39- (36) 1250344 未形成凹部,又第2中繼層402和連接孔89之電氣性連 接乃更佳地加以實現。 於此,於第2實施形態中,尤其塡充材4 0 1由遮光性 材料所成之故,連接孔89之光漏則可更好地被加以抑制 。即,於上述第1實施形態中,塡充材409a明6由透明 導電性材料所成之故,期望之光漏防止作用中,雖有一定 之臨界,於第2實施形態中,光乃上述遮光性材料之一例 ,例如經由Ti等,可更爲遮蔽之故,光漏現象則更難以 產生。 因此,根據第2實施形態時,可防止上述作用爲原因 之畫質的劣化。又,根據如此高之光遮蔽效果,可有效防 止對於TFT30之半導體層la之光入射,經由該半導體層 1 a之光泄放電流之產生,於畫像上會產生顫動等的現象 ,亦可更佳地抑制。然而,如此之作用速果於上述第1實 施形態中,亦可相對應的發揮。 (第3實施形態:於連接孔內部形成二層構造之時) 以下,對於第3實施形態加以說明。於第3實施形態 中,如圖7所示,於連接孔8 9之內部全範圍,具備構成 配向膜1 6之材料之透明聚醯亞胺材料所成塡充材4 1 6 a時 ,於該連接孔8 9之內表面,例如於第2實施形態中,形 成構成塡充材401之各種遮光性材料等所成塗佈構件420 。由此,此塗佈構件420乃具有遮光性且導電性的性質。 於此形態中,可明白發揮與上述第1或第2實施形態 -40- 1250344 (37) 略同之作用效果。 於第3實施形態中,除了上述,可發揮以下之作用。 即,經由塗佈構件4 2 0可達成紊光機能及導電機能之外, 塡充材4 1 6 a乃與配向膜1 6之形成同時,可形成此之故, 可減低該對應分之製造成本。 然而,本發明中,更一般而言,塗佈構件420及塡充 材4 1 6 a由何處之材料構成,基本上是沒有問題的。只是 ,無法省略電氣性連接畫素電極9a和第2中繼層402之 連接孔原本之機能的緣故,塗佈構件420乃原則上,必要 導電性材料。 又,塗佈構件乃無需爲一層。例如如圖8所示,做爲 第1層之塗佈構件,從畫素電極9 a延伸設置之IΤ Ο則做 爲第2層之塗佈構件,與圖7所示者相同,各別對應(圖 中,兩者倂用符號「420’」),於該內部之全範圍,形成 塡充材416a之連接孔89,在於本發明之範圍內。 更且,變形圖 8,例如如圖9所示,將塗佈構件 420’’,到達第3層間絕緣膜43上之畫素電極9a被形成 的全範圍地加以形成之形態亦可。於如此之情形,塗佈構 件420’’乃由透明之材料所成者爲佳。但,有關本實施形 態之光電裝置乃例如做爲反射型加以使用時,即圖1 2中 ’沿「入射光」之方向,入射於液晶層5 0內之光線則經 由畫素電極9a加以反射,前述方向乃向反方向射出之光 線構成畫像之時,塗佈構件420’’及畫素電極9a則無需透 明材料所成。 -41 - (38) 1250344 (光電裝置之變形形態) 以下,對於本發明之光電裝置之變形形態,參照圖 10及圖11加以說明。然而,圖10及圖11乃各與圖2及 圖4相同的圖,顯現本變形形態之特徵之平面圖及剖面圖 。又’本變形形態之光電裝置乃具備與上述各種實施形態 之光電裝置之畫素部的構成同樣之構成。因此,以下中, 於本變形形態中,僅對於特徵性部分,加上主要說明,對 於殘餘之部分,適切省略乃至簡化該說明。 圖10及圖11中,較圖2及圖4,構成蓄積電容70 之上部電極之電容電極3 0 0和資料線6 a未做爲同一膜之 構成的部分,又,伴隨此,增加層間絕緣膜。即,新設置 另一層、「第4層間絕緣膜44」之部分,然後做爲與閘 極電極3 a a同一膜,形成中繼電極7 1 9的部分有很大的不 同。由此,從TFT陣列基板1 〇上依序,由包含兼顧掃瞄 線之下側遮光膜1 1 a的第1層、包含具有閘極電極3 aa之 TFT30的第2層、包含資料線6a等之第4層、形成遮蔽 層404之第5層、包含前述畫素電極9a及配向膜16等之 第6層(最上層)。又,於第1層及第2層間,基材絕緣 膜1 2於第2層及第3層間,設置第1層間絕緣膜4 1,於 第3層及第4層間,設置第2層間絕緣膜42,於第4層 及第5層間,設置第3層間絕緣膜43,於第5層及第6 層間,設置第4層間絕緣膜4 4,可防止前述各要素間的 短路。 -42 - (39) 1250344 又,於位於前述第3層及新第4層間之第2層間絕緣 膜4 2,形成連接孔8 01的同時,於第4層’對應此等之 連接孔8 0 1地,形成遮蔽層用中繼層6 a 1,位於前述第4 層及第5層間之第3層間絕緣膜4 3中’形成連接孔8 0 3 。由此,場透鏡404和電容電極3 00間,經由連接孔801 至遮蔽層用中繼層6 a 1及連接孔8 0 3電氣性連接。 然後,於圖Π,電氣性連接半導體層1 a之高濃度汲 極範圍1 e和第1中繼層7 1,電氣性連接第1中繼層7 1 和閘極電極3 aa同一膜之中繼電極7 1 9。然後,該/7 1 9乃 電氣性連接於畫素電極9a。 更詳細而言,首先,中繼電極719和畫素電極9a之 電氣性連接乃藉由第2中繼層6a2及第3中繼層406而進 行。其中,第2中繼層6a2乃與6a同一膜,且於第1及 第2層間絕緣膜41及42,到達中繼電極719地,埋入開 孔之連接孔8 8 2地加以形成。又,第3中繼層406乃與遮 蔽層404同一膜地,且於第3層間絕緣膜43,到達前述 第2中繼層6a2地,埋入開孔之連接孔加以形成。 資料線6a乃經由下層順序地具有鋁所成層、氮化鈦 所成層、氮化矽膜所成層之三層構造的膜加以形成。 氮化矽膜乃被覆該下層之鋁層和氮化鈦層地,些微大 尺寸地進行圖案化。此等資料線6a經由包含較低阻抗之 材料的鋁,可實現無阻礙之對於TFT 30、畫素電極9a之 畫像訊號的供給。另一方面,於資料線6a上,經由形成 水分浸入阻止作用較佳的氮化矽膜,可達TFT30之耐濕 -43 - (40) 1250344 性提升,可實現該壽命長期化。氮化砂膜乃期望 化矽膜。 然而,此時,有與畫素電極9a之ITO有電 ,乃第3中繼層406之故,關於第3中繼層406 採用鋁膜及氮化鈦膜所成構成即可。又,視情形 蔽層404及第3中繼層406而言,非將此形成呈 於基板整面的,吐黏著狀,且以防止透過率下降 以形成,將此做爲新的遮蔽層亦可。此時,形成 之遮蔽層中,形成貫通連接孔89之孔部的同時 孔89乃接觸於第2中繼層6a2加以構成。更且 形成呈黏貼狀之遮蔽層和第2中繼層6 a2等可直 觸之故,無需擔心電蝕之產生。
另一方面,中繼電極719和第1中繼層71 連接乃藉由開孔於第1層間絕緣膜4 1之連接孔 。即,開孔連接孔8 8 1之後,埋入此地,經由形 ,實現第1中繼層71及中繼電極719之電氣性I 經由上述,第1中繼層71和畫素電極9a間 繼電極7 1 9電氣性連接。 而且於上述實施形態中,令閘極電極包含於 內地,形成掃猫線3 a,於本形態中,爲確保形 極7 1 9之範圍,掃瞄線之功能乃擔任上述實施形 遮光膜1 1 a之工作。即,本形態之下側遮光膜1 面視之時,形成呈條紋狀的同時,於半導體層1 ,與通道長同樣之寬度,或較通道長爲長之溝( 爲電漿氮 鈾之疑慮 則如上述 ,對於遮 島狀,關 之ITO加 爲黏貼狀 ,該連接 ,此時, 接避免接 之電氣性 8 8 1進行 成前驅膜 :接。 乃藉由中 同一平面 成中繼電 態之下側 丨a乃由平 a之兩側 形成連接 -44- (41) 1250344 孔之溝)12cv之底則接觸該下側遮光膜lla ,於閘極電極3 aa中,從該下側遮光膜1 1 a供 。由此,本形態之水平性突出部3 b乃發揮對努 機能的同時,亦發揮對閘極電極3 a a之訊號供t 又,中繼電極7 1 9乃由平面視之,如圖1 於各畫素電極9a之一邊之略中央地,形成呈 電極7 1 9和閘極電極3 aa乃做爲同一膜加以形 如由導電性多晶矽膜等所成之時,前述亦由導 膜所成。 然後,於本形態中,與上述第1實施形態 接孔89內部之全範圍,具備ITO等之透明導 成塡充材409a。又,本形態中,位於畫素電極 緣膜之第4層絕緣膜44之表面則經由CMP處 化。 以上所稱形態之本變形形態中,於連接孔 ’經由存在塡充材409a所得之作用效果,可 被享用。即,經由塡充材409a之存在,於配[ΐ 面,不會形成凹凸形妖,即不形成連接孔8 9 部,配向膜1 6之平坦性可極佳地被確保。又 連接孔89之空洞的光線,則在原理上會完全 由以上,本變形形態時,於構成液晶層50之 配向狀態,不會供予無用之混亂,不產生因此 等’又可享受塡充材409a存在本身之光遮蔽 可顯示更高品質之畫像。 地加以形成 給掃瞄訊號 > la之遮光 洽之功能。 0所示,位 島狀。中繼 成,後者例 電性多晶矽 同樣,於連 電性材料所 9a下之絕 理等而平坦 8 9之內部 略相同地; ]膜1 6之表 爲原因之凹 ,直接穿過 不存在。經 液晶分子之 混亂的光漏 效果之故, -45- (42) 1250344 然而,對於有關本實施形態之光電裝置所發揮之其他 作用速果,即經由遮蔽層404之存在,對於排除資料線 6 a及畫素電極9 a間之電容耦合的影響等之作用效果,於 本變形形態,當然亦可得略同樣之享受。 又,於本實施形態中,當然可爲具備上述第2實施形 態以後等之特徵的構成。即,不單是連接孔8 9,對於連 接孔8 04等,可具備塡充材,塡充材由遮光性材料所成( 第2實施形態)、於連接孔內部具備形成二層構造(第3 實施形態)等之特徵亦可。由此,可獲得該各所述之略同 之作用效果。 又,於本形態中,尤其經由形成中繼電極7 1 9,可得 如下之作用效果。即,於圖4等中,爲達TFT30及畫素 電極9 a間之電氣性連接,如同圖之連接孔8 5,構成蓄積 電容70,於更下層之電極之第1中繼層71的圖中(上面 ),需要進行接觸。但是,如此形態中,於形成電容電極 3〇〇及介電質膜75之形成工程中,需實施將此等先驅體 於蝕刻時,健全殘留位於該正下之第1中繼層7 1地,進 行該先驅膜之蝕刻之非常困難的製造工程。因此如本發明 ’做爲介電質膜75使用高介電率材料之時,一般而言該 蝕刻乃非常困難,又,電容電極3 0 0之蝕刻率和該高介電 率材料之蝕刻率不一致等之條件被重疊之下,該製造工程 之困難性則更高。因此,於如此之情形下,於第1中繼層 71中,產生所謂「貫穿」等之可能性則很大。如此之時 ’於不良的情況下,於構成蓄積電容7 0之電容電極3 0 0 -46- 1250344 (43) 及第1中繼層7 1間,會有產生短路之疑慮等。 因此,如本形態,於第1中繼層7 1之圖中「下面」 ,設置電氣性連接點地,實現TFT30及畫素電極9a間之 電氣性連接時,不會產生如上述之不妥。此乃可由圖1得 知,於本形態中,無需鈾刻電容電極3 00及介電質膜75 之先驅膜地,需殘留第1中繼層7 1之工程之故。 經由以上所述,根據本形態,無需經過如上述困難之 蝕刻工程之故,可良好實現第1中繼層7 1及畫素電極9a 間之電氣性連接。此乃藉由中繼電極7 1 9實現兩者間之電 氣性連接者。更甚付之,由同樣之理由,根據本變形態時 ,於電容電極3 00及第1中繼層71間產生短路的可能性 爲極小。即可無缺陷地適切形成畜積電容7 0。 然而,本形態中,電容電極3 0 0和資料線6 a乃形成 於各別層之故,如圖2等所述,無需達同一平面內之兩者 間之電氣性絕緣。因此,於本形態中,電容電極3 00乃可 做爲下側遮光膜1 1 a,即可做爲向上述實施形態所對應之 「掃瞄線3 a」之方向延伸存在之電容線的一部分加以形 成。又,由此,爲該電容電極3 00成爲固定電位,可將該 電容線延伸設至畫素顯示範圍1 之外,連接於定電位線 的形態即可。更且,此時,包含電容電極3 00之電容線乃 其本射可獨立地連接於定電位源之故,採用如此之構成時 ,不一定需要電氣性連接兩者間之連接孔801及8 03。 (第4實施形態:於^畫素電極下之層間絕緣膜,積極 -47- 1250344 (44) 設置凸部之時) 以下,對於本發明之第4實施形態,參照圖1 2至圖 1 4加以說明。在此圖1 2乃與關於上述變形形態之光電裝 置之圖11爲同義之圖。圖13乃設置該凸部時之圖10之 G-G’剖面圖。又,圖14乃爲對於橫電場之產生機構加以 說明的說明圖。 於此第4實施形態中,除了連接孔之內部之塡充材, 對於第4層間絕緣膜44之表面有其特徵。即,於第4實 施形態中,如圖1 2及圖1 3所示,於第4層間絕緣膜44 之表面,形成沿掃瞄線3 a形成凸部4 3 0之部分爲特徵。 此凸部43 0有以下所述之意義。 即,如本實施形態之光電裝置中,一般而言,爲了防 止直流電壓施加之光電物質之劣化、防止顯示畫像之串訊 或顫動等,有採用將施加於各畫素電極9a之電壓極性’ 以特定規則反轉之反轉驅動方式之情形。更具體而言’對 於所謂「1 Η反轉驅動方式」加以說明時,則如下所述。 首先,如圖14 ( a )所示,於顯示第η (惟η爲自然 數)之圖場或圖框之畫像訊號期間中,於每畫素電極9 a ,不反轉+或-所示液晶驅動電壓的極性,於每行’以同一 極性驅動畫素電極9a。之後,如圖14 ( b )所示’顯示第 n+1之圖場或1圖框之畫像訊號時,各畫素電極9a之液 晶電壓之電壓極性則反轉,顯示此第n+ 1之圖場或1圖框 之畫素訊號的期間中,於於每畫素電極9a,不反轉+或-所示液晶驅動電壓的極性,於每行,以同一極性驅動畫素 -48- (45) 1250344 電極9 a。然後,如圖14 ( a )及圖1 4 ( b )所示之狀態, 以1圖場或1圖框之周期重覆。此乃1 Η反轉驅動方式之 驅動。結果’爲避免直流電壓施加所成之液晶劣化,可進 行串訊或顫動之減低的畫像顯示。然而,根據丨η反轉驅 動方式時’較後述之1 S反轉驅動方式,在於無縱方向之 串訊上有其利點。 然而,由圖14(a)及圖14(b)可知,於1Η反轉驅 動方式中,於相鄰接於圖中縱方向(γ方向)之畫素電極 9 a間,產生橫電場。此等圖中,橫電場之產生範圍c 1乃 經常相鄰於Y方向之畫素電極9a間之間隙附近。施加如 此之橫電場時,對於假想相對向之畫素電極和對向電極間 之縱電場(即垂直於基板面之方向的電場)的施加的光電 物質,會產生液晶配向不良之光電物質的動作不良,於此 部分產生光漏等,而產生對比下降的問題。 對此,將產生橫電場範圍可經由遮光膜被覆隱藏,於 此對應於橫電場所產生範圍的廣度,畫素開口範圍會有變 狹的問題。尤其,經由畫素間隔之微細化,伴隨相鄰接之 畫素電極間之距離的縮短,爲使如此橫電場變大,此等問 題乃愈是光電裝置之高精密化時則問題愈深刻。 在此,於第4實施形態中,對於第4層間絕緣膜44 而言,於圖1 4相鄰接於縱方向之畫素電極9a,即於施加 逆極性之電位的相鄰接之之畫素電極9a間,形成向橫方 向條紋狀地延伸之凸部43 0。根據此凸部43 0的存在,加 強配置於該凸部43 0上之畫素電極9a緣附近之縱電場的 -49- (46) 1250344 同時,可使橫電場減弱。更具體而言,如圖1 2及圖1 3所 示,將配置於凸部4 3 0上之畫素電極9 a緣附近和對向電 極2 1之距離,僅狹化提高凸部43 0的高度部分。 因此,於圖1 4所示橫電場之產生範圍C 1,可加強畫 素電極9 a和對向電極2 1間之縱電場。然後,於圖12及 圖1 3中’相鄰接之畫素電極9 a間的間隙爲一定之故,間 隙愈狹加強之橫電場的大小亦爲一定。 因此,於圖1 4所示橫電場之產生範圍C 1中,將縱電 場成爲更可支配地,可防止橫電場所成液晶配向的不良。 更且經由絕緣膜所成凸部43 0,減弱橫電場之強度的同時 ,僅置換爲電場存在之凸部43 0的部分,可減少接受橫電 場之液晶部分之故,可減少對於該橫電場之液晶層5 0之 作用。 然而,如此凸部4 3 0中,具體而言,例如如圖1 5及 圖1 6所示地加以形成。在此,圖1 5乃於上述第2實施形 態之光電裝置,資料線及與此形成於同一層之要素的斜視 圖,圖16乃於同光電裝置中,遮蔽層及形成於與此同一 層之要素的斜視圖。 爲形成凸部4 3 0,第1,如圖1 5所示,有利用於上述 變形形態之光電裝置所形成之資料線6 a、遮蔽層用中繼 層6al及第2中繼層6a2的形態。即,資料線6a乃參照 圖1 〇而說明,圖1 〇中於Y方向具備直線性延伸存在之 本線部,遮蔽層用中繼層6al及第2中繼層6a2乃從該資 料線6 a向圖1 0中X方向展開地加以形成。利用如此資料 -50- 1250344 (47) 線6a、遮蔽層用中繼層6al及第2中繼層6 a2時,起因 於此等具有之局度’於做爲畫素電極9a之基材的第4層 間絕緣膜44的表面,自然地可形成凸部4 3 0 (參照圖1 5 )。於此時,本發明所稱「展開部」則可視爲相當於遮蔽 層用中繼層6al及第2中繼層6a2。 第2,如圖1 6所示,有在於上述變形形態之光電裝 置中所形成之遮蔽層404及第3中繼層406的利用形態。 即,遮蔽層404乃參照圖5所說明,形成呈格子狀,第3 中繼層406乃做爲與此遮蔽層404同一層而形成。利用如 此遮蔽層404及第3中繼層406時,自然地可形成凸部 4 3 0 (參照圖1 6 )。 於此時,做爲本發明所稱「展開部」,架橋向圖5所 不遮蔽層404中之 Y方向延伸存在的部分而存在,延伸 存在於該遮蔽層404之X方向的部分則相當於此。 然而,於以上各情形下,對於做爲資料線6a或遮蔽 層4 04之基材形成之層間絕緣膜之表面,施以適當之平坦 化處理則更好。如此之時,可嚴密訂定凸部43 0之高度。 又,如此等,利用遮蔽層或資料層,形成凸部之形態乃可 於上述圖2至圖4所示光電裝置同樣地對應。 又,對於如此凸部4 3 0,可將經此製作之階差加以緩 和爲佳。爲形成此「緩和」之凸部,例如前行形成急峻之 凸部後,於凸部及該周邊形成平坦化膜,除去該平坦化膜 的同時,經由實施後退曝露於前述平坦化膜之除去後,之 前述凸部之表面的深蝕刻工程加以實現。 -51 - (48) 1250344 設置如此「緩和」之凸部時,對於配向膜1 6之平磨 處理可較爲容易,可無色不均地良好地進行,可極爲有效 防範液晶之配向不良等之光電物質的動作不良於未然。此 點,如果凸部表面角度急遽地變化時,於液晶等之光電物 質會產生不連續的面,與如液晶配向不良之光電物物質的 動作不良的產生有很大的不同。 更且,於上述中,雖對於1 Η反轉驅動做了說明,但 本發明非限定於如此之驅動方式加以適用者。例如將同一 列之畫素電極,經由同一極性之電位加以驅動,將相關電 壓極性於每列,以圖框或圖場周期反轉之1 S反轉驅動方 式中’控制亦較爲容易,雖可做爲顯示高品質畫像顯示之 反轉驅動方式加以使用,本發明乃對於此可加以適用。更 且’於相鄰接於列方向及行方向之兩方向的畫素電極間, 反轉施加於各畫素電極之電壓極性的點反轉驅動方式亦被 開發,本發明乃對於此當然亦可適用。 (第5實施形態:倍速圖場轉驅動) 以下,對於本發明之第5實施形態參照圖1 7及圖1 8 加以說明。在此圖1 7乃顯示畫素電極9a之以往之電壓施 加方法之有關掃瞄訊號的時間圖,圖1 8乃有關第5實施 形態之同時間圖。然而,參照圖1至圖4等說明之畫素部 乃根據如此時間圖加以「驅動」。 第5實施形態中,對於畫素電極9 a之驅動有特徵, 尤其如本實施形態,平坦化畫素電極9a下之層間絕緣膜 -52- (49) 1250344 之表面時,可發揮特有之作用效果。 首先,使用圖1 7所示之時間圖,簡單說明第5實施 形態之對於畫素電極9 a之電壓施加方法。如圖所示,掃 瞄線3 a乃由位於第1行者,至位於最終行者,順序施加 掃瞄訊號Gl、G2、···、Gm地(參照圖1 )加以選擇。在 此「選擇」乃指意味連接於該掃瞄線3a之TFT 30成爲可 通電之狀態。然後,於選擇各行之掃瞄線3 a之期間(一 水平掃瞄期間(1Η ))中,透過資料線6a,於TFT30, 又於畫素電極9a送出畫像訊號SI、S2、...Sn (圖17中 ,對於此部分不圖示)。由此,各畫素電極9 a乃具有特 定之電位,於具有前述對向電極2 1之電位間,產生特定 之電位差,即,於液晶層5 0充電舟定之電荷。 而且,從第1行至最後亞行的掃瞄線3 a所有進9行 選擇的期間,則稱爲1圖場期間、或1垂直掃瞄期間(1F )。又,於此驅動方法中,於第η圖場和第(n+1 )圖場 間’進行極性反轉之驅動(以下有稱「1V反轉驅動」。 對於圖1 7及圖1 8之「G1」加以參照)。 更且,於此1V反轉驅動中,與上述1 η反轉驅動等 不同’相鄰接之畫素電極9 a則無以不同極性之電場加以 驅動的情形,原理上不會產生橫電場。因此,如本實施形 態’位於畫素電極9 a下之層間絕緣膜之表面即使施以平 坦化處理,與設置上述凸部等之形態同樣地,對於令橫電 場之產生爲原因的不妥,則無需特別加以考量。 但是,採用如上述1 v反轉驅動時,會有以下的問題 -53- 1250344 (50) 產生。即,每當極性反轉時,即於每一垂直掃瞄期間,於 畫像上,會有產生顫動的問題點。 對此’於如此之時,如圖1 8所示進行倍速圖場反轉 驅動爲佳。在此,倍速圖場反轉驅動乃較以往,將 1圖場 期間以一半(例如以往爲1 2 0 [Hz]驅動時,[一半]則較佳 爲l/60[s]爲或爲以下即可)進行的驅動方法。因此’以 1 V反轉驅動爲前提時,極性反轉之周期較以往僅成爲一 半。對比圖1 8及圖1 7時,前者較後者而言,一水平掃瞄 期間(1 Η )則更短,因此,一垂直掃瞄期間(1 F )則可 更短。具體而言,如圖所示成爲[1/2]。 如此之時,一垂直掃瞄期間被縮短之正極性所成畫面 ,和負極性所成畫面,則更快地被切換,前述顫動會變得 不明顯。 如以上所述,根據倍速圖場反轉驅動方法,可得無顫 動、顯示更高品質之畫像的顯示。 又,根據如此倍速圖場反轉驅動方法時,將各畫素電 極9a之電位保持特性,經由非此驅動方法,亦可相對提 高。雖然如此,1圖場期間之長度變爲一半,乃指各畫素 電極9a,需保持某特轉之電位之時間,較以往只需一半 之意。就此而言,本實施形態中,對應各畫素,具備高性 能之蓄積電容70之故,雖然已於圖場期間中防止電壓衰 減之事態於未然,在於更以高品質顯示畫像之目的下’上 述相對之電位保持特性之提升的作用效果爲有益的是無庸 置疑的,此第5實施形態乃有效於上述第1實施形態至第 -54- (51) 1250344 4實施形態。 (光電裝置之整體構成) 將以上構成之各實施形態之光電裝置之整體構成,參 照圖19及圖20加以說明。然而,圖19乃將TFT陣列基 板伴隨形成於其上之各構要素,由對向基板2 0之側所視 得之平面圖。圖20乃圖19之H-H’剖面圖。 於圖19及圖20中,關於本實施形態之光電裝置中, TFT陣列基板10和對向基板20則對向配置。於TFT陣 列基板1 〇和對向基板20間封入有液晶50,TFT陣列基 板1 〇和對向基板20則經由設於畫像顯示範圍1 〇a之密封 材52,相互加以黏著。 密封材52乃爲貼合兩基板,例如由紫外線硬化樹脂 、熱硬化樹脂等所成,經由紫外線、加熱等所硬化者。又 ,於密封材5 2中,本實施形態之液晶裝置則如投影機用 途,小型且進行擴大顯示之液晶裝置時,將兩基板間之距 離(基板間間隔)成爲特定愷之玻璃纖維,或玻璃球等之 間隔材加以散布。或,該液晶裝置如液晶顯示器或液晶電 視之大型且進行等倍顯示之液晶裝置時,如此間隔材則不 含於液晶層5 0中。 於密封材5 2之外側範圍,於資料線6a將畫像訊號以 特定時間加以供給地,驅動該資料線6 a之資料線驅動電 路1 0 1及外部電路連接端子1 〇2則沿TFT陣列基板1 〇之 一邊加以設置,於掃瞄線3 a將掃瞄訊號以特定之時間加 -55- (52) 1250344 加以供給,驅動掃瞄線3a之掃瞄線驅動電路1 〇4 接於此一邊的二邊加以設置。 然而,供予掃瞄線3 a之掃瞄訊號的延遲不成 時,掃瞄線驅動電路1 04乃當然可僅需單側。又’ 線驅動電路1 01沿TFT陣列基板1 〇之剩餘的一邊 在兩側亦可。 T F T陣列基板1 0之剩餘的一邊中,設有爲連 畫像顯示範圍1 0a之兩側之掃瞄線驅動電路1 04間 之配線1 0 5。 又,於對向基板20之角落部之至少一處,於 列基板1 0和對向基板20間,設有爲得電氣性導通 材 1 0 6 〇 於圖20中,於TFT陣列基板10上,於形成 關用之TFT或掃瞄線、資料線等之配線後的畫素1 上,形成配向膜。另一方面,於對向基板20上, 向電極21之外,於最上層部分形成配向膜。又, 5 0乃由例如混合一種或數種之向列液晶的液晶所 此等一對之配向膜間,得特定之配向狀態。 然而,於TFT陣列基板1 0上,除了此等之資 動電路1 0 1、掃瞄線驅動電路1 04等,形成於複數 線6a將畫像訊號以特定之時間施加的取樣電路、 之資料線6a將特定電壓位準之預充電訊號,先行 訊號’各別供給之預充電電路、爲檢查製造中途或 之該先電裝置之品質、缺陷等之檢查電路亦可。 則沿鄰 爲問題 將資料 ,排列 接設於 的複數 TFT陣 之導通 畫素開 I極9 a 除了對 液晶層 成,於 料線驅 之資料 於複數 於畫像 出貨時 -56- (53) 1250344 (電子機器) 接著,將以上詳細說明之光電裝置,對於做爲 用之電子機器之一例的投射型彩色顯示器之實施形 於該整體構成。尤其對於光學性構成加以說明。在 2 1乃投射型彩色顯示器之圖式剖面圖。 於圖2 1中,本實施形態之投射型彩色顯示器 之液晶投影機1 1 〇〇乃準備3個驅動電路包含搭載j 陣列基板上之液晶裝置之液晶模組,做爲各RGB 閥100R、100G及100B使用之投影機而構成。液 機1 1 〇〇中,從金屬鹵素燈等之白色光源之燈單元1 射之光線被發射時,經由3枚反射鏡1 1 06及2枚 1108,分爲對應於RGB之三原色之光成分R、G及 導引至對應於各色之光閥100R、100G及100B。 尤其B光乃爲防止長光路所造成之損失,藉由> 1 122、中繼鏡1 123及射出鏡1 124所成中繼系1 12 。然後,經由光閥 1 0 0 R、1 0 0 G及 1 0 0 B,對應於 之三原色之光成分乃組由分色稜鏡1112再度合成 由投射鏡11 1 4,向螢幕1 1 20投射彩色畫像。 本發明乃不限於上述實施形態,可由申請專利 說明書整體讀屐的發明要點或不違反思想之範圍下 切變換,伴隨該變更的光電裝置及電子機器亦包含 明之技術範圍。做爲光電裝置,可適用電泳裝置或 電激發光)裝置或電子放出元件的裝置等。 光閥使 態,對 此,圖 之一例 於TFT 用之光 晶投影 102投 分色鏡 B,各 此時, V射鏡 1導引 各調變 後,藉 範圍及 ,可適 於本發 EL ( -57- (54) 1250344 【圖式簡單說明】 圖1乃顯示設於構成本發明之實施形態之畫像顯示範 圍的矩陣狀之複數畫素的各種元件、配線等之等價電路的 電路圖。 圖2乃形成本發明之實施形態之光電裝置之資料線、 掃瞄線、畫素電極等的TFT陣列基板之相鄰接複數畫素 群的平面圖。 圖3乃爲顯示圖2中資料線、遮蔽層及畫素電極之配 置關係,主要僅抽取此等描繪之平面圖。 圖4乃圖2之A-A’剖面圖。 圖5乃顯示圖3之變形形態的A-A ’剖面圖。 圖6乃顯示關於本發明之第2實施形態,雖與圖3成 同樣之圖,對於與同圖連接孔內部之塡充材之材質,該形 態爲不同的A - A ’剖面圖。 圖7乃顯示關於本發明之第3實施形態,雖與圖3之 圖相同,對於與同圖於連接孔內部設置塗佈構件之部分, 該形態爲不同的A-A’剖面圖。 圖8乃顯示圖7中,塗佈構件設置二層的變形形態的 A · A ’剖面圖。 圖9乃顯示圖8中,到達畫素電極之形態範圍,形成 塗佈構件的變形形態的A-A’剖面圖。 圖1 0乃與圖2同意義之圖,對於蓄積電容和資料線 形成於各別之層的形態加以顯示者。 -58- (55) 1250344 圖1 1乃與圖4同意義之圖,對於蓄積電容和資料線 形成於各別之層的形態加以顯示者。 圖12乃顯示與圖11同意義之圖,設置爲防止橫電場 產生之凸部的形態圖。 圖1 3乃設置爲防止橫電場產生之凸部時之圖1 〇的 G - G ’剖面圖。 圖1 4乃對於橫電場之產生機構加以說明之說明圖。 圖15乃對於爲形成示於圖12及圖3所示凸部之具體 形態(資料線、遮蔽層用中繼層及利用第2中繼層之形態 )加以顯示之斜視圖。 圖16乃對於爲形成示於圖12及圖3所示凸部之具體 形態(遮蔽層及利用第3中繼層之形態)加以顯示之斜視 圖。 圖1 7乃顯示對於以往之畫素電極之電壓施加方法的 時間圖。 圖1 8乃顯示對於本發明第5實施形態之畫素電極之 電壓施加方法的時間圖。 圖1 9乃將本發明實施形態之光電裝置之TFT陣列基 板,形成於其上之各構成要素的同時’從對向基板側視得 之平面圖。 圖20乃圖19之H-H’剖面圖。 圖2 1乃顯示本發明電子機器之實施形態之投射型彩 色顯示裝置之一·例的彩色液晶投影機的圖式性剖面圖。 -59- (56) (56)1250344 【主要元件對照表】 la...半導體層 la’...通道範圍 2.. .絕緣膜 3 a ...掃猫線 3b...水平突出部(包含垂直突出部) 6a…資料線 9a...畫素電極 10.. .TFT陣列基板 1 la...下側遮光膜 12.. .基材絕緣膜 1 6…配向膜 20…對向基板 2 1 ...對向基板
22.. .配向膜 30 …TFT 4 3...第3層間絕緣膜 4 3 0...凸部 5 0 ...液晶層 70.. .蓄積電容 75.. .介電質膜 7 5 a ...氧化5夕膜 7 5 b ...氮化砂膜 81、82、83、85、87、89.··連接孔 -60- (57) 1250344 3 0 0…電容電極 4 0 0 ...遮蔽層 402...第2中繼層 401、409a、416a."塡充材 420…塗佈構件 -61 -

Claims (1)

  1. I 1250344 (1) 拾、申請專利範圍 ΐ·一種光電裝置,其特徵乃具備 於基板上,向第1方向延伸存在的資料線, 和延伸存在於交叉在前述資料線之第2方向的掃插線 和對應於前述資料線及前述掃描線之交叉範圍,加以 配置之畫素電極及薄膜電晶體, 和電氣性連接於前述薄膜電晶體及前述畫素電極的蓄 積電容, 和配置於前述資料線及前述畫素電極間之遮蔽層, 和做爲前述畫素電極之基材而配置之層間絕緣膜; 於前述層間絕緣膜,具備爲電氣性連接前述薄膜電晶 體及前述畫素電極間的連接孔, 於前述連接孔之內部之全範圍,具備塡充材。 2.如申請專利範圍第1項之光電裝置,其中,前述層 間絕緣膜之表面乃施以平坦化處理。 3 .如申請專利範圍第1項之光電裝置,其中,於其他 之層間絕緣膜,具備另外之連接孔, 於前述另外之連接孔之內部之全範圍,具備塡充材。 4.如申請專利範圍第1項之光電裝置,其中,前述塡 充材乃由遮光性材料所成。 5 .如申請專利範圍第1項之光電裝置,其中,前述塡 充材乃由透明導電性材料所成。 6.如申請專利範圍第1項之光電裝置,其中,於前述 -62- 1250344 (2) 連接孔之內表面,形成塗佈構件, 前述塡充材乃形成於前述塗佈構件上。 7·如申請專利範圍第6項之光電裝置,其中,前述塡 充材乃聚醯亞胺材料所成。 8 ·如申請專利範圍第1項之光電裝置,其中,前述連 接孔乃形成於對應於前述掃描線及前述資料線之形成位置 的遮光範圍內。 9.如申請專利範圍第1項之光電裝置,其中,前述資 料線乃做爲與構成前述蓄積電容之一對之電極之一方同一 之膜而形成。 1 〇 ·如申請專利範圍第9項之光電裝置,前述資料線 乃構成鋁膜及導電性之多晶矽膜之堆積體。 1 1 ·如申請專利範圍第1項之光電裝置,其中,構成 前述蓄積電容之一對之電極之一方和電氣性連接前述畫素 電極之中繼層,做爲前述堆積構造之一部而更爲具備者。 1 2 ·如申請專利範圍第2項之光電裝置,其中,前述 晝素電極乃平面排列該複數者的同時,包含爲以第1之周 期反轉驅動的第1之畫素電極群及爲以與該第1之周期互 補之第2周期反轉驅動的第2之畫素電極群; 前述資料線乃包含將前述掃描線之上側,交叉於該掃 描綿延伸之本線部及由該本線部沿前述掃描線展開之展開 部; 具備於對向配置於前述基板之對向基板上,對向於前 述複數之畫素電極的對向電極, -63- (3) 1250344 於前述基板上之前述晝素電極之基材表面,對應於 述展開部之存在’由平面視之,於成爲挾持前述掃描線 鄰接之畫素電極之間隙的範圍,形成凸部。 1 3 ·如申請專利範圍第2項之光電裝置,其中,前 畫素電極乃平面排列該複數者的同時,包含爲以第1之 期反轉驅動的第1之畫素電極群及爲以與該第1之周期 補之第2周期反轉驅動的第2之畫素電極群; 前述資料線乃包含將前述掃描線之上側,交叉於該 描線延伸之本線部及由該本線部沿前述掃描線展開之展 部; 更具備於對向配置於前述基板之對向基板上,對向 前述複數之畫素電極的對向電極, 和平面視之,於成爲相鄰接之畫素電極之間隙的範 ,形成凸部; 前述凸部乃經由蝕刻,於前述凸部上,除去暫時形 之平坦化膜,且於該除去之後,後退曝露之前述凸部之 面而成的表面階差,則由緩和之凸部所成。 1 4 ·如申請專利範圍第1項之光電裝置,其中,構 前述蓄積電容之介電質膜乃由包含不同之材料的複數層 成的同時,其中之一層乃構成包含由較其他之層爲高之 介電率材料所成之層的堆積體。 15.—種光電裝置,其特徵乃具備 於基板上,向第1方向延伸存在的資料線, 和延伸存在於交叉在前述資料線之第2方向的掃描 刖 相 述 周 互 掃 開 於 圍 成 表 成 所 局 線 -64- 1250344 (4) 和對應於前述資料線及前述掃 ®之畫素電極及薄膜電晶體, 和電氣性連接於前述薄膜電晶 積電容, 和配置於前述資料線及前述畫 和做爲前述畫素電極之基材而 於層間絕緣膜,具備爲電氣性 前述畫素電極間的連接孔, 於前述連接孔之內部之全範圍 16.—種電子機器,其特徵乃具 於基板上,向第1方向延伸存 和延伸存在於交叉在前述資料 和對應於前述資料線及前述掃 配置之畫素電極及薄膜電晶體, 和電氣性連接於前述薄膜電晶 積電容, 和配置於前述資料練及前述畫 和做爲則述畫素電極之基材而 於層間絕緣膜,具備爲電氣性 前述晝素電極間的連接孔, 於前述連接孔之內部之全範圍 置。 描線之交叉範圍,加以 體及前述畫素電極的蓄 素電極間之遮光膜, 配置之層間絕緣膜; 連接前述薄膜電晶體及 ,具備塡充材。 •備 在的資料線, 線之第2方向的掃描線 描線之交叉範圍,加以 體及前述畫素電極的蓄 素電極間之遮蔽層, 配置之層間絕緣膜; 連接前述蒲膜電晶體及 ,具備塡充材之光電裝 -65-
TW092128313A 2002-10-31 2003-10-13 Electro-optical device and electronic TWI250344B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002318545 2002-10-31
JP2003321787A JP4021392B2 (ja) 2002-10-31 2003-09-12 電気光学装置及び電子機器

Publications (2)

Publication Number Publication Date
TW200420948A TW200420948A (en) 2004-10-16
TWI250344B true TWI250344B (en) 2006-03-01

Family

ID=32715879

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092128313A TWI250344B (en) 2002-10-31 2003-10-13 Electro-optical device and electronic

Country Status (5)

Country Link
US (1) US7242440B2 (zh)
JP (1) JP4021392B2 (zh)
KR (1) KR100572413B1 (zh)
CN (1) CN1291273C (zh)
TW (1) TWI250344B (zh)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4088190B2 (ja) * 2002-05-21 2008-05-21 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4155227B2 (ja) * 2004-05-07 2008-09-24 セイコーエプソン株式会社 液晶表示装置および電子機器
JP4341570B2 (ja) * 2005-03-25 2009-10-07 セイコーエプソン株式会社 電気光学装置及び電子機器
KR101152134B1 (ko) 2005-08-26 2012-06-15 삼성전자주식회사 유기 발광 표시 장치 및 그 제조 방법
EP1958019B1 (en) 2005-12-05 2017-04-12 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP4245008B2 (ja) 2006-05-10 2009-03-25 セイコーエプソン株式会社 電気光学装置用基板及び電気光学装置、並びに電子機器
JP5223188B2 (ja) * 2006-12-05 2013-06-26 セイコーエプソン株式会社 電気泳動表示装置の駆動方法及び電気泳動表示装置
JP5130711B2 (ja) * 2006-12-26 2013-01-30 セイコーエプソン株式会社 電気光学装置及びその製造方法
JP4973268B2 (ja) * 2007-03-26 2012-07-11 セイコーエプソン株式会社 電子機器、電子機器の防湿構造、および電子機器の製造方法
JP4978786B2 (ja) * 2007-07-30 2012-07-18 ソニー株式会社 液晶表示装置
JP4798094B2 (ja) * 2007-07-31 2011-10-19 ソニー株式会社 電気光学装置
JP5360673B2 (ja) * 2007-08-09 2013-12-04 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2009058717A (ja) * 2007-08-31 2009-03-19 Seiko Epson Corp 電気光学装置及びその製造方法、並びに電子機器
JP5589359B2 (ja) * 2009-01-05 2014-09-17 セイコーエプソン株式会社 電気光学装置及び電子機器
CN101738807B (zh) * 2009-12-30 2012-01-04 昆山龙腾光电有限公司 薄膜晶体管阵列基板及其液晶显示装置
JP5604887B2 (ja) * 2010-02-08 2014-10-15 セイコーエプソン株式会社 液晶装置、液晶装置の製造方法および電子機器
JP5772052B2 (ja) * 2011-02-23 2015-09-02 セイコーエプソン株式会社 焦電型検出器、焦電型検出装置及び電子機器
JP5810589B2 (ja) * 2011-04-01 2015-11-11 セイコーエプソン株式会社 電気光学装置、投射型表示装置、および電子機器
KR101903671B1 (ko) 2011-10-07 2018-10-04 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101321812B1 (ko) * 2011-12-15 2013-10-28 (주)포인트엔지니어링 구동회로 및 전원회로 일체형 광 디바이스 및 이에 사용되는 광 디바이스 기판 제조 방법과 그 기판
CN102650786B (zh) * 2012-04-27 2014-04-02 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制造方法和显示装置
CN103926760B (zh) * 2013-01-14 2017-08-25 瀚宇彩晶股份有限公司 像素结构及像素阵列基板
US9847462B2 (en) 2013-10-29 2017-12-19 Point Engineering Co., Ltd. Array substrate for mounting chip and method for manufacturing the same
KR20160059530A (ko) * 2014-11-18 2016-05-27 삼성디스플레이 주식회사 표시 기판의 제조 방법, 표시 기판의 리페어 방법 및 이에 의해 리페어된 표시 기판
JP2016177230A (ja) * 2015-03-23 2016-10-06 セイコーエプソン株式会社 電気光学装置および電子機器
US9666558B2 (en) 2015-06-29 2017-05-30 Point Engineering Co., Ltd. Substrate for mounting a chip and chip package using the substrate
US20170285386A1 (en) * 2016-03-30 2017-10-05 Panasonic Liquid Crystal Display Co., Ltd. Display device
JP2019518249A (ja) * 2016-05-31 2019-06-27 イー インク コーポレイション 電気光学ディスプレイのためのバックプレーン
KR102666532B1 (ko) * 2018-09-27 2024-05-14 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN109742092B (zh) * 2019-01-14 2021-12-10 京东方科技集团股份有限公司 有机发光二极管显示基板及制作方法、显示装置
CN109920798B (zh) * 2019-02-01 2021-04-09 云谷(固安)科技有限公司 阵列基板及其制作方法和显示面板
KR20200137079A (ko) * 2019-05-28 2020-12-09 삼성디스플레이 주식회사 지문 센서 및 이를 포함하는 표시 장치
CN110609407B (zh) * 2019-08-27 2021-01-01 深圳市华星光电技术有限公司 液晶显示面板及制备方法
CN115762328A (zh) * 2020-03-17 2023-03-07 群创光电股份有限公司 显示设备
CN113241343A (zh) * 2021-04-30 2021-08-10 上海天马微电子有限公司 Led显示面板和显示装置

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US675230A (en) * 1900-01-30 1901-05-28 Henry C Marx Musical instrument.
JP3307150B2 (ja) * 1995-03-20 2002-07-24 ソニー株式会社 アクティブマトリクス型表示装置
JP3055237B2 (ja) * 1991-08-29 2000-06-26 セイコーエプソン株式会社 液晶表示パネル及びその製造方法
KR100268007B1 (ko) * 1992-12-22 2000-10-16 구본준 액정표시소자 제조방법
JP2780673B2 (ja) * 1995-06-13 1998-07-30 日本電気株式会社 アクティブマトリクス型液晶表示装置およびその製造方法
JP3307181B2 (ja) * 1995-07-31 2002-07-24 ソニー株式会社 透過型表示装置
US5917563A (en) * 1995-10-16 1999-06-29 Sharp Kabushiki Kaisha Liquid crystal display device having an insulation film made of organic material between an additional capacity and a bus line
JP3587426B2 (ja) * 1996-09-25 2004-11-10 シャープ株式会社 液晶表示装置及びその製造方法
JP3429440B2 (ja) * 1997-10-24 2003-07-22 シャープ株式会社 半導体装置およびその製造方法
JPH11212115A (ja) * 1998-01-26 1999-08-06 Sharp Corp アクティブマトリクス型液晶表示装置およびその製造方法
JP2000014477A (ja) * 1998-07-02 2000-01-18 Sasaki Kogyosho:Kk 楽器演奏用椅子
KR100469109B1 (ko) 1998-11-26 2005-02-02 세이코 엡슨 가부시키가이샤 전기 광학 장치 및 그 제조방법 및 전자기기
US6850292B1 (en) 1998-12-28 2005-02-01 Seiko Epson Corporation Electric-optic device, method of fabricating the same, and electronic apparatus
TWI245950B (en) * 1999-03-19 2005-12-21 Sharp Kk Liquid crystal display apparatus
JP2000349301A (ja) 1999-04-01 2000-12-15 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6861670B1 (en) 1999-04-01 2005-03-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having multi-layer wiring
JP2001014477A (ja) 1999-06-30 2001-01-19 Toshiba Corp 画像輪郭線抽出装置
JP2001100247A (ja) * 1999-09-28 2001-04-13 Matsushita Electronics Industry Corp アクティブマトリクス型液晶表示装置及びその製造方法
JP3799943B2 (ja) * 2000-03-17 2006-07-19 セイコーエプソン株式会社 電気光学装置およびプロジェクタ
JP3753613B2 (ja) * 2000-03-17 2006-03-08 セイコーエプソン株式会社 電気光学装置及びそれを用いたプロジェクタ
JP4522529B2 (ja) * 2000-03-29 2010-08-11 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
CN1203360C (zh) * 2000-04-21 2005-05-25 精工爱普生株式会社 电光学装置、投影显示装置及电光学装置的制造方法
CN1267782C (zh) 2000-04-21 2006-08-02 精工爱普生株式会社 电光装置
JP3731447B2 (ja) * 2000-06-15 2006-01-05 セイコーエプソン株式会社 電気光学装置及びその製造方法
US6636284B2 (en) * 2000-08-11 2003-10-21 Seiko Epson Corporation System and method for providing an electro-optical device having light shield layers
DE10042235A1 (de) 2000-08-28 2002-04-18 Infineon Technologies Ag Verfahren zur Herstellung einer elektrisch leitenden Verbindung
JP3731460B2 (ja) * 2000-08-31 2006-01-05 セイコーエプソン株式会社 電気光学装置およびプロジェクタ
JP2002131778A (ja) * 2000-10-23 2002-05-09 Seiko Epson Corp 電気光学装置用基板およびこれを備えた電気光学装置並びに電子機器
JP3873610B2 (ja) 2000-11-17 2007-01-24 セイコーエプソン株式会社 電気光学装置及びその製造方法並びにプロジェクタ
JP3937721B2 (ja) * 2000-11-21 2007-06-27 セイコーエプソン株式会社 電気光学装置及びその製造方法並びにプロジェクタ
TW466773B (en) 2000-12-15 2001-12-01 Acer Display Tech Inc Manufacturing method of thin film transistor liquid crystal display
JP3729071B2 (ja) * 2001-01-18 2005-12-21 セイコーエプソン株式会社 電気光学装置及びプロジェクタ
JP3849434B2 (ja) * 2001-02-14 2006-11-22 セイコーエプソン株式会社 電気光学装置及び投射型表示装置
JP2003280020A (ja) * 2002-03-22 2003-10-02 Seiko Epson Corp 電気光学装置及びその製造方法並びに電子機器

Also Published As

Publication number Publication date
JP2004170915A (ja) 2004-06-17
JP4021392B2 (ja) 2007-12-12
TW200420948A (en) 2004-10-16
CN1291273C (zh) 2006-12-20
KR20040038881A (ko) 2004-05-08
US20040135952A1 (en) 2004-07-15
KR100572413B1 (ko) 2006-04-18
US7242440B2 (en) 2007-07-10
CN1499277A (zh) 2004-05-26

Similar Documents

Publication Publication Date Title
TWI250344B (en) Electro-optical device and electronic
TWI252363B (en) Electro-optical device
TWI229303B (en) Electro-optical device and electronic machine
TWI288265B (en) Electro-optical apparatus and projective display apparatus
TWI329231B (en) Electro-optical device, method of manufacturing the same, and electronic apparatus
KR100564509B1 (ko) 전기 광학 장치 및 전자 기기
TWI232697B (en) Electro-optical device and electronic apparatus
TW200415550A (en) Electro-optical device, manufacturing method thereof, and electronic apparatus
TWI283380B (en) Electro-optical device, method of manufacturing electro-optical device
TW200426443A (en) Electro-optical device, electronic machine, and projection-type display device
JP4506133B2 (ja) 電気光学装置及び電子機器
JP2004240053A (ja) 電気光学装置及び電子機器
JP4862936B2 (ja) 電気光学装置及び電子機器
JP4003724B2 (ja) 電気光学装置及び電子機器
JP2004170914A (ja) 電気光学装置及び電子機器
JP2006065356A (ja) 電気光学装置及び電子機器
JP2007199189A (ja) 電気光学装置及びその製造方法並びに電子機器
JP2004170920A (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees