TW202336756A - 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元 - Google Patents

編碼控制方法、記憶體儲存裝置及記憶體控制電路單元 Download PDF

Info

Publication number
TW202336756A
TW202336756A TW111108500A TW111108500A TW202336756A TW 202336756 A TW202336756 A TW 202336756A TW 111108500 A TW111108500 A TW 111108500A TW 111108500 A TW111108500 A TW 111108500A TW 202336756 A TW202336756 A TW 202336756A
Authority
TW
Taiwan
Prior art keywords
circuit
data
matrix
sub
encoding
Prior art date
Application number
TW111108500A
Other languages
English (en)
Other versions
TWI798017B (zh
Inventor
林玉祥
黃柏綸
Original Assignee
群聯電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群聯電子股份有限公司 filed Critical 群聯電子股份有限公司
Priority to TW111108500A priority Critical patent/TWI798017B/zh
Priority to US17/724,504 priority patent/US11853613B2/en
Application granted granted Critical
Publication of TWI798017B publication Critical patent/TWI798017B/zh
Publication of TW202336756A publication Critical patent/TW202336756A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1048Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/1515Reed-Solomon codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

一種編碼控制方法、記憶體儲存裝置及記憶體控制電路單元。所述方法包括:由編碼電路根據寫入資料、奇偶檢查矩陣中的第一子矩陣及第二子矩陣執行第一編碼操作以產生第一奇偶資料;由所述編碼電路根據所述寫入資料、所述第一奇偶資料、所述奇偶檢查矩陣中的第三子矩陣、第四子矩陣及第五子矩陣執行第二編碼操作以產生第二奇偶資料;以及發送第一寫入指令序列,以指示將所述寫入資料、所述第一奇偶資料及所述第二奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。

Description

編碼控制方法、記憶體儲存裝置及記憶體控制電路單元
本發明是有關於一種編碼控制技術,且特別是有關於一種編碼控制方法、記憶體儲存裝置及記憶體控制電路單元。
一般來說,為了維持資料的可靠度,在將資料儲存至可複寫式非揮發性記憶體模組之前,資料會先被編碼以產生相應的錯誤更正碼。然後,錯誤更正碼會隨著相對應的資料被儲存至可複寫式非揮發性記憶體模組中。往後,當資料被從可複寫式非揮發性記憶體模組讀取出來時,相對應的錯誤更正碼即可用來更正資料中可能存在的錯誤。但是,單一編碼電路所產生的錯誤更正碼的資料長度並不能動態調整,在使用上缺乏彈性。若需要產生具有不同資料長度的錯誤更正碼,則需要配置多個編碼電路,不符合成本效益。
本發明提供一種編碼控制方法、記憶體儲存裝置及記憶體控制電路單元,可由單一編碼電路產生具有不同資料長度的奇偶資料。
本發明的範例實施例提供一種編碼控制方法,其用於可複寫式非揮發性記憶體模組。所述編碼控制方法包括:從主機系統接收寫入資料;由編碼電路根據所述寫入資料、奇偶檢查矩陣中的第一子矩陣及所述奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生第一奇偶資料;由所述編碼電路根據所述寫入資料、所述第一奇偶資料、所述奇偶檢查矩陣中的第三子矩陣、所述奇偶檢查矩陣中的第四子矩陣及所述奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生第二奇偶資料;以及發送第一寫入指令序列,以指示將所述寫入資料、所述第一奇偶資料及所述第二奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。
在本發明的一範例實施例中,所述第一編碼操作包括:由所述編碼電路中的第一通道切換電路將所述寫入資料提供至所述編碼電路中的第一編碼電路;由所述第一編碼電路根據所述寫入資料及所述第一子矩陣產生第一暫態資料;由所述編碼電路中的第二通道切換電路將所述第一暫態資料提供至所述編碼電路中的第二編碼電路;以及由所述第二編碼電路根據所述第一暫態資料與所述第二子矩陣產生所述第一奇偶資料。
在本發明的一範例實施例中,所述第二編碼操作包括:由所述編碼電路中的第一通道切換電路將所述寫入資料提供至所述編碼電路中的第一編碼電路;由所述第一通道切換電路將所述第一奇偶資料回饋至所述第一編碼電路;由所述第一編碼電路根據所述寫入資料、所述第一奇偶資料、所述第三子矩陣及所述第四子矩陣產生第二暫態資料;由所述編碼電路中的第二通道切換電路將所述第二暫態資料提供至所述編碼電路中的第二編碼電路;以及由所述第二編碼電路根據所述第二暫態資料與所述第五子矩陣產生所述第二奇偶資料。
在本發明的一範例實施例中,由所述第一編碼電路根據所述寫入資料、所述第一奇偶資料、所述第三子矩陣及所述第四子矩陣產生所述第二暫態資料的步驟包括:由所述第一編碼電路中的第一矩陣運算電路根據所述寫入資料與所述第三子矩陣產生第一子暫態資料;由所述第一矩陣運算電路根據所述第一奇偶資料與所述第四子矩陣產生第二子暫態資料;以及由所述第一編碼電路中的加法電路根據所述第一子暫態資料與所述第二子暫態資料產生所述第二暫態資料。
在本發明的一範例實施例中,所述的編碼控制方法更包括:由所述編碼電路根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述奇偶檢查矩陣中的第六子矩陣、所述奇偶檢查矩陣中的第七子矩陣及所述奇偶檢查矩陣中的第八子矩陣執行第三編碼操作以產生第三奇偶資料;以及發送第二寫入指令序列,以指示將所述第三奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。
在本發明的一範例實施例中,所述第三編碼操作包括:由所述編碼電路中的第一通道切換電路將所述寫入資料提供至所述編碼電路中的第一編碼電路;由所述第一通道切換電路將所述第一奇偶資料與所述第二奇偶資料回饋至所述第一編碼電路;由所述第一編碼電路根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述第六子矩陣及所述第七子矩陣產生第三暫態資料;由所述編碼電路中的第二通道切換電路將所述第三暫態資料提供至所述編碼電路中的第二編碼電路;以及由所述第二編碼電路根據所述第三暫態資料與所述第八子矩陣產生所述第三奇偶資料。
在本發明的一範例實施例中,由所述編碼電路中的所述第一編碼電路根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述第六子矩陣及所述第七子矩陣產生所述第三暫態資料的步驟包括:由所述第一編碼電路中的第一矩陣運算電路根據所述寫入資料與所述第六子矩陣產生第三子暫態資料;由所述第一矩陣運算電路根據所述第一奇偶資料、所述第二奇偶資料及所述第七子矩陣產生第四子暫態資料;以及由所述第一編碼電路中的加法電路根據所述第三子暫態資料與所述第四子暫態資料產生所述第三暫態資料。
在本發明的一範例實施例中,由所述編碼電路中的所述第一編碼電路根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述第六子矩陣及所述第七子矩陣產生所述第三暫態資料的步驟更包括:由所述第一編碼電路中的第三通道切換電路將所述第三子暫態資料與所述第四子暫態資料提供至所述加法電路。
本發明的範例實施例另提供一種記憶體儲存裝置,其包括連接介面單元、可複寫式非揮發性記憶體模組及記憶體控制電路單元。所述連接介面單元用以耦接至主機系統。所述記憶體控制電路單元耦接至所述連接介面單元與所述可複寫式非揮發性記憶體模組。所述記憶體控制電路單元用以:從所述主機系統接收寫入資料;發送第一寫入指令序列,以指示將所述寫入資料、第一奇偶資料及第二奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。所述記憶體控制電路單元包括編碼電路,且所述編碼電路用以:根據所述寫入資料、奇偶檢查矩陣中的第一子矩陣及所述奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生所述第一奇偶資料;以及根據所述寫入資料、所述第一奇偶資料、所述奇偶檢查矩陣中的第三子矩陣、所述奇偶檢查矩陣中的第四子矩陣及所述奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生所述第二奇偶資料。
在本發明的一範例實施例中,所述編碼電路包括第一通道切換電路、第一編碼電路、第二通道切換電路及第二編碼電路。所述第一編碼電路耦接至所述第一通道切換電路。所述第二通道切換電路耦接至所述第一編碼電路。所述第二編碼電路耦接至所述第二通道切換電路與所述第一通道切換電路。在所述第一編碼操作中,所述第一通道切換電路用以將所述寫入資料提供至所述第一編碼電路。所述第一編碼電路用以根據所述寫入資料及所述第一子矩陣產生第一暫態資料。所述第二通道切換電路用以將所述第一暫態資料提供至所述第二編碼電路。所述第二編碼電路用以根據所述第一暫態資料與所述第二子矩陣產生所述第一奇偶資料。
在本發明的一範例實施例中,所述編碼電路包括第一通道切換電路、第一編碼電路、第二通道切換電路及第二編碼電路。所述第一編碼電路耦接至所述第一通道切換電路。所述第二通道切換電路耦接至所述第一編碼電路。所述第二編碼電路耦接至所述第二通道切換電路與所述第一通道切換電路。在所述第二編碼操作中,所述第一通道切換電路用以將所述寫入資料提供至所述第一編碼電路。所述第一通道切換電路更用以將所述第一奇偶資料回饋至所述第一編碼電路。所述第一編碼電路用以根據所述寫入資料、所述第一奇偶資料、所述第三子矩陣及所述第四子矩陣產生第二暫態資料。所述第二通道切換電路用以將所述第二暫態資料提供至所述第二編碼電路。所述第二編碼電路用以根據所述第二暫態資料與所述第五子矩陣產生所述第二奇偶資料。
在本發明的一範例實施例中,所述第一編碼電路包括第一矩陣運算電路與加法電路。所述第一矩陣運算電路耦接至所述第一通道切換電路。所述加法電路耦接至所述第一矩陣運算電路與所述第二通道切換電路。在所述第二編碼操作中,所述第一矩陣運算電路用以根據所述寫入資料與所述第三子矩陣產生第一子暫態資料並根據所述第一奇偶資料與所述第四子矩陣產生第二子暫態資料。所述加法電路用以根據所述第一子暫態資料與所述第二子暫態資料產生所述第二暫態資料。
在本發明的一範例實施例中,所述編碼電路更用以根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述奇偶檢查矩陣中的第六子矩陣、所述奇偶檢查矩陣中的第七子矩陣及所述奇偶檢查矩陣中的第八子矩陣執行第三編碼操作以產生第三奇偶資料。所述記憶體控制電路單元更用以發送第二寫入指令序列,以指示將所述第三奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。
在本發明的一範例實施例中,所述編碼電路包括第一通道切換電路、第一編碼電路、第二通道切換電路及第二編碼電路。所述第一編碼電路耦接至所述第一通道切換電路。所述第二通道切換電路耦接至所述第一編碼電路。所述第二編碼電路耦接至所述第二通道切換電路與所述第一通道切換電路。在所述第三編碼操作中,所述第一通道切換電路用以將所述寫入資料提供至所述第一編碼電路。所述第一通道切換電路更用以將所述第一奇偶資料與所述第二奇偶資料回饋至所述第一編碼電路。所述第一編碼電路用以根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述第六子矩陣及所述第七子矩陣產生第三暫態資料。所述第二通道切換電路用以將所述第三暫態資料提供至所述第二編碼電路。所述第二編碼電路用以根據所述第三暫態資料與所述第八子矩陣產生所述第三奇偶資料。
在本發明的一範例實施例中,所述第一編碼電路包括第一矩陣運算電路與加法電路。所述第一矩陣運算電路耦接至所述第一通道切換電路。所述加法電路耦接至所述第一矩陣運算電路與所述第二通道切換電路。在所述第三編碼操作中,所述第一矩陣運算電路用以根據所述寫入資料與所述第六子矩陣產生第三子暫態資料並根據所述第一奇偶資料、所述第二奇偶資料及所述第七子矩陣產生第四子暫態資料。所述加法電路用以根據所述第三子暫態資料與所述第四子暫態資料產生所述第三暫態資料。
在本發明的一範例實施例中,所述第一編碼電路更包括第三通道切換電路,其耦接在所述第一矩陣運算電路與所述加法電路之間。在所述第三編碼操作中,所述第三通道切換電路用以將所述第三子暫態資料與所述第四子暫態資料提供至所述加法電路。
本發明的範例實施例另提供一種記憶體控制電路單元,其用以控制可複寫式非揮發性記憶體模組。所述記憶體控制電路單元包括主機介面、記憶體介面、編碼電路及記憶體管理電路。所述主機介面用以耦接至主機系統。所述記憶體介面用以耦接至所述可複寫式非揮發性記憶體模組。所述記憶體管理電路耦接至所述主機介面、所述記憶體介面及所述編碼電路。所述記憶體管理電路用以:從所述主機系統接收寫入資料;發送第一寫入指令序列,以指示將所述寫入資料、第一奇偶資料及第二奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。所述編碼電路用以根據所述寫入資料、奇偶檢查矩陣中的第一子矩陣及所述奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生所述第一奇偶資料;以及根據所述寫入資料、所述第一奇偶資料、所述奇偶檢查矩陣中的第三子矩陣、所述奇偶檢查矩陣中的第四子矩陣及所述奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生所述第二奇偶資料。
在本發明的一範例實施例中,所述編碼電路更用以根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料、所述奇偶檢查矩陣中的第六子矩陣、所述奇偶檢查矩陣中的第七子矩陣及所述奇偶檢查矩陣中的第八子矩陣執行第三編碼操作以產生第三奇偶資料。所述記憶體管理電路更用以發送第二寫入指令序列,以指示將所述第三奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。
基於上述,在接收到寫入資料後,編碼電路可根據同一個奇偶檢查矩陣中不同的子矩陣,來動態產生第一奇偶資料與第二奇偶資料。爾後,根據不同的操作情況,第一奇偶資料可單獨或搭配第二奇偶資料來解碼所述寫入資料。藉此,可提高記憶體儲存裝置執行資料存取時的操作彈性。
一般而言,記憶體儲存裝置(亦稱,記憶體儲存系統)包括可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)與控制器(亦稱,控制電路)。記憶體儲存裝置可與主機系統一起使用,以使主機系統可將資料寫入至記憶體儲存裝置或從記憶體儲存裝置中讀取資料。
圖1是根據本發明的範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。圖2是根據本發明的範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
請參照圖1與圖2,主機系統11可包括處理器111、隨機存取記憶體(random access memory, RAM)112、唯讀記憶體(read only memory, ROM)113及資料傳輸介面114。處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可耦接至系統匯流排(system bus)110。
在一範例實施例中,主機系統11可透過資料傳輸介面114與記憶體儲存裝置10耦接。例如,主機系統11可經由資料傳輸介面114將資料儲存至記憶體儲存裝置10或從記憶體儲存裝置10中讀取資料。此外,主機系統11可透過系統匯流排110與I/O裝置12耦接。例如,主機系統11可經由系統匯流排110將輸出訊號傳送至I/O裝置12或從I/O裝置12接收輸入訊號。
在一範例實施例中,處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114可設置在主機系統11的主機板20上。資料傳輸介面114的數目可以是一或多個。透過資料傳輸介面114,主機板20可以經由有線或無線方式耦接至記憶體儲存裝置10。
在一範例實施例中,記憶體儲存裝置10可例如是隨身碟201、記憶卡202、固態硬碟(Solid State Drive, SSD)203或無線記憶體儲存裝置204。無線記憶體儲存裝置204可例如是近距離無線通訊(Near Field Communication, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板20也可以透過系統匯流排110耦接至全球定位系統(Global Positioning System, GPS)模組205、網路介面卡206、無線傳輸裝置207、鍵盤208、螢幕209、喇叭210等各式I/O裝置。例如,在一範例實施例中,主機板20可透過無線傳輸裝置207存取無線記憶體儲存裝置204。
在一範例實施例中,主機系統11為電腦系統。在一範例實施例中,主機系統11可為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。在一範例實施例中,記憶體儲存裝置10與主機系統11可分別包括圖3的記憶體儲存裝置30與主機系統31。
圖3是根據本發明的範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖3,記憶體儲存裝置30可與主機系統31搭配使用以儲存資料。例如,主機系統31可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統。例如,記憶體儲存裝置30可為主機系統31所使用的安全數位(Secure Digital, SD)卡32、小型快閃(Compact Flash, CF)卡33或嵌入式儲存裝置34等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置34包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)341及/或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置342等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖4是根據本發明的範例實施例所繪示的記憶體儲存裝置的示意圖。請參照圖4,記憶體儲存裝置10包括連接介面單元41、記憶體控制電路單元42與可複寫式非揮發性記憶體模組43。
連接介面單元41用以將記憶體儲存裝置10耦接主機系統11。記憶體儲存裝置10可經由連接介面單元41與主機系統11通訊。在一範例實施例中,連接介面單元41是相容於高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準。在一範例實施例中,連接介面單元41亦可以是符合序列先進附件(Serial Advanced Technology Attachment, SATA)標準、並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、通用序列匯流排(Universal Serial Bus, USB)標準、SD介面標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、記憶棒(Memory Stick, MS)介面標準、MCP介面標準、MMC介面標準、eMMC介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、eMCP介面標準、CF介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。連接介面單元41可與記憶體控制電路單元42封裝在一個晶片中,或者連接介面單元41是佈設於一包含記憶體控制電路單元42之晶片外。
記憶體控制電路單元42耦接至連接介面單元41與可複寫式非揮發性記憶體模組43。記憶體控制電路單元42用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令並且根據主機系統11的指令在可複寫式非揮發性記憶體模組43中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組43用以儲存主機系統11所寫入之資料。可複寫式非揮發性記憶體模組43可包括單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、二階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell, TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、四階記憶胞(Quad Level Cell, QLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存4個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組43中的每一個記憶胞是以電壓(以下亦稱為臨界電壓)的改變來儲存一或多個位元。具體來說,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組43中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
在一範例實施例中,可複寫式非揮發性記憶體模組43的記憶胞可構成多個實體程式化單元,並且此些實體程式化單元可構成多個實體抹除單元。具體來說,同一條字元線上的記憶胞可組成一或多個實體程式化單元。若每一個記憶胞可儲存2個以上的位元,則同一條字元線上的實體程式化單元可至少可被分類為下實體程式化單元與上實體程式化單元。例如,一記憶胞的最低有效位元(Least Significant Bit, LSB)是屬於下實體程式化單元,並且一記憶胞的最高有效位元(Most Significant Bit, MSB)是屬於上實體程式化單元。一般來說,在MLC NAND型快閃記憶體中,下實體程式化單元的寫入速度會大於上實體程式化單元的寫入速度,及/或下實體程式化單元的可靠度是高於上實體程式化單元的可靠度。
在一範例實施例中,實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。例如,實體程式化單元可為實體頁(page)或是實體扇(sector)。若實體程式化單元為實體頁,則此些實體程式化單元可包括資料位元區與冗餘(redundancy)位元區。資料位元區包含多個實體扇,用以儲存使用者資料,而冗餘位元區用以儲存系統資料(例如,錯誤更正碼等管理資料)。在一範例實施例中,資料位元區包含32個實體扇,且一個實體扇的大小為512位元組(byte, B)。然而,在其他範例實施例中,資料位元區中也可包含8個、16個或數目更多或更少的實體扇,並且每一個實體扇的大小也可以是更大或更小。另一方面,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。例如,實體抹除單元為實體區塊(block)。
圖5是根據本發明的範例實施例所繪示的記憶體控制電路單元的示意圖。請參照圖5,記憶體控制電路單元42包括記憶體管理電路51、主機介面52、記憶體介面53及錯誤檢查與校正電路54。
記憶體管理電路51用以控制記憶體控制電路單元42的整體運作。具體來說,記憶體管理電路51具有多個控制指令,並且在記憶體儲存裝置10運作時,此些控制指令會被執行以進行資料的寫入、讀取與抹除等運作。以下說明記憶體管理電路51的操作時,等同於說明記憶體控制電路單元42的操作。
在一範例實施例中,記憶體管理電路51的控制指令是以韌體型式來實作。例如,記憶體管理電路51具有微處理器單元(未繪示)與唯讀記憶體(未繪示),並且此些控制指令是被燒錄至此唯讀記憶體中。當記憶體儲存裝置10運作時,此些控制指令會由微處理器單元來執行以進行資料的寫入、讀取與抹除等運作。
在一範例實施例中,記憶體管理電路51的控制指令亦可以程式碼型式儲存於可複寫式非揮發性記憶體模組43的特定區域(例如,記憶體模組中專用於存放系統資料的系統區)中。此外,記憶體管理電路51具有微處理器單元(未繪示)、唯讀記憶體(未繪示)及隨機存取記憶體(未繪示)。特別是,此唯讀記憶體具有開機碼(boot code),並且當記憶體控制電路單元42被致能時,微處理器單元會先執行此開機碼來將儲存於可複寫式非揮發性記憶體模組43中之控制指令載入至記憶體管理電路51的隨機存取記憶體中。之後,微處理器單元會運轉此些控制指令以進行資料的寫入、讀取與抹除等運作。
在一範例實施例中,記憶體管理電路51的控制指令亦可以一硬體型式來實作。例如,記憶體管理電路51包括微控制器、記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路。記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路是耦接至微控制器。記憶胞管理電路用以管理可複寫式非揮發性記憶體模組43的記憶胞或記憶胞群組。記憶體寫入電路用以對可複寫式非揮發性記憶體模組43下達寫入指令序列以將資料寫入至可複寫式非揮發性記憶體模組43中。記憶體讀取電路用以對可複寫式非揮發性記憶體模組43下達讀取指令序列以從可複寫式非揮發性記憶體模組43中讀取資料。記憶體抹除電路用以對可複寫式非揮發性記憶體模組43下達抹除指令序列以將資料從可複寫式非揮發性記憶體模組43中抹除。資料處理電路用以處理欲寫入至可複寫式非揮發性記憶體模組43的資料以及從可複寫式非揮發性記憶體模組43中讀取的資料。寫入指令序列、讀取指令序列及抹除指令序列可各別包括一或多個程式碼或指令碼並且用以指示可複寫式非揮發性記憶體模組43執行相對應的寫入、讀取及抹除等操作。在一範例實施例中,記憶體管理電路51還可以下達其他類型的指令序列給可複寫式非揮發性記憶體模組43以指示執行相對應的操作。
主機介面52是耦接至記憶體管理電路51。記憶體管理電路51可透過主機介面52與主機系統11通訊。主機介面52可用以接收與識別主機系統11所傳送的指令與資料。例如,主機系統11所傳送的指令與資料可透過主機介面52來傳送至記憶體管理電路51。此外,記憶體管理電路51可透過主機介面52將資料傳送至主機系統11。在本範例實施例中,主機介面52是相容於PCI Express標準。然而,必須瞭解的是本發明不限於此,主機介面52亦可以是相容於SATA標準、PATA標準、IEEE 1394標準、USB標準、SD標準、UHS-I標準、UHS-II標準、MS標準、MMC標準、eMMC標準、UFS標準、CF標準、IDE標準或其他適合的資料傳輸標準。
記憶體介面53是耦接至記憶體管理電路51並且用以存取可複寫式非揮發性記憶體模組43。例如,記憶體管理電路51可透過記憶體介面53存取可複寫式非揮發性記憶體模組43。也就是說,欲寫入至可複寫式非揮發性記憶體模組43的資料會經由記憶體介面53轉換為可複寫式非揮發性記憶體模組43所能接受的格式。具體來說,若記憶體管理電路51要存取可複寫式非揮發性記憶體模組43,記憶體介面53會傳送對應的指令序列。例如,這些指令序列可包括指示寫入資料的寫入指令序列、指示讀取資料的讀取指令序列、指示抹除資料的抹除指令序列、以及用以指示各種記憶體操作(例如,改變讀取電壓準位或執行垃圾回收操作等等)的相對應的指令序列。這些指令序列例如是由記憶體管理電路51產生並且透過記憶體介面53傳送至可複寫式非揮發性記憶體模組43。這些指令序列可包括一或多個訊號,或是在匯流排上的資料。這些訊號或資料可包括指令碼或程式碼。例如,在讀取指令序列中,會包括讀取的辨識碼、記憶體位址等資訊。
錯誤檢查與校正電路54耦接至記憶體管理電路51並且用以執行錯誤檢查與校正操作以確保資料的正確性。具體來說,當記憶體管理電路51從主機系統11中接收到寫入指令時,錯誤檢查與校正電路54會為對應此寫入指令的資料產生對應的錯誤更正碼(error correcting code, ECC)及/或錯誤檢查碼(error detecting code,EDC),並且記憶體管理電路51會將對應此寫入指令的資料與對應的錯誤更正碼及/或錯誤檢查碼寫入至可複寫式非揮發性記憶體模組43中。之後,當記憶體管理電路51從可複寫式非揮發性記憶體模組43中讀取資料時會同時讀取此資料對應的錯誤更正碼及/或錯誤檢查碼,並且錯誤檢查與校正電路54會依據此錯誤更正碼及/或錯誤檢查碼對所讀取的資料執行錯誤檢查與校正操作。
在一範例實施例中,錯誤檢查與校正電路54可支援低密度奇偶檢查(low-density parity-check, LDPC)碼。例如,錯誤檢查與校正電路508可利用低密度奇偶檢查碼來編碼與解碼。在一範例實施例中,錯誤檢查與校正電路54亦可採用其他類型的編/解碼演算法,例如BCH或里德-所羅門(Reed-Solomon, RS)碼等,本發明不加以限制。
在一範例實施例中,記憶體控制電路單元42還包括緩衝記憶體55與電源管理電路56。緩衝記憶體55是耦接至記憶體管理電路51並且用以暫存資料。電源管理電路56是耦接至記憶體管理電路51並且用以控制記憶體儲存裝置10的電源。
在一範例實施例中,圖4的可複寫式非揮發性記憶體模組43可包括快閃記憶體模組。在一範例實施例中,圖4的記憶體控制電路單元42可包括快閃記憶體控制器。在一範例實施例中,圖5的記憶體管理電路51可包括快閃記憶體管理電路。
圖6是根據本發明的範例實施例所繪示的管理可複寫式非揮發性記憶體模組的示意圖。請參照圖6,記憶體管理電路51可將可複寫式非揮發性記憶體模組43中的實體單元610(0)~610(B)邏輯地分組至儲存區601與閒置(spare)區602。
在一範例實施例中,一個實體單元是指一個實體位址或一個實體程式化單元。在一範例實施例中,一個實體單元亦可以是由多個連續或不連續的實體位址組成。在一範例實施例中,一個實體單元亦可以是指一個虛擬區塊(VB)。一個虛擬區塊可包括多個實體位址或多個實體程式化單元。
儲存區601中的實體單元610(0)~610(A)用以儲存使用者資料(例如來自圖1的主機系統11的使用者資料)。例如,儲存區601中的實體單元610(0)~610(A)可儲存有效(valid)資料與無效(invalid)資料。閒置區602中的實體單元610(A+1)~610(B)未儲存資料(例如有效資料)。例如,若某一個實體單元未儲存有效資料,則此實體單元可被關聯(或加入)至閒置區602。此外,閒置區602中的實體單元(或未儲存有效資料的實體單元)可被抹除。在寫入新資料時,一或多個實體單元可被從閒置區602中提取以儲存此新資料。在一範例實施例中,閒置區602亦稱為閒置池(free pool)。
記憶體管理電路51可配置邏輯單元612(0)~612(C)以映射儲存區601中的實體單元610(0)~610(A)。在一範例實施例中,每一個邏輯單元對應一個邏輯位址。例如,一個邏輯位址可包括一或多個邏輯區塊位址(Logical Block Address, LBA)或其他的邏輯管理單元。在一範例實施例中,一個邏輯單元也可對應一個邏輯程式化單元或者由多個連續或不連續的邏輯位址組成。
須注意的是,一個邏輯單元可被映射至一或多個實體單元。若某一實體單元當前有被某一邏輯單元映射,則表示此實體單元當前儲存的資料包括有效資料。反之,若某一實體單元當前未被任一邏輯單元映射,則表示此實體單元當前儲存的資料為無效資料。
記憶體管理電路51可將描述邏輯單元與實體單元之間的映射關係的管理資料(亦稱為邏輯至實體映射資訊)記錄於至少一邏輯至實體映射表。當主機系統11欲從記憶體儲存裝置10讀取資料或寫入資料至記憶體儲存裝置10時,記憶體管理電路51可根據此邏輯至實體映射表中的資訊來存取可複寫式非揮發性記憶體模組43。
在低密度奇偶檢查碼中,是用一個檢查矩陣(亦稱為奇偶檢查矩陣)來定義有效的碼字。以下將奇偶檢查矩陣標記為矩陣M,並且一碼字標記為V。依照以下方程式(1),若奇偶檢查矩陣M與碼字V的相乘是零向量,表示碼字V為有效的碼字。其中運算子×表示模2(mod 2)的矩陣相乘。換言之,矩陣M的零空間(null space)便包含了所有的有效碼字(valid codeword)。然而,本發明並不限制碼字V的內容。例如,碼字V也可以包括用任意演算法所產生的錯誤更正碼或是錯誤檢查碼。
V×M T=0   (1)
碼字V可包括訊息位元與奇偶位元,即碼字V可以表示成[U P]。向量U是由訊息位元所組成。向量P是由奇偶位元所組成。向量U亦稱為寫入資料(或待編碼資料)。向量P亦稱為奇偶資料。
在一個碼字中,奇偶位元(即奇偶資料)是用來保護訊息位元(即寫入資料)並且可視為是對應於訊息位元產生的錯誤更正碼或錯誤檢查碼。此外,保護訊息位元例如是指維持訊息位元的正確性。例如,當從可複寫式非揮發性記憶體模組43中讀取訊息位元時,此訊息位元所對應的奇偶位元可用以更正訊息位元中可能存在的錯誤。
在解碼一個碼字V時,會先對碼字V執行一個奇偶檢查操作,例如將矩陣M與碼字V相乘以產生一個向量(以下標記為S,如以下方程式(2)所示)。向量S中的每一個元素亦稱為校驗子(syndrome)。向量S亦稱為校驗子資料。若向量S是零向量(即,向量S中的每一個元素都是零),則可直接輸出碼字V。若向量S不是零向量(即,向量S中的至少一個元素不是零),則表示碼字V中存在至少一個錯誤並且碼字V不是有效的碼字。若碼字V不是有效的碼字,則錯誤檢查與校正電路54可執行一個解碼操作,以嘗試更正碼字V中的錯誤。
V×H T=S   (2)
在一範例實施例中,錯誤檢查與校正電路54可包括編碼電路541與解碼電路542。編碼電路541用以編碼資料。解碼電路542用以解碼資料。在一範例實施例中,編碼電路541與解碼電路542亦可結合為單一編/解碼電路。
記憶體管理電路51可從主機系統11接收寫入資料。編碼電路541可根據所述寫入資料及矩陣M中的多個子矩陣(亦稱為第一子矩陣與第二子矩陣)來執行一個編碼操作(亦稱為第一編碼操作)以產生奇偶資料(亦稱為第一奇偶資料)。在產生第一奇偶資料後,編碼電路541可根據所述寫入資料、所述第一奇偶資料及矩陣M中的多個子矩陣(亦稱為第三子矩陣、第四子矩陣及第五子矩陣)執行另一編碼操作(亦稱為第二編碼操作)以產生奇偶資料(亦稱為第二奇偶資料)。第一奇偶資料不同於第二奇偶資料。此外,第一奇偶資料可單獨或搭配第二奇偶資料來解碼所述寫入資料。
在編碼寫入資料後,記憶體管理電路51可發送寫入指令序列(亦稱為第一寫入指令序列)至可複寫式非揮發性記憶體模組43。第一寫入指令序列可用以指示可複寫式非揮發性記憶體模組43將所述寫入資料、第一奇偶資料及第二奇偶資料儲存至可複寫式非揮發性記憶體模組43中。爾後,在從可複寫式非揮發性記憶體模組43中讀取所述寫入資料時,記憶體管理電路51可一併從可複寫式非揮發性記憶體模組43中讀取第一奇偶資料(及第二奇偶資料)。解碼電路542可根據第一奇偶資料(及第二奇偶資料)來解碼從可複寫式非揮發性記憶體模組43中讀取出來的所述寫入資料,以偵測並更正所述寫入資料中的錯誤。
圖7A是根據本發明的範例實施例所繪示的奇偶檢查矩陣的示意圖。請參照圖7A,在一範例實施例中,矩陣M(即奇偶檢查矩陣)的結構如矩陣701所示。矩陣701包括子矩陣A~E及X。子矩陣X為零矩陣,且子矩陣A~E不是零矩陣。子矩陣A可為m×k矩陣。子矩陣B可為m×m矩陣。子矩陣C可為x×k矩陣。子矩陣D可為x×m矩陣。子矩陣E可為x×x矩陣。子矩陣X可為m×x矩陣。k、m及x皆為正整數,k可大於m,且m可大於x。子矩陣A~E及X在矩陣701中的排列方式如圖7A所示,但不限於此。
在一範例實施例中,第一奇偶資料可根據以下方程式(3)來產生。在方程式(3)中,U代表待編碼的寫入資料,A與B分別代表矩陣701中的子矩陣A與B,且P(1)代表第一奇偶資料。此外,方程式(3)可進一步拆解為以下方程式(3.1)與(3.2)。在方程式(3.1)與(3.2)中,Q(1)代表在產生第一奇偶資料的過程中所使用的暫態資料(亦稱為第一暫態資料)。
P(1)=(B T) -1×(A T×U)   (3)
Q(1)=A T×U   (3.1)
P(1)=(B T) -1×Q(1)   (3.2)
在一範例實施例中,第二奇偶資料可根據以下方程式(4)來產生。在方程式(4)中,C、D及E分別代表矩陣701中的子矩陣C、D及E,且P(2)代表第二奇偶資料。此外,方程式(4)可進一步拆解為以下方程式(4.1)至(4.5)。在方程式(4.1)與(4.2)中,Q(2)代表在產生第二奇偶資料的過程中所使用的暫態資料(亦稱為第二暫態資料)。在方程式(4.3)至(4.5)中,R(1)與R(2)分別代表在產生為第二暫態資料的過程中所使用的子暫態資料(亦稱為第一子暫態資料與第二子暫態資料)。
P(2)=(E T) -1×(C T×U+D T×P(1))   (4)
Q(2)=C T×U+D T×P(1)   (4.1)
P(2)=(E T) -1×Q(2)   (4.2)
R(1)=C T×U   (4.3)
R(2)=D T×P(1)   (4.4)
Q(2)=R(1)+R(2)   (4.5)
圖7B是根據本發明的範例實施例所繪示的編碼電路的示意圖。請參照圖7A與圖7B,編碼電路541可包括通道切換電路(亦稱為第一通道切換電路)71、編碼電路(亦稱為第一編碼電路)72、通道切換電路(亦稱為第二通道切換電路)73及編碼電路(亦稱為第二編碼電路)74。編碼電路72耦接至通道切換電路71與73。編碼電路74耦接至通道切換電路71與73。
編碼電路541可執行第一編碼操作以產生奇偶資料P(1)。在第一編碼操作中,通道切換電路71可將寫入資料U提供至編碼電路72。編碼電路72可根據寫入資料U及子矩陣A執行對應於方程式(3.1)的運算以產生暫態資料Q(1)。通道切換電路73可將暫態資料Q(1)提供至編碼電路74。編碼電路74可根據暫態資料Q(1)與子矩陣B執行對應於方程式(3.2)的運算以產生奇偶資料P(1)。
在執行第一編碼操作後,編碼電路541可執行第二編碼操作以產生奇偶資料P(2)。在第二編碼操作中,通道切換電路71可將寫入資料U提供至編碼電路72並將第一編碼操作產生的奇偶資料P(1)回饋至編碼電路72。編碼電路72可根據寫入資料U、奇偶資料P(1)、子矩陣C及子矩陣D執行對應於方程式(4.1)的運算以產生暫態資料Q(2)。通道切換電路73可將暫態資料Q(2)提供至編碼電路74。編碼電路74可根據暫態資料Q(2)與子矩陣E執行對應於方程式(4.2)的運算以產生奇偶資料P(2)。
通道切換電路71與73皆可包括多工器(Multiplexer)。編碼電路72可包括表格電路721、矩陣運算電路(亦稱為第一矩陣運算電路)722及加法電路723。矩陣運算電路722耦接至通道切換電路71、表格電路721及加法電路723。表格電路721儲存有子矩陣A、C及D的資訊。矩陣運算電路722可包括至少一移位器(shifter)、至少一異或(Exclusive OR, XOR)電路及至少一暫存器,以執行所需的運算功能。加法電路723可包括至少一異或電路及至少一暫存器,以執行所需的運算功能。
編碼電路74可包括表格電路741與矩陣運算電路(亦稱為第二矩陣運算電路)742。矩陣運算電路742耦接至通道切換電路73、表格電路741及通道切換電路71。表格電路741儲存有子矩陣B與E的資訊。矩陣運算電路742可包括相同或相似於矩陣運算電路722的電路結構,以執行所需的運算功能。
在第一編碼操作中,矩陣運算電路722可從表格電路721取得子矩陣A的資訊並經由通道切換電路71接收寫入資料U。矩陣運算電路722可根據寫入資料U及子矩陣A執行對應於方程式(3.1)的矩陣運算以產生暫態資料Q(1)。矩陣運算電路742可從表格電路741取得子矩陣B的資訊(例如子矩陣B的逆矩陣之資訊)並經由通道切換電路73接收暫態資料Q(1)。矩陣運算電路742可根據暫態資料Q(1)及子矩陣B(即子矩陣B的逆矩陣)執行對應於方程式(3.2)的矩陣運算以產生奇偶資料P(1)。
在第二編碼操作中,矩陣運算電路722可從表格電路721接收子矩陣C與D的資訊並經由通道切換電路71接收寫入資料U與奇偶資料P(1)。矩陣運算電路722可根據寫入資料U與子矩陣C執行對應於方程式(4.3)的運算以產生子暫態資料R(1)並根據奇偶資料P(1)與子矩陣D執行對應於方程式(4.4)的運算以產生子暫態資料R(2)。加法電路723可根據子暫態資料R(1)與R(2)執行對應於方程式(4.5)的運算以產生暫態資料Q(2)。矩陣運算電路742可從表格電路741取得子矩陣E的資訊(例如子矩陣E的逆矩陣之資訊)並經由通道切換電路73接收暫態資料Q(2)。矩陣運算電路742可根據暫態資料Q(2)及子矩陣E(即子矩陣E的逆矩陣)執行對應於方程式(4.2)的矩陣運算以產生奇偶資料P(2)。
換言之,在圖7A與圖7B的範例實施例中,奇偶資料P(1)與P(2)可由同一個編碼電路541依序產生。藉此,可有效提高編碼電路541的使用效率。
在一範例實施例中,編碼電路541還可根據所述寫入資料、所述第一奇偶資料、所述第二奇偶資料及矩陣M中的多個子矩陣(亦稱為第六子矩陣、第七子矩陣及第八子矩陣)執行另一編碼操作(亦稱為第三編碼操作)以產生奇偶資料(亦稱為第三奇偶資料)。第一奇偶資料、第二奇偶資料及第三奇偶資料各不相同。此外,第一奇偶資料可單獨、搭配第二奇偶資料或者搭配第二奇偶資料與第三奇偶資料來解碼所述寫入資料。
在產生第三奇偶資料後,記憶體管理電路51還可發送寫入指令序列(亦稱為第二寫入指令序列)至可複寫式非揮發性記憶體模組43。第二寫入指令序列可用以指示可複寫式非揮發性記憶體模組43將第三奇偶資料儲存至可複寫式非揮發性記憶體模組43中。爾後,在從可複寫式非揮發性記憶體模組43中讀取所述寫入資料時,記憶體管理電路51還可一併從可複寫式非揮發性記憶體模組43中讀取第三奇偶資料。解碼電路542還可根據第一奇偶資料、第二奇偶資料及第三奇偶資料來解碼從可複寫式非揮發性記憶體模組43中讀取出來的所述寫入資料,以偵測並更正所述寫入資料中的錯誤。
圖8A是根據本發明的範例實施例所繪示的奇偶檢查矩陣的示意圖。請參照圖8A,在一範例實施例中,矩陣M(即奇偶檢查矩陣)的結構如矩陣801所示。矩陣801包括圖7A的矩陣701、子矩陣F~H及Y。子矩陣Y為零矩陣,且子矩陣F~H不是零矩陣。子矩陣F可為y×k矩陣。子矩陣G可為y×(m+x)矩陣。子矩陣H可為y×y矩陣。子矩陣Y可為(m+x)×y矩陣。k、m、x及y皆為正整數,k可大於m,且m可大於x與y。矩陣701及子矩陣F~H及Y在矩陣801中的排列方式如圖8A所示,但不限於此。換言之,矩陣801可由矩陣701擴展(加上子矩陣F~H及Y)而獲得。
在一範例實施例中,第三奇偶資料可根據以下方程式(5)來產生。在方程式(5)中,F、G及H分別代表矩陣801中的子矩陣F、G及H,且P(3)代表第三奇偶資料。此外,方程式(5)可進一步拆解為以下方程式(5.1)至(5.5)。在方程式(5.1)與(5.2)中,Q(3)代表在產生第三奇偶資料的過程中所使用的暫態資料(亦稱為第三暫態資料)。在方程式(5.3)至(5.5)中,R(3)與R(4)分別代表在產生為第三暫態資料的過程中所使用的子暫態資料(亦稱為第三子暫態資料與第四子暫態資料)。
P(3)=(H T) -1×(F T×U+G T×{P(1), P(2)})   (5)
Q(3)=F T×U+G T×{P(1), P(2)}   (5.1)
P(3)=(H T) -1×Q(3)   (5.2)
R(3)= F T×U   (5.3)
R(4)=G T×{P(1), P(2)}   (5.4)
Q(3)=R(3)+R(4)   (5.5)
圖8B是根據本發明的範例實施例所繪示的編碼電路的示意圖。請參照圖8A與圖8B,編碼電路541可包括通道切換電路(即第一通道切換電路)81、編碼電路(即第一編碼電路)82、通道切換電路(即第二通道切換電路)83及編碼電路(即第二編碼電路)84。編碼電路82耦接至通道切換電路81與83。編碼電路84耦接至通道切換電路81與83。
編碼電路541可執行第一編碼操作以產生奇偶資料P(1)。在第一編碼操作中,通道切換電路81可將寫入資料U提供至編碼電路82。編碼電路82可根據寫入資料U及子矩陣A執行對應於方程式(3.1)的運算以產生暫態資料Q(1)。通道切換電路83可將暫態資料Q(1)提供至編碼電路84。編碼電路84可根據暫態資料Q(1)與子矩陣B執行對應於方程式(3.2)的運算以產生奇偶資料P(1)。
在執行第一編碼操作後,編碼電路541可執行第二編碼操作以產生奇偶資料P(2)。在第二編碼操作中,通道切換電路81可將寫入資料U提供至編碼電路82並將第一編碼操作產生的奇偶資料P(1)回饋至編碼電路82。編碼電路82可根據寫入資料U、奇偶資料P(1)、子矩陣C及子矩陣D執行對應於方程式(4.1)的運算以產生暫態資料Q(2)。通道切換電路83可將暫態資料Q(2)提供至編碼電路84。編碼電路84可根據暫態資料Q(2)與子矩陣E執行對應於方程式(4.2)的運算以產生奇偶資料P(2)。
在執行第二編碼操作後,編碼電路541可執行第三編碼操作以產生奇偶資料P(3)。在第三編碼操作中,通道切換電路81可將寫入資料U提供至編碼電路82、將第一編碼操作產生的奇偶資料P(1)回饋至編碼電路82並將第二編碼操作產生的奇偶資料P(2)回饋至編碼電路82。編碼電路82可根據寫入資料U、奇偶資料P(1)、奇偶資料P(2)、子矩陣F及子矩陣G執行對應於方程式(5.1)的運算以產生暫態資料Q(3)。通道切換電路83可將暫態資料Q(3)提供至編碼電路84。編碼電路84可根據暫態資料Q(3)與子矩陣H執行對應於方程式(5.2)的運算以產生奇偶資料P(3)。
通道切換電路81與83皆可包括多工器。須注意的是,編碼電路82可包括表格電路821、矩陣運算電路(即第一矩陣運算電路)822、通道切換電路(亦稱為第三通道切換電路)823及加法電路824。通道切換電路823耦接在矩陣運算電路822與加法電路824之間。通道切換電路823可包括多工器。表格電路821儲存有子矩陣A、C、D、F及G的資訊。矩陣運算電路822可包括至少一移位器、至少一異或電路及至少一暫存器,以執行所需的運算功能。加法電路824可包括至少一異或電路及至少一暫存器,以執行所需的運算功能。
編碼電路84可包括表格電路841與矩陣運算電路(即第二矩陣運算電路)842。表格電路841儲存有子矩陣B、E及H的資訊。矩陣運算電路842可包括相同或相似於矩陣運算電路822的電路結構,以執行所需的運算功能。
在第一編碼操作中,矩陣運算電路822可從表格電路821取得子矩陣A的資訊並經由通道切換電路81接收寫入資料U。矩陣運算電路822可根據寫入資料U及子矩陣A執行對應於方程式(3.1)的矩陣運算以產生暫態資料Q(1)。矩陣運算電路842可從表格電路841取得子矩陣B的資訊(例如子矩陣B的逆矩陣之資訊)並經由通道切換電路83接收暫態資料Q(1)。矩陣運算電路842可根據暫態資料Q(1)及子矩陣B(即子矩陣B的逆矩陣)執行對應於方程式(3.2)的矩陣運算以產生奇偶資料P(1)。
在第二編碼操作中,矩陣運算電路822可從表格電路821接收子矩陣C與D的資訊並經由通道切換電路81接收寫入資料U與奇偶資料P(1)。矩陣運算電路822可根據寫入資料U與子矩陣C執行對應於方程式(4.3)的運算以產生子暫態資料R(1)並根據奇偶資料P(1)與子矩陣D執行對應於方程式(4.4)的運算以產生子暫態資料R(2)。通道切換電路823可將子暫態資料R(1)與R(2)提供給加法電路824。加法電路824可根據子暫態資料R(1)與R(2)執行對應於方程式(4.5)的運算以產生暫態資料Q(2)。矩陣運算電路842可從表格電路841取得子矩陣E的資訊(例如子矩陣E的逆矩陣之資訊)並經由通道切換電路83接收暫態資料Q(2)。矩陣運算電路842可根據暫態資料Q(2)及子矩陣E(即子矩陣E的逆矩陣)執行對應於方程式(4.2)的矩陣運算以產生奇偶資料P(2)。
在第三編碼操作中,矩陣運算電路822可從表格電路821接收子矩陣F與G的資訊並經由通道切換電路81接收寫入資料U、奇偶資料P(1)及奇偶資料P(2)。矩陣運算電路822可根據寫入資料U與子矩陣F執行對應於方程式(5.3)的運算以產生子暫態資料R(3)並根據奇偶資料P(1)、奇偶資料P(2)及子矩陣G執行對應於方程式(5.4)的運算以產生子暫態資料R(4)。通道切換電路823可將子暫態資料R(3)與R(4)提供給加法電路824。加法電路824可根據子暫態資料R(3)與R(4)執行對應於方程式(5.5)的運算以產生暫態資料Q(3)。矩陣運算電路842可從表格電路841取得子矩陣H的資訊(例如子矩陣H的逆矩陣之資訊)並經由通道切換電路83接收暫態資料Q(3)。矩陣運算電路842可根據暫態資料Q(3)及子矩陣H(即子矩陣H的逆矩陣)執行對應於方程式(5.2)的矩陣運算以產生奇偶資料P(3)。
換言之,在圖8A與圖8B的範例實施例中,奇偶資料P(1)、P(2)及P(3)可由同一個編碼電路541依序產生。藉此,可更進一步提高編碼電路541的使用效率。
圖9是根據本發明的範例實施例所繪示的解碼流程的示意圖。請參照圖9,假設奇偶資料P(1)~P(3)皆是藉由對儲存至可複寫式非揮發性記憶體模組43的寫入資料901進行編碼而產生。相關的操作細節已詳述於上,在此不重複贅述。
當從可複寫式非揮發性記憶體模組43讀取出寫入資料901後,奇偶資料P(1)可一併從可複寫式非揮發性記憶體模組43讀取出來。解碼電路542可使用奇偶資料P(1)來解碼寫入資料901。若寫入資料901可根據奇偶資料P(1)而被成功解碼(例如更正所讀取的寫入資料901中的所有錯誤),可結束對寫入資料901的解碼。
然而,若寫入資料901無法根據奇偶資料P(1)而被成功解碼(例如無法更正所讀取的寫入資料901中的所有錯誤),則記憶體管理電路51可指示可複寫式非揮發性記憶體模組43讀取奇偶資料P(2)。解碼電路542可使用奇偶資料P(1)與P(2)來解碼寫入資料901。例如,奇偶資料P(1)與P(2)可結合為資料長度更長的奇偶資料P(12),以解碼寫入資料901。特別是,奇偶資料P(12)的資料長度比奇偶資料P(1)的資料長度來得長,故奇偶資料P(12)的錯誤更正能力可高於奇偶資料P(1)的錯誤更正能力。因此,使用奇偶資料P(12)來解碼寫入資料901的解碼成功率可高於使用奇偶資料P(1)來解碼寫入資料901的解碼成功率。
然而,若寫入資料901仍無法根據奇偶資料P(12)而被成功解碼,則記憶體管理電路51可進一步指示可複寫式非揮發性記憶體模組43讀取奇偶資料P(3)。解碼電路542可使用奇偶資料P(1)、P(2)及P(3)來解碼寫入資料901。例如,奇偶資料P(1)、P(2)及P(3)可結合為資料長度更長的奇偶資料P(13),以解碼寫入資料901。特別是,奇偶資料P(13)的資料長度比奇偶資料P(12)的資料長度來得長,故奇偶資料P(13)的錯誤更正能力可高於奇偶資料P(12)的錯誤更正能力。因此,使用奇偶資料P(13)來解碼寫入資料901的解碼成功率可高於使用奇偶資料P(12)來解碼寫入資料901的解碼成功率。在一範例實施例中,透過在解碼過程中逐漸增加奇偶資料的資料長度,解碼電路542可逐漸提高對寫入資料901的錯誤更正能力。
在圖9的範例實施例中,奇偶資料P(1)、P(12)及P(13)皆可單獨用以解碼寫入資料901。但是,奇偶資料P(2)及P(3)並無法單獨用以解碼寫入資料901。
在一範例實施例中,透過擴充矩陣801(例如在矩陣801中加入更多子矩陣),則編碼電路541也可以根據經擴充的矩陣801來對同一筆寫入資料進行編碼以產生更多的奇偶資料P(4)~P(n)。在後續解碼所述寫入資料時,響應於解碼失敗,奇偶資料P(4)~P(n)可依序被用以延長初始的奇偶資料P(1)的資料長度。藉此,可有效提高對所述寫入資料的解碼成功率。
圖10是根據本發明的範例實施例所繪示的編碼控制方法的流程圖。請參照圖10,在步驟S1001中,從主機系統接收寫入資料。在步驟S1002中,由編碼電路根據所述寫入資料、奇偶檢查矩陣中的第一子矩陣及所述奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生第一奇偶資料。在步驟S1003中,由所述編碼電路根據所述寫入資料、所述第一奇偶資料、所述奇偶檢查矩陣中的第三子矩陣、所述奇偶檢查矩陣中的第四子矩陣及所述奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生第二奇偶資料。所述第一奇偶資料用以單獨或搭配所述第二奇偶資料來解碼所述寫入資料。在步驟S1004中,發送第一寫入指令序列,以指示將所述寫入資料、所述第一奇偶資料及所述第二奇偶資料儲存至所述可複寫式非揮發性記憶體模組中。
然而,圖10中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖10中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖10的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,本發明的範例實施例提供由同一個編碼電路來根據同一個奇偶檢查矩陣中的不同子矩陣對同一寫入資料進行編碼,以產生多個奇偶資料。爾後,此些奇偶資料可視需求單獨或合併使用,以解碼所述寫入資料。藉此,可有效提高對所述寫入資料的解碼效率及編碼電路的使用彈性。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、30:記憶體儲存裝置 11、31:主機系統 110:系統匯流排 111:處理器 112:隨機存取記憶體 113:唯讀記憶體 114:資料傳輸介面 12:輸入/輸出(I/O)裝置 20:主機板 201:隨身碟 202:記憶卡 203:固態硬碟 204:無線記憶體儲存裝置 205:全球定位系統模組 206:網路介面卡 207:無線傳輸裝置 208:鍵盤 209:螢幕 210:喇叭 32:SD卡 33:CF卡 34:嵌入式儲存裝置 341:嵌入式多媒體卡 342:嵌入式多晶片封裝儲存裝置 41:連接介面單元 42:記憶體控制電路單元 43:可複寫式非揮發性記憶體模組 51:記憶體管理電路 52:主機介面 53:記憶體介面 54:錯誤檢查與校正電路 541:編碼電路 542:解碼電路 55:緩衝記憶體 56:電源管理電路 601:儲存區 602:替換區 610(0)~610(B):實體單元 612(0)~612(C):邏輯單元 701,801:矩陣 A,B,C,D,E,F,G,H,X,Y:子矩陣 71,73,81,823,83:通道切換電路 72,74,82,84:編碼電路 721,741,821,841:表格電路 722,742,822,842:矩陣運算電路 723,824:加法電路 P(1),P(2),P(3),P(12),P(13):奇偶資料 Q(1),Q(2),Q(3):暫態資料 R(1),R(2),R(3),R(4):子暫態資料 901:寫入資料 S1001:步驟(從主機系統接收寫入資料) S1002:步驟(由編碼電路根據寫入資料、奇偶檢查矩陣中的第一子矩陣及奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生第一奇偶資料) S1003:步驟(由編碼電路根據寫入資料、第一奇偶資料、奇偶檢查矩陣中的第三子矩陣、奇偶檢查矩陣中的第四子矩陣及奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生第二奇偶資料) S1004:步驟(發送第一寫入指令序列,以指示將寫入資料、第一奇偶資料及第二奇偶資料儲存至可複寫式非揮發性記憶體模組中)
圖1是根據本發明的範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖2是根據本發明的範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。 圖3是根據本發明的範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。 圖4是根據本發明的範例實施例所繪示的記憶體儲存裝置的示意圖。 圖5是根據本發明的範例實施例所繪示的記憶體控制電路單元的示意圖。 圖6是根據本發明的範例實施例所繪示的管理可複寫式非揮發性記憶體模組的示意圖。 圖7A是根據本發明的範例實施例所繪示的奇偶檢查矩陣的示意圖。 圖7B是根據本發明的範例實施例所繪示的編碼電路的示意圖。 圖8A是根據本發明的範例實施例所繪示的奇偶檢查矩陣的示意圖。 圖8B是根據本發明的範例實施例所繪示的編碼電路的示意圖。 圖9是根據本發明的範例實施例所繪示的解碼流程的示意圖。 圖10是根據本發明的範例實施例所繪示的編碼控制方法的流程圖。
S1001:步驟(從主機系統接收寫入資料)
S1002:步驟(由編碼電路根據寫入資料、奇偶檢查矩陣中的第一子矩陣及奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生第一奇偶資料)
S1003:步驟(由編碼電路根據寫入資料、第一奇偶資料、奇偶檢查矩陣中的第三子矩陣、奇偶檢查矩陣中的第四子矩陣及奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生第二奇偶資料)
S1004:步驟(發送第一寫入指令序列,以指示將寫入資料、第一奇偶資料及第二奇偶資料儲存至可複寫式非揮發性記憶體模組中)

Claims (24)

  1. 一種編碼控制方法,用於可複寫式非揮發性記憶體模組,該編碼控制方法包括: 從主機系統接收寫入資料; 由編碼電路根據該寫入資料、奇偶檢查矩陣中的第一子矩陣及該奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生第一奇偶資料; 由該編碼電路根據該寫入資料、該第一奇偶資料、該奇偶檢查矩陣中的第三子矩陣、該奇偶檢查矩陣中的第四子矩陣及該奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生第二奇偶資料;以及 發送第一寫入指令序列,以指示將該寫入資料、該第一奇偶資料及該第二奇偶資料儲存至該可複寫式非揮發性記憶體模組中。
  2. 如請求項1所述的編碼控制方法,其中該第一編碼操作包括: 由該編碼電路中的第一通道切換電路將該寫入資料提供至該編碼電路中的第一編碼電路; 由該第一編碼電路根據該寫入資料及該第一子矩陣產生第一暫態資料; 由該編碼電路中的第二通道切換電路將該第一暫態資料提供至該編碼電路中的第二編碼電路;以及 由該第二編碼電路根據該第一暫態資料與該第二子矩陣產生該第一奇偶資料。
  3. 如請求項1所述的編碼控制方法,其中該第二編碼操作包括: 由該編碼電路中的第一通道切換電路將該寫入資料提供至該編碼電路中的第一編碼電路; 由該第一通道切換電路將該第一奇偶資料回饋至該第一編碼電路; 由該第一編碼電路根據該寫入資料、該第一奇偶資料、該第三子矩陣及該第四子矩陣產生第二暫態資料; 由該編碼電路中的第二通道切換電路將該第二暫態資料提供至該編碼電路中的第二編碼電路;以及 由該第二編碼電路根據該第二暫態資料與該第五子矩陣產生該第二奇偶資料。
  4. 如請求項3所述的編碼控制方法,其中由該第一編碼電路根據該寫入資料、該第一奇偶資料、該第三子矩陣及該第四子矩陣產生該第二暫態資料的步驟包括: 由該第一編碼電路中的第一矩陣運算電路根據該寫入資料與該第三子矩陣產生第一子暫態資料; 由該第一矩陣運算電路根據該第一奇偶資料與該第四子矩陣產生第二子暫態資料;以及 由該第一編碼電路中的加法電路根據該第一子暫態資料與該第二子暫態資料產生該第二暫態資料。
  5. 如請求項1所述的編碼控制方法,更包括: 由該編碼電路根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該奇偶檢查矩陣中的第六子矩陣、該奇偶檢查矩陣中的第七子矩陣及該奇偶檢查矩陣中的第八子矩陣執行第三編碼操作以產生第三奇偶資料;以及 發送第二寫入指令序列,以指示將該第三奇偶資料儲存至該可複寫式非揮發性記憶體模組中。
  6. 如請求項5所述的編碼控制方法,其中該第三編碼操作包括: 由該編碼電路中的第一通道切換電路將該寫入資料提供至該編碼電路中的第一編碼電路; 由該第一通道切換電路將該第一奇偶資料與該第二奇偶資料回饋至該第一編碼電路; 由該第一編碼電路根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該第六子矩陣及該第七子矩陣產生第三暫態資料; 由該編碼電路中的第二通道切換電路將該第三暫態資料提供至該編碼電路中的第二編碼電路;以及 由該第二編碼電路根據該第三暫態資料與該第八子矩陣產生該第三奇偶資料。
  7. 如請求項6所述的編碼控制方法,其中由該編碼電路中的該第一編碼電路根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該第六子矩陣及該第七子矩陣產生該第三暫態資料的步驟包括: 由該第一編碼電路中的第一矩陣運算電路根據該寫入資料與該第六子矩陣產生第三子暫態資料; 由該第一矩陣運算電路根據該第一奇偶資料、該第二奇偶資料及該第七子矩陣產生第四子暫態資料;以及 由該第一編碼電路中的加法電路根據該第三子暫態資料與該第四子暫態資料產生該第三暫態資料。
  8. 如請求項7所述的編碼控制方法,其中由該編碼電路中的該第一編碼電路根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該第六子矩陣及該第七子矩陣產生該第三暫態資料的步驟更包括: 由該第一編碼電路中的第三通道切換電路將該第三子暫態資料與該第四子暫態資料提供至該加法電路。
  9. 一種記憶體儲存裝置,包括: 連接介面單元,用以耦接至主機系統; 可複寫式非揮發性記憶體模組;以及 記憶體控制電路單元,耦接至該連接介面單元與該可複寫式非揮發性記憶體模組, 其中該記憶體控制電路單元用以: 從該主機系統接收寫入資料; 發送第一寫入指令序列,以指示將該寫入資料、第一奇偶資料及第二奇偶資料儲存至該可複寫式非揮發性記憶體模組中, 該記憶體控制電路單元包括編碼電路,且該編碼電路用以: 根據該寫入資料、奇偶檢查矩陣中的第一子矩陣及該奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生該第一奇偶資料;以及 根據該寫入資料、該第一奇偶資料、該奇偶檢查矩陣中的第三子矩陣、該奇偶檢查矩陣中的第四子矩陣及該奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生該第二奇偶資料。
  10. 如請求項9所述的記憶體儲存裝置,其中該編碼電路包括: 第一通道切換電路; 第一編碼電路,耦接至該第一通道切換電路; 第二通道切換電路,耦接至該第一編碼電路;以及 第二編碼電路,耦接至該第二通道切換電路與該第一通道切換電路, 在該第一編碼操作中,該第一通道切換電路用以將該寫入資料提供至該第一編碼電路, 該第一編碼電路用以根據該寫入資料及該第一子矩陣產生第一暫態資料, 該第二通道切換電路用以將該第一暫態資料提供至該第二編碼電路,並且 該第二編碼電路用以根據該第一暫態資料與該第二子矩陣產生該第一奇偶資料。
  11. 如請求項9所述的記憶體儲存裝置,其中該編碼電路包括: 第一通道切換電路; 第一編碼電路,耦接至該第一通道切換電路; 第二通道切換電路,耦接至該第一編碼電路;以及 第二編碼電路,耦接至該第二通道切換電路與該第一通道切換電路, 在該第二編碼操作中,該第一通道切換電路用以將該寫入資料提供至該第一編碼電路, 該第一通道切換電路更用以將該第一奇偶資料回饋至該第一編碼電路, 該第一編碼電路用以根據該寫入資料、該第一奇偶資料、該第三子矩陣及該第四子矩陣產生第二暫態資料, 該第二通道切換電路用以將該第二暫態資料提供至該第二編碼電路,並且 該第二編碼電路用以根據該第二暫態資料與該第五子矩陣產生該第二奇偶資料。
  12. 如請求項11所述的記憶體儲存裝置,其中該第一編碼電路包括: 第一矩陣運算電路,耦接至該第一通道切換電路;以及 加法電路,耦接至該第一矩陣運算電路與該第二通道切換電路, 在該第二編碼操作中,該第一矩陣運算電路用以根據該寫入資料與該第三子矩陣產生第一子暫態資料並根據該第一奇偶資料與該第四子矩陣產生第二子暫態資料,並且 該加法電路用以根據該第一子暫態資料與該第二子暫態資料產生該第二暫態資料。
  13. 如請求項9所述的記憶體儲存裝置,其中該編碼電路更用以根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該奇偶檢查矩陣中的第六子矩陣、該奇偶檢查矩陣中的第七子矩陣及該奇偶檢查矩陣中的第八子矩陣執行第三編碼操作以產生第三奇偶資料, 該記憶體控制電路單元更用以發送第二寫入指令序列,以指示將該第三奇偶資料儲存至該可複寫式非揮發性記憶體模組中。
  14. 如請求項13所述的記憶體儲存裝置,其中該編碼電路包括: 第一通道切換電路; 第一編碼電路,耦接至該第一通道切換電路; 第二通道切換電路,耦接至該第一編碼電路;以及 第二編碼電路,耦接至該第二通道切換電路與該第一通道切換電路, 在該第三編碼操作中,該第一通道切換電路用以將該寫入資料提供至該第一編碼電路, 該第一通道切換電路更用以將該第一奇偶資料與該第二奇偶資料回饋至該第一編碼電路, 該第一編碼電路用以根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該第六子矩陣及該第七子矩陣產生第三暫態資料, 該第二通道切換電路用以將該第三暫態資料提供至該第二編碼電路,並且 該第二編碼電路用以根據該第三暫態資料與該第八子矩陣產生該第三奇偶資料。
  15. 如請求項14所述的記憶體儲存裝置,其中該第一編碼電路包括: 第一矩陣運算電路,耦接至該第一通道切換電路;以及 加法電路,耦接至該第一矩陣運算電路與該第二通道切換電路, 在該第三編碼操作中,該第一矩陣運算電路用以根據該寫入資料與該第六子矩陣產生第三子暫態資料並根據該第一奇偶資料、該第二奇偶資料及該第七子矩陣產生第四子暫態資料,並且 該加法電路用以根據該第三子暫態資料與該第四子暫態資料產生該第三暫態資料。
  16. 如請求項15所述的記憶體儲存裝置,其中該第一編碼電路更包括: 第三通道切換電路,耦接在該第一矩陣運算電路與該加法電路之間, 在該第三編碼操作中,該第三通道切換電路用以將該第三子暫態資料與該第四子暫態資料提供至該加法電路。
  17. 一種記憶體控制電路單元,用以控制可複寫式非揮發性記憶體模組,該記憶體控制電路單元包括: 主機介面,用以耦接至主機系統; 記憶體介面,用以耦接至該可複寫式非揮發性記憶體模組; 編碼電路;以及 記憶體管理電路,耦接至該主機介面、該記憶體介面及該編碼電路, 其中該記憶體管理電路用以: 從該主機系統接收寫入資料; 發送第一寫入指令序列,以指示將該寫入資料、第一奇偶資料及第二奇偶資料儲存至該可複寫式非揮發性記憶體模組中, 該編碼電路用以: 根據該寫入資料、奇偶檢查矩陣中的第一子矩陣及該奇偶檢查矩陣中的第二子矩陣執行第一編碼操作以產生該第一奇偶資料;以及 根據該寫入資料、該第一奇偶資料、該奇偶檢查矩陣中的第三子矩陣、該奇偶檢查矩陣中的第四子矩陣及該奇偶檢查矩陣中的第五子矩陣執行第二編碼操作以產生該第二奇偶資料。
  18. 如請求項17所述的記憶體控制電路單元,其中該編碼電路包括: 第一通道切換電路; 第一編碼電路,耦接至該第一通道切換電路; 第二通道切換電路,耦接至該第一編碼電路;以及 第二編碼電路,耦接至該第二通道切換電路與該第一通道切換電路, 在該第一編碼操作中,該第一通道切換電路用以將該寫入資料提供至該第一編碼電路, 該第一編碼電路用以根據該寫入資料及該第一子矩陣產生第一暫態資料, 該第二通道切換電路用以將該第一暫態資料提供至該第二編碼電路,並且 該第二編碼電路用以根據該第一暫態資料與該第二子矩陣產生該第一奇偶資料。
  19. 如請求項17所述的記憶體控制電路單元,其中該編碼電路包括: 第一通道切換電路; 第一編碼電路,耦接至該第一通道切換電路; 第二通道切換電路,耦接至該第一編碼電路;以及 第二編碼電路,耦接至該第二通道切換電路與該第一通道切換電路, 在該第二編碼操作中,該第一通道切換電路用以將該寫入資料提供至該第一編碼電路, 該第一通道切換電路更用以將該第一奇偶資料回饋至該第一編碼電路, 該第一編碼電路用以根據該寫入資料、該第一奇偶資料、該第三子矩陣及該第四子矩陣產生第二暫態資料, 該第二通道切換電路用以將該第二暫態資料提供至該第二編碼電路,並且 該第二編碼電路用以根據該第二暫態資料與該第五子矩陣產生該第二奇偶資料。
  20. 如請求項19所述的記憶體控制電路單元,其中該第一編碼電路包括: 第一矩陣運算電路,耦接至該第一通道切換電路;以及 加法電路,耦接至該第一矩陣運算電路與該第二通道切換電路, 在該第二編碼操作中,該第一矩陣運算電路用以根據該寫入資料與該第三子矩陣產生第一子暫態資料並根據該第一奇偶資料與該第四子矩陣產生第二子暫態資料,並且 該加法電路用以根據該第一子暫態資料與該第二子暫態資料產生該第二暫態資料。
  21. 如請求項17所述的記憶體控制電路單元,其中該編碼電路更用以根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該奇偶檢查矩陣中的第六子矩陣、該奇偶檢查矩陣中的第七子矩陣及該奇偶檢查矩陣中的第八子矩陣執行第三編碼操作以產生第三奇偶資料, 該記憶體管理電路更用以發送第二寫入指令序列,以指示將該第三奇偶資料儲存至該可複寫式非揮發性記憶體模組中。
  22. 如請求項21所述的記憶體控制電路單元,其中該編碼電路包括: 第一通道切換電路; 第一編碼電路,耦接至該第一通道切換電路; 第二通道切換電路,耦接至該第一編碼電路;以及 第二編碼電路,耦接至該第二通道切換電路與該第一通道切換電路, 在該第三編碼操作中,該第一通道切換電路用以將該寫入資料提供至該第一編碼電路, 該第一通道切換電路更用以將該第一奇偶資料與該第二奇偶資料回饋至該第一編碼電路, 該第一編碼電路用以根據該寫入資料、該第一奇偶資料、該第二奇偶資料、該第六子矩陣及該第七子矩陣產生第三暫態資料, 該第二通道切換電路用以將該第三暫態資料提供至該第二編碼電路,並且 該第二編碼電路用以根據該第三暫態資料與該第八子矩陣產生該第三奇偶資料。
  23. 如請求項22所述的記憶體控制電路單元,其中該第一編碼電路包括: 第一矩陣運算電路,耦接至該第一通道切換電路;以及 加法電路,耦接至該第一矩陣運算電路與該第二通道切換電路, 在該第三編碼操作中,該第一矩陣運算電路用以根據該寫入資料與該第六子矩陣產生第三子暫態資料並根據該第一奇偶資料、該第二奇偶資料及該第七子矩陣產生第四子暫態資料,並且 該加法電路用以根據該第三子暫態資料與該第四子暫態資料產生該第三暫態資料。
  24. 如請求項23所述的記憶體控制電路單元,其中該第一編碼電路更包括: 第三通道切換電路,耦接在該第一矩陣運算電路與該加法電路之間, 在該第三編碼操作中,該第三通道切換電路用以將該第三子暫態資料與該第四子暫態資料提供至該加法電路。
TW111108500A 2022-03-09 2022-03-09 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元 TWI798017B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111108500A TWI798017B (zh) 2022-03-09 2022-03-09 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元
US17/724,504 US11853613B2 (en) 2022-03-09 2022-04-20 Encoding control method, memory storage device and memory control circuit unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111108500A TWI798017B (zh) 2022-03-09 2022-03-09 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元

Publications (2)

Publication Number Publication Date
TWI798017B TWI798017B (zh) 2023-04-01
TW202336756A true TW202336756A (zh) 2023-09-16

Family

ID=86945091

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111108500A TWI798017B (zh) 2022-03-09 2022-03-09 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元

Country Status (2)

Country Link
US (1) US11853613B2 (zh)
TW (1) TWI798017B (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI536749B (zh) * 2013-12-09 2016-06-01 群聯電子股份有限公司 解碼方法、記憶體儲存裝置與記憶體控制電路單元
US10432232B2 (en) * 2016-03-04 2019-10-01 Sandisk Technologies Llc Multi-type parity bit generation for encoding and decoding
US10725860B2 (en) * 2016-03-04 2020-07-28 Sandisk Technologies Llc Storage system and method for handling a burst of errors
US10236909B2 (en) * 2017-03-31 2019-03-19 Sandisk Technologies Llc Bit-order modification for different memory areas of a storage device
TWI712268B (zh) * 2018-11-14 2020-12-01 慧榮科技股份有限公司 快閃記憶體控制器及其中的編碼電路與解碼電路
US10838811B1 (en) * 2019-08-14 2020-11-17 Silicon Motion, Inc. Non-volatile memory write method using data protection with aid of pre-calculation information rotation, and associated apparatus
US11170870B1 (en) * 2020-05-28 2021-11-09 Western Digital Technologies, Inc. On-chip-copy for integrated memory assembly
CN112799874B (zh) * 2021-02-23 2023-06-13 群联电子股份有限公司 存储器控制方法、存储器存储装置及存储器控制电路单元

Also Published As

Publication number Publication date
TWI798017B (zh) 2023-04-01
US11853613B2 (en) 2023-12-26
US20230289102A1 (en) 2023-09-14

Similar Documents

Publication Publication Date Title
TWI658463B (zh) 資料存取方法、記憶體控制電路單元與記憶體儲存裝置
TW202040370A (zh) 資料寫入方法、記憶體控制電路單元以及記憶體儲存裝置
CN111580741B (zh) 数据写入方法、存储器控制电路单元与存储器存储装置
TWI536749B (zh) 解碼方法、記憶體儲存裝置與記憶體控制電路單元
TWI732642B (zh) 資料寫入方法、記憶體控制電路單元以及記憶體儲存裝置
TWI709850B (zh) 資料寫入方法、記憶體控制電路單元與記憶體儲存裝置
TW201738898A (zh) 資料校正方法、記憶體控制電路單元與記憶體儲存裝置
CN112799874B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TWI798017B (zh) 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元
CN110874282B (zh) 数据存取方法、存储器控制电路单元与存储器存储装置
TWI819876B (zh) 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元
TWI763310B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
CN114613420A (zh) 编码控制方法、存储器存储装置及存储器控制电路单元
TWI834149B (zh) 表格管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI826161B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI777087B (zh) 資料管理方法、記憶體控制電路單元以及記憶體儲存裝置
TWI751904B (zh) 編碼控制方法、記憶體儲存裝置及記憶體控制電路單元
TWI738390B (zh) 資料保護方法、記憶體儲存裝置及記憶體控制電路單元
TWI836877B (zh) 讀取電壓校正方法、記憶體儲存裝置及記憶體控制電路單元
CN112799973B (zh) 编码控制方法、存储器存储装置及存储器控制电路单元
CN111258791B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
CN117493233A (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
TW202420087A (zh) 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元
CN117785545A (zh) 解码方法、存储器存储装置及存储器控制电路单元
CN117079691A (zh) 解码方法、存储器存储装置及存储器控制电路单元