TW202205032A - 可用於量測半導體裝置之偏移之具有裝置級特徵的偏移目標 - Google Patents

可用於量測半導體裝置之偏移之具有裝置級特徵的偏移目標 Download PDF

Info

Publication number
TW202205032A
TW202205032A TW110113340A TW110113340A TW202205032A TW 202205032 A TW202205032 A TW 202205032A TW 110113340 A TW110113340 A TW 110113340A TW 110113340 A TW110113340 A TW 110113340A TW 202205032 A TW202205032 A TW 202205032A
Authority
TW
Taiwan
Prior art keywords
target
layer
typical minimum
msts
dlsts
Prior art date
Application number
TW110113340A
Other languages
English (en)
Inventor
羅伊 弗克維奇
里蘭 葉魯夏米
瑞維 優哈納
馬克 吉納渥克
Original Assignee
美商科磊股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商科磊股份有限公司 filed Critical 美商科磊股份有限公司
Publication of TW202205032A publication Critical patent/TW202205032A/zh

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • G03F7/70625Dimensions, e.g. line width, critical dimension [CD], profile, sidewall angle or edge roughness
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01BMEASURING LENGTH, THICKNESS OR SIMILAR LINEAR DIMENSIONS; MEASURING ANGLES; MEASURING AREAS; MEASURING IRREGULARITIES OF SURFACES OR CONTOURS
    • G01B21/00Measuring arrangements or details thereof, where the measuring technique is not covered by the other groups of this subclass, unspecified or not relevant
    • G01B21/22Measuring arrangements or details thereof, where the measuring technique is not covered by the other groups of this subclass, unspecified or not relevant for measuring angles or tapers; for testing the alignment of axes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • G03F7/70633Overlay, i.e. relative alignment between patterns printed by separate exposures in different layers, or in the same layer in multiple exposures or stitching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Abstract

本發明揭示一種用於在於一晶圓上製造功能性半導體裝置時量測形成於該晶圓上之至少一第一層與一第二層之間的偏移之目標及其使用方法,該等功能性半導體裝置包含功能性裝置結構(FDST),該目標包含:複數個量測結構(MST),該複數個MST係該第一層及該第二層之部分;及複數個類裝置結構(DLST),該複數個DLST係該第一層及該第二層之至少一者之部分,該等DLST與該等FDST共用至少一個特性且該等MST不與該等FDST共用該至少一個特性。

Description

可用於量測半導體裝置之偏移之具有裝置級特徵的偏移目標
本發明大體上係關於半導體裝置製造時之偏移量測。
已知用於量測半導體裝置製造時之偏移之各種方法及系統。
本發明尋求提供用於量測半導體裝置製造時之偏移之改良方法及系統。
因此,根據本發明之一較佳實施例提供一種用於在於一晶圓上製造功能性半導體裝置時量測形成於該晶圓上之至少一第一層與一第二層之間的偏移之目標,該等功能性半導體裝置包含功能性裝置結構(FDST),該目標包含:複數個量測結構(MST),該複數個MST係該第一層及該第二層之部分;及複數個類裝置結構(DLST),該複數個DLST係該第一層及該第二層之至少一者之部分,該等DLST與該等FDST共用至少一個特性且該等MST不與該等FDST共用該至少一個特性。
根據本發明之一較佳實施例,該至少一個特性包含一典型最小尺寸之一量級程度、一形狀及填充密度之一量級程度之至少一者。
在本發明之一實施例中,在該第一層及該第二層兩者上形成該等DLST。較佳地,在該等MST之間形成該等DLST。在本發明之一較佳實施例中,其中該等DLST之一填充密度大於0.5。
根據本發明之一較佳實施例,該特性係典型最小尺寸之一量級程度,且其中該等MST之一典型最小尺寸對該等FDST之一典型最小尺寸之一比係至少1.7,且該等DLST之一典型最小尺寸對該等FDST之該典型最小尺寸之一比在0.5與1.5之間。
根據本發明之一較佳實施例,該特性係填充密度之一量級程度,且其中該等MST界定形成於其等之間的量測空間(MSP),該等FDST界定形成於其等之間的功能性裝置空間(FDSP)且該等DLST界定形成於其等之間的類裝置空間(DLSP),且其中該等MSP之一典型最小尺寸對該等FDSP之一典型最小尺寸之一比係至少1.7,且該等DLSP之一典型最小尺寸對該等FDSP之該典型最小尺寸之一比在0.5與1.5之間。
在本發明之一實施例中,該等DLST在大體上平行於藉由該第一層界定之一平面之一平面中相對於該等MST旋轉。
在本發明之一實施例中,該等MST之各者包含複數個區段及複數個對應區段空間。較佳地,該等區段之一典型最小尺寸對該等DLST之一典型最小尺寸之一比係至少1.1,且該等區段之間的空間之一典型最小尺寸對該等DLST之間的空間之一典型最小尺寸之一比係至少1.1。在本發明之一較佳實施例中,該等DLST在大體上平行於藉由該第一層界定之一平面之一平面中相對於該等區段旋轉。
根據本發明之一較佳實施例,在該晶圓之一晶粒內形成該目標,該晶粒包含該等功能性半導體裝置。替代地,根據本發明之一較佳實施例,在該晶圓之一切割道中形成該目標,該切割道大體上不含該等功能性半導體裝置。
在本發明之一較佳實施例中,該等MST形成為一先進成像度量晶粒中(AIMid)目標、一先進成像度量(AIM)目標、一框中框(BiB)目標、一blossom目標、一疊紋目標、一散射量測目標、一電子束目標、一混合散射量測電子束目標、一混合成像電子束目標及可用於量測形成於該晶圓上之三個或更多層之間的偏移之一目標之至少一者之部分。
根據本發明之另一較佳實施例亦提供一種用於在製造功能性半導體裝置時量測形成於一晶圓上之至少一個第一層與至少一個第二層之間的偏移之方法,該等功能性半導體裝置包含功能性裝置結構(FDST),該方法包含:提供其上形成一目標之該晶圓,該目標包含複數個量測結構(MST)及複數個類裝置結構(DLST),該複數個MST係該第一層及該第二層之部分,該複數個DLST係該第一層及該第二層之至少一者之部分,且該等DLST與該等FDST共用至少一個特性且該等MST不與該等FDST共用該特性;用一偏移量測工具量測該目標,藉此產生一輸出信號;及分析該輸出信號,藉此產生該目標之該等層之間的一偏移值。
較佳地,該等MST可藉由該偏移度量工具解析,且該等MST之間的空間可藉由該偏移度量工具解析。在本發明之一實施例中,該等DLST無法藉由該偏移度量工具解析,且該等DLST之間的空間無法藉由該偏移度量工具解析。
相關申請案之參考
特此參考2020年4月15日申請且標題為INDIE OVERLAY TARGETS FOR ACCURACY AND DEVICE CORRELATION之美國臨時專利申請案第63/010,096號,該案之揭示內容藉此以引用之方式併入本文且藉此主張其優先權。
亦參考與本申請案之標的物相關之申請人之下列專利及專利申請案,該等案之揭示內容藉此以引用之方式併入本文中: 標題為APPARATUS AND METHODS FOR DETERMINING OVERLAY AND USES OF SAME之美國專利案第7,608,468號; 標題為OVERLAY METROLOGY AND CONTROL METHOD之美國專利案第7,804,994號; 標題為MULTI-LAYER OVERLAY METROLOGY TARGET AND COMPLIMENTARY OVERLAY METROLOGY MEASUREMENT SYSTEMS之美國專利案第9,927,718號; 標題為COMPOUND IMAGING METROLOGY TARGETS之美國專利案第10,527,951號; 標題為APPARATUS AND METHODS FOR DETECTING OVERLAY ERRORS USING SCATTEROMETRY之歐洲專利案第1,570,232號; 2019年4月10日申請之且標題為MOIRÉ TARGET AND METHOD FOR USING THE SAME IN MEASURING MISREGISTRATION OF SEMICONDUCTOR DEVICES之PCT專利申請案第PCT/US2019/026686號;及 2019年6月4日申請且標題為MISREGISTRATION MEASUREMENTS USING COMBINED OPTICAL AND ELECTRON BEAM TECHNOLOGY之PCT申請案第PCT/US2019/035282號。
下文參考圖1至圖8描述之本發明之目標較佳地用於用於量測形成於一晶圓上之半導體裝置之不同層之間的偏移的一系統及方法中,且通常形成用於半導體裝置之一製造程序之部分。藉由下文參考圖1至圖8描述之系統及方法量測之偏移可用於調整半導體裝置之製造程序之部分(諸如微影術),以改善所製造之半導體裝置之各種層之間的偏移。
下文參考圖1至圖8描述之目標包含較佳地在於晶圓上形成半導體裝置期間用一晶圓之至少兩個層形成之量測結構。形成目標之層可為相互鄰近層,但不需要如此,且可分離達在自50 nm至超過10 μm之範圍中之一高度。在一合適偏移工具輻射源與各層之間的任何材料對由輻射源產生之輻射至少部分透明。
通常,一偏移度量工具量測目標,如下文參考圖1至圖8描述,且返回經量測目標之一偏移值。假設經量測目標之偏移值幾乎等同於形成於其上形成目標之晶圓上之半導體裝置之偏移。因此,目標之偏移值用於調整用於形成目標及半導體裝置兩者之製造工具,從而使層更緊密配準。
現在參考圖1,其係包含本發明之目標之一晶圓之一簡化大體上俯視平面繪示。應瞭解,圖1中展示之大體上平坦表面界定一x-y平面,且下文參考圖1描述之所有尺寸係大體上平行於x-y平面之一平面中之尺寸。進一步應瞭解,圖1並未按比例繪製。進一步應瞭解,在本發明之一較佳實施例中,所展示之至少一些特徵可且通常由亦形成於晶圓上之其他結構覆蓋。
尤其在圖1中所見,一晶圓100被劃分為複數個晶粒110,該複數個晶粒110由切割道120分開。通常,在晶粒110內形成全功能性或部分功能性半導體裝置130,特別諸如電晶體、跡線、二極體及微機電系統(MEMS)裝置。功能性半導體裝置130由功能性裝置結構(FDST) 132形成。FDST 132藉由一典型最小FDST尺寸DFDST 特性化,其通常在2 nm與200 nm之間,且更通常地在5 nm與80 nm之間。FDST 132可為週期性的,但不需要如此。此外,FDST 132具有一典型FDST形狀,特別諸如一矩形、一圓形、一三角形、一十字形、一正方形或以各種角度結合在一起之複數個桿。
FDST 132較佳地界定複數個對應功能性裝置空間(FDSP) 134。FDSP 134藉由一典型最小FDSP尺寸DFDSP 特性化,其通常在2 nm與200 nm之間,且更通常地在5 nm與80 nm之間。
在下文參考圖2A至圖8進行詳細描述之目標150可形成於包含功能性半導體裝置130之晶粒110及大體上不含功能性半導體裝置130之切割道120之任一者或兩者內。
現參考圖2A至圖8,其等係目標150之各種實施例之簡化大體上俯視平面繪示。應瞭解,圖2A至圖8中展示之大體上平坦表面各界定一x-y平面,且下文參考圖2A至圖8描述之所有尺寸係大體上平行於x-y平面之一平面中之尺寸。進一步應瞭解,圖2A至圖8並未按比例繪製。進一步應瞭解,在本發明之一較佳實施例中,所展示之至少一些特徵可且通常由亦形成於晶圓上之其他結構覆蓋。
各目標150通常具有在2,500 µm2 與10,000 µm2 之間的一面積。如圖2A至圖8中所見,各目標150較佳地包含複數個量測結構(MST) 202。MST 202較佳地界定複數個對應量測空間(MSP) 204。
MST 202包含複數個第一MST 210及複數個第二MST 220,該複數個第一MST 210形成為形成於晶圓100上之一第一層212之部分,該複數個第二MST 220形成為形成於晶圓100上之一第二層222之部分。應瞭解,第一層212界定大體上平行於圖2A至圖8中展示之x-y平面之一平面。各MST 202具有一典型最小MST尺寸DMST 。較佳地,典型最小MST尺寸DMST 在10 nm與1800 nm之間。典型最小MST尺寸DMST 之值對於各MST 202可相同或對於各MST 202可不同。較佳地,複數個第一MST 210全部具有相同典型最小MST尺寸DMST 值且複數個第二MST 220全部具有相同典型最小MST尺寸DMST 值。若典型最小MST尺寸DMST 對於所有MST 202並不相同,則應理解,如與其他尺寸(諸如DFDST )相比所參考之典型最小MST尺寸DMST 之值係指典型最小MST尺寸DMST 之一平均值。
在本發明之一項實施例中,MST 202及FDST 132藉由典型最小尺寸之不同量級程度特性化,其特性化一結構之典型最小尺寸之大小尺度。在此一實施例中,典型最小MST尺寸DMST 對典型最小FDST尺寸DFDST 之一比較佳地在1.7與5之間,且更佳地在2與4.5之間,且更佳地在2.5與4之間,且又更佳地在3與3.5之間。
此外,MST 202具有一典型MST形狀,特別諸如一矩形、一圓形、一三角形、一十字形或一正方形。在本發明之一項實施例中,典型MST形狀及典型FDST形狀係不同的。
類似地,MSP 204包含複數個第一MSP 224及複數個第二MSP 226,該複數個第一MSP 224形成形成於晶圓100上之第一層212之部分,該複數個第二MSP 226形成形成於晶圓100上之第二層222之部分。各MSP 204具有一典型最小MSP尺寸DMSP 。較佳地,DMSP 在10 nm與1800 nm之間。典型最小MSP尺寸DMSP 之值對於各MSP 204可相同或對於各MST 202可不同。較佳地,複數個第一MSP 224全部具有相同典型最小MSP尺寸DMSP 值且複數個第二MSP 226全部具有相同典型最小MSP尺寸DMSP 值。若典型最小MSP尺寸DMSP 對於所有MSP 204並不相同,則應理解,如與其他尺寸(諸如DFDSP )相比所參考之典型最小MSP尺寸DMSP 之值係指典型最小MSP尺寸DMSP 之一平均值。
應理解,典型最小MST尺寸DMST 及典型最小MSP尺寸DMSP 一起判定MST 202之一填充密度,其特性化一給定區域內形成多少MST 202。類似地,典型最小FDST尺寸DFDST 及典型最小FDSP尺寸DFDSP 一起判定FDST 132之一填充密度,其特性化一給定區域內形成多少FDST 132。類似地,填充密度之一量級程度特性化一給定區域內形成的結構之數目之大小尺度。
在本發明之一項實施例中,MST 202及FDST 132藉由填充密度之不同量級程度特性化。在此一實施例中,典型最小MSP尺寸DMSP 對典型最小FDSP尺寸DFDSP 之一比較佳地在1.7與5之間,且更佳地在2與4.5之間,且更佳地在2.5與4之間,且又更佳地在3與3.5之間。
本發明之一特定特徵係在MSP 204內較佳地形成複數個類裝置結構(DLST) 230。在本發明之一項實施例中,尤其如圖4及圖6中所見,DLST 230僅形成於第一MSP 224內。在本發明之另一實施例中,尤其如圖3中所見,DLST 230僅形成於第二MSP 226內。在本發明之又另一實施例中,尤其如圖2A、圖5、圖7及圖8中所見,DLST 230形成於第一MSP 224及第二MSP 226兩者中。應瞭解,儘管目標150之特定實施例在本文中被展示且描述為包含形成於複數個MSP 224及226之特定一者或兩者內,但本文描述之目標150之任何實施例可用僅在MSP 224內形成、僅在MSP 226內形成或在MSP 224及226兩者內形成之DLST 230形成。應瞭解,DLST 230可為週期性的,但不需要如此。另外應瞭解,在MSP 224內形成的DLST 230不需要與在MSP 226內形成之DLST 230相同。
各DLST 230具有一典型最小DLST尺寸DDLST 。較佳地,典型最小DLST尺寸DDLST 在2 nm與200 nm之間,且更通常地在5 nm與80 nm之間。典型最小DLST尺寸DDLST 之值對於各DLST 230可相同或對於各DLST 230可不同。若典型最小DLST尺寸DDLST 對於所有DLST 230並不相同,則應理解,如與其他尺寸(諸如DFDST )相比所參考之典型最小DLST尺寸DDLST 之值係指典型最小DLST尺寸DDLST 之一平均值。
在本發明之一較佳實施例中,DLST 230及FDST 132藉由典型最小尺寸之相同量級程度特性化,其特性化一結構之典型最小尺寸之大小尺度。在此一實施例中,典型最小DLST尺寸DDLST 對典型最小FDST尺寸DFDST 之一比較佳地在0.5與1.5之間,且更佳地在0.6與1.4之間,且更佳地在0.7與1.3之間,且更佳地在0.8與1.2之間,且又更佳地在0.9與1.1之間。
此外,DLST 230具有一典型DLST形狀,特別諸如一矩形、一圓形、一三角形、一十字形或一正方形。在本發明之一較佳實施例中,典型DLST形狀尤其類似於典型FDST形狀。因此,例如,若FDST 132具有一大體上圓形FDST形狀,則在本發明之一較佳實施例中,DLST 230具有一大體上圓形DLST形狀。類似地,若(例如) FDST 132具有類似於一字母E之一FDST形狀,則在本發明之一較佳實施例中,DLST 230具有類似於一字母E之一DLST形狀。
在本發明之一較佳實施例中,如尤其在圖4及圖7中所見,DLST 230在大體上平行於藉由第一層212界定之平面之一平面中相對於MST 202旋轉。因此,在此一實施例中,DLST 230在圖2A至圖8中展示之x-y平面中相對於MST 202旋轉。應瞭解,儘管僅在圖4及圖7中展示之目標150之實施例在本文中被展示且描述為包含在大體上平行於x-y平面之一平面中相對於MST 202旋轉之DLST 230,但本文描述之目標150之任何實施例可用在大體上平行於x-y平面之一平面中相對於MST 202旋轉之DLST 230形成。類似地,本文描述之目標150之任何實施例(包含圖4及圖7中展示之該等實施例)可用在大體上平行於x-y平面之一平面中不相對於MST 202旋轉之DLST 230形成。
DLST 230較佳地界定複數個對應類裝置空間(DLSP) 240。各DLSP 240具有一典型最小DLSP尺寸DDLSP 。較佳地,典型最小DLSP尺寸DDLSP 在2 nm與200 nm之間,且更通常地在5 nm與80 nm之間。典型最小DLSP尺寸DDLSP 之值對於各DLSP 240可相同或對於各DLSP 240可不同。若典型最小DLSP尺寸DDLSP 對於所有DLSP 240並不相同,則應理解,如與其他尺寸(諸如DFDSP )相比所參考之典型最小DLSP尺寸DDLSP 之值係指典型最小DLSP尺寸DDLSP 之一平均值。
應瞭解,典型最小DLST尺寸DDLST 及典型最小DLSP尺寸DDLSP 一起判定DLST 230之一填充密度,其特性化一給定區域內形成多少DLST 230。較佳地,DLST 230之填充密度大於0.5。
在本發明之一較佳實施例中,DLST 230及FDST 132藉由填充密度之不同量級程度特性化。在此一實施例中,典型最小DLSP尺寸DDLSP 對典型最小FDSP尺寸DFDSP 之一比較佳地在0.5與1.5之間,且更佳地在0.6與1.4之間,且更佳地在0.7與1.3之間,且更佳地在0.8與1.2之間,且又更佳地在0.9與1.1之間。因此,DLST 230之填充密度之量級程度大體上與FDST 132之填充密度之量級程度相同。
在本發明之一項實施例中,如尤其圖6、圖7及圖8中所見,各MST 202係一大體上單體元件。在本發明之另一實施例中,如尤其圖2B、圖3及圖5中所見,各MST 202由複數個區段252形成。區段252較佳地界定複數個對應區段空間254。此外,如尤其圖4中所見,一些MST 202可為大體上單體的,而其他MST 202可由區段252形成。應瞭解,儘管目標150之特定實施例在本文中被展示且描述為具有單體MST 202,目標150之特定實施例在本文中被展示且描述為包含區段252,且目標150之一特定實施例被展示為包含單體MST 202及區段252兩者,但本文中描述之目標150之任何實施例可用單體MST 202、區段252或單體MST 202及區段252之一組合形成。
在本發明之一些實施例中,如尤其圖3中所見,DLST 230形成於區段空間254中。
各區段252具有一典型最小區段尺寸DSEG 。較佳地,典型最小區段尺寸DSEG 在10 nm與300 nm之間,且更通常地在50 nm與100 nm之間。典型最小區段尺寸DSEG 之值對於各區段252可相同或對於各區段252可不同。若典型最小區段尺寸DSEG 對於所有區段252並不相同,則應理解,如與其他尺寸(諸如DDLST )相比所參考之典型最小區段尺寸DSEG 之值係指典型最小區段尺寸DSEG 之一平均值。較佳地,典型最小區段尺寸DSEG 對典型最小DLST尺寸DDLST 之一比係至少1.1,且更佳地係至少2。
此外,區段252具有一典型區段形狀,特別諸如一矩形、一圓形、一三角形、一十字形或一正方形。在本發明之一較佳實施例中,典型區段形狀尤其不同於典型DLST形狀。更特定言之,在本發明之此一較佳實施例中,用於量測目標150之一合適偏移工具可容易在典型DLST形狀與典型區段形狀之間辨別。合適偏移量測工具可體現為(例如)一Archer™ 750、一ATL™ 100或一eDR7380™,所有其等可從美國加利福尼亞州Milpitas的KLA Corporation購得。
因此,例如,若DLST 230具有一大體上圓形DLST形狀,則在本發明之一較佳實施例中,區段252較佳地具有一圓形以外之一區段形狀,諸如一正方形,如圖3中所見。類似地,若(例如) DLST 230具有一大體上矩形DLST形狀,則在本發明之一較佳實施例中,區段252具有並非矩形之一區段形狀;例如,區段252可具有大體上三角形之一區段形狀。
在本發明之一較佳實施例中,如尤其在圖4中所見,DLST 230在大體上平行於藉由第一層212界定之平面之一平面中相對於區段252旋轉。因此,DLST 230在大體上平行於圖2A至圖8中展示之x-y平面之一平面中相對於區段252旋轉。應瞭解,儘管僅在圖4中展示之目標150之實施例在本文中被展示且描述為包含在大體上平行於x-y平面之一平面中相對於區段252旋轉之DLST 230,但本文描述之目標150之任何實施例可用在大體上平行於x-y平面之一平面中相對於區段252旋轉之DLST 230形成。類似地,本文描述之目標150之任何實施例(包含圖4中展示之實施例)可用在大體上平行於x-y平面之一平面中不相對於區段252旋轉之DLST 230形成。
較佳地,各區段空間254具有一典型最小區段空間尺寸DSEGSP 。較佳地,典型最小區段空間尺寸DSEGSP 在10 nm與300 nm之間,且更通常地在50 nm與100 nm之間。典型最小區段空間尺寸DSEGSP 之值對於各區段空間254可相同或對於各區段空間254可不同。若典型最小區段空間尺寸DSEGSP 對於所有區段空間254並不相同,則應理解,如與其他尺寸(諸如DDLSP )相比所參考之典型最小區段空間尺寸DSEGSP 之值係指典型最小區段空間尺寸DSEGSP 之一平均值。較佳地,典型最小區段空間尺寸DSEGSP 對典型最小DLSP尺寸DDLSP 之一比係至少1.1,且更佳地係至少2。
在本發明之一較佳實施例中,MST 202及MSP 204可藉由合適偏移量測工具解析,而DLST 230、DLSP 240、區段252及區段空間254可能無法藉由合適之偏移量測工具解析。合適偏移量測工具可體現為(例如)一Archer™ 750、一ATL™ 100或一eDR7380™,所有其等可從美國加利福尼亞州Milpitas的KLA Corporation購得。
目標150經設計以使用合適偏移量測工具來量測,藉此產生一輸出信號,且分析輸出信號較佳地產生目標150之層212與214之間之一偏移值。目標150之層212與214之間的偏移值較佳地用作至少一些功能性半導體裝置130之對應層212與214之間的一偏移值,且較佳地用於調整用於功能性半導體裝置130之製造程序之部分(諸如微影術),以改善層212與214之間的偏移。
較佳地,如與習知目標相比,在目標150中包含DLST 230改良形成目標150之層之間的實體偏移與形成功能性半導體裝置130之對應層之間的實體偏移之相似性。此外,與習知目標相比,在目標150中包含DLST 230較佳地改良在其量測時輸出之偏移值之精度。因此,在目標150之第一層212與第二層214之間量測之偏移值尤其適合用作功能性半導體裝置130之對應層之間的偏移值及其調整。
更特定言之,形成DLST 230所藉由之製造步驟與形成FDST 132所藉由之製造步驟本質上相同。此等製造步驟可特別包含蝕刻、沈積及平坦化程序。由於目標150及功能性半導體裝置130經歷本質上相同之製造步驟,包含其中所包含之任何處理誤差,故形成目標150之層之間的偏移與形成功能性半導體裝置130之對應層之間的偏移尤其類似。因此,在目標150之第一層212與第二層214之間量測之偏移值尤其適合用作功能性半導體裝置130之對應層之間的偏移值及其調整。
根據本發明之一較佳實施例,在晶圓100上形成多個目標150。在本發明之一項實施例中,使用一製造工具之參數來製造晶圓(典型地為一實驗設計(DOE)晶圓)上之一些目標150,該等參數有意地不同於用於在DOE晶圓上製造其他目標150之製造工具之參數。例如,DOE上之一些目標150在典型最小MST尺寸DMST 、典型最小MSP尺寸DMSP 、典型最小DLST尺寸DDLST 、典型最小DLSP尺寸DDLSP 、典型最小區段尺寸DSEG 、典型最小區段空間尺寸DSEGSP 、典型MST形狀、典型DLST形狀、典型區段形狀、大體上平行於x-y平面之一平面中之一MST定向、大體上平行於x-y平面之一平面中之一DLST定向或大體上平行於x-y平面之一平面中之一區段定向之至少一者上彼此不同。因此,DOE晶圓上之各種目標150之第一層212與第二層214之間的偏移之適當量測提供與製造程序變化相關之資料,且因此容許一使用者更佳地調整用於形成DOE晶圓之製造工具之參數。
另外,應瞭解,在目標150中包含DLST 230產生偏移資料輸出,其可以一有意義方式依據由適當偏移量測工具使用之量測參數(諸如入射輻射之波長)而變化。因此,在量測目標150之第一層212與第二層214之間的偏移時提供之偏移值相對於在量測習知目標之層之間的偏移時提供之偏移值尤其穩健,且因此尤其適用於用作功能性半導體裝置130之對應層之間的實際偏移值及其調整。
此外,如相較於與習知目標一起形成之功能性半導體裝置130之製造良率,在目標150中包含DLST 230較佳地增大功能性半導體裝置130及形成於晶圓100上之目標150兩者之製造良率。更特定言之,在目標150中包含DLST 230減小與目標150相關聯之尺寸及節距同與功能性半導體裝置130相關聯的尺寸及節距之間的不匹配。減小之尺寸及節距不匹配改良複雜之製造設計,諸如光學近接性校正(OPC)。因此,如相較於與習知目標一起形成之功能性半導體裝置130之製造良率,功能性半導體裝置130及形成於晶圓100上之目標150兩者較佳地具有一改良之製造良率。
如尤其圖2A及圖2B中所見,目標150可體現為一先進成像度量(AIM)目標,其類似於標題為COMPOUND IMAGING METROLOGY TARGETS之美國專利案第10,527,951號中描述之目標。當目標150體現為一AIM目標時,目標特徵202一起形成一AIM目標,且類裝置特徵230形成於通常存在於此一習知AIM目標中之空間214及224中。
如尤其圖3中所見,目標150可體現為一AIM晶粒中 (AIMid)目標,其類似於標題為COMPOUND IMAGING METROLOGY TARGETS之美國專利案第10,527,951號中描述之目標。當目標150體現為一AIMid目標時,目標特徵202一起形成一AIMid目標,且類裝置特徵230形成於通常存在於此一習知AIMid目標中之空間214及224中。
如尤其圖4中所見,目標150可體現為一框中框(BiB)目標,其類似於標題為OVERLAY METROLOGY AND CONTROL METHOD之美國專利案第7,804,994號中描述之目標。當目標150體現為一BiB目標時,目標特徵202一起形成一BiB目標,且類裝置特徵230形成於通常存在於此一習知BiB目標中之空間214及224中。
如尤其圖5中所見,目標150可體現為一blossom或一微blossom目標,其類似於C. P. Ausschnitt、J. Morningstar、W. Muth、J. Schneider、R. J. Yerdon、L. A. Binns、N. P. Smith之「Multilayer overlay metrology」,Proc. SPIE 6152,Metrology, Inspection, and Process Control for Microlithography XX,615210 (2006年3月24日)中描述之目標。當目標150體現為一blossom或一微blossom目標時,目標特徵202一起形成一blossom或一微blossom目標,且類裝置特徵230形成於通常存在於此一習知blossom或微blossom目標中之空間214及224中。
如尤其圖6中所見,目標150可體現為一疊紋目標,其類似於2019年4月10日申請且標題為MOIRÉ TARGET AND METHOD FOR USING THE SAME IN MEASURING MISREGISTRATION OF SEMICONDUCTOR DEVICES之PCT專利申請案第PCT/US2019/026686號中描述之目標。當目標150體現為一疊紋目標時,目標特徵202一起形成一疊紋目標,且類裝置特徵230形成於通常存在於此一習知疊紋目標中之空間214及224中。
如尤其圖7中所見,目標150可體現為一散射量測目標,其類似於標題為APPARATUS AND METHODS FOR DETECTING OVERLAY ERRORS USING SCATTEROMETRY之歐洲專利案第1,570,232號中描述之目標。當目標150體現為一散射量測目標時,目標特徵202一起形成一散射量測目標,且類裝置特徵230形成於通常存在於此一習知散射量測目標中之空間214及224中。
如尤其圖8中所見,目標150可體現為一電子束目標,其類似於標題為APPARATUS AND METHODS FOR DETERMINING OVERLAY AND USES OF SAME之美國專利案第7,608,468號中描述之目標。當目標150體現為一電子束目標時,目標特徵202一起形成一電子束目標,且類裝置特徵230形成於通常存在於此一習知電子束目標中之空間214及224中。
應瞭解,目標150可另外體現為除圖2A至圖8中展示之目標之外的一目標。在此一情況中,目標特徵202一起形成額外實施例之目標,且類裝置特徵230形成於通常存在於如在額外實施例中使用之此一習知目標中之空間214及224中。此一目標可特別包含一混合成像電子束目標及一混合散射量測電子束目標,類似於2019年6月4日申請且標題為MISREGISTRATION MEASUREMENTS USING COMBINED OPTICAL AND ELECTRON BEAM TECHNOLOGY之PCT申請案第PCT/US2019/035282號中描述之目標,且包含可用於量測形成於晶圓100上之三個或更多層之間的偏移之一目標,類似於標題為MULTI-LAYER OVERLAY METROLOGY TARGET AND COMPLIMENTARY OVERLAY METROLOGY MEASUREMENT SYSTEMS之美國專利案第9,927,718號中描述之目標。
熟習此項技術者將瞭解,本發明不限於在上文中已特定展示及描述之內容。本發明之範疇包含上文描述之各種特徵之組合及子組合兩者以及其等之修改,其等全部不在先前技術中。
100:晶圓 110:晶粒 120:切割道 130:功能性半導體裝置 132:功能性裝置結構(FDST) 134:功能性裝置空間(FDSP) 150:目標 202:量測結構(MST) 204:量測空間(MSP) 210:第一MST 212:第一層 220:第二MST 222:第二層 224:第一MSP 226:第二MSP 230:類裝置結構(DLST) 240:類裝置空間(DLSP) 252:區段 254:區段空間 DDLSP :典型最小DLSP尺寸 DDLST :典型最小DLST尺寸 DSEG :典型最小區段尺寸 DSEGSP :典型最小區段空間尺寸 DMSP :典型最小MSP尺寸 DMST :典型最小MST尺寸 DFDST :典型最小FDST尺寸 DFDSP :典型最小FDSP尺寸
將自結合圖式進行之下列詳細描述更完整地理解及瞭解本發明,在圖式中: 圖1係包含本發明之目標之一晶圓之一簡化大體上俯視平面繪示; 圖2A及圖2B分別係本發明之一目標之一實施例之簡化大體上俯視平面及放大繪示,圖2B對應於圖2A中由圓B指示之區域; 圖3係本發明之一目標之一額外實施例之一簡化大體上俯視平面繪示; 圖4係本發明之一目標之另一實施例之一簡化大體上俯視平面繪示; 圖5係本發明之一目標之一進一步實施例之一簡化大體上俯視平面繪示; 圖6係本發明之一目標之又一額外實施例之一簡化大體上俯視平面繪示; 圖7係本發明之一目標之又另一實施例之一簡化大體上俯視平面繪示;及 圖8係本發明之一目標之一進一步實施例之一簡化大體上俯視平面繪示。
100:晶圓
110:晶粒
120:切割道
130:功能性半導體裝置
132:功能性裝置結構(FDST)
134:功能性裝置空間(FDSP)
150:目標
DFDST:典型最小FDST尺寸
DFDSP:典型最小FDSP尺寸

Claims (20)

  1. 一種用於在於一晶圓上製造功能性半導體裝置時量測形成於該晶圓上之至少一第一層與一第二層之間的偏移之目標,該等功能性半導體裝置包含功能性裝置結構(FDST),該目標包括: 複數個量測結構(MST),該複數個MST係該第一層及該第二層之部分;及 複數個類裝置結構(DLST),該複數個DLST係該第一層及該第二層之至少一者之部分, 該等DLST與該等FDST共用至少一個特性;及 該等MST不與該等FDST共用該至少一個特性。
  2. 如請求項1之目標,且其中該至少一個特性包含以下之至少一者: 一典型最小尺寸之一量級程度; 一形狀;及 填充密度之一量級程度。
  3. 如請求項1或請求項2之目標,且其中該等DLST形成於該第一層及該第二層之兩者上。
  4. 如請求項1或請求項2之目標,且其中該等DLST形成於該等MST之間。
  5. 如請求項1或請求項2之目標,且其中該等DLST之一填充密度大於0.5。
  6. 如請求項1之目標,且其中該特性係典型最小尺寸之一量級程度,且其中: 該等MST之一典型最小尺寸對該等FDST之一典型最小尺寸之一比係至少1.7;及 該等DLST之一典型最小尺寸對該等FDST之該典型最小尺寸之一比在0.5與1.5之間。
  7. 如請求項1之目標,且其中該特性係填充密度之一量級程度,且其中該等MST界定在其等之間形成之量測空間(MSP),該等FDST界定在其等之間形成之功能性裝置空間(FDSP),且該等DLST界定在其等之間形成之類裝置空間(DLSP),且其中: 該等MSP之一典型最小尺寸對該等FDSP之一典型最小尺寸之一比係至少1.7;及 該等DLSP之一典型最小尺寸對該等FDSP之該典型最小尺寸之一比在0.5與1.5之間。
  8. 如請求項1或請求項2之目標,且其中該等DLST在大體上平行於藉由該第一層界定之一平面之一平面中相對於該等MST旋轉。
  9. 如請求項1或請求項2之目標,且其中該等MST之各者包括: 複數個區段;及 複數個對應區段空間。
  10. 如請求項9之目標,且其中該等區段之一典型最小尺寸對該等DLST之一典型最小尺寸之一比係至少1.1。
  11. 如請求項9之目標,且其中該等區段之間的空間之一典型最小尺寸對該等DLSP之間的空間之一典型最小尺寸之一比係至少1.1。
  12. 如請求項9之目標,且其中該等DLST在大體上平行於藉由該第一層界定之一平面之一平面中相對於該等區段旋轉。
  13. 如請求項1或請求項2之目標,且其中該目標形成於該晶圓之一晶粒內,該晶粒包括該等功能性半導體裝置。
  14. 如請求項1或請求項2之目標,且其中該目標形成於該晶圓之一切割道中,該切割道大體上不含該等功能性半導體裝置。
  15. 如請求項1或請求項2之目標,且其中該等MST形成為以下之至少一者之部分: 一先進成像度量晶粒中(AIMid)目標; 一先進成像度量(AIM)目標; 一框中框(BiB)目標; 一blossom目標; 一疊紋目標; 一散射量測目標; 一電子束目標; 一混合散射量測電子束目標; 一混合成像電子束目標;及 一目標,其可用於量測形成於該晶圓上之三個或更多層之間的偏移。
  16. 一種在製造功能性半導體裝置時量測形成於一晶圓上之至少一個第一層與至少一個第二層之間的偏移之方法,該等功能性半導體裝置包含功能性裝置結構(FDST),該方法包括: 提供其上形成一目標之該晶圓,該目標包括: 複數個量測結構(MST),該複數個MST係該第一層及該第二層之部分;及 複數個類裝置結構(DLST),該複數個DLST係該第一層及該第二層之至少一者之部分,且該等DLST與該等FDST共用至少一個特性且該等MST不與該等FDST共用該特性; 用一偏移量測工具量測該目標,藉此產生一輸出信號;及 分析該輸出信號,藉此產生該目標之該等層之間的一偏移值。
  17. 如請求項16之方法,且其中該等MST可藉由該偏移度量工具解析。
  18. 如請求項16或請求項17之方法,且其中該等MST之間的空間可藉由該偏移度量工具解析。
  19. 如請求項16或請求項17之方法,且其中該等DLST無法藉由該偏移度量工具解析。
  20. 如請求項16或請求項17之方法,且其中該等DLST之間的空間無法藉由該偏移度量工具解析。
TW110113340A 2020-04-15 2021-04-14 可用於量測半導體裝置之偏移之具有裝置級特徵的偏移目標 TW202205032A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063010096P 2020-04-15 2020-04-15
US63/010,096 2020-04-15
PCT/US2020/039475 WO2021211154A1 (en) 2020-04-15 2020-06-25 Misregistration target having device-scaled features useful in measuring misregistration of semiconductor devices
WOPCT/US20/39475 2020-06-25

Publications (1)

Publication Number Publication Date
TW202205032A true TW202205032A (zh) 2022-02-01

Family

ID=78084586

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110113340A TW202205032A (zh) 2020-04-15 2021-04-14 可用於量測半導體裝置之偏移之具有裝置級特徵的偏移目標

Country Status (7)

Country Link
US (1) US11532566B2 (zh)
EP (1) EP4111495A4 (zh)
JP (1) JP7369306B2 (zh)
KR (1) KR102630496B1 (zh)
CN (1) CN115428139B (zh)
TW (1) TW202205032A (zh)
WO (1) WO2021211154A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11635682B2 (en) * 2019-06-26 2023-04-25 Kla Corporation Systems and methods for feedforward process control in the manufacture of semiconductor devices
KR102608079B1 (ko) * 2020-05-05 2023-11-29 케이엘에이 코포레이션 고 지형 반도체 스택들에 대한 계측 타겟들
US12014961B2 (en) * 2021-04-19 2024-06-18 Nanya Technology Corporation Method of semiconductor overlay measuring and method of semiconductor structure manufacturing
US11703767B2 (en) * 2021-06-28 2023-07-18 Kla Corporation Overlay mark design for electron beam overlay
TWI809931B (zh) * 2022-04-08 2023-07-21 南亞科技股份有限公司 具有疊對標記之半導體元件結構的製備方法

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7068833B1 (en) * 2000-08-30 2006-06-27 Kla-Tencor Corporation Overlay marks, methods of overlay mark design and methods of overlay measurements
US7009704B1 (en) * 2000-10-26 2006-03-07 Kla-Tencor Technologies Corporation Overlay error detection
US7804994B2 (en) 2002-02-15 2010-09-28 Kla-Tencor Technologies Corporation Overlay metrology and control method
US6778275B2 (en) * 2002-02-20 2004-08-17 Micron Technology, Inc. Aberration mark and method for estimating overlay error and optical aberrations
US6982793B1 (en) 2002-04-04 2006-01-03 Nanometrics Incorporated Method and apparatus for using an alignment target with designed in offset
WO2004053426A1 (en) * 2002-12-05 2004-06-24 Kla-Tencor Technologies Corporation Apparatus and methods for detecting overlay errors using scatterometry
US7608468B1 (en) 2003-07-02 2009-10-27 Kla-Tencor Technologies, Corp. Apparatus and methods for determining overlay and uses of same
US7408642B1 (en) * 2006-02-17 2008-08-05 Kla-Tencor Technologies Corporation Registration target design for managing both reticle grid error and wafer overlay
US7616313B2 (en) * 2006-03-31 2009-11-10 Kla-Tencor Technologies Corporation Apparatus and methods for detecting overlay errors using scatterometry
JP2007324371A (ja) * 2006-06-01 2007-12-13 Ebara Corp オーバーレイ検査用オーバーレイマーク及びレンズ収差調査用マーク
US8804137B2 (en) * 2009-08-31 2014-08-12 Kla-Tencor Corporation Unique mark and method to determine critical dimension uniformity and registration of reticles combined with wafer overlay capability
JP2011155119A (ja) * 2010-01-27 2011-08-11 Hitachi High-Technologies Corp 検査装置及び検査方法
US9927718B2 (en) * 2010-08-03 2018-03-27 Kla-Tencor Corporation Multi-layer overlay metrology target and complimentary overlay metrology measurement systems
US8148232B2 (en) * 2010-08-11 2012-04-03 Taiwan Semiconductor Manufacturing Company, Ltd. Overlay mark enhancement feature
EP2458441B1 (en) * 2010-11-30 2022-01-19 ASML Netherlands BV Measuring method, apparatus and substrate
US8913237B2 (en) * 2012-06-26 2014-12-16 Kla-Tencor Corporation Device-like scatterometry overlay targets
US9093458B2 (en) * 2012-09-06 2015-07-28 Kla-Tencor Corporation Device correlated metrology (DCM) for OVL with embedded SEM structure overlay targets
KR101740430B1 (ko) * 2013-03-20 2017-05-26 에이에스엠엘 네델란즈 비.브이. 마이크로구조체의 비대칭을 측정하는 방법 및 장치, 위치 측정 방법, 위치 측정 장치, 리소그래피 장치 및 디바이스 제조 방법
US9355208B2 (en) * 2013-07-08 2016-05-31 Kla-Tencor Corp. Detecting defects on a wafer
US10935893B2 (en) * 2013-08-11 2021-03-02 Kla-Tencor Corporation Differential methods and apparatus for metrology of semiconductor targets
WO2015196168A1 (en) 2014-06-21 2015-12-23 Kla-Tencor Corporation Compound imaging metrology targets
WO2016123552A1 (en) * 2015-01-30 2016-08-04 Kla-Tencor Corporation Device metrology targets and methods
NL2017466A (en) * 2015-09-30 2017-04-05 Asml Netherlands Bv Metrology method, target and substrate
US10451412B2 (en) * 2016-04-22 2019-10-22 Kla-Tencor Corporation Apparatus and methods for detecting overlay errors using scatterometry
KR102259091B1 (ko) * 2016-11-10 2021-06-01 에이에스엠엘 네델란즈 비.브이. 스택 차이를 이용한 설계 및 교정
US10551749B2 (en) * 2017-01-04 2020-02-04 Kla-Tencor Corporation Metrology targets with supplementary structures in an intermediate layer
KR102387947B1 (ko) * 2017-11-21 2022-04-18 삼성전자주식회사 오버레이 패턴을 갖는 반도체 소자
US10943838B2 (en) * 2017-11-29 2021-03-09 Kla-Tencor Corporation Measurement of overlay error using device inspection system
US10474040B2 (en) * 2017-12-07 2019-11-12 Kla-Tencor Corporation Systems and methods for device-correlated overlay metrology
US11137692B2 (en) * 2018-01-12 2021-10-05 Kla-Tencor Corporation Metrology targets and methods with oblique periodic structures
US10446367B2 (en) * 2018-03-07 2019-10-15 Kla-Tencor Corporation Scan strategies to minimize charging effects and radiation damage of charged particle beam metrology system
US10579758B2 (en) * 2018-03-29 2020-03-03 Wipro Limited Method and system for implementation of user logic in a field programmable gate array device
US11971664B2 (en) * 2018-07-30 2024-04-30 Kla-Tencor Corporation Reducing device overlay errors
US11119416B2 (en) * 2018-08-14 2021-09-14 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming semiconductor structure and overlay error estimation
WO2020159560A1 (en) 2019-01-28 2020-08-06 Kla-Tencor Corporation Moiré target and method for using the same in measuring misregistration of semiconductor devices
CN113366619A (zh) 2019-02-15 2021-09-07 科磊股份有限公司 使用组合光学与电子束技术的偏移测量

Also Published As

Publication number Publication date
JP2023522847A (ja) 2023-06-01
JP7369306B2 (ja) 2023-10-25
CN115428139B (zh) 2024-04-12
KR102630496B1 (ko) 2024-01-29
WO2021211154A1 (en) 2021-10-21
EP4111495A1 (en) 2023-01-04
KR20230002526A (ko) 2023-01-05
EP4111495A4 (en) 2024-04-10
CN115428139A (zh) 2022-12-02
US11532566B2 (en) 2022-12-20
US20220013468A1 (en) 2022-01-13

Similar Documents

Publication Publication Date Title
TW202205032A (zh) 可用於量測半導體裝置之偏移之具有裝置級特徵的偏移目標
US10151584B2 (en) Periodic patterns and technique to control misalignment between two layers
KR102548653B1 (ko) 작은 각도 엑스선 스캐터로메트리 기반 계측 시스템의 캘리브레이션
CN108401437B (zh) 用于高高宽比结构的x光散射测量计量
KR101907245B1 (ko) 기판 분석 샘플링을 결정하기 위해 기판 기하학적 구조를 이용하기 위한 방법 및 디바이스
US20070229829A1 (en) Apparatus and methods for detecting overlay errors using scatterometry
US7808643B2 (en) Determining overlay error using an in-chip overlay target
KR101071654B1 (ko) 라인 프로파일 비대칭 측정
JP2003224057A (ja) 半導体装置の製造方法
TWI646409B (zh) 位階感測器設備、測量橫跨基板之構形變化的方法、測量關於微影製程的物理參數之變化的方法及微影設備
TW201729004A (zh) 判定疊覆誤差的方法、製造多層半導體裝置的製造方法與系統及藉此製成的半導體裝置
CN107533020B (zh) 计算上高效的基于x射线的叠盖测量***与方法
US20230068016A1 (en) Systems and methods for rotational calibration of metrology tools
TW202219464A (zh) 用於改善半導體裝置之不對齊及不對稱性之小波系統及方法