TW201351896A - 收發系統之濾波裝置 - Google Patents

收發系統之濾波裝置 Download PDF

Info

Publication number
TW201351896A
TW201351896A TW101120480A TW101120480A TW201351896A TW 201351896 A TW201351896 A TW 201351896A TW 101120480 A TW101120480 A TW 101120480A TW 101120480 A TW101120480 A TW 101120480A TW 201351896 A TW201351896 A TW 201351896A
Authority
TW
Taiwan
Prior art keywords
circuit
capacitive circuit
switch
capacitive
coupled
Prior art date
Application number
TW101120480A
Other languages
English (en)
Other versions
TWI456915B (zh
Inventor
Pei-Ju Chiu
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW101120480A priority Critical patent/TWI456915B/zh
Priority to US13/609,285 priority patent/US8797097B2/en
Publication of TW201351896A publication Critical patent/TW201351896A/zh
Application granted granted Critical
Publication of TWI456915B publication Critical patent/TWI456915B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/126Frequency selective two-port networks using amplifiers with feedback using a single operational amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/1291Current or voltage controlled filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/32Networks for transforming balanced signals into unbalanced signals and vice versa, e.g. baluns

Landscapes

  • Amplifiers (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一種適用於一收發系統之濾波裝置包含有:一電容性電路,用來於一第一電容組態與一第二電容組態之間進行切換以耦接於一放大電路;以及一電阻性電路,用來於一第一電阻組態與一第二電阻組態之間進行切換以耦接於該放大電路,其中當該電容性電路為該第一電容組態時,該濾波裝置對所接收之信號進行一第一濾波處理,以及當該電容性電路為該第二電容組態時,該濾波裝置對所傳送之信號進行一第二濾波處理。

Description

收發系統之濾波裝置
本發明關於一濾波裝置,尤指具有一低通濾波功能以及一帶通濾波功能的一濾波裝置。
在一傳統的無線收發系統中,當該無線收發系統操作在一接收模式時,通常會利用一濾波器來將一接收到的無線信號進行濾波以將一濾波後的信號傳送至該收發系統中的一處理電路來進行信號處理的操作。反之,當該無線收發系統操作在一傳送模式時,會利用另一個濾波器來將一待傳信號進行濾波以產生一無線傳送信號。一般而言,為了避免接收信號和傳送信號之間的干擾,上述兩個濾波器都是個別存在的濾波器。然而,在一無線收發系統設置兩個個別存在的濾波器難免會佔據了較大的面積,進而增加了傳統的無線收發系統的製作成本。因此,如何以一較低的成本來設計一無線收發系統內的濾波電路已成為此領域所亟需解決的問題。
本發明之一目的在於具有一低通濾波功能以及一帶通濾波功能的一濾波裝置。
依據本發明之一實施例,其提供一種適用於一收發系統之濾波裝置。該濾波裝置包含有一電容性電路以及一電阻性電路。該電容 性電路用來於一第一電容組態與一第二電容組態之間進行切換以耦接於一放大電路,其中該第一電容組態不同於該第二電容組態。該電阻性電路用來於一第一電阻組態與一第二電阻組態之間進行切換以耦接於該放大電路,其中該第一電阻組態不同於該第二電阻組態,以及當該電容性電路為該第一電容組態時,該濾波裝置對所接收之信號進行一第一濾波處理,以及當該電容性電路為該第二電容組態時,該濾波裝置對所傳送之信號進行一第二濾波處理。
本發明實施例可只使用一差動放大器就可以達到一低通濾波操作以及一帶通濾波操作的效果。由於本發明實施例的無線收發系統無需利用兩個濾波器來分別進行一低通濾波操作以及一帶通濾波操作,因此節省了該無線收發系統的製作成本。
在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,硬體製造商可能會用不同的名詞來稱呼同一個元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及後續的請求項當中所提及的「包含」係為一開放式的用語,故應解釋成「包含但不限定於」。此外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段,因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可直接電氣連接於該第二裝置,或者透過其他裝置或連接手段間接地電氣連接至該第二裝置。
請參考第1圖。第1圖所示係依據本發明一種濾波裝置100之一實施例示意圖。濾波裝置100包含有一放大電路102、一電容性電路104、一電阻性電路106以及複數個開關108a-108n。電容性電路102係用來於一第一電容組態與一第二電容組態之間進行切換以耦接於放大電路102,其中該第一電容組態係不同於該第二電容組態。該電阻性電路104係用來於一第一電阻組態與一第二電阻組態之間進行切換以耦接於放大電路102,其中該第一電阻組態係不同於該第二電阻組態,其中當電容性電路104為該第一電容組態以及電阻性電路106為該第一電阻組態時,濾波裝置100係用來進行一第一濾波處理,以及當電容性電路104為該第二電容組態以及電阻性電路106為該第二電阻組態時,濾波裝置100係用來進行不同於該第一濾波處理之一第二濾波處理。請注意,在本實施例中,該第一濾波處理為一帶通濾波處理,以及該第二濾波處理為一低通濾波處理。進一步而言,濾波裝置100係設置在一無線收發系統中,當該無線收發系統操作在一接收模式時,濾波裝置100會被切換至進行該第一濾波處理(即該帶通濾波處理)的操作模式以將一接收到的無線信號進行帶通濾波處理,並將一濾波後的信號傳送至該收發系統中的一處理電路(未顯示)來進行後續的信號處理。反之,當該無線收發系統操作在一傳送模式時,濾波裝置100會被切換至進行該第二濾波處理(即該低通濾波處理)的操作模式以將一待傳送信號進行濾波以產生一無線傳送信號。
依據本發明的實施例所示,放大電路102可以係一差動式(Differential)的運算放大器,故其會具有一第一輸入端Ni+、一第二 輸入端Ni-、一第一輸出端No-以及一第二輸出端No+。此外,本實施例的電容性電路104包含有一第一部分電容性電路1042、一第二部分電容性電路1044、一第三部分電容性電路1046以及一第四部分電容性電路1048。電阻性電路106包含有一第一部分電阻性電路1062、一第二部分電阻性電路1064、一第三部分電阻性電路1066、一第四部分電阻性電路1068、一第五部分電阻性電路1070、一第六部分電阻性電路1072、一第七部分電阻性電路1074以及一第八部分電阻性電路1076。第一部分電容性電路1042係耦接於放大電路102的第一輸入端Ni+與第一輸出端No-之間。第二部分電容性電路1044係耦接在濾波裝置100的端點N1和端點N2之間。第三部分電容性電路1046係耦接於放大電路102的第二輸入端Ni-與第二輸出端No+之間。第四部分電容性電路1048係耦接在濾波裝置100的端點N3和端點N4之間。此外,第一部分電阻性電路1062係耦接在濾波裝置100的一第一信號輸入端點Nin1和一端點N5之間。第二部分電阻性電路1064係耦接在濾波裝置100的端點N5和一端點N7之間。第三部分電阻性電路1066係耦接在端點N5和第一輸出端No-之間。第四部分電阻性電路1068係耦接在濾波裝置100的一端點N9和一端點N11之間。第五部分電阻性電路1070係耦接在濾波裝置100的一第二信號輸入端點Nin2和一端點N6之間。第六部分電阻性電路1072係耦接在濾波裝置100的端點N6和一端點N8之間。第七部分電阻性電路1074係耦接在端點N6和第二輸出端No+之間。第八部分電阻性電路1076係耦接在濾波裝置100的一端點N10和一端點N12之間。請注意,在本實施例中,端點N11 和N12係耦接於放大電路102的第一輸出端No-以及第二輸出端No+,用來將放大電路102所產生的輸出信號Vo的虛部信號(即jVo)回饋至端點N11和N12。
另一方面,第一開關108a係耦接在端點N5和端點N1之間。第二開關108b係耦接在端點N1和第一輸出端No-之間。第三開關108c係耦接在端點N1和端點N3之間。第四開關108d係耦接在端點N2和第一輸入端Ni+之間。第五開關108e係耦接在端點N6和端點N4之間。第六開關108f係耦接在端點N4和第二輸出端No+之間。第七開關108g係耦接在端點N4和端點N2之間。第八開關108h係耦接在端點N3和第二輸入端Ni-之間。第九開關108i係耦接在端點N5和第一輸入端Ni+之間。第十開關108j係耦接在端點N7和第一輸入端Ni+之間。第十一開關108k係耦接在端點N9和端點N5之間。第十二開關1081係耦接在端點N6和第二輸入端Ni-之間。第十三開關108m係耦接在端點N8和第二輸入端Ni-之間。第十四開關108n係耦接在端點N10和端點N6之間。
請參考第2圖以及第3圖。第2圖所示係依據本發明濾波裝置100操作在一帶通濾波處理模式時的一實施例示意圖。第3圖所示係依據本發明濾波裝置100操作在一低通濾波處理模式時的一實施例示意圖。當濾波裝置100操作在該帶通濾波處理模式時,電容性電路104係操作在該第一電容組態以及電阻性電路106係操作在該第一電阻組態。換句話說,當濾波裝置100操作在該帶通濾波處理模式時,第一開關108a、第三開關108c、第五開關108e、第七開關108g、第十開關108j、第十三開關108m會關閉(Switch off),而 第二開關108b、第四開關108d、第六開關108f以及第八開關108h、第九開關108i、第十一開關108k、第十二開關1081以及第十四開關108n會開啟(Switch on),如第2圖所示。反之,當濾波裝置100操作在該低通濾波處理模式時,第一開關108a、第三開關108c、第五開關108e、第七開關108g、第十開關108j、第十三開關108m會開啟,而第二開關108b、第四開關108d、第六開關108f以及第八開關108h、第九開關108i、第十一開關108k、第十二開關1081以及第十四開關108n會關閉,如第3圖所示。請注意,本實施例所述的該帶通濾波處理係指濾除一段大於零頻率的頻帶之外的信號,而該低通濾波處理係指濾除一段包含有零頻率的頻帶之外的信號。請注意,當濾波裝置100操作在該帶通濾波處理模式時,其亦可以切換為一單端的帶通濾波器。換句話說,當濾波裝置100操作在單端的帶通濾波處理模式時,放大電路102的第一輸入端Ni+會用來接收無線信號,第二輸入端Ni-會連接至一接地電壓,而第一輸出端No-係用來輸出信號。
請參考第4圖。第4圖所示係本發明放大電路102以及電容性電路104的一積體電路佈局圖(Layout)400之一實施例示意圖。請注意,為了簡化起見,第4圖中並未繪示出電阻性電路106的佈局圖。從第4圖的積體電路佈局圖400可以看出來,本實施例放大電路102以及電容性電路104的設計係以一大致上對稱的方式來佈局,亦即第4圖的一區分線402左右兩半的佈局係大致上對稱的。進一步而言,為了使得濾波裝置100操作在該帶通濾波模式以及該低通濾波模式時,其所使用到的電容性電路都可以呈現出完全對稱的分佈, 第一電容性電路1042的一第一佈局層、第二電容性電路1044的該第一佈局層、第三電容性電路1046的該第一佈局層以及第四電容性電路1048的該第一佈局層除了設置在同一層的佈局層上(例如積體電路中最底層(Bottom)的金屬佈局層,為了簡化起見,以下段落都將該第一佈局層視為積體電路的最底金屬層B)之外,第一電容性電路1042的該第一佈局層以及第二電容性電路1044的該第一佈局層還必須設置在較靠近第4圖的區分線402的右內側部分(即用來耦接於放大電路102的第一輸入端Ni+),且第三電容性電路1046的該第一佈局層以及第四電容性電路1048的該第一佈局層則必須設置在較靠近第4圖的區分線402的左內側部分(即用來耦接於放大電路102的第二輸入端Ni-)。此外,第一電容性電路1042的一第二佈局層、第二電容性電路1044的該第二佈局層、第三電容性電路1046的該第二佈局層以及第四電容性電路1048的該第二佈局層除了設置在另一層的佈局層上(例如積體電路中最高層(Top)的金屬佈局層,為了簡化起見,以下段落都將該第二佈局層視為積體電路的最高金屬層T)之外,第一電容性電路1042的該第二佈局層以及第二電容性電路1044的該第二佈局層還必須設置在較靠近第4圖的區分線402的右外側部分(即用來耦接於放大電路102的第一輸出端No-),且第三電容性電路1046的該第二佈局層以及第四電容性電路1046的該第二佈局層則必須設置在較靠近第4圖的區分線402的左外側部分(即用來耦接於放大電路102的第二輸出端No+)。請注意,本發明並不受限於該第一佈局層為積體電路的最低金屬層以及該第二佈局層為積體電路的最高金屬,只要該第一佈局層與該第二佈局 層處於不同的金屬層均屬於本發明的範疇所在。
此外,第一開關108a係耦接在第二電容性電路1044的最高金屬層T以及第四電容性電路1048的最底金屬層B之間。第二開關108b係耦接在第一電容性電路1042的最高金屬層T以及第二電容性電路1042的最高金屬層T之間。第三開關108c係耦接在第二電容性電路1044的最高金屬層T以及第四電容性電路1048的最底金屬層B之間。第四開關108d係耦接在第一電容性電路1042的最底金屬層B以及第二電容性電路1044的最底金屬層B之間。第五開關108e係耦接在第四電容性電路1048的最高金屬層T以及第二電容性電路1044的最底金屬層B之間。第六開關108f係耦接在第三電容性電路1046的最高金屬層T以及第四電容性電路1048的最高金屬層T之間。第七開關108g係耦接在第二電容性電路1044的最底金屬層B以及第四電容性電路1048的最高金屬層T之間。第八開關108h係耦接在第三電容性電路1046的最底金屬層B以及第四電容性電路1048的最底金屬層B之間。從第4圖可以看出,本實施例耦接在第一開關108a與第三開關108c之間的一傳輸線404以及耦接在第五開關108e與第七開關108g之間的一傳輸線406係相互交錯(但不相連)在區分線402上。因此,無論濾波裝置100操作在該帶通濾波模式以及該低通濾波模式時,其電容性電路104的該第一電容組態以及該第二電容組態都可以處於完全對稱的狀態。
另一方面,從上述第1圖以及第4圖亦可以看到本實施例的第一電容性電路1042以及第三電容性電路1046都是由一顆電容器來組成,而第二電容性電路1044以及第四電容性電路1048則是由多 顆電容器並聯而成。在此實施例中,第二電容性電路1044以及第四電容性電路1048的電容器個數都係第一電容性電路1042(或第三電容性電路1046)的電容器個數的整數倍。換句話說,第一電容性電路1042或第三電容性電路1046的電容器可視為本實施例電容性電路104中具有最小電容值的電容器。請注意,本發明並不受限於上述實施例,只要是第二電容性電路1044的電容值大於第一電容性電路1042,以及/或第四電容性電路1048的電容值大於第三電容性電路1046均屬於本發明的範疇所在。以下所述係有關於如何決定第一電容性電路1042以及第二電容性電路1044(或第三電容性電路1046以及第四電容性電路1048)的電容值的方法:請參考第5圖。第5圖所示係依據本發明一差動式的低通濾波器500之一實施例示意圖。低通濾波器500包含有一差動放大器502、複數個電容器504a-504d以及複數個電阻器506a-506f,其中電容器504a、504b係分別相同於電容器504c、504d,以及電阻器506a、506b、506c係分別相同於電阻器506d、506e、506f。若低通濾波器500的增益G=1,品質因數Q=0.76,則電容器504b的電容值必須是電容器504a的電容值的n倍,其中n可由以下方程式(1)計算出: 若取n=8,則電容器504b的電容值C2,LPF就是電容器504a的電容值C1,LPF的8倍。然而,由於低通濾波器500係一差動式的低通濾波器,因此當電容器504串接於電容器504d時,端點Np和Nn之間實際上只會等效於具有4倍的電容器504a的電容值,亦即 8C1,LPF//8C1,LPF=4C1,LPF。換句話說,依據本發明於第1圖和第4圖中所提出電容器的切換方法,若電容器504a以及電容器504c都係一顆具有C1,LPF的單位電容器,則電容器504b以及電容器504d分別只需兩顆單位電容器就可以使得端點Np和Nn之間具有4顆單位電容器,亦即4C1,LPF
另一方面,當上述差動式的低通濾波器500切換為一帶通濾波器時(即使用本發明第2圖的方法來達成),該帶通濾波器的回授電容的電容值CBPF則可以設計為具有3顆單位電容器的總和電容值,亦即將電容器504b的兩顆單位電容器都耦接在差動放大器502的第一輸入端(+)與第一輸出端(-)之間,以及將電容器504e的兩顆單位電容器都耦接在差動放大器502的第二輸入端(-)與第二輸出端(+)之間。因此,本實施例一共利用六顆單位電容器。
請注意,若將第5圖的實施例的n值設定為6,則電容器504b的電容值C2,LPF就是電容器504a的電容值C1,LPF的6倍。然而,由於低通濾波器500係一差動式的低通濾波器,因此當電容器504串接於電容器504d時,端點Np和Nn之間實際上只會等效於具有3倍的電容器504a的電容值,亦即6C1,LPF//6C1,LPF=3C1,LPF。因此,依據本發明於第1圖和第4圖中所提出電容器的切換方法,可以將電容器504a以及電容器504c設計為一顆具有0.5C1,LPF的單位電容器,以及將電容器504b以及電容器504d分別設計為3顆單位電容器,如此一來就可以使得端點Np和Nn之間具有的電容值為3C1,LPF。當將上述差動式的低通濾波器500切換為一帶通濾波器時(即使用本發明第2圖的方法來達成),該帶通濾波器的回授電容的 電容值CBPF則則可以設計為具有4顆單位電容器的總和電容值,亦即將電容器504b的3顆單位電容器都耦接在差動放大器502的第一輸入端(+)與第一輸出端(-)之間,以及將電容器504e的3顆單位電容器都耦接在差動放大器502的第二輸入端(-)與第二輸出端(+)之間。因此,本實施例一共利用8顆單位電容器。
另一方面,若將第5圖的實施例的n值設定為5,則電容器504b的電容值C2,LPF就是電容器504a的電容值C1,LPF的5倍。然而,由於低通濾波器500係一差動式的低通濾波器,因此當電容器504串接於電容器504d時,端點Np和Nn之間實際上只會等效於具有2.5倍的電容器504a的電容值,亦即5C1,LPF//5C1,LPF=2.5C1,LPF。因此,依據本發明於第1圖和第4圖中所提出電容器的切換方法,可以將電容器504a以及電容器504c設計為一顆具有0.25C1,LPF的單位電容器,以及將電容器504b以及電容器504d分別設計為5顆單位電容器,如此一來就可以使得端點Np和Nn之間具有的電容值為2.5C1,LPF。當將上述差動式的低通濾波器500切換為一帶通濾波器時(即使用本發明第2圖的方法來達成),該帶通濾波器的回授電容的電容值CBPF則可以設計為具有6顆單位電容器的總和電容值,亦即將電容器504b的5顆單位電容器都耦接在差動放大器502的第一輸入端(+)與第一輸出端(-)之間,以及將電容器504e的5顆單位電容器都耦接在差動放大器502的第二輸入端(-)與第二輸出端(+)之間。因此,本實施例一共利用12顆單位電容器。
綜上所述,假設電容器504b的電容值C2,LPF的最小公倍數為Csegment,則Csegment就是電路佈局時的一個電容單位值。接著,電容 器504a的電容值C1,LPF可以設計為K Csegment,其中K可以係小數。電容器504b的電容值C2,LPF可以設計為N Csegment,以及該帶通濾波器的回授電容的電容值CBPF則可以設計為(N+1) Csegment,其中N可以係整數。
從上述的實施例可以得知,經由本發明第2圖和第3圖所揭露電容和電阻的切換方式以及第5圖所揭露的電容設計方法,本發明實施例可只使用一差動放大器就可以達到一低通濾波操作以及一帶通濾波操作的效果。換句話說,本發明實施例的無線收發系統無需利用兩個濾波器來分別進行一低通濾波操作以及一帶通濾波操作,進而節省了該無線收發系統的製作成本。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100‧‧‧濾波裝置
102‧‧‧放大電路
104‧‧‧電容性電路
106‧‧‧電阻性電路
108a-108n‧‧‧開關
400‧‧‧積體電路佈局圖
402‧‧‧區分線
404、406‧‧‧傳輸線
500‧‧‧差動式的低通濾波器
502‧‧‧差動放大器
504a-504d‧‧‧電容器
506a-506f‧‧‧電阻器
1042、1044、1046、1048‧‧‧部分電容性電路
1062、1064、1066、1068、1070、1072、1074、1076‧‧‧部分電阻性電路
第1圖係本發明一種濾波裝置之一實施例示意圖。
第2圖係本發明一濾波裝置操作在一帶通濾波處理模式時的一實施例示意圖。
第3圖係本發明一濾波裝置操作在一低通濾波處理模式時的一實施例示意圖。
第4圖係本發明一放大電路以及一電容性電路的一積體電路佈局圖之一實施例示意圖。
第5圖係本發明一差動式的低通濾波器之一實施例示意圖。
100‧‧‧濾波裝置
102‧‧‧放大電路
104‧‧‧電容性電路
106‧‧‧電阻性電路
108a-108n‧‧‧開關
1042、1044、1046、1048‧‧‧部分電容性電路
1062、1064、1066、1068、1070、1072、1074、1076‧‧‧部分電阻性電路

Claims (13)

  1. 一種適用於一收發系統之濾波裝置,包含有:一電容性電路,用來於一第一電容組態與一第二電容組態之間進行切換以耦接於一放大電路,其中該第一電容組態不同於該第二電容組態;以及一電阻性電路,用來於一第一電阻組態與一第二電阻組態之間進行切換以耦接於該放大電路,其中該第一電阻組態不同於該第二電阻組態;其中當該電容性電路為該第一電容組態時,該濾波裝置對所接收之信號進行一第一濾波處理,以及當該電容性電路為該第二電容組態時,該濾波裝置對所傳送之信號進行一第二濾波處理。
  2. 如申請專利範圍第1項所述的濾波裝置,其中當該濾波裝置對所接收之信號進行該第一濾波處理時,該電阻性電路為該第一電阻組態,以及當該濾波裝置對所接收之信號進行該第二濾波處理時,該電阻性電路為該第二電阻組態。
  3. 如申請專利範圍第1項所述的濾波裝置,其中該第一濾波處理不同於該第二濾波處理。
  4. 如申請專利範圍第1項所述的濾波裝置,其中該放大電路具有一第一輸入端以及一第一輸出端,當該電容性電路操作在該第一電 容組態時,該電容性電路的一第一部分電容性電路耦接於該第一輸入端以及該第一輸出端之間。
  5. 如申請專利範圍第4項所述的濾波裝置,其中該放大電路另具有一第二輸入端,當該電容性電路操作在該第一電容組態時,該第二輸入端耦接於一參考電壓。
  6. 如申請專利範圍第4項所述的濾波裝置,其中該放大電路另具有一第二輸入端以及一第二輸出端,當該電容性電路操作在該第一電容組態時,該電容性電路中的一第二部分電容性電路耦接於該第二輸入端以及該第二輸出端之間。
  7. 如申請專利範圍第1項所述的濾波裝置,其中該放大電路具有一第一輸入端、一第二輸入端、一第一輸出端以及一第二輸出端,當該電容性電路操作在該第二電容組態時,該電容性電路中的一第一部分電容性電路耦接於該第一輸入端以及該第一輸出端之間,該電容性電路中的一第二部分電容性電路耦接於該濾波裝置的一第一信號輸入端點與一第二信號輸入端點之間,該電容性電路的一第三部分電容性電路耦接於該第二輸入端以及該第二輸出端之間,以及該電容性電路中的一第四部分電容性電路耦接於該第一信號輸入端點與該第二信號輸入端點之間。
  8. 如申請專利範圍第7項所述的濾波裝置,其中該第二部分電容性 電路的一電容值大於該第一部分電容性電路的一電容值,以及該第四部分電容性電路的一電容值大於該第三部分電容性電路的一電容值。
  9. 如申請專利範圍第7項所述的濾波裝置,其中當該電容性電路操作在該第一電容組態時,該電容性電路的該第一部分電容性電路以及該第二部分電容性電路均耦接於該第一輸入端以及該第一輸出端之間,以及該電容性電路的該第三部分電容性電路以及該第四部分電容性電路均耦接於該第二輸入端以及該第二輸出端之間。
  10. 如申請專利範圍第7項所述的濾波裝置,另包含有:一第一開關,耦接於該第一信號輸入端點與該第二部分電容性電路的一第一佈局層之間;一第二開關,耦接於該第一部分電容性電路的一第一佈局層與該第二部分電容性電路的該第一佈局層之間;一第三開關,耦接於該第二部分電容性電路的該第一佈局層與該第四部分電容性電路的一第一佈局層之間;一第四開關,耦接於該第一部分電容性電路的一第二佈局層與該第二部分電容性電路的一第二佈局層之間;一第五開關,耦接於該第二信號輸入端點與該第四部分電容性電路的一第二佈局層之間;一第六開關,耦接於該第三部分電容性電路的一第一佈局層與 該第四部分電容性電路的該第二佈局層之間;一第七開關,耦接於該第四部分電容性電路的該第二佈局層與該第二部分電容性電路的該第二佈局層之間;以及一第八開關,耦接於該第三部分電容性電路的該第二佈局層與該第四部分電容性電路的該第一佈局層之間;其中該第一部分電容性電路的該第一佈局層耦接於該第一輸出端,該第一部分電容性電路的該第二佈局層耦接於該第一輸入端、該第三部分電容性電路的該第一佈局層耦接於該第二輸出端,以及該第三部分電容性電路的該第二佈局層耦接於該第二輸入端。
  11. 如申請專利範圍第10項所述的濾波裝置,其中該第一部分電容性電路的該第一佈局層、該第二部分電容性電路的該第一佈局層、該第三部分電容性電路的該第一佈局層以及該第四部分電容性電路的該第二佈局層位於一第一積體電路佈局層,而該第一部分電容性電路的該第二佈局層、該第二部分電容性電路的該第二佈局層、該第三部分電容性電路的該第二佈局層以及該第四部分電容性電路的該第一佈局層位於一第二積體電路佈局層,其中該第一積體電路佈局層不同於該第二積體電路佈局層。
  12. 如申請專利範圍第10項所述的濾波裝置,其中當該電容性電路操作在該第一電容組態時,該第一開關、該第三開關、該第五開關以及該第七開關會關閉(Switch off),以及該第二開關、該第四 開關、該第六開關以及該第八開關會開啟(Switch on);以及當該電容性電路操作在該第二電容組態時,該第一開關、該第三開關、該第五開關以及該第七開關會開啟,以及該第二開關、該第四開關、該第六開關以及該第八開關會關閉。
  13. 如申請專利範圍第1項所述的濾波裝置,其中該第一濾波處理為一帶通濾波處理,以及該第二濾波處理為一低通濾波處理。
TW101120480A 2012-06-07 2012-06-07 收發系統之濾波裝置 TWI456915B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101120480A TWI456915B (zh) 2012-06-07 2012-06-07 收發系統之濾波裝置
US13/609,285 US8797097B2 (en) 2012-06-07 2012-09-11 Filtering device with low-pass filtering function and band-pass filtering function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101120480A TWI456915B (zh) 2012-06-07 2012-06-07 收發系統之濾波裝置

Publications (2)

Publication Number Publication Date
TW201351896A true TW201351896A (zh) 2013-12-16
TWI456915B TWI456915B (zh) 2014-10-11

Family

ID=49714793

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101120480A TWI456915B (zh) 2012-06-07 2012-06-07 收發系統之濾波裝置

Country Status (2)

Country Link
US (1) US8797097B2 (zh)
TW (1) TWI456915B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA3040089A1 (en) 2016-10-19 2018-04-26 Weir-Jones Engineering Consultants Ltd. Systems and methods for early warning of seismic events
US10340891B1 (en) * 2017-12-19 2019-07-02 Quantenna Communications, Inc. Differential elliptic filter with a single op-amp
TWI670946B (zh) * 2018-07-30 2019-09-01 瑞昱半導體股份有限公司 可縮短傳收器之運作模式過渡期間的傳收器控制電路
CN112751548B (zh) * 2019-10-31 2024-06-18 瑞昱半导体股份有限公司 滤波器以及运行方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8111097B1 (en) * 2009-05-10 2012-02-07 Cypress Semiconductor Corporation Device with reconfigurable continuous and discrete time functionality
US8260212B2 (en) * 2009-05-19 2012-09-04 Broadcom Corporation Method and system for a reconfigurable filter that is utilized by a RF transmitter and a RF receiver which are integrated on a single substrate
US8508291B1 (en) * 2012-04-02 2013-08-13 Kind Fahd University of Petroleum and Minerals Digitally programmable active-RC filter

Also Published As

Publication number Publication date
TWI456915B (zh) 2014-10-11
US20130328622A1 (en) 2013-12-12
US8797097B2 (en) 2014-08-05

Similar Documents

Publication Publication Date Title
US8649532B2 (en) Electronic volume circuit
US9172353B2 (en) Programmable filter
CN104935287B (zh) 射频接收器及其电感耦合单端输入差分输出低噪声放大器
EP2937996B1 (en) Low pass filter with common-mode noise reduction
TW201351896A (zh) 收發系統之濾波裝置
JP2020036281A (ja) 方向性結合器
CN108370239A (zh) 射频接收器
US9531341B2 (en) Method and apparatus for converting single-ended signals into differential signals
Horng Voltage-mode universal biquad with five inputs and two outputs using two current feedback amplifiers
TWI532064B (zh) 變壓器、射頻放大器及藉由變壓器以提供阻抗匹配的方法
JP5629680B2 (ja) ピンカードおよびそれを用いた試験装置
US20140247089A1 (en) Two Stage Source-Follower Based Filter
JP2014195189A (ja) 電力合成器および電力分配器
JP4708317B2 (ja) 電力分配合成回路
CN103490741B (zh) 收发***的滤波装置
TWI558098B (zh) 具有抑制射頻訊號干擾功能的音頻放大裝置
CN106415920A (zh) 移相电路
JP6845680B2 (ja) アナログスイッチ回路
JP6373543B2 (ja) 高周波スイッチ
JP4936963B2 (ja) 周波数可変増幅器
TWI550944B (zh) 一種用以阻擋高頻信號並使低頻信號通過之裝置
JP2013183031A (ja) インダクタ装置
TWI769051B (zh) 射頻裝置及其電感裝置
WO2021241050A1 (ja) 方向性結合器
TW201141090A (en) Signal transmitting/receiving circuit