TW201101677A - Class AB amplifier with resistive level-shifting circuitry - Google Patents

Class AB amplifier with resistive level-shifting circuitry Download PDF

Info

Publication number
TW201101677A
TW201101677A TW098143834A TW98143834A TW201101677A TW 201101677 A TW201101677 A TW 201101677A TW 098143834 A TW098143834 A TW 098143834A TW 98143834 A TW98143834 A TW 98143834A TW 201101677 A TW201101677 A TW 201101677A
Authority
TW
Taiwan
Prior art keywords
transistor
stage
signal
output
coupled
Prior art date
Application number
TW098143834A
Other languages
English (en)
Inventor
Cheng-Han Wang
Tzu-Wang Pan
Roger Brockenbrough
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201101677A publication Critical patent/TW201101677A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/307Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in push-pull amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Transceivers (AREA)

Description

201101677 六、發明說明: 【發明所屬之技術領域】 本發明大體而言係關於電子器件,且更具體言之,係關 於一種放大器。 【先前技術】 放大器常用於各種電子器件中以提供信號放大。不同類 型放大器可用於不同用途。舉例而言,諸如蜂巢式電話之 無線通佗益件可包括用於雙向通信之發射器及接收器。發 射器可利用驅動器放大器(DA)及功率放大器(pA”接收器 可利用低雜訊放大n(LNA),且發射器及接㈣可利用; 變增益放大器(VGA)。放大器亦可用於發射器及接收器内 之主動濾波器及其他電路區塊。 各類放大器可用於信號放A。A類放大器始終操作於線 !生區域中且可以較大功率消耗為代價而具有較佳線性。 B類放大器通常使用兩個互補輪出電晶體,其中每一輸出
電晶體一半時間接ϋ日—Jk. ni BB 通且+時間關斷。B類放大器具有比 A類放大器低的功_,但可歸因於一輸出電晶體之接 通不匹配另一輸出電晶體之關斷而易發生交越失真 (雷ri°ver dlst°rtl°n)。AB類放大器亦使用兩個互補輸出 ::體(類似於B類放大器),雖然其中每一輸出電晶體在 …:的時間中接通以便減少交越失真。AB類放大器 可k供線性與功率消耗之間的良好折衷。 【實施方式】 例子 詞語「例示性」在本文中以意謂「充當-實例、 J45472.doc 201101677 文中“述具有電阻式位準位移電路之ΑΒ類放大器。 類放大器可用於各種電子器件,諸如無線通信器件、 蜂巢式電話、個人數位助理(pDA)、掌上型器件、無線數 據機、膝上型電腦、無線電話、藍芽器件、廣播接收器 等為π楚起見,下文描述用於無線通信器件之AB類放 大器的使用。
Ο 圊1展示無線通信器们⑻之方塊圖,無線通信器件1〇〇 可為蜂巢式電話或某—其他器件。在圖4所示之例示性 料中,無線器件⑽包括收發^概具有用以儲存資料 及程式碼之記憶體172的資料處理器17G。收發器m包括 f援雙向通信之接收器130及發射器150。大體而言,無線 益件100可包括用於任何數目之通信系統及頻帶的任何數 目之接收器及任何數目之發射器。 接收器或發射器可以超外差(super_heterodyne)架構或直 接轉換架構來實施。在超外差架構巾,信號係在多個級中 於射頻(RF)與基頻之間進行頻率轉換,例如,在一個級中 自射頻(RF)轉換至中頻(IF),且接著在接收器之另一個級 中自IF轉換至基頻。在直接轉換架構中,信號係在一個級 中於RF與基頻之間進行頻率轉換。超外差及直接轉換架構 可使用不同電路區塊及/或具有不同需求。在圖丨中所示之 例示性設計中,接收器130及發射器15〇係以直接轉換架構 來實施。 145472.doc 201101677 在接收路徑中’天線11〇接收由基地台及/或其他發射器 台所發射之信號且提供一接收之RF信號,其經由雙工器或 開關122而投送並被提供至接收器丨3〇。在接收器丨3〇中, 所接收之RF信號由低雜訊放大器Lna(132)放大並由濾波器 134渡波以獲得!^;輸入信號。降頻轉換器136藉由來自l〇信 號產生器164之同相及正交接收局部振盪器信號(][及q rx l〇 信號)降頻轉換RF輸入信號並提供〗及q降頻轉換之信號。 主動低通濾波器140a及140b分別濾波I及Q降頻轉換之信號 以移除影像及帶外雜訊,並提供!及q濾波之信號。放大器 (Amp) 142a及142b分別放大I及Q濾波之信號以獲得所要的 信號振幅’並提供I及Q輸入基頻信號至資料處理器17〇。 在發射路徑中,資料處理器i 70處理待發射之資料並提 供I及Q輸出基頻信號至發射器150。在發射器150中,主動 低通爐、波器152a及152b分別濾波I及Q輸出基頻信號以移除 由先前數位至類比轉換所引起之影像。放大器154a及154b 分別放大來自主動低通濾波器152a及152b之信號,且提供 I及Q放大之信號。升頻轉換器156藉由來自LO信號產生器 164之I及Q發射(TX)LO信號升頻轉換I及Q放大之信號並提 供升頻轉換之信號。濾波器158濾波升頻轉換之信號以移 除由頻率升頻轉換引起之影像以及接收頻帶中之雜訊。功 率放大器(PA)160放大來自濾波器158之信號以獲得所要輸 出功率位準並提供一發射rF信號。該發射RF信號經由雙 工器或開關12 2而投送並經由天線11 〇發射。
LO信號產生器164產生用於頻率降頻轉換之I及Q RX LO 145472.doc 201101677 信號以及用於頻率升頻轉換之][及Q TX LO信號。鎖相迴路 (PLL)162接收來自資料處理器ι7〇之時序資訊,並產生用 以調整來自LO信號產生器164之τχ LO信號及RX LO信號 的頻率及/或相位之控制信號。 圖1展示收發器之例示性設計。大體而言,發射器及接 收器中信號之調節可藉由放大器、濾波器、升頻轉換器、 降頻轉換器等之一或多個級來執行。此等電路區塊可與圖 ❹ 1中所示之組態不同地配置。此外,圖1中未展示之其他電 路區塊亦可用以調節發射器及接收器中之信號。亦可省略 圖1中之一些電路區塊。可在一或多個類比積體電路(IC)、 RF IC(RFIC)、混合信號1€:等上實施整個收發器12〇或收發 益120之一部分。 如圖1中所示,發射器及接收器可包括各種放大器。此 外’主動低通濾波器140a、l4〇b、l52a及152b亦可包括放 大器。每一放大器可以各種不同設計來實施。 Q 圖2展示具有電阻式位準位移電路之AB類放大器200之 例示性汉s十的方塊圖。放大器2〇〇可用於圖丄中所示之放大 器及電路區塊中之任一者。在圖2中所示之例示性設計 中,AB類放大器200包括輸入級21〇、電阻式位準位移級 220、AB類輸出級230、位準位移器偏壓電路24〇及輸出共 模(OCM)反饋電路250。 輸入級210接收並放大一輸入信號,並提供第—驅動 信號K/rp ’其為P通道傳信。輸入級21 〇可以共源極放大器 級、共閘極放大器級、AB類放大器級等來實施。電阻式 145472.doc 201101677 位準位移級220接收信號,並產生第二驅動信號, 其為N通道傳信。在級220中’ N通道金氧半導體(nm〇S) 電晶體222之源極耦接至電路接地端且其閘極接收偏壓電 壓«。術語「電晶體」及「器件」常常互換地使用。具 有電阻值R之電阻器226之一端耗接至NMO S電晶體2 2 2之 沒極且另一端接收匕叩信號。 位準位移器偏壓電路240產生F心電壓以獲得在電阻器 226上之所要電壓降,使得信號自信號位準位移或 偏移所要量。詳言之,在NM0S電晶體222之閘極處施加的 電壓導致位準位移電流夂流過電阻器226 ^ 6α信號藉 由電阻器226上之電壓降而位準位移且可表示為. 方程式(1) 目標靜態電
Kim =Κύρ ~ Is . R Τ'產生K心”#號以獲得用於ab類輸出級23 〇之 流’如下文所描述。
AB類輸出級230接收及^,”信號並提供一輸出信號 。輸出級230可包括一或多對互補輸出電晶體。^及 號為互補輸出電晶體之輸入信號,如下文所描述。 輸出共模反饋電路250接收一目標輪出共模電壓u 來自輸出級230之L信號並產生用於輸入級21〇之共模控 制電壓K,。電路25G操作於—亦包括輸人級…及輸出級 230之反饋迴路中。該反饋迴路調整用於輸人級㈣之% 電壓以獲得信號之目標平均電壓。 P 圖2展示AB類放大器200之簡化方塊圖。大體而言,輸 入級加、電阻式位準位移級勝輪出級23〇、位準位移 145472.doc 201101677 器偏壓電路240及輸出共模反饋電路250可以各種單端及差 動設計來實施。此外,此等級及電路可以各種類型的電晶 體來實施。下文描述具有互補金氧半導體(CMOS)電晶體 .之AB類放大器200之例示性設計。 圖3 A展示具有電阻式位準位移電路之差動ab類放大器 300之例示性設計的示意圖。AB類放大器300包括輸入級 3 10、電阻式位準位移級320、AB類輸出級3 3 0、位準位移 器偏壓電路340及輸出共模反饋電路350。圖3A中之區塊 310至350可分別對應於圖2中之區塊210至250。輸入級310 接收一由匕叩及信號組成之差動輸入信號。輸出級33〇 提供一由F。吟及Γ。❿信號組成之差動輸出信號。 在輸入級310中,NMOS電晶體312及314耦接為一差動 對,且其源極耦接在一起且其閘極分別接收&印及匕⑽信 號。電流源311耦接於NMOS電晶體312及3 14之源極與電路 接地端之間且提供一偏置電流八。p通道M〇s(pM〇s)電晶 〇 體3 16及31 8之源極耦接至電源供應電壓,其閘極接收 來自反饋電路350之電壓,且其;;及極分別輕接至NM〇s 電晶體312及314之汲極。PMOS電晶體31 6及31 8之汲極分 '別提供及匕rp2驅動信號。 - 在電阻式位準位移級320中,NMOS電晶體322及324之源 極耦接至電路接地端,其閘極接收來自偏壓電路34〇之 電壓,且其汲極分別耦接至節點a及B。電阻器3託之 而麵接至郎點A及另一端接收匕〜信號。電阻器328之一 端耦接至節點B及另一端接收厂心W信號。NMOS電晶體322 U5472.doc 201101677 及324之沒極分別提供&⑻及匕^驅動信號。 在輸出級330中,NMOS電晶體332及342之源極耦接至電 路接地端且其閘極分別接收匕㈤及信號。補償電路 (Comp Ckt)334耦接於NMOS電晶體332之汲極與閘極之 間。補償電路344耦接於NMOS電晶體342之汲極與閘極之 間。每一補償電路可以與電容器串聯耦接之電阻器來實 施。PMOS電晶體336及346之源極耦接至厂仙供應電壓,其 閘極分別接收匕…及匕…信號,且其汲極分別耦接至 NMOS電晶體332及342之汲極。PMOS電晶體336及346之 沒極分別提供及信號。 AB類放大器3〇〇如下進行操作。nM〇s電晶體312及314 放大及信號’並為輸出級33〇中iPM〇s電晶體336 及346提供匕…及厂〜2驅動信號。PMOS電晶體316及3 18為 NMOS電晶體312及314提供有效負載’且亦為h…及匕… 信號提供信號驅動。電阻式位準位移級32〇接收匕…及 驅動信號,且產生用於輸出級330中之NMOS電晶體 332及342的及驅動信號。匕…及言號驅動第 一 AB類輪出分支中之第一對互補MOS電晶體332及330, 第一 AB類輪出分支提供厂。_信號^ 6…及匕⑻信號驅動第 一 AB類輪出分支中之第二對互補M〇s電晶體μ?及, 第二AB類輸出分支提供匕_信號。 位準位移器偏壓電路340產生用kNM〇s電晶體322及324 之㈣電壓以獲得電阻器326及328上之所要電壓降。匕… 及匕信號分別自及信號位準位移所要量。 145472.doc 201101677 及信號分別設定NMOS電晶體332及342之閘極偏壓電 壓,以獲得用於兩個AB類輸出分支中之每一者的目標靜 態電流A。
輸出共模反饋電路350自輸出級330接收厂„_及匕_信 號,且產生用於PMOS電晶體316及318之Femp偏壓電壓以 獲得目標輸出共模電壓,其為K utp 7outn 信號之所要 平均電壓。 圖3B展示具有電阻式位準位移電路之差動AB類放大器 302之例示性設計的示意圖。除電阻式位準位移級320及位 準位移器偏壓電路340外,AB類放大器302包括圖3A中之 AB類放大器300中的所有級及電路,電阻式位準位移級 3 20及位準位移器偏壓電路340分別由電阻式位準位移級 321及位準位移器偏壓電路341替代。級321包括NMOS電晶 體322及324以及電阻器326及328,其如上文針對圖3A所描 述而耦接。級321進一步包括PMOS電晶體362及364, PMOS電晶體362及364之源極耦接至6〇供應電壓,其閘極 耦接在一起並接收來自偏壓電路341之心_偏壓電壓,且 其汲極分別耦接至電阻器326及328。PMOS電晶體362為電 阻器326提供一位準位移電流。類似地,PMOS電晶體364 為電阻器328提供一位準位移電流/,。此避免PMOS電晶體 316及318分別為電阻器326及328提供位準位移電流,此 可改良效能。如下文所描述,電壓可由位準位移器偏 壓電路341產生。 圖3A及圖3B展示差動AB類放大器之兩個例示性設計, 145472.doc 11 · 201101677 差動AB類放大器亦可以其他例示性設計來實施。輸入級 310可以如圖3八及圖36中所示之共射-共基放大器((^%〇(^ amplifier)來實施。輸入級310亦可以一由用於差動對之 PMOS電晶體及用於負載之NMOS電晶體組成之互補共射_ 共基放大器來實施’例如,如圖6中所示。電阻式位準位 移級320及321、AB類輸出級330、位準位移器偏壓電路 340及341及輸出共模反饋電路350亦可以其他方式來實 施0 圖4A展示位準位移器偏壓電路34〇a之例示性設計的示意 圖,位準位移器偏壓電路340a可用於圖3A中之位準位移器 偏壓電路340。在此例示性設計中,位準位移器偏壓電路 340a包括複本輸入級410、複本電阻式位準位移級42〇、複 本輸出級430及反饋放大器級440。 複本輸入級410包括電流源41 1及PMOS電晶體416,其分 別為圖3 A中之輸入級3 1 〇中的電流源3 11及pm〇s電晶體 316之複本。PMOS電晶體416作為二極體而連接,且其源 極耦接至心0供應電壓,其閘極耦接至其汲極,且其汲極 提供6…驅動電壓。電流源411的一端耦接至pM〇s電晶體 416之汲極’且另一端耦接至電路接地端。 複本電阻式位準位移級420包括NM〇s電晶體422及電阻 器426,其分別為圖3A中之電阻式位準位移級32〇中的 NMOS電晶體322及電阻器326之複本。NM〇s電晶體422之 源極耦接至電路接地端,其閘極接收電壓,且其汲極 提供匕…驅動電壓。電阻器426的—端耦接至nm〇s電晶體 145472.doc -12- 201101677 416之汲極,且另一端耦接至NMOS電晶體422之汲極。 複本輸出級430包括NM0S電晶體432、補償電路434及 PMOS電晶體436,其分別為圖3A中之輸出級330中的 ^ NMOS電晶體332、補償電路334及PMOS電晶體336之複 本。NMOS電晶體432之源極耦接至電路接地端且其閘極耦 接至NMOS電晶體422之汲極。補償電路434耦接於NMOS 電晶體432之閘極與汲極之間。PMOS電晶體436之源極耦 接至心^供應電壓,其閘極耦接至PMOS電晶體416之閘 ^ 極,且其汲極耦接至NMOS電晶體432之汲極。 反饋放大器級440包括NMOS電晶體442及PMOS電晶體 446。NMOS電晶體442之源極耦接至電路接地端,且其閘 極耦接至其汲極並進一步耦接至NMOS電晶體422之閘極。 PMOS電晶體446之源極耦接至心^供應電壓,其閘極耦接 至PMOS電晶體436之汲極,且其汲極耦接至NMOS電晶體 442之汲極。MOS電晶體442及446之汲極提供電壓。 q 在一例示性設計中,圖4Α中之位準位移器偏壓電路340a 中之MOS電晶體具有與圖3A中之AB類放大器300中的相應 MOS電晶體相同之尺寸(且因此具有與其相同之電流)。在 ' 另一例示性設計中,位準位移器偏壓電路340a中之MOS電 . 晶體可具有比AB類放大器300中之相應MOS電晶體之尺寸 小(或大)的尺寸。舉例而言,圖4A中之每一 MOS電晶體可 具有圖3A中之相應MOS電晶體之尺寸的1/M的尺寸,以便 按因子Μ縮小電流。較小電晶體尺寸可導致較小電流流過 位準位移器偏壓電路340a中之MOS電晶體,此可減少偏壓 145472.doc •13- 201101677 電路340a之功率消耗。若經過NMOS電晶體422之電流被按 因子Μ縮小,則與圖3A中之電阻器326及328相比,電阻器 426可按因子Μ放大,以便獲得在此等電阻器上之相同電 壓降。 位準位移器偏壓電路340a如下進行操作。PMOS電晶體 4 16及436耦接為電流鏡且其汲極電流可表示為:
Iqr=^-Iir 方程式(2) 其中/;>為?]^108電晶體416之汲極電流, /y為PMOS電晶體436之汲極電流,且 K為PMOS電晶體436之尺寸與?]^108電晶體416之尺寸 的比。 為由MOS電晶體432及436組成之AB類輸出級之靜態 電流。PMOS電晶體41 6之汲極電流可表示為: hr=hr+hr 方程式(3) 其中為經過電流源411之電流,且’ /„為經過電阻器426之電流。 將負反饋迴路用以產生用於NMOS電晶體422之厂—5„電 壓。負反饋迴路以電壓起始,接著經過作為具有負增 益之第一共源極放大器級之NMOS電晶體422,接著經過作 為具有負增益之第二共源極放大器級之NMOS電晶體432, 接著經過作為具有負增益之第三共源極放大器級之PMOS 電晶體446,且接著以作為單一增益缓衝器級之NMOS電晶 體442終止。負反饋迴路因此包括三個負增益級,且將補 償電路434用以確保反饋迴路之穩定性。 145472.doc -14- 201101677 所要靜態電流V可藉由以下步驟獲得:(i)選擇‘及/ί;•之 合適值;及(ii)選擇適當電晶體尺寸比Κ,如方程式(1)及 (2)中所示。負反饋迴路產生⑽電壓,使得NMOS電晶體 422可提供電壓,使得NMOS電晶體432將汲取靜態電 流/^。圖4Α中之位準位移器偏壓電路340a中的MOS電晶體 可與圖3A中之AB類放大器300中的相應MOS電晶體匹配以 便最小化偏移。圖4A中之NMOS電晶體422及442以及圖3A 中之NMOS電晶體322及324形成電流鏡,且經過此等 NMOS電晶體之電流匹配。由於圖4A中之NMOS電晶體422 及432與圖3A中之NMOS電晶體322及332匹配,所以經過 NMOS電晶體332之靜態電流/9為經過NMOS電晶體432之靜 態電流/y的縮放版本。々與心之間的縮放因子可基於 NMOS電晶體332之尺寸與NMOS電晶體432之尺寸.的比來 設定。 位準位移器偏壓電路340a因此可產生電壓以:⑴為 AB類放大器300中之Frfrn/及Fdr„2電壓提供適當位準位移; 及(ii)設定AB類放大器300中之NMOS電晶體332及342的靜 態電流八。可藉由設定圖4A中之電流源411的電流‘及選 擇合適之電晶體尺寸比而獲得目標靜態電流'。在一例示 性設計中,靜態電流八可為固定值且可基於來自AB類放大 器300之輸出信號的要求而加以選擇。在另一例示性設計 中,靜態電流可為一可組態值且可基於輸出信號特性而 加以調整。舉例而言,小靜態電流A可用於小輸出信號位 準,且大靜態電流可用於大輸出信號位準。 145472.doc -15- 201101677 圖4B展示圖3B中之位準位移器偏壓電路341之例示性設 計的示意圖。在此例示性設計中,除複本電阻式位準位移 級420外,位準位移器偏壓電路341包括圖4A中所示之所有 級,複本電阻式位準位移級420被複本電阻式位準位移級 421替代。級421包括NMOS電晶體422及電阻器426,其如 上文針對圖4A所描述而耦接。級421進一步包括NMOS電 晶體424以及PMOS電晶體462及464。NMOS電晶體424之 閘極接收厂6&„電壓,其源極耦接至電路接地端,且其汲極 耦接至PMOS電晶體464之汲極。PMOS電晶體462及464之 源極耦接至供應電壓且其閘極耦接在一起並提供 電壓。PMOS電晶體462之汲極耦接至電阻器426之一端。 NMOS電晶體424提供一匹配經過NMOS電晶體422之電 流的位準位移電流八〆PMOS電晶體462及464耦接為一電 流鏡,且每一 PMOS電晶體提供位準位移電流。因此由 PMOS電晶體462而非PMOS電晶體416來提供經過電阻器 426之電流,此可改良效能。在此例示性設計中, K hq 〇 再次參看圖3B,可將來自圖4B中之位準位移器偏壓電 路341之⑷^電壓提供至電阻式位準位移級321中的PMOS 電晶體362及364之閘極。PMOS電晶體362可為電阻器326 提供/,位準位移電流。類似地,PMOS電晶體364可為電阻 器328提供/s位準位移電流。此可改良AB類放大器302之效 能。 圖5展示位準位移器偏壓電路340b之另一例示性設計之 145472.doc -16- 201101677 示意圖,位準位移器偏壓電路340b亦可用於圖3A中之位準 位移器偏壓電路340。在此例示性設計中,位準位移器偏 壓電路340b包括複本輸入級5 10、複本電阻式位準位移級 520、複本輸出級530及反饋放大器級540。 複本輸入級510包括電流源511、NMOS電晶體512及 PMOS電晶體516,其分別為圖3A中之輸入級310中之電流 源311、NMOS電晶體312及PMOS電晶體316的複本。 NMOS電晶體512之源極耦接至電流源511之一端,其閘極 接收輸入共核電壓Rcot且其汲·極提供驅動電壓。厂iem電 壓為提供至圖3A中之AB類放大器300的及信號之平 均電壓。電流源5 11之另一端耦接至電路接地端。PMOS電 晶體5 1 6之源極耦接至供應電壓,其閘極耦接至其汲 極,且其汲極耦接至NMOS電晶體512之汲極。 複本電阻式位準位移級520包括NMOS電晶體522及電阻 器526,其分別為圖3A中之NMOS電晶體322及電阻器326 的複本。複本輸出級530包括NMOS電晶體532、補償電路 534及PMOS電晶體536,其分別為圖3A中之NMOS電晶體 332、補償電路334及PMOS電晶體336的複本。MOS電晶體 522、532及536、電阻器526以及補償電路534以與圖4A中 之MOS電晶體422、432及436、電阻器426以及補償電路 434相同之方式而耦接。 反饋放大器級540包括耦接為差動對之PMOS電晶體546 及548。PMOS電晶體548之閘極耦接至PMOS電晶體536之 汲極,且PMOS電晶體546之閘極接收電壓。電流源 145472.doc •17- 201101677 550的一端耦接至PMOS電晶體546及548之源極且另一端耦 接至6/)供應電壓。NM0S電晶體542及544之源極耦接至 電路接地端,其閘極耦接在一起並耦接至NMOS電晶體542 之汲極,且其汲極分別耦接至PM0S電晶體546及548之汲 極。NMOS電晶體544之汲極耦接至NMOS電晶體522之閘 極且亦提供電壓。 位準位移器偏壓電路340b中之M0S電晶體偏壓於與AB 類放大器300中之相應MOS電晶體相同之DC電壓處。向 NMOS電晶體512之閘極施加與由圖3A中之NMOS電晶體 3 12及3 14觀測到的電壓相同的輸入共模電壓。PMOS電晶 體546及548將PMOS電晶體536之汲極電壓設定為與由圖 3A中之PMOS電晶體336及346觀測到的電壓相同的電 壓。可藉由以與AB類放大器300中之相應MOS電晶體相同 之DC電壓操作的位準位移器偏壓電路340b中之MOS電晶 體更準確地產生電壓。 位準位移器偏壓電路340b如下進行操作。PMOS電晶體 5 16及5 36耦接為一電流鏡且其汲極電流可如方程式(2)中所 示。將負反饋迴路用以產生用於NMOS電晶體522之 電壓。負反饋迴路起始於電壓,接著經過NMOS電晶 體522,且接著經過NMOS電晶體532,接著經過PMOS電 晶體548,接著終止於NMOS電晶體544。由PMOS電晶體 546及548組成之差動對以及由NMOS電晶體542及544組成 之有效負載可提供與圖4A中之具有NMOS電晶體442及 PMOS電晶體446的反饋放大器級440之例示性設計相比的 145472.doc -18- 201101677 改良效能。 負反饋迴路產生電壓,使得NMOS電晶體522可提 供電壓,使得NMOS電晶體532將汲取靜態電流Jy。圖 , 5中之NMOS電晶體522及圖3A中之NMOS電晶體322及324 形成電流鏡,且經過此等NMOS電晶體之電流匹配。由於 圖5中之NMOS電晶體522及532匹配圖3A中之NMOS電晶體 3 22及3 32,所以經過NMOS電晶體332之靜態電流/g為經過 NMOS電晶體532之靜態電流/y的縮放版本。可基於電晶體 V 尺寸比來設定/9與之間的縮放因子。位準位移器偏壓電 路340b可產生電壓以:⑴為AB類放大器300中之F办„7 及厂心„2電壓提供適當位準位移;及(ii)設定AB類放大器300 中的NMOS電晶體332及342之靜態電流/,。 圖4A及圖4B分別展示圖3A及圖3B中之位準位移器偏壓 電路340及341的兩個例示性設計。圖5展示圖3A中之位準 位移器偏壓電路340的另一例示性設計。位準位移器偏壓 Ο 電路340及341亦可以其他例示性設計來實施。大體而言, 位準位移器偏壓電路340及341可包括匹配AB類放大器300 及3 02中之相應MOS電晶體的MOS電晶體。放大器級可用 - 以感測PMOS電晶體436或536之汲極處的電壓且產生]^_ 電壓。
圖6展示具有電阻式位準位移電路之差動AB類放大器 600之例示性設計的示意圖。AB類放大器600為P通道設 計,其與圖3A中的AB類放大器300之N通道設計互補。AB 類放大器600包括輸入級610、電阻式位準位移級620、AB 145472.doc -19- 201101677 類輸出級630、位準位移器偏壓電路640及輸出共模反饋電 路650,其可分別對應於圖2中之級210至250。 圖2至圖6中之電阻器可具有固定值或可變值。每一電阻 器亦可以各種方式來實施。 圖7A展示電阻器7 10之例示性設計的示意圖,電阻器7 10 可用於圖2中之電阻器226、圖3A及圖3B中之電阻器326及 328,圖4A及圖4B中之電阻器426,圖5中之電阻器526及 圖6中之電阻器626及628。在此例示性設計中,電阻器710 包括與PMOS電晶體714並聯耦接之NMOS電晶體712。 MOS電晶體712及714之閘極接收控制電壓,其可經改 變以變化電阻器7 10之值。 圖7B展示電阻器720之例示性設計的示意圖,電阻器720 亦可用於圖2至圖6中之電阻器中的任一者。在此例示性設 計中,電阻器720包括與電阻器724串聯耦接之NMOS電晶 體722,且該組合與電阻器726並聯耦接。NMOS電晶體722 之閘極接收η電壓,其可經改變以變化電阻器720之值。 圖7C展示電阻器730之例示性設計的示意圖,電阻器730 亦可用於圖2至圖6中之電阻器中的任一者。在此例示性設 計中,電阻器730包括並聯耦接之Ν個分支。每一分支包括 一與開關734串聯耦接之電阻器732。Ν個分支的電阻器 732a至732η可具有相同值或不同值。每一分支可藉由閉合 開關734來啟用或藉由斷開開關734來禁用。可藉由啟用分 支之不同組合而獲得不同電阻器值。 圖8展示圖3Α及圖3Β中之輸出共模反饋電路350之例示 145472.doc -20- 201101677 性設計的示意圖。在電路350中,電阻器812的一端耦接至 運算放大器(op-amp)810之反相輸入且另一端接收匕叫信 號。電阻器814的一端麵接至〇p_arnp 810之反相輸入且另 一端接收”信號。信號及信號可來自圖3A中之 ΑΒ類放大器300、圖3Β中之ΑΒ類放大器302等。電容器 816的一端耦接至〇1^1111)810之反相輸入且另一端耗接至 電路接地端。電阻器812及8 14以及電容器816提供遽波以 Ο 獲仵7。啡彳§號與信號之平均值。0p_anip 8 1 〇之非反相 輸入接收Focm電壓且其輸出提供電壓。 如圖3A及圖3B中所示,輸出共模反饋電路35〇操作於一 反饋迴路中,其設定AB類輸出級330中的PMOS電晶體336 及346之汲極電壓。詳言之,反饋迴路調整電壓,使得 PMOS電晶體316及318可提供匕…及匕…電壓,使得 電晶體336及346之汲極電壓處於。 大體而言,裝置可包含(例如)如圖2中所示的輸入級、 〇 電阻式位準位移級及輸出級。輸入級可接收一輸入信號且 提供—第—驅動信號(例如,信號)。電阻式位準位移 級可接收第一驅動信號並提供第二驅動信號(例如,匕Μ信 號)。輸出級可接收第一及第二驅動信號並提供一輸出信 號。電阻式位準位移級可包含電晶體及電阻器。電晶體可 接收偏壓電壓且提供第二驅動信號。電阻器可搞接:電晶 體並麵接於第一驅動信號與第二驅動信號之間。電阻器可 提供在第一驅動信號與第二驅動信號之間的一電壓降,其 中°亥電麼降係由施加至電晶體的偏壓電壓來判定。輸出級 145472.doc •21· 201101677 可為包含一對互補電晶體(例如,NMOS電晶體及PMOS電 晶體)之AB類輸出級。可將第一及第二驅動信號提供至互 補電晶體。 裝置可進一步包含第一偏壓電路(例如,位準位移器偏 壓電路)以產生用於電阻式位準位移級之偏壓電壓。第一 偏壓電路可包含複本輸入級、複本電阻式位準位移級、複 本輸出級及放大器級。複本輸入級可包含一匹配輸入級中 之第二電晶體(例如,圖3A中之PMOS電晶體316)的第一電 晶體(例如,圖4A中之PM0S電晶體41 6)。複本電阻式位準 位移級可包含一匹配電阻式位準位移級中之第四電晶體 (例如,圖3A中之NMOS電晶體322)的第三電晶體(例如, 圖4A中之NMOS電晶體422)。複本輸出級可包含匹配輸出 級中之第二對互補電晶體(例如,圖3A中之MOS電晶體332 及336)的第一對互補電晶體(例如,圖4A中之MOS電晶體 432及436)。第一對互補電晶體可包含第五電晶體(例如, PMOS電晶體436)及第六電晶體(例如,NMOS電晶體 43 2)。複本輸入級中之第一電晶體及複本輸出級中之第五 電晶體可耦接為一電流鏡。第一對互補電晶體可具有由經 過複本輸入級中之第一電晶體之電流(例如,U判定的第 一靜態電流(例如,/„)。第二對互補電晶體可具有由第一 靜態電流判定的第二靜態電流(例如,/9)。 放大器級可產生用於電阻式位準位移級及複本電阻式位 準位移級之偏壓電壓。複本電阻式位準位移級中之第三電 晶體(例如,NMOS電晶體422)可耦接至複本輸出級中之第 145472.doc -22- 201101677 六電晶體(例如,NMOS電晶體432)。放大器級可產生用於 第三電晶體之偏壓電壓以使第六電晶體傳導一目標靜態電 流。 在圖4 A中所示之一例示性設計中,放大器級可包含耦接 至第五電晶體(例如,PMOS電晶體436)並提供放大之第七 電晶體(例如,PMOS電晶體446)。第八電晶體(例如, NMOS電晶體442)可耦接至第七電晶體且可提供偏壓電 壓。在圖4B中所示之另一例示性設計中,放大器級可進一 步包含與第三電晶體(例如,PMOS電晶體422)並聯耦接之 第九電晶體(例如,PMOS電晶體424)。電流鏡(例如,由 PMOS電晶體462及464組成)可耦接至第九電晶體且可提供 一經過第三電晶體之位準位移電流。在圖5中所示的又一 例示性設計中,放大器級可包含一差動對(例如,由PMOS 電晶體546及548形成),其具有一耦接至第五電晶體之第 一輸入及一接收輸出共模電壓之第二輸入。第七電晶體及 第八電晶體(例如,NMOS電晶體542及544)可耦接至該差 動對,其中第八電晶體提供偏壓電壓。 該裝置可進一步包含第二偏壓電路(例如,輸出共模反 饋電路)以接收差動輸出信號並產生用於輸入級之第二偏 壓電壓(例如,。第二偏壓電壓可導致差動輸出信號 之目標共模輸出電壓。 輸入級、電阻式位準位移級、輸出級及偏壓電路可藉由 (例如)如圖2至圖8中所示的MOS電晶體來實施。此等級及 電路亦可藉由其他類型電晶體來實施。 145472.doc •23- 201101677 在一例示性設計中,積體電路可包含輸入級、電阻式位 準位移級及輸出級。輸入級可接收一差動輸入信號並提供 第一及第二驅動信號(例如,圖3A中之匕⑻及匕〜信號)。 電阻式位準位移級可接收第一及第二驅動信號並提供第三 及第四驅動信號(例如,及信號)。輸出級可接收 第一至第四驅動信號並提供差動輸出信號。積體電路可進 一步包含一偏壓電路以產生一用於電阻式位準位移級之偏 壓電壓。該偏壓電壓可判定第一驅動信號與第三驅動信號 之間的電壓降且亦可判定第二驅動信號與第四驅動信號之 間的電壓降。 在例示性設計中,輸入級可包含一對耦接為一差動對且 接收差動輸入信號並提供第一及第二驅動信號的河〇8電晶 體(例如,NMOS電晶體312及314)。兩個額外MOS電晶體 (例如,PMOS電晶體316及318)可耦接至該對河〇8電晶體 且可為該差動對提供一有效負載。大體而言,該差動對可 藉由NMOS電晶體、PMOS電晶體及/或其他類型電晶體來 實施。 在例示性設料,電阻式位準位移級可包含接收偏壓電 壓並分別提供第三及第四信號驅動的第一及第二M 〇 s電晶 體(例如,NMOS電晶體322及324)。第一電阻器(例如,= 阻器326)可麵接至第一 M〇s電晶體並麵接於第一驅動信號 與第三驅動信號之間。第二f阻器(例如,電阻器3叫可輕 接至第二MOS電晶體並耗接於第二驅動信號與第四驅動信 號之間。 ° 145472.doc •24· 201101677 在例示性設計中’輸出級可包含耦接至第一及第二 NMOS電晶體(例如,NMOS電晶體332及342)的第一及第二 PMOS電晶體(例如,pM〇s電晶體336及346)。第一及第二 PMOS電晶體可分別接收第一及第二驅動信號,且可提供 差動輸出信號。第一及第二NM〇s電晶體可分別接收第三 及第四驅動信號。第一 PM0S電晶體及第一 NM〇s電晶體 可形成一第一 AB類輸出分支。第二pM〇s電晶體及第二 NMOS電晶體可形成一第二AB類輸出分支。 在例不性設計中,電阻式位準移位級可包含分別耦接至 輸出級中之第一及第二NM0S電晶體的第三及第四NM〇s 電晶體(例如,NMOS電晶體322及324)。偏壓電路可產生 用於第三及第四NMOS電晶體之偏壓電壓以使第一及第二 NMOS電晶體在第一及第二NM〇s電晶體中之每一者中傳 導一目標靜態電流。偏壓電路可以(例如)如圖4A、圖化或 圖5中所示之輸入級、電阻式位準位移級及輸出級之複本 實施。 圖9展示用於執行放大之過程9〇〇的例示性設計。輸入信 號可鉍放大以獲得一第一驅動信號(區塊912)。可藉由電阻 式位準位移第一驅動信號而產生第二驅動信號(區塊914)。 可藉由第一及第二驅動信號產生輸出信號(區塊916)。可產 生偏壓電壓以獲得用於該輸出信號之目標靜態電流(區塊 918)。偏壓電壓亦可判定為了獲得第二驅動信號而對第一 驅動信號之位準位移量。 可藉由用於在區塊912中放大輸入信號、在區塊914中產 145472.doc •25- 201101677 第驅動仏號及在區塊91ό中產生輸出信號的電路之複 本來產生偏壓電壓。在例示性設計中,可藉由以下步驟而 產生偏壓電壓:⑴藉由—電流鏡產生—複本靜態電流;及 (U)藉由一反饋迴路而產生偏壓電壓以獲得該複本靜態電 机該輸出信號之目標靜態電流可由複本靜態電流判定。 本文中所描述的具有電阻式位準位移電路之AB類放大 益可提供某些優點。第一,電阻式位準位移級之使用可消 除對自PMOS至NMOS及自NMOS至PMOS之有效信號轉換 級的需要。第二,本文中所描述的AB類放大器可具有比 在輸入級與輸出級之間使用其他轉換電路之習知AB類放 大器低的功率消耗及高的增益頻寬積。較低功率消耗可係 攜帶型應用(諸如,無線器件)所要的。較高增益頻寬積可 適於亦需要充分增益之高頻寬應用(例如,高頻寬基頻濾 波器)。 本文中描述之具有電阻式位準位移電路之AB類放大器 可實施於1C、類比1C、RFIC、混合信號ic、特殊應用積體 電路(ASIC)、印刷電路板(PCB)、電子器件等上。亦可藉 由諸如CMOS、NMOS、PMOS、雙極接面電晶體(BjT)、 雙極CMOS(BiCMOS)、石夕鍺(SiGe)、珅化鎵(GaAs)等各種 1C處理技術製造AB類放大器。 實施本文所描述AB類放大器之裝置可為獨立器件或可 為較大器件之部分。器件可為⑴獨立1C、(ii)可包括用於 儲存資料及/或指令之記憶體ic的一或多個1(:之集合、(ni) 諸如RF接收器(RFR)或RF發射器/接收器(RtR)2rFIC、 145472.doc -26- 201101677 (v)可嵌入其他器件 無線器件、手持話 (iv)諸如行動台數據機(MSM)之ASIC、 内之模組、(vi)接收器、蜂巢式電話、 機(handset)或行動單元、(vii)等。 Ο
在-或多個例示性設計中,所描述之功能可實 體、軟體、韋刃體或其任何組合中。若以軟體來實施,則功 能可作為-或多個指令或程式碼而儲存於電腦可讀媒體上 或經由電腦可讀媒體來傳輸。電腦可讀媒體包括電腦 媒體及通信媒體兩者,通信媒體包括促進將電腦程式自— 處傳送至另-處之任何媒體。儲存媒體可為可由電腦存取 之任何可用媒體。以實例說明且非限制性的,此等電腦可 讀媒體^包含RAM、R0M、EEPR〇M、cd r〇m或其他光 碟儲存g、磁碟儲存器或其他磁性儲存器件,或可用於載 運或儲存呈指令或資料結構之形柄所要程式❹可由電 腦存取的任何其他㈣。又,將任何連接適#地稱作電腦 可讀媒體。舉例而·^,若使用同軸電纜、光纖電纜、雙绞 線、數位用戶線(觀)或諸如紅外線、無線電及微波之I 線技術自網站、飼服器或其他遠端源傳輸軟體,則該同軸 電缓、光纖電纜、雙絞線、DSL ’或諸如紅外線、無線電 及微波之無線技術包括於媒體之定義中。如本文中使用, 磁碟及光碟包括緊密光碟(CD)、雷射光碟、光碟、數位化 多功能光碟(DVD)、軟性磁碟及藍光光碟,其中磁碟通常 以磁性方式再生資料,而光碟使用雷射以光學方式再生資 料1上述各物之組合亦應包括在電腦可讀媒體之範嘴内。 提供本發明之先前描述以使任何熟習此項技術者能夠進 145472.doc -27· 201101677 行或使用本發明。熟習此瑁姑 項技術者將易於瞭解對本發明之 各種修改’且在不脫離本發明 — + & /3 <乾嚀的情況下,本文所界 疋之叙原理可應用於其他變艘 八他支體。因此,本發明並不意欲 限於本文中所描述之實例及今斗 _ °又5十’而應符合與本文中所揭 不之原理及新穎特徵一致的最廣泛範疇。 【圖式簡單說明】 圖1展示無線通信器件之方塊圖; 圖2展示具有電阻式位準位移電路之AB類放大器; 圖:广及圖3B展示具有電阻式位準位移電路之差動卿 放大器的兩個例示性設計; 圖4A及圖4B展示位進办软& 羊位移盗偏壓電路之兩個例示性設 計; 圖5展示位準位移器偏壓電路之另一例示性設計; 圖6展不具有電阻式位準位移電路之差動AB類放大器的 另一例示性設計; 圖7A至圖7C展示電阻器之三個例示性設計; 圖8展不輪出共模反饋電路之例示性設計;及 圖9展示用於執行放大之過程。 【主要元件符號說明】 100 110 無線通信器件/無線器件 天線 120 收發器 122 雙工器或開關 130 接收器 145472.doc -28· 201101677 132 低雜訊放大器(LNA) 134 渡波器 136 降頻轉換器 140a 主動低通濾波器 140b 主動低通濾波器 142a 放大器(Amp) 142b 放大器(Amp) 150 發射器 o ^ 152a 主動低通濾波器 152b 主動低通濾波器 154a 放大器 154b 放大器 156 升頻轉換器 158 濾波器 160 功率放大器(PA) ^ 162 o 鎖相迴路(PLL) 164 LO信號產生器 170 資料處理器 172 記憶體 200 AB類放大器 210 輸入級 220 電阻式位準位移級 222 N通道金氧半導體(NMOS)電晶體 226 電阻器 145472.doc -29- 201101677 230 240 250 300 302 310 311 312 314 316 318 320 321 322 324 326 328 330 332 334 336 340 340a 340b AB類輸出級 位準位移器偏壓電路 輸出共模(OCM)反饋電路 差動AB類放大器 差動AB類放大器 輸入級 電流源 NMOS電晶體 NMOS電晶體 P通道MOS(PMOS)電晶體 P通道MOS(PMOS)電晶體 電阻式位準位移級 電阻式位準位移級 NMOS電晶體 NMOS電晶體 電阻器 電阻器 AB類輸出級 NMOS電晶體 補償電路(Comp Ckt) PMOS電晶體 位準位移器偏壓電路 位準位移器偏壓電路 位準位移器偏壓電路 145472.doc •30· 201101677
341 位準位移器偏壓電路 342 NMOS電晶體 344 補償電路 346 PMOS電晶體 350 輸出共模反饋電路 362 PMOS電晶體 364 PMOS電晶體 410 複本輸入級 411 電流源 416 PMOS電晶體 420 複本電阻式位準位移級 421 複本電阻式位準位移級 422 NMOS電晶體 424 NMOS電晶體 426 電阻器 430 複本輸出級 432 NMOS電晶體 434 補償電路 436 PMOS電晶體 440 反饋放大器級 442 NMOS電晶體 446 PMOS電晶體 462 PMOS電晶體 464 PMOS電晶體 145472.doc -31 - 複本輸入級 電流源 NMOS電晶體 PMOS電晶體 複本電阻式位準位移級 NMOS電晶體 電阻器 複本輸出級 NMOS電晶體 補償電路 PMOS電晶體 反饋放大器級 NMOS電晶體 NMOS電晶體 PMOS電晶體 PMOS電晶體 電流源 差動AB類放大器 輸入級 電流源 PMOS電晶體 PMOS電晶體 NMOS電晶體 NMOS電晶體 -32- 201101677 Ο ❹ 620 電阻式位準位移級 622 PMOS電晶體 624 PMOS電晶體 630 AB類輸出級 632 PMOS電晶體 634 補償電路 636 NMOS電晶體 640 位準位移器偏壓電路 642 PMOS電晶體 644 補償電路 646 NMOS電晶體 650 輸出共模反饋電路 710 電阻器 712 NMOS電晶體 714 PMOS電晶體 720 電阻器 722 NMOS電晶體 724 電阻器 726 電阻器 730 電阻器 732 電阻器 732a 電阻器 732b 電阻器 732n 電阻器 145472.doc -33- 201101677 734 開關 734a 開關 734b 開關 734n 開關 810 運算放大器(op-anp) 812 電阻器 814 電阻器 816 電容器 900 用於執行放大之過程 h 偏置電流 1 br 電流 hr 電流 h 目標靜態電流 J- qr 靜態電流 Is 位準位移電流 I s r 位準位移電流 V biasn 偏壓電壓 V biasp 偏壓電壓 V cmn 共模控制電壓 Vcmp 共模控制電壓 ^ Ctrl 控制電壓 V dr n 驅動信號 ^ dm 1 驅動信號 ^ dm2 驅動信號 145472.doc -34- 201101677 V dm3 驅動信號 Vdrp 驅動信號 Vdrρ ϊ 驅動信號 ^ drp2 驅動信號 Vdrp3 驅動信號 Vdd 電源供應電壓 ^ i c m 輸入共模電壓 Vin 輸入信號 V in n 輸入信號 Vinp 輸入信號 c m 目標輸出共模電壓 vout 輸出信號 ^ outn 輸出信號 V 〇utD 輸出信號 〇 145472.doc -35-

Claims (1)

  1. 201101677 七、申請專利範圍: 1. 一種裝置,其包含: 一輸入級’其用以接收一輸入信號並提供一第一驅動 信號; 一電阻式位準位移級,其用以接收該第一驅動信號並 提供一第二驅動信號;及 一輪出級’其用以接收該第一驅動信號及該第二驅動 仏號並提供一輸出信號。 Ο 2·如請求項1之裝置,該電阻式位準位移級包含 電晶體,其用以接收一偏壓電壓並提供該第二驅動 信號,及 包阻器,其耦接至該電晶體並耦接於該第一驅動信 號與該第二驅動信號之間,該電阻器提供在該第一驅動 仏號與該第一驅動信號之間的一電塵降。 3. 〇 4. 如β求項2之裝置,該電阻式位準位移級進一步包含— 用以接收一第二偏壓電壓並提供—經過該電阻器之位準 位移電流之第二電晶體。 如請求们之裝置,該輸出級為_包含一對互補電晶體 之ΑΒ類輸出級,該第一驅動信號及該第二驅動信號經提 供至該等互補電晶體。 5. 如請求項1之裝置,其進一步包含: -第-偏壓電路,其用以產生—用於該電阻式位準位 移級之偏壓電塵’該偏壓電壓判定在該第一驅動信號與 該第二驅動信號之間的一電壓降。 、 145472.doc 201101677 6.如請求項5之裝置,該第一偏壓電路包含 -複本輸入級,其包含-匹配該輪入級中之—第二電 晶體的第一電晶體, 一複本電阻式位準位移級,其包含_匹㈣電阻式位 準位移級中之一第四電晶體的第三電晶體,及 一複本輸出級,其包含一匹配該輪出級中之一第二對 互補電晶體之第一對互補電晶體。 7·如請求項6之裝置’該複本輸出級中之該第一對互補電 晶體包含第五電晶體及第六電晶體,該複本輪入級中之 該第一電晶體及該複本輸出級中之該第五電晶體經柄接 為一電流鏡。 8.如請求項7之裝I,該複本輸出級中之該第—對互補電 晶體具有-藉由一經過該複本輪入級中之該第一電晶體 的電流所判定之第一靜態電流,且該輸出級中之該第二 對互補電晶體具有一藉由該第—靜態電流所判定之第二 靜態電流。 9. 如請求項6之裝置,該第一偏壓電路進一步包含 耦接至該複本電阻式位準位移級及該複本輸出級之 放大器級,該放大器級產生用於該電阻式位準位移級及 该複本電阻式位準位移級之該偏壓電壓。 10. 如請求項9之裝置,該複本輸出級中之該第一對互補電 體^ 3第五電晶體及第六電晶體,該複本電阻式位準 位移、’及中之該第三電晶體耦接至該複本輸出級中之該第 六電晶體,且該放大器級產生用於該第三電晶體之該偏 145472.doc 201101677 壓電壓以使兮· $ a + 哀第八電晶體傳導一目標靜態電流。 11. 如請求項6之駐 I置’該複本電阻式位準位移級進一步包含 了 D亥第二電晶體並聯耦接之第五電晶體,及 電机鏡,其耦接至該第五電晶體,並提供一第二偏 壓電壓以姦士 生—用於該電阻式位準位移級之位準位移電 流。 12. 如仴求項1〇之裝置,該放大器級包含 Ο 第七電晶體,其耦接至該第五電晶體並提供放大,及 弟八電晶體,其耦接至該第七電晶體並提供該偏壓 電壓。 13. 如凊求項1〇之裝置,該放大器級包含 一差動對,其具有一耦接至該第五電晶體之第一輸入 及一接收一輸出共模電壓之第二輸入,及 耦接至該差動對之第七及第八電晶體,該第八電晶體 提供該偏壓電壓。 14. 如請求項5之裝置,其進一步包含: 一第二偏壓電路,其用以接收一用於該輸出信號之差 動信號並產生一用於該輸入級之第二偏壓電壓,該第二 偏壓電壓導致一用於該差動信號之目標共模輸出電壓。 15. 如請求項1之裝置,該輸入級、該電阻式位準位移級及 該輸出級係藉由金氧半導體(MOS)電晶體來實施。 16. —種積體電路,其包含·· 一輸入級’其用以接收一差動輸入信號並提供第一驅 動信號及第二驅動信號; 145472.doc 201101677 一電阻式位準位移級,其用以接收該第一驅動信號及 S亥第二驅動信號並提供第三驅動信號及第四驅動信號;及 一輸出級’其用以接收該第一驅動信號至該第四驅動 信號並提供一差動輸出信號。 17. 如請求項16之積體電路,其進一步包含: 一偏壓電路,其用以產生一用於該電阻式位準位移級 之偏壓電壓,該偏壓電壓判定在該第一驅動信號與該第 三驅動信號之間及在該第二驅動信號與該第四驅動信號 之間的一電壓降。 18. 如請求項17之積體電路’該輸出級包含提供該差動輸出 信號之第一及第二N通道MOS(NMOS)電晶體,該電阻式 位準位移級包含分別耦接至該第一 NMOS電晶體及該第 二NM0S電晶體的第三NM0S電晶體及第四NM〇S電晶 體,且該偏壓電路產生用於該第三NM0S電晶體及該第 四NMOS電晶體之該偏壓電壓以使該第一 NMOS電晶體及 該第二NMOS電晶體各自傳導一目標靜態電流。 19·如請求項16之積體電路,該輸入級包含 第一及第二金氧半導體(MOS)電晶體,其轉接為一差 動對且接收該差動輸入信號並提供該第一驅動信號及該 第二驅動信號,及 第三及第四M0S電晶體,其分別耦接至該第一 M〇s電 晶體及該第二MOS電晶體,並為該差動對提供一有效負 載。 20.如請求項16之積體電路,該電阻式位準位移級包含 145472.doc 201101677 第一及第二MOS電晶體,其接 ^ ^ 按收一偏壓電壓並分別提 供該第三信號驅動及該第四信號驅動, 一第一電阻器,其㈣至㈣—刪電晶體並耗接於 該第一驅動信號與該第三驅動信號之間,及 第·一電阻器’其輕接至該第二MOS费1 b _8* * 布—MUb電晶體並耦接於 該第二驅動信號與該第四驅動信銳之間。 21.如請求項16之積體電路,該輸出級包含 Ο 第一及第二P通道MOS(PMOS)電晶體,其分別接收該 第一驅動信號及該第二驅動信號,並提供該差動輸出信 號,及 第一及第二N通道MOS(NMOS)電晶體,其分別耦接至 該第一PMOS電晶體及該第二PM〇s電晶體,並分別接收 該第三驅動信號及該第四驅動信號,該第一 pM〇s電晶 體及該第一NMOS電晶體形成一第一 ab類輸出分支,且 該第二PMOS電晶體及該第二NM0S電晶體形成一第二 AB類輸出分支。 22. —種方法,其包含: 放大一輸入信號以獲得一第一驅動信號; 藉由電阻式位準位移該第一驅動信號而產生一第二驅 動信號;及 藉由該第一驅動信號及該第二驅動信號產生一輸出作 號。 ° 23.如請求項22之方法,其進一步包含: 產生一偏壓電壓以獲得一用於該輸出信號之目標靜熊 145472.doc 201101677 電流’該偏壓電壓判定為了獲得該第二驅動信號而對該 第一驅動信號之位準位移量。 24. 如請求項23之方法,該產生該偏壓電壓包含 藉由用於放大該輸入信號’產生該第二驅動信號及產 生該輸出信號之電路的複本來產生該偏壓電壓。 25. 如請求項23之方法,該產生該偏壓電壓包含 藉由一電流鏡產生一複本靜態電流,及 藉由一反饋迴路產生該偏壓電壓以獲得該複本靜態電 流,用於該輸出信號之該目標靜態電流係藉由該複本靜 態電流來判定。 26. —種裝置,其包含: 用於放大一輸入信號以獲得一第—驅動信號之構件; 用於藉由電阻式位準位移該第一驅動信號而產生一第 二驅動信號之構件;及 用於藉由該第一驅動信號及該第二驅動信號產生一輪 出信號之構件。 27. 如請求項26之裝置,其進一步包含: 用於產生一偏壓電壓以獲得一用於該輸出信號之目標 靜態電流的構件’該偏壓電壓判定為了獲得該第二驅動 信號而對該第一驅動信號之位準位移量。 145472.doc -6 ·
TW098143834A 2008-12-19 2009-12-18 Class AB amplifier with resistive level-shifting circuitry TW201101677A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/340,142 US8536947B2 (en) 2008-12-19 2008-12-19 Class AB amplifier with resistive level-shifting circuitry

Publications (1)

Publication Number Publication Date
TW201101677A true TW201101677A (en) 2011-01-01

Family

ID=42045323

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098143834A TW201101677A (en) 2008-12-19 2009-12-18 Class AB amplifier with resistive level-shifting circuitry

Country Status (7)

Country Link
US (1) US8536947B2 (zh)
EP (1) EP2380277A1 (zh)
JP (2) JP2012513174A (zh)
KR (1) KR101269349B1 (zh)
CN (1) CN102257727A (zh)
TW (1) TW201101677A (zh)
WO (1) WO2010071876A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI825833B (zh) * 2022-07-06 2023-12-11 瑞昱半導體股份有限公司 放大器

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8942760B2 (en) * 2010-08-05 2015-01-27 St-Ericsson Sa Integrated bluetooth and wireless LAN transceivers having merged low noise and power amplifier
KR101334849B1 (ko) * 2011-12-13 2013-11-29 한국과학기술원 복제 구동 증폭기
TWI458261B (zh) * 2011-12-27 2014-10-21 Acbel Polytech Inc Digital controller with level conversion function and its level conversion circuit
EP2667506A1 (en) * 2012-05-24 2013-11-27 ST-Ericsson SA Two-stage operational amplifier in class ab
CN103107785B (zh) * 2012-12-28 2016-09-14 龙元才 一种乙甲类功率放大器
US9184707B2 (en) * 2013-01-17 2015-11-10 Qualcomm Incorporated Amplifier with switchable common gate gain buffer
US8767841B1 (en) 2013-03-04 2014-07-01 Qualcomm Incorporated System and method for de-modulating a high-supply-domain differential signal and a common-mode clock in a front-end receiver
US9225303B1 (en) * 2014-07-11 2015-12-29 Nuvoton Technology Corporation Method and apparatus for Class AB audio amplifier output stage voltage protection
JP2016187080A (ja) * 2015-03-27 2016-10-27 住友電気工業株式会社 利得可変差動増幅回路
CN105007052B (zh) * 2015-06-12 2017-12-15 长沙景嘉微电子股份有限公司 一种高增益甲乙类运算放大器电路
US9660585B2 (en) 2015-06-17 2017-05-23 Qualcomm Incorporated Class AB amplifier
KR102412366B1 (ko) * 2015-12-30 2022-06-24 엘지디스플레이 주식회사 포스 센서 구조를 갖는 디스플레이 장치
WO2017169645A1 (ja) * 2016-03-30 2017-10-05 株式会社村田製作所 高周波信号増幅回路、電力増幅モジュール、フロントエンド回路および通信装置
US9859856B1 (en) 2016-06-30 2018-01-02 Intel IP Corporation Low supply class AB output amplifier
US10848169B2 (en) * 2019-03-20 2020-11-24 Analog Devices, Inc. Receiver signal chains with low power drivers and driver optimization
US11626841B2 (en) * 2020-07-10 2023-04-11 Texas Instruments Incorporated High quiescent current control
CN117353673B (zh) * 2023-12-04 2024-03-15 上海安其威微电子科技有限公司 射频放大电路、控制方法、控制模块和电子设备

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DK106043C (da) * 1964-08-22 1966-12-12 Philips Ind Handel As Kredsløb til stabilisering af arbejdspunktet for flere transistorer over for variationer i temperatur og fødespænding ved hjælp af et temperaturafhængigt element.
JPS5854524B2 (ja) * 1974-11-15 1983-12-05 ソニー株式会社 デンリヨクゾウフクカイロ
GB1395337A (en) 1972-04-06 1975-05-21 Goldring Ltd Amplifiers
US4056783A (en) * 1975-12-12 1977-11-01 Audiokinetics Corporation Linear sound amplifier circuit
JP2594585B2 (ja) * 1987-11-25 1997-03-26 富士通株式会社 演算増幅回路
NL9101567A (nl) * 1991-09-17 1993-04-16 Sierra Semiconductor Bv Actieve instelbesturing voor klasse ab cmos-verschilversterkers.
JPH05167363A (ja) 1991-12-19 1993-07-02 Fujitsu Ltd 差動入力・差動出力型オペアンプ
GB9205295D0 (en) 1992-03-11 1992-04-22 Jones Keith Controlling amplifiers
GB9303138D0 (en) 1993-02-17 1993-03-31 Plessey Semiconductors Ltd Integrated circuit amplifiers
JP2976770B2 (ja) * 1993-09-01 1999-11-10 ヤマハ株式会社 増幅回路
DE19704741A1 (de) * 1997-02-13 1998-08-20 Daimler Benz Ag Holografischer Bildschirm mit integrierter Speckleunterdrückung
US5886577A (en) * 1997-07-28 1999-03-23 Motorola, Inc. Apparatus for efficient current amplification
US5973563A (en) * 1997-12-10 1999-10-26 National Semiconductor Corporation High power output stage with temperature stable precisely controlled quiescent current and inherent short circuit protection
US6028479A (en) * 1998-01-07 2000-02-22 Plato Labs, Inc. Low voltage transmission line driver
GB9926956D0 (en) 1999-11-13 2000-01-12 Koninkl Philips Electronics Nv Amplifier
US6750715B2 (en) * 2001-04-16 2004-06-15 Zeevo, Inc. Logarithmic IF amplifier with dynamic large signal bias circuit
US6930551B2 (en) * 2003-08-08 2005-08-16 Texas Instruments Incorporated Zero voltage class AB minimal delay output stage and method
TWI228868B (en) * 2004-02-17 2005-03-01 Novatek Microelectronics Corp Apparatus and method for increasing a slew rate of an operational amplifier
US7088182B2 (en) * 2004-04-07 2006-08-08 Texas Instruments Incorporated Class AB output stage circuit with stable quiescent current
JP2005323287A (ja) 2004-05-11 2005-11-17 Sony Corp 差動入力差動出力型増幅回路
JP3936952B2 (ja) * 2004-11-26 2007-06-27 株式会社半導体理工学研究センター Ab級cmos出力回路
US7619476B2 (en) * 2005-03-15 2009-11-17 Cirrus Logic, Inc. Biasing stage for an amplifier
JP5028972B2 (ja) * 2006-11-27 2012-09-19 富士通セミコンダクター株式会社 オペアンプ回路
JP4862694B2 (ja) 2007-03-02 2012-01-25 ソニー株式会社 Fetアンプおよびそのバイアス回路
US8427235B2 (en) * 2007-04-13 2013-04-23 Advanced Analogic Technologies, Inc. Power-MOSFETs with improved efficiency for multi-channel class-D audio amplifiers and packaging thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI825833B (zh) * 2022-07-06 2023-12-11 瑞昱半導體股份有限公司 放大器

Also Published As

Publication number Publication date
KR101269349B1 (ko) 2013-05-29
US20100156532A1 (en) 2010-06-24
JP2012513174A (ja) 2012-06-07
EP2380277A1 (en) 2011-10-26
US8536947B2 (en) 2013-09-17
KR20110095426A (ko) 2011-08-24
JP5784685B2 (ja) 2015-09-24
CN102257727A (zh) 2011-11-23
JP2014057351A (ja) 2014-03-27
WO2010071876A1 (en) 2010-06-24

Similar Documents

Publication Publication Date Title
TW201101677A (en) Class AB amplifier with resistive level-shifting circuitry
US8461921B2 (en) Amplifier module with multiple operating modes
KR101320468B1 (ko) 보호 회로를 갖는 캐스코드 증폭기를 위한 장치, 무선 디바이스, 및 방법
US8958575B2 (en) Amplifier with configurable DC-coupled or AC-coupled output
EP3104523B1 (en) Wideband highly-linear low output impedance d2s buffer circuit
JP5399480B2 (ja) 高速低電力ラッチ
KR101645162B1 (ko) 증폭기들에 대한 바이어스 전류 모니터 및 제어 메커니즘
US7902923B2 (en) Common-gate common-source amplifier
JP2017143540A (ja) マルチスタック増幅器のための調整可能利得
TW201029321A (en) Tunable filter with gain control circuit
US20120326754A1 (en) High Performance Pre-Mixer Buffer in Wireless Communications Systems
CN107112957B (zh) 用于带内载波聚合的接收器前端架构
TWI640158B (zh) 放大器電路,無線射頻接收器及移動電信裝置