TW200929538A - Semiconductor device and method for manufacturing the same - Google Patents

Semiconductor device and method for manufacturing the same Download PDF

Info

Publication number
TW200929538A
TW200929538A TW097124382A TW97124382A TW200929538A TW 200929538 A TW200929538 A TW 200929538A TW 097124382 A TW097124382 A TW 097124382A TW 97124382 A TW97124382 A TW 97124382A TW 200929538 A TW200929538 A TW 200929538A
Authority
TW
Taiwan
Prior art keywords
type
region
semiconductor device
contact region
forming
Prior art date
Application number
TW097124382A
Other languages
English (en)
Inventor
Yeo-Cho Yoon
Original Assignee
Dongbu Hitek Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dongbu Hitek Co Ltd filed Critical Dongbu Hitek Co Ltd
Publication of TW200929538A publication Critical patent/TW200929538A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8248Combination of bipolar and field-effect technology
    • H01L21/8249Bipolar and MOS technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0623Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Bipolar Transistors (AREA)

Description

200929538 九、發明說明: 【發明所屬之技#ί領域】 本發明係關於一種半導體裝置及其製造方法。 【先前技術】 一雙極性電晶體係為一種半導體積體裝置,並且雙極性電晶 體係為一具有兩個ΡΝ接面的半導體裝置,此!>]^接面與一矽基板 上的一本體、一集極、以及一集極形成在一起。雙極性電晶體通 ® 常執行切換及放大功能。 一雙極性電晶體通常配設有集極,集極圍繞射極之外圍,以 使得源自射極之電流穿過本體流向集極。此外,本體之推雜劑的 極性與射極及集極之摻雜劑的極性不相同。本體之電阻可選擇性 地變化,用以控制從射極流向集極之電流。 【發明内容】 _ 本發明之實施例在於提供一種具有良好電特性的半導體裝置 及其製造方法,根據本發明之實施例,一 型雙極性溝道可形 成於一互補式金氧半導體(CM〇s)裴置中。 在本發明之一實施例中,一種半導體裝置可包含有:一具有 η型牌的半導體基板;—n通道金氧半導體⑽⑹電晶體, 係位於半導體基板上且透過-裝置絕緣層與η型_分離;一 p 型本體區,係位於n㈣上;一本體接觸區及一射極接觸區,係 位於P型本體區上;以及一集極接觸區,係位於n_上;其中 5 200929538 射極接觸區包含有n型離子,集極接觸區包含有n型離子,並且 其中本體接觸區包含有p型離子,p型本體區包含有p型離子。 在本發明之另一實施例中,一種半導體裝置之製造方法可包 • 含以下步驟:形成一 η型阱區於一半導體基板上;形成一閘極於 半導體基板上,該閘極透過一裝置絕緣層與η型阱區相隔離;形 成-本體接觸區於η型_上;形成_的—源極區及一沒極區 ❾於半導體基板上;形成—雜鋪區及—雜接麵於η型附上; 以及形成- ρ型本體區於包含有本體接觸區及射極接觸區之該η 型陈上;其巾源極區包含有η _子,並且其快祕包含有η 型離子,並且射極接觸區包含有η型離子,集極接觸區源極區包 含有11型離子,並且其巾本體接觸區包含有Ρ型離子,其中ρ型 本體區包含有Ρ型離子。 乂下將⑺口圖式部份對本發明之—個或多個實施例做詳細說 ❹Θ本發明其他的特徵可透過說明書、圖式和巾料繼圍而變 得更加清楚。 【實施方式】 以下,將結合圖式部份對本發明的實施方式作詳細說明。 田在此使用上或"上方的詞語係指作層、區域、圖案 或結構時,可以理解的是該層、_、嗎或結構_直接位於 另-層或結構上,或者可具有***層、區域、圖案或結構。當當 在此使用卞或〃下方〃轉糊作層、區域、圖案或結構 6 200929538 時’可以理解的是該層、區域、圖案或結構能夠直接位於另一層 或結構之下,或者可具有***層、區域、圖案或結構。 曰 . 「第6圖」係為本發明-實施例之半導縣置之橫戴面圖。 . 凊參閱「第6圖」,本發明之—實施例之半導體裝置包含有— 半導體基板10,半導體基板10具有一 η型味20及-裝置絕緣層 5 ; 一 η通道金氧半導體(nM〇s)電晶體35,η通道金氧半導體 ❹(nM()S)電晶體35具有-源及祕區3()以及-形成於該半導體 基板10上的閘極15 ;形成於n型牌2〇上的一本體接觸區仞、— 射極接觸區50、以及-集極接觸區60 ;以及一形成於n型 上的Ρ型本體區70。 舉例而5 ’半導體基板10可由-ρ型石夕基板形成,並且半導 體基板10可包含有附加層,例如一外延層。 在本發明之-實施例中,一具有複數個接觸體%的夾層介電 ❹層80可形成於具有η通道金氧半導體(nMOS)電晶體%及ΝΡΝ 1•雙極性電晶體1〇〇的半導體基板ι〇上。接觸體%可分別與源 及及極區30、本體接觸區4〇、射極接觸區%、以及集極接觸區 60相連接。 -熱氧化層2可形成於震置絕緣層5與半導體基板1〇之間。 熱氧化層2可形成為㈣提S半導絲板10與裝置絕緣層5 之介電質之間的界面特性。 本體接觸區4〇及射極接觸區5〇可配設於ρ型本體區中。ρ 7 200929538 型本體區70可形成於η型阱20之上。 在本發明之一實施例中,源及沒極區30、射極接觸區50、以 及集極接觸㊣6〇可制η 離子形成,並且本體接觸1 4〇及及 型本體區70可使用ρ型離形成。 根據本發明之實施例,射極接觸區5〇、ρ型本體區70及η 型啡20形成—ΝΡΝ型雙極性電晶體1〇〇。
Ο 此外,Ρ型本體區70能夠使用一低濃度的ρ型離子形成,教 本體接觸區40可由ρ型離子形成,並且該ρ型離子之濃度相此 '於^本麵70的錢更高(即,在—高毅下形成)。 第1圖」至「第6圖」係為本發明之實施例之半導體裝置 之製造方法之橫截面圖。 、/月參閱第1圖」,—η赌2G及-裝置絕緣層5可形成於 一半導體基板10上。 、 在本發明之一實施例中,裝置絕緣層5能夠形成於半導體基 反上且裳置絕緣層5將一第一區域(A)與一第二區域⑻土 二隔,紅η浙2G可形成於半導體基板W的第二區域⑻ η型牌20可透過習知技術所 例而士,筮_u 的任何適合之過程形成。舉 约t5 _案可形成於第-區域⑷上,並錄 夠執行-第-離子注入用以形成n 並且月匕 可為習知技術所知悉的任付、高人輸 第一離子注入的離子 。的任何適合的離子,舉例而言,可為磷(P) 8 200929538 離子。 第一區域(A)可為用以形成一 η通道金氧半導體(jj^os) 電晶體的區域,並且第二區域(B)可為用以形成一 型雙極 性電晶體的區域。 舉例而言,半導體基板10可由一 p型矽基板形成,並且半導 體基板10可包含有複數個附加層,例如一外延層。 而且,能夠在具有η型阱20的半導體基板1〇上執行一第一 熱處理過程,用以活化注入於η型阱2〇中的離子。 在第一熱處理過程期間,注入於!!型阱20中的離子能夠被活 化且可修正在半導體基板10中出現的任何缺陷。 裝置絕緣層5能夠透過在半導體基板1〇中形成一溝道圖案形 成。然後,-熱氧化層2可形成於該溝道中,並且該溝道可填充 有一介電質。 熱氧化層2能夠形成為用以提高半導體基板1〇與介電質之間 的界:性能。,然而’在-些實施例中,可省略熱氧化層2。 請參閱「第2圖」,-閘極15可形成於半導體基板1〇上之第 一區域(Α)中。 士閘極15可通過習知技術所知悉的任恤程形成。舉例而言, ^閘極可由—第—氧化層圖案、—多晶翔案、以及一間隔物形 t—第 — 氧化層及—多㈣層可形成於轉體基板Κ)上且形成 。用以分別形成第-氧化層_及多轉層圖案。林發明之 200929538 一實施例中,該間隔物可為一氧_氮_氧(0尥此_抓的如_〇^如,〇\()) 間隔物。舉例而言’一氧_氮_氧(ONO)層可形成於具有第一氧化 層圖案及多晶石夕圖案的半導體基板10上,並且能夠執行各向異性 侧用以形成該間隔物。本發明之間隔物之實施方式並不限制於 氧-氮-氧(ΟΝΟ)結構,並且舉例而言,能夠具有一氧-氮 (Oxide-Nitride,ON)結構。 而且’儘管圖未示,在形成間隔物之前,—輕摻雜沒極 _tly_DGped_Drain,LDD)區可形絲具有_ 15解導體从 10上,用以禁止通道電流泄漏。 土 請參閱「第3A圖」’ 一第二光阻抗姓圖案2〇〇可形成於半導 體基板1〇上,並且能夠執行一離子注入用以形成-本體_ 舉例而言’本體接_ 4G可使p p型離子形成。 ❹ 第二離子注入過程可使用任何習知技術所知悉的適合離子, 例如硼(B)形成。 τ 本體接觸區40可形成於形成在第二區域⑻中的㈣ 上。 可:閱I:圖」’在本發明之-實施例中,本體接_ , Ρ通道金氧半導體(PMOS) _ 17 _#一 第二區域(Ο上° L補姆悔(CMOS)、電 200929538 晶體時,在該第二離子注人期間不需要—分離的光罩。 然後,-月參㈤帛4圖」第三光阻抗蚀圖案可形成於 半導體基板Η)上,並且可執行—第三離子注人過程,用以形成第 二區域(Β)中的-射極接觸區5〇及—集極接觸區6〇以及第一區 域(Α)中的源及沒極區30。 Ο
在本發明之料例中,能夠執行第三離子注入過程,用以 同時形成源及酿區30、射極接_ 5()、以及細調區6〇。因 此,在第三離子注入期間不需要一分 能夠使用習知技射任何適合的料狀過程,例如使用麟 (P)離子執行第二離子注入過程。 源及沒極區30與間搞, 、閣極15 —起可形成η通道金氧半導體 (nMOS)電晶體35。 而且,射極接觸區5〇 ;隹 及集極接觸區60能夠形成於第二區域 (B)中之η型阱20上。 請參閱「第5圖丨,—贫, 第四光阻抗蝕圖案400可形成於半導體 2板1。上,並且可執行_第四離子注人過糊以形成 η型阱20 中的一 Ρ型本體區7〇。 能夠使用習吨術中知悉的任何適合的離子 子,執行第四離子注入、Μ^ 、、 過程。而且,P型本體區70能夠使用卩型 I衣度輕摻雜,用以提升電流增益。 儘管P型本體區70的深度可比較淺,但是相比較於射極接觸 11 200929538 區50及本體接觸區40仍然較深。 而且,在本發明之一實施例 列中’本體接觸區4〇相比較於ρ型 本體Q 70具有更高濃度的離 40的歐姆接觸。 用以以後獲得與本體接觸區 此外,在本發明之一實旆 ^ 耳施例中,在一互補式金氧半導體 (CMOS)電晶體的形成過程期 方間,P型本體區70能夠與一用以 靜電放電保護的靜電放電過程 狂1 J時形成。因此,當執行第四離子 注入過程時不需要分離的光罩。 然後,能夠在半導體基板 上執仃—第二熱處理過程,用以 活化源及汲極區30、本體接鯧斤仙Αι , _ £ 4G、雜鋪區5G、錢集極接 觸區60。 根據本發明之實施例,—_型雙極性電晶體綱可由射極 接觸區50、p型本體區70、以及n_2〇形成。 具有P型本體區70的NPN型雙極性電晶體1〇〇相比較於一 PNP型雙極性電晶體可有助於提高電流增益。 由於電子係為NPN型雙極性電晶體1〇〇的多數载子,因此相 比較於以電洞作為多數載子的一 PNP型雙極型電晶體可獲得更好 的流動性。因此,能夠改善雙極性電晶體1〇〇的噪音特性。 而且,透過使用具有優良閃爍噪音特性的雙極性電晶體1〇〇, 該電晶體能夠用於壓控振蕩器(VC0)電路的良好相噪音特性的 裝置中。 12 200929538 接下來,請參閱「第6圖」,—具有複數個接觸體%的失層 介電層8〇可形綠具有n通道錢铸體UM⑻電晶體%及 NPN型雙極性電晶體100的半導體基板1〇上。 接麵85能夠與源及汲極區3〇、本__仙、__ 區5〇、以及雜接賴60相連接,並且能_成於夾層介 80中。 接觸體85可透過習知技術知細任何適合之過程形成。舉例 而言’複油接可形成於錢介料⑽巾且填充#一金屬材 料用以形成接觸體85。該金屬材料可為習知技術知悉的任何適合 之材料,例如鎢(W)。 而且,儘管圖未示,-金屬佈線層可形成於具有複數個接觸 體85的夾層介電層80上。 ,使用上述本發明之實_之半導财置及謂造方法,能夠 形成由η通道金氧半導體(遍〇§)電晶體及·^型雙極性 電晶體組成的轉體裝置。—η餅、—ρ本體接觸區、一本體 接觸、-射極翻、以及―雜接觸㈣形成於具有η通道金氧 半導體(nMOS)電晶體的一 ρ型半導體基板上。 在本發明之-實施例中,pit道金氧半導體(pM〇s)電晶體 的源及沒麵_絲極接_同_成,簡在離子注入期間 不需要一分離的光罩。 而且,根據本發明之一些實施例,該射極接觸區及集極接觸 13 200929538 區能夠與η通道金氧半導體⑽OS)電晶體的源及錄區一起同 時形成,續在離子注人_不料—分離的光罩。 而且,在本發明之一實施例中,P型本體接觸區能夠與一用以 靜電放電咖)保護的靜電玫電(咖)過程同時形成。因此, 當執行第四離子注场程日林需要分離的光罩。 而且,㈣本酿麻可她摻雜,肋提高電流增益。 〇 此外,由於電子係為NPN型雙極性電晶體的多數載子,因此 相比較独電洞作為錄鮮的—PNP酸極型電滅可獲得更 好噪音特性所需之更好的流動性。 因此,透過朗具有優良閃爍料特性的雙極性電晶體,該 半導體裝魏_於壓鎌紐(vco)電路的良好 的裝置中。 本說明書所提及之實施例實施例,示例性實施 ❹,等表示與本實施例相關之具體的特徵、結構或特性包含於本 發明之至少-實施例中。在本說明書中獨位置出現的此種詞語 並不-定表示同-實施例。而且,當—具體的特徵、結構或特性 4描述為與任何實施例侧時,本領域之技術人員應當意識到這些 ' 特徵、結構或特性可與其他實施例相關。 . 雖然本發明之實施例以示例性之實施例揭露如上,然而本領 域之技術人員應當意識到在不脫離本發明所附之申請專利範圍所 揭示之本發明之精神和範圍的情況下,所作之更動與潤飾,均屬 200929538 本發明之專娜護制之内。特暇可在本說财 所附之中請專利範圍中進行構成部份與/或組“ 及修改。除了構成部份與/或組合方式的變化及修改外二領= 之技術人員也應當意識到構成部份與/或組合方式的交替使用。 【圖式簡單說明】 第1圖至第6圖係為本發明一實施例之半導體裝置之製造方 法之橫截面圖。 【主要元件符號說明】 2 熱氧化層 5 裝置絕緣層 10 半導體基板 15 閘極 17 pMOS閘極 20 η型阱 30、45 源及汲極區 35 nMOS電晶體 40 本體接觸區 50 射極接觸區 60 集極接觸區 70 p型本體區 80 炎層介電層 15 200929538 85 接觸體 100 NPN型雙極性電晶體 200 第二光阻抗蝕圖案 300 第三光阻抗餘圖案 400 第四光阻抗蝕圖案 A 第一區域 B 第二區域 C 第三區域 ❹ 16

Claims (1)

  1. 200929538 十、申請專利範圍: 1. 一種半導體裝置,係包含有: 一半導體基板,係具有一 η型阱; 一 η通道金氧半導體⑽⑻電晶體,係位於該半導體 基板上且透過―錢絕緣層與該η餅相分離; 一 Ρ型本體區,係位於該η型阱上; 本體接觸區及—射極接觸區,係位於該ρ型本體區上; ❹ 以及 ™ ’ 一集極接觸區,係位於該η型阱上; 其中該射極接觸區包含有η型離子,該集極接觸區包含有 η里離子’林體接觸區包含有ρ型離子,並雌ρ型本體區 包含有ρ型離子。 2.如申請專利範圍第i項所述之半導體裝置,其中該ρ型本體區 包含有一低濃度之ρ型離子。 ❹3. _請專利範圍第丨項所述之半導置,其中該射極接觸區 係與該Ρ型本體區及該η型胖相電接觸,用以形成-ΝΡΝ型 雙極性電晶體。 t 4·如專利第3項所述之半導體裝置,更包含有一介電 - 層’該電層係位於該n通道金氧半導體(nMOS)電晶體及 «亥NPN雙極性電晶體之上,其中該介電層包含有一與該本體 接觸區相雜之接繼,—無射極接麵減接之接觸體, 以及一與该集極接觸區相連接之接觸體。 17 200929538 5. 如申請專利範園第1項所述之半導體裝置,更包含有一該半導 體基板與該裝置絕緣層之間的熱氧化層。 6. 如申請專利範園第1項所述之半導體裝置,其中該p型本體區 之深度相比較於該本體接觸區之深度及該射極接觸區之深度 ' 更大。 7. 如申請專利範圍第6項所述之半導體裝置,其中該p型本體區 之深度相比較於該η型阱之深度更小。 © 8.如申請專利範圍第1項所述之半導體裝置,其中該本體接觸區 之該Ρ型離子之濃度相比較於該Ρ型本體區之該ρ型離子之濃 度更高。 9. 一種半導體裝置之製造方法,係包含以下步驟: 形成一η型阱區於一半導體基板上; 形成一閘極於该半導體基板上,該閘極透過一裝置絕緣層 與該η型阱區相隔離; ❹ 形成一 Ρ型本體接觸區於該η型胖區上; 形成具有η型離子的一源極區及一汲極區於該半導體基板 上; 1 形成一 11型射極接觸區及一 η型集極接觸區於該η型阱 上;以及 形成一 ρ型本體區於包含有該本體接觸區及該射極接觸區 之該η型阱上。 18 200929538 i〇.如申請專利範圍第9項所述之半導體裝置之製造方法,其中該 P型本體區包含有低濃度的p型離子。 11.如申請專利範圍帛9項所述之半導體裝置之製造方法,其中該 閘極、該源極區、以及該汲極區於該半導體基板上形成一 n通 道金氧半導體(nMOS)電晶體,並且其中該射極接觸區、該 P型本體區、以及該η型阱形成一 NPN型雙極性電晶體。 12·如申請專利範圍第u項所述之半導體裝置之製造方法,更包 含形成一介電層及複數個接觸體於該n通道金氧半導體 (nMOS)電晶體及npN型雙極性電晶體上。 13. 如申請專利範圍第9項所述之半導體裝置之製造方法,其中使 用一離子注入過程形成該源極區及該汲極區與形成該射極接 觸&及β亥集極接觸區同時執行。 14. 如申請專利範圍第9項所述之半導體裝置之製造方法,更包含 形成一熱氧化層於該半導體基板與該裝置絕緣層之間。 15. 如申請專利範圍第9項所述之半導體裝置之製造方法,其中該 η型牌中的該ρ型本體區形成之深度相比較於該本體接觸區及 該射極接觸區之深度更大。 16. 如申請專利範圍第15項所述之半導體裝置之製造方法,其中 該Ρ型本體區形成之深度相比較於該η型阱之深度更淺。 Π.如申請專利範圍第9項所述之半導體裝置之製造方法,其中該 本體接觸區之該Ρ型離子之濃度相比較於該ρ塑本體區之該ρ 200929538 型離子之濃度更大。 18. 如申請專利範圍第9項所述之半導體裝置之製造方法,更包含 在形成該η型阱上之該p型本體區之後,熱處理該半導體基板。 19. 如申請專利範圍第9項所述之半導體裝置之製造方法,更包含 形成一 Ρ通道金氧半導體(pMOS)電晶體。 20. 如申請專利範圍第19項所述之半導體裝置之製造方法,其中 形成該本體接觸區與形成該P通道金氧半導體(pMOS)電晶 體的一源及汲極區之過程同時執行。 20
TW097124382A 2007-12-22 2008-06-27 Semiconductor device and method for manufacturing the same TW200929538A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070135957A KR20090068083A (ko) 2007-12-22 2007-12-22 반도체 소자 및 그 제조 방법

Publications (1)

Publication Number Publication Date
TW200929538A true TW200929538A (en) 2009-07-01

Family

ID=40787582

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097124382A TW200929538A (en) 2007-12-22 2008-06-27 Semiconductor device and method for manufacturing the same

Country Status (4)

Country Link
US (1) US20090159984A1 (zh)
KR (1) KR20090068083A (zh)
CN (1) CN101465350A (zh)
TW (1) TW200929538A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101118652B1 (ko) * 2004-12-17 2012-03-07 삼성전자주식회사 씨모스 공정과 통합될 수 있는 높은 이득을 갖는 바이폴라접합 트랜지스터 및 그 형성 방법
WO2010089675A1 (en) * 2009-02-06 2010-08-12 Nxp B.V. Ic and ic manufacturing method
JP5546191B2 (ja) * 2009-09-25 2014-07-09 セイコーインスツル株式会社 半導体装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100428804B1 (ko) * 2001-02-23 2004-04-29 삼성전자주식회사 반도체 제조 공정의 막질 형성 방법, 이를 이용한 트렌치 격리 형성 방법 및 그에 따른 소자 분리 트렌치 격리 구조
US6646311B2 (en) * 2001-10-10 2003-11-11 Texas Instruments Incorporated Vertical bipolar transistor formed using CMOS processes

Also Published As

Publication number Publication date
US20090159984A1 (en) 2009-06-25
KR20090068083A (ko) 2009-06-25
CN101465350A (zh) 2009-06-24

Similar Documents

Publication Publication Date Title
US10038090B2 (en) Power MOSFETs and methods for forming the same
JP4332925B2 (ja) 半導体装置およびその製造方法
TW510055B (en) Semiconductor device and method of manufacturing the same
US9159807B2 (en) Semiconductor device and manufacturing method thereof
TWI231044B (en) Semiconductor device
US8294210B2 (en) High voltage channel diode
TW201246547A (en) Field effect transistor
JPH08227998A (ja) バックソースmosfet
TW201232760A (en) Semiconductor device and fabrication method thereof
JP2012169640A (ja) 半導体装置
TW201037835A (en) Lateral bipolar junction transistor
CN1157794C (zh) 半导体装置及其制造方法
JP2005159349A (ja) シリコン・オン・インシュレータ内に形成された金属酸化膜半導体デバイス
TW201011910A (en) Poly-emitter type bipolar junction transistor, bipolar CMOS DMOS device, and manufacturing methods of poly-emitter type bipolar junction transistor and bipolar COMS DMOS device
JP2002134627A (ja) 半導体装置及びその製造方法
CN101667583A (zh) 具有垂直场效应晶体管的半导体器件及其制造方法
TW200908319A (en) Junction field effect transistors in germanium and silicon-germanium alloys and method for making and using
TW200805654A (en) Semiconductor device and method of manufacturing the same
TW201501301A (zh) 具有矽局部氧化之絕緣體上矽的積體電路及其製造方法
JP2012039002A (ja) 半導体装置及びその製造方法
KR100763230B1 (ko) 반도체 소자용 매몰 웰
JP2005175306A (ja) 半導体集積回路装置及びその製造方法
KR101675779B1 (ko) 우물 영역을 포함하는 전자 장치
TW200929538A (en) Semiconductor device and method for manufacturing the same
JP4491858B2 (ja) 半導体装置の製造方法