SU976469A1 - Pupil examining device - Google Patents

Pupil examining device Download PDF

Info

Publication number
SU976469A1
SU976469A1 SU813289487A SU3289487A SU976469A1 SU 976469 A1 SU976469 A1 SU 976469A1 SU 813289487 A SU813289487 A SU 813289487A SU 3289487 A SU3289487 A SU 3289487A SU 976469 A1 SU976469 A1 SU 976469A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
register
inputs
Prior art date
Application number
SU813289487A
Other languages
Russian (ru)
Inventor
Владимир Георгиевич Слипченко
Виктор Иванович Корнейчук
Владимир Николаевич Сороко
Олег Владиславович Журавлев
Станислав Михайлович Рожков
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU813289487A priority Critical patent/SU976469A1/en
Application granted granted Critical
Publication of SU976469A1 publication Critical patent/SU976469A1/en

Links

Landscapes

  • Electrically Operated Instructional Devices (AREA)

Description

Изобретение относится к автоматике и вычислительной технике, в частности к системам и устройствам для обучения и контроля знаний, и может быть использовано для программированного контроля знаний по различным дисциплинам.The invention relates to automation and computer technology, in particular to systems and devices for training and knowledge control, and can be used for programmed knowledge control in various disciplines.

Известно устройство, содержащее блок ввода ответов, соединенный с узлом сравнения, блок памяти, генератор, распределитель, коммутатор, табло предъявления и табло оценок CQ, Однако данное устройство имеет низкую точность контроля знаний, ограниченные дидактические возможности и низкую скорость контроля.A device is known that contains a response input unit connected to a comparison unit, a memory unit, a generator, a distributor, a switch, a presentation scoreboard and a CQ scoreboard. However, this device has low accuracy of knowledge control, limited didactic capabilities and low speed of control.

Известно также устройство, содержащее элементы памяти ответов учащихся и эталонных ответов, схемы сравнения, счетчики количества вводов ответов и эталона, триггер опроса £ 2 ],A device is also known that contains memory elements for student responses and reference answers, comparison schemes, counters of the number of input responses and reference, a polling trigger [2],

Устройство позволяет повысить точность контроля, однако не позволяет контролировать конструируемый ответ и имеет низкую скорость контроля.The device allows to increase the accuracy of control, however, it does not allow to control the constructed response and has a low control speed.

Наиболее близким к изобретению является устройство, содержащее пульты учащихся, подключенные к блоку памяти, пульт преподавателя, формирователь управляющих сигналов, содержащий генератор, дешифратор, и три счетчика, блок оценки, блок вывода информации, блок определения максимального числа ошибок, блок совпадения, коммутатор сигналов ошибок^З].Closest to the invention is a device containing student panels connected to a memory unit, a teacher panel, a driver of control signals, comprising a generator, a decoder, and three counters, an evaluation unit, an information output unit, a unit for determining the maximum number of errors, a match unit, a signal switch errors ^ 3].

Устройство позволяет повысить скорость формирования оценок для всей группы обучаемых за счет одновременного анализа регистров ошибок всех обучаемых.The device allows to increase the speed of formation of estimates for the entire group of students due to the simultaneous analysis of error registers of all students.

Однако данное устройство обладает недостаточным быстродействием, так как проверка ответов обучаемых з 976469 4 возможна только после заполнения всех регистров ошибок и окончании опроса„ Кроме того, оно не позволяет управлять темпом работы обучаемого. 5However, this device does not have sufficient speed, since checking the responses of students with 976469 4 is possible only after filling out all error registers and completing the survey “In addition, it does not allow you to control the student’s pace of work. 5

Цель изобретения - повышение быстродействия устройства за счет организации мультиплексного режима посимвольного контроля результатов решения контрольных заданий, а также 10 адаптация к темпу работы обучаемых.The purpose of the invention is to increase the speed of the device by organizing a multiplex mode of symbol-by-symbol control of the results of solving control tasks, as well as 10 adaptation to the pace of work of students.

Поставленная цель достигается тем, что в устройство, содержащее пульты обучаемых, коммутатор, после- »5 довательно соединенные пульт преподавателя и блок памяти и последовательно включенные формирователь сигналов оценки и блок вывода учебной информации, введены последова- м тельно соединенные сдвигающий регистр и блок элементов И, последовательно включенные распределитель импульсов, и формирователь импульсов, а также блок счетчиков, выход которо- 25 го соединен с входом формирователя сигналов оценки, первый вход - с вторым входом пульта преподавателя, а второй вход - с выходом коммутатора, вход которого подключен к выходам 3Q блока элементов И, соединенным с вторым входом блока памяти, первым входом распределителя импульсов и первыми входами пультов обучаемых, первый вход блока элементов И подключен через сдвигающий регистр к второму вы- 35 ходу распределителя импульсов, а второй вход - непосредственно к выходам пультов обучаемых, выход блока памяти соединен с вторым входом формиро- 40 вателя импульсов, первый выход которого подключен к вторым входам пультов обучаемых, а второй выход - к второму входу распределителя импульсов, третьи входы пультов обучаемых соединены с первым выходом распреде- 45 лителя импульсов, причем распределитель импульсов содержит последовательно включенные первый элемент ИЛИ, первый триггер и первый и второй элементы И, а также генератор тактовых 50 импульсов, выход которого соединен с Вторыми входами первого и второго элементов И, выходы которых являются соответственно первым и вторым выходами распределителя, входы первого 55 элемента ИЛИ являются первым входом распределителя, второй вход первого триггера является вторым входом рас пределителя, формирователь импульсов содержит последовательно включенные второй элемент ИЛИ, первый регистр и первый узел сравнения, а также первый счетчик, вход которого является первым входом формирователя, первый выход является вторым выходом формирователя и соединен с вторым входом первого регистра, а второй выход соединен с вторым входом первого узла сравнения, выход которого является первым выходом формирователя, вход второго элемента ИЛИ является вторым входом формирователя, а пульт обучаемого содержит последовательно соединенные третий элемент И, второй счетчик, второй узел сравнения, четвертый элемент И, третий элемент ИЛИ, второй триггер, блок ввода ответов и второй регистр, выход которого соединен с вторым вхо,дом второго узла сравнения, а также пятый элемент И, первый и второй входы которого являются соответственно первым и вторым входами пульта, а выход соединен с вторым входом четвертого элемента И, второй вход третьего элемента И подключен к второму выходу второго счетчика, выход блока ввода ответов соединен с вторым входом второго триггера, второй выход которого является выходом пульта, первый и второй входы третьего элемента И являются первым и третьим входами пульта соответственно.The goal is achieved in that the device comprising panels trainees, switch, post- 'sequence 5 connected remote instructor and a memory unit and sequentially included shaper signal evaluation unit and output training data, introduced successively m Tel'nykh connected shift register and the AND unit , series-connected pulse distributor, and a pulse shaper, and block counters kotoro- output 25 connected to second input of the evaluation signal, a first input - to the second input of the remote repodavatelya and the second input - to the output switch, whose input is connected to the outputs of the AND 3Q unit connected to the second input, the first input of the pulse distributor and the first inputs of the storage unit trained panels, the first input unit and elements connected via the shift register to the second You are a 35 to the pulse distributor, and the second input directly to the outputs of the trainees 'panels, the output of the memory unit is connected to the second input of the pulse generator, the first output of which is connected to the second inputs of the trainees' panels, and the second the output is to the second input of the pulse distributor, the third inputs of the trainee panels are connected to the first output of the pulse distributor 45 , and the pulse distributor contains the first OR element, the first trigger and the first and second AND elements, as well as the 50 clock pulse generator, output which is connected to the Second inputs of the first and second elements AND, the outputs of which are respectively the first and second outputs of the distributor, the inputs of the first 55 elements OR are the first input of the distributor, the second the input of the first trigger is the second input of the distributor, the pulse shaper contains the second OR element, the first register and the first comparison node, as well as the first counter, the input of which is the first input of the shaper, the first output is the second output of the shaper and connected to the second input of the first register and the second output is connected to the second input of the first comparison node, the output of which is the first output of the driver, the input of the second OR element is the second input of the driver, and p the student’s ult contains the third element AND, the second counter, the second comparison node, the fourth element AND, the third OR element, the second trigger, the response input unit and the second register, the output of which is connected to the second input, the house of the second comparison node, and the fifth element And, the first and second inputs of which are the first and second inputs of the console, respectively, and the output is connected to the second input of the fourth element And, the second input of the third element And is connected to the second output of the second counter, the output of the input unit for input of answers is connected nen with the second input of the second trigger, the second output of which is the output of the remote control, the first and second inputs of the third element And are the first and third inputs of the remote control, respectively.

На фиг» 1 приведена структурная схема устройства; на фиг. 2 - пример формирования импульса правильного ответа.In Fig. 1 is a structural diagram of a device; in FIG. 2 - an example of the formation of the impulse of the correct answer.

Устройство содержит пульт 1 преподавателя, связанный с. блоком 2 памяти и блоком 3 счетчиков, выходы которого подключены к формирователю 4 сигналов оценки, подсоединенному к блоку 5 вывода учебной информации. Входы блока 3 через коммутатор 6 подключены к выходу элемента И 7, связанного через элемент 8 ИЛИ с нулевым входом триггера 9 (готовности), единичный вход которого как и регистр 10 (символа) связан с блоком 11 ввода ответов, выход которого подсоединен к инверсному выходу триггера 9, подключенного прямым выходом к блоку 12 элементов И, выходы которого соединены с блоком 2, коммутатором 6, первыми входами элементов И 13 и 14, а через элемент ИЛИ 15 5 с единичным входом триггера 1.6 (управления) , нулевым входом подключенного к счетчику 17 (правильного ответа) , связанного этим же входом с регистром 18 (символа), а параллельным - с узлом 19 сравнения, выходом подключенного к вторым входам всех элементов 14, подсоединенных к элементу 7, а другим входом - к регистру 18, связанному через элемент ИЛИ 20 с выходами блока 2.The device contains a remote control 1 teacher associated with. block 2 memory and block 3 counters, the outputs of which are connected to the shaper 4 of the evaluation signals connected to the block 5 output training information. The inputs of block 3 through the switch 6 are connected to the output of the AND 7 element, connected via the OR element 8 with the zero input of the trigger 9 (ready), the single input of which, like the register 10 (symbol), is connected to the response input block 11, the output of which is connected to the inverse output trigger 9, connected by direct output to block 12 of AND elements, the outputs of which are connected to block 2, switch 6, the first inputs of elements 13 and 14, and through element OR 15 5 with a single input of trigger 1.6 (control), zero input connected to the counter 17 (correct answer), s connected by the same input with the register 18 (symbol), and parallel with the comparison node 19, the output connected to the second inputs of all elements 14 connected to the element 7, and the other input to the register 18 connected through the OR element 20 with the outputs of block 2 .

Инверсный выход триггера 16 подключен к элементу И 21, а прямой к элементу И 22, к другому входу которых подсоединен генератор 23 тактовых импульсов, причем выход элемента 21 подсоединен к сдвигающему регистру 24, подключенному выходами к элементам И блока 12, а выход элемента 22 связан со счетчиком 17 и вторыми входами элементов 13, выходы которых подключены к счетчикам 25 (тактов),одни выходы которых подсоединены к элементам 8, а другие - к узлу 26 сравнения, выходом связанному с элементом 7, а входом - с регистром 10.The inverse output of the trigger 16 is connected to the element And 21, and the direct to the element And 22, to the other input of which the clock generator 23 is connected, and the output of the element 21 is connected to the shift register 24, connected by the outputs to the elements of And block 12, and the output of the element 22 is connected with the counter 17 and the second inputs of the elements 13, the outputs of which are connected to the counters 25 (clocks), some outputs of which are connected to the elements 8, and others to the node 26 comparison, the output associated with element 7, and the input with register 10.

Элементы 7, 8, 13 и 14, блок 11, регистр 10, триггер 9, счетчик и узел 26 объединены в пульт 27 обучаемого. Элементы 15, 21 и 22 и триггер 16 представляют собой распределитель 28 импульсов, счетчик 17, регистр 18, узел 19 и элемент 20 объединены в формирователь 29 импульсов.Elements 7, 8, 13, and 14, block 11, register 10, trigger 9, a counter, and a node 26 are combined in the trainee’s console 27. Elements 15, 21 and 22 and trigger 16 are a pulse distributor 28, a counter 17, a register 18, a node 19 and an element 20 are combined in a pulse shaper 29.

Устройство для контроля знаний обучаемых работает следующим образом .A device for monitoring the knowledge of students is as follows.

С пульта 1 в блок 2 заносятся коды эталонных ответов, а каждая ячейка этого блока содержит код одной цифры результата или одного символа конструируемого ответа. Кроме того, с пульта 1 поступает сигнал на соответствующий счетчик блока 3» устанавливающий такой коэффициент пересчета, при котором поступление, например на 1 —й счетчик -сигналов правильного ответа, вызвало бы появление на выходе i-ro счетчика сигнала переноса, означающего, что весь ответ введен i-м обучаемым верно» fOCodes of the standard answers are entered into unit 2 from the console 1, and each cell of this block contains the code of one digit of the result or one character of the constructed response. In addition, remote control 1 receives a signal to the corresponding counter of unit 3 ”, which sets such a conversion factor at which the arrival, for example, at the 1st counter of the correct answer signals, would cause the transfer signal to appear on the i-ro output, which means that the whole the answer is correctly entered by the ith student »fO

В начальный момент времени триггер 16 находится в нулевом состоянии, что обеспечивает поступление тактовых импульсов с генератора 23 через элемент 21 на сдвигающий вход регистра 24, в котором единица разрешаетAt the initial time, the trigger 16 is in the zero state, which ensures the arrival of clock pulses from the generator 23 through the element 21 to the shift input of the register 24, in which the unit allows

976469 6 поочередно прохождение сигнала через элементы И блока 12, на другие входы которых поступают сигналы готовности от пультов 27.976469 6 alternately passing the signal through the AND elements of block 12, the other inputs of which receive ready signals from the consoles 27.

Если i-й обучаемый выполнил тестовую задачу, то он с помощью блока 11 вводит очередной элемент своего ответа (цифру, код символа контр, ответа) . Введенный код запоминается в регистре 10 и переводит триггер 9 в сос· тояние, запрещающее ввод очередного символа, причем сигнал готовности к обслуживанию, снимаемый с прямого выхода триггера 10, поступает на i-й элемент И блока 12. В момент появления в i-ом разряде регистра 24 единичного потенциала этот сигнал готовности адресует соответствующий регистр в блоке 2, чем обеспечивает сдвиг содержимого очередной ячейки регистра через элемент 20 в регистр 18, также сигнал через элемент 15 устанавливает триггер 16 в состояние, разрешающее прохождение тактовых импульсов через элемент 22, и запрещающее - через элемент 21.If the ith student completed the test task, then using block 11, he enters the next element of his answer (number, symbol code counter, answer). The entered code is stored in register 10 and puts the trigger 9 in a state that prohibits the input of the next character, and the signal for readiness for service, taken from the direct output of trigger 10, goes to the i-th element of block 12. At the moment of occurrence in the i-th the discharge of the unit potential register 24, this ready signal addresses the corresponding register in block 2, thereby shifting the contents of the next register cell through element 20 to register 18, and the signal through element 15 sets trigger 16 to a state that allows tovyh pulses through the element 22, and prohibiting - through member 21.

Таким образом, единица в регистре 24 зафиксирована и с выхода i-ro элемента И блока 12 сигнал разрешения поступает на элементы 13 и 14 i-ro пульта 27. С выхода элемента 22 тактовая серия из десяти импульсов (фиг. 2), что регламентируется счетчиком 17, поступает через элемент 13 на вход счетчика 25 i-ro пульта 27.Thus, the unit in register 24 is fixed and from the output of the i-ro element And block 12, the enable signal is sent to elements 13 and 14 of the i-ro remote 27. From the output of element 22, a clock series of ten pulses (Fig. 2), which is regulated by the counter 17, enters through the element 13 to the input of the counter 25 i-ro remote 27.

Коды, формируемые при этом на счетчике 17 и счетчике 25» сравниваются на совпадение соответственно в узлах 19 и 26 с кодами в регистрах 18 и 10. В момент сравнения узел 19 выдает сигнал, соответствующий по времени k-му сигналу тактовой серии, где к - число соответствующее эталону данного символа и хранится в регистре 18 (на фиг. 2 пример для формирования к=5). Этот сигнал поступает через открытый элемент 14 на элемент 7, где анализируется, произошло ли на к-ом такте, совпадение в узле 26.The codes generated in this case on the counter 17 and the counter 25 "are compared for coincidence in nodes 19 and 26, respectively, with the codes in registers 18 and 10. At the time of comparison, node 19 produces a signal corresponding in time to the k-th signal of the clock series, where k is the number corresponding to the standard of this symbol is stored in register 18 (in Fig. 2 an example for the formation of k = 5). This signal is transmitted through open element 14 to element 7, where it is analyzed whether a coincidence at node 26 occurred at the k-th beat.

Если совпадение произошло, то сигнал с элемента 7, означающий, что введен верный элемент ответа, поступает через коммутатор 6 в 1-й счетчик блока 3, а также через элемент 8 - на сброс триггера 9. Если же совпадения нет, т.е» обучаемый ввел неверный символ, то после 10-го такта с выхода счетчика 25 через эле-, мент 8 на триггер 9 поступит сигнал сброса, разрешающий обучаемому дальнейшую работу. В этот же момент сиг- ( нал переполнения со счетчика 17 сбро-'5 (Сит триггер 16 и регистр 18, чем обеспечится подключение следующего пульта 27.If a match has occurred, then the signal from element 7, which means that the correct response element is entered, is sent through switch 6 to the 1st counter of block 3, and also through element 8 to reset trigger 9. If there is no match, that is, ” the student entered the wrong character, then after the 10th step from the output of counter 25 through element 8, trigger 9 will receive a reset signal, allowing the student to continue working. At the same moment The signal (NAL overflow from the counter 17 Throw-'5 (Seet flop 16 and register 18, thus enabling the next remote connection 27.

Таким образом будет производится посимвольный опрос обучаемых» 10 Thus, a character-by-character survey of trainees will be made. ” 10

По мере выполнения обучаемыми заданий формирователь 4 будет оценивать состояние счетчиков блока 3 и формировать1 результаты контроля знаний для вывода с помощью блока 5. <S Устройство обеспечивает адаптацию к уровню работы обучаемого,создавая при этом равные возможности для всей группы (так как опрашиваются в2е пульты последовательно).As the students complete the tasks, the shaper 4 will evaluate the status of the counters of block 3 and generate 1 knowledge control results for output using block 5. <S The device provides adaptation to the student’s level of work, creating equal opportunities for the entire group (since the remotes are interrogated sequentially).

Однако обучаемые, работающие с повышенной скоростью, будут чаще представлять свои результату для контроля и быстрее закончат выполнение задания.However, students working at an increased speed will more often present their results to control and finish the task faster.

По сравнению с известным повышено быстродействие устройства, обеспечивающее сравнение с эталоном в процессе ввода ответа, т.е. исключается режим проверки задания каждого обучаемого, что позволяет сократить время обработки результата ответа для успешно работающего обучаемого более чем в 2 раза.Compared to the known one, the device’s performance is improved, which provides a comparison with the standard during the response input process, i.e. each student’s task verification mode is excluded, which allows to reduce the processing time of the response result for a successfully working student by more than 2 times.

Claims (3)

Изобретение относитс  к автомати ке и вычислительной технике, в част ности к системам и устройствам дл  обучени  и контрол  знаний, и может быть использовано дл  программиров ного контрол  знаний по различным дисциплинам ИзвеС тно устройство, содержащее блок ввода ответов, соединенный с узлом сравнени , блок пам ти, генератор , распределитель, коммутатор, табло предъ влени  и табло оценок С Однако данное устройство имеет н кую точность контрол  знаний, ограниченные дидактические возможности и низкую скорость контрол  Известно также устройство, содержащее элементы пам ти ответов учащихс  и эталонных ответов, схемы сравнени , счетчики количества вводов ответов и эталона, триггер опроса {, Устройство позвол ет повысить точность контрол , однако не позвол ет контролировать конструируемый ответ и имеет низкую скорость контрол . Наиболее близким к изобретению  вл етс  устройство, содержащее пульты учащихс , подключенные к блоку пам ти, пульт преподавател , формирователь управл ющих сигналов, содержащий генератор, дешифратор, и три счетчика, блок оценки, блок вывода информации, блок определени  максимального числа ошибок, блок совпадени , коммутатор сигналов ошибокГз. Устройство позвол ет повысить скорость формировани  оценок дл  всей группы обучаемых за счет одновременного анализа регистров ошибок всех обучаемых. Однако данное устройство обладает недостаточным быстродействием, так как проверка ответов обучаемых 9 возможна только после заполнени  всех регистров ошибок и окончании опроса. Кроме того, оно не позвол ет управл ть темпом работы обучаемого . Цель изобретени  - повышение быстродействи  устройства за счет организации мупьтиплексного режима посимвольного контрол  результатов решени  контрольных заданий, а также адаптаци  к темпу работы обучаемых, Постаапенна  цель достигаетс  тем, что в устройство, содержащее пульты обучаемых, коммутатор, последовательно соединенные пульт преподавател  и блок пам ти и последовательно включенные формирователь сигналов оценки и блок вывода учебной информации, введены последовательно соединенные сдвигающий регистр и блок элементов И, последовательно включенные распределитель импульсов , и формирователь импульсов, а также блок счетчиков, выход которого соединен с входом формировател  сигналов оценки, первый вход - с вто рым входом пульта преподавател , а второй вход - с выходом коммутатора, вход которого подключен к выходам блока элементов И, соединенным с вто рым входом блока пам ти, первым входом распределител  импульсов и первыми входами пультов обучаемых, перв вход блока элементов И подключен через сдвигаюи;ий регистр к второму выходу распределител  импульсов, а вто рой вход - непосредственно к выходам пультов обучаемых, выход блока пам ти соединен с вторым входом формировател  импульсов, первый выход которого подключен к вторым входам пультов обучаемых, а второй выход - к второму входу распределител  импульсов , третьи входы пультов обучаемых соединены с первым выходом распределител  импульсов, причем распределитель импульсов содержит последовательно включенные первый элемент ИЛИ первый триггер и первый и второй эле менты И, а также генератор тактовых импульсов, выход которого соединен с йторыми входами первого и второго элементов И, выходы которых  вл ютс  соответственно первым и вторым выходами распределител , входы первого элемента ИЛИ  вл ютс  первым входом распределител , второй вход .первого триггера  вл етс  вторым входом рас94 пределител , формирователь импульсов содержит последовательно включенные второй элемент ИЛИ, первый регистр и первый узел сравнени , а также первый счетчик, вход которого  вл етс  .первым входом формировател , первый выход  вл етс  вторым выходом формировател  и соединен с вторым входом первого регистра, а второй выход соединен с вторым входом первого узла сравнени , выход которого  вл етс  первым выходом формироватеЛЯ , вход второго элемента ИЛИ  вл етс  вторым входом формировател , а пульт обучаемого содержит последовательно соединенные третий элемент И, второй счетчик второй узел сравнени , четвертый элемент И, третий элемент ИЛИ, второй триггер, блок ввода ответов и второй регистр, выход которого соединен с вторым вхо .дом второго узла сравнени , а также, п тый элемент И, первый и второй входы которого  вл ютс  соответственно первым и вторым входами пульта, а выход соединен с вторым входом четвертого элемента И, второй вход третьего элемента И подключен к второму выходу второго сметчика, выход блока ввода ответов соединен с вторым входом второго триггера, второй выход которого  вл етс  выходом пульта, первый и второй входы третьего элемента И  вл ютс  первым и третьим входами пульта соответственно. На фиг, 1 приведена структурна  схема устройства; на фиг. 2 - пример формировани  импульса правильного ответа Устройство содержит пульт 1 преподавател , св занный с. блоком 2 пам ти и блоком 3 счетчиков, выходы которого подключены к формирователю сигналов оценки, подсоединенному к блоку 5 вывода учебной информации. Входы блока 3 через коммутатор 6 подключены к выходу элемента И 7, св занного через элемент 8 ИЛИ с нулевым входом триггера 9 (готовности), единичный вход которого как и регистр 10 (символа) св зан с блоком 11 ввода ответов, выход которого подсоединен к инверсному выходу триггера 9, подключенного пр мым выходом к блоку 12 элементов И, выходы которого соединены с блоком 2, коммутатором 6, первыми входами элементов И 13 и Н, а через элемент ИЛИ 15 с единичным входом триггера 1.6 (управлени ) , нулевым входом подключен ного к сметчику 17 (правильного ответа ) , св занного этим же входом с регистром 18 (символа), а параллельным - с узлом 1Я сравнени , выходом подключенного к вторым входам всех элементов 1, подсоединенных к элементу 7, а другим входом - к регистру 18, св занному через элемент ИЛИ 2 С выходами блока 2. Инверсный выход триггера 16 подключен к элементу И 21, а пр мой к элементу И 22, к другому входу которых подсоединен генератор 23 так товых импульсов, причем выход элемента 21 подсоединен к сдвигающему регистру 24, подключенному выходами к элементам И блока 12, а выход элемента 22 св зан со счетчиком 17 и вторыми входами элементов 13, выходы которых подключены к счетчикам 25 (тактов),одни выходы которых подсоединены к элементам 8, а други.е - к узлу 26 сравнени , выходом св занному с элементом 7, а входом - с регистром 10. Элементы 7, В, 13 и 1, блок 11, регистр 10, триггер 9, счетчик 25 и узел 26 объединены в пульт 27 обучаемого . Элементы 15t 21 и 22 и триг гер 16 представл ют собой распределитель 28 импульсов, счетчик 17, регистр 18, узел 19 и элемент 20 объед нены в формирователь 29 импульсов. Устройство дл  контрол  знаний обучаемых работает следуюи4им образом . С пульта 1 в блок 2 занос тс  коды эталонных ответов, а кажда   чейка этого блока содержит код одной цифры результата или одного символа конструируемого ответа. Кроме того, с пульта 1 поступает сигнал на соответствующий счетчик блока 3, устанавливающий такой коэффициент пересчета, при котором поступление, например на I-и счетчик icj-сигналов правильного ответа, вызвало бы по вление на выходе i-ro счетчика сигнала переноса, означающего, что весь ответ введен 1-м обучаемым верноо В начальный момент времени триггер 16 находитс  в нулевом состо нии, что обеспечивает поступление тактовых импульсов с генератора 23 через элемент 21 на сдвигающий вход регистра 2, в котором единица разрешает поочередно прохождение сигнала через элементы И блока 12, на другие входы которых поступают сигналы готовности от пультов 27. Если i-и обучаемый выполнил тестовую задачу, то он с помощью блока 11 вводит очередной элемент своего ответа (цифру, код символа контр, ответа ) . Введенный код запоминаетс  в ре гистре 1П и переводит триггер 9 в состо ние , запрещающее ввод очередного символа, причем сигнал готовности к обслуживанию, снимаемый с пр мого выхода триггера 10, поступает на i-й элемент И блока 12. В момент по влени  в -ом разр де регистра единичного потенциала этот сигнал готовности адресует соответствующий регистр в блоке 2, чем обеспечивает сдвиг содержимого очередной  чейки регистра через элемент 20 в регистр 18, также сигнал через элемент 15 устанавливает триггер 16 в состо ние , разрешающее прохождение тактовых импульсов через элемент 22, и запрещающее - через элемент 21. Таким образом, единица в регистре 2 зафиксирована и выхода i-ro элемента И блока 12 сигнал разрешени  поступает на элементы 13 и 1 i-ro пульта 27. С выхода элемента 22 тактова  сери  из дес ти импульсов (фиг. 2), что регламентируетс  счетчиком 17, поступает через элемент 13 на вход счетчика 25 i-ro пульта 27. Коды, формируемые при этом на счетчике 17 и счетчике 25 сравниваютс  на совпадение соответственно в узлах 19 и 26 с кодами в регистрах 18 и 10. В момент сравнени  узел 19 выдает сигнал, соответствующий по времени k-му сигналу тактовой серии , где k - число соответствующее эталону данного символа и хранитс  В регистре 18 (на фиг. 2 пример дл  формировани  ). Этот сигнал поступает через открытый элемент Н на элемент 7, где анализируетс , произошло ли на k-OM такте, совпадение в узле 26. Если совпадение произошло, то сигнал с элемента 7, означающий, что введен верный элемент ответа, поступает через коммутатор 6 в 1-й счетчик блока 3, а также через элемент 8 - на сброс триггера 9. Если же совпадени  нет, т.е, обучаемый ввел неверный символ, то после 10-го 73 такта с выхода сметчика 25 через эле мент 8 на триггер 9 поступит сигнал сброса, разрешающий обучаемому дальнейшую работу. В этот же момент сигнал переполнени  со счетчика 17 сбро , сит триггер 16 и регистр 18, чем обеспечитс  подключение следующего пульта 27, Таким образом будет производитс  посимвольный опрос обучаемых По мере выполнени  обучаемыми заданий формирователь if будет оценивать состо ние счетчиков блока 3 и формировать результаты контрол  знаний дл  вывода с помощью блока 5« Устройство обеспечивает адаптацию к уровню работы обучаемого,, создава  при этом равные возможности дл  все группы (так как опрашиваютс  в2е пул ты последовательно). Однако обучаемые, работающие с по вышенной скоростью, будут чаще пред ставл ть свои результаты дл  контрол  и быстрее закончат выполнение задани . По сравнению с известным повышено быстродействие устройства, обеспе чивающее сравнение с эталоном в процессе ввода ответа, Тое исключаетс  режим проверки задани  каждого обучаемого , что позвол ет сократить вре м  обработки результата ответа дл  успешно работающего обучаемого более чем в 2 раза. Формула изобретени  1. Устройство дл  контрол  знаний обучаемых, содержащее пульты обучаемых , коммутатор, последовательно соединенные пульт преподавател  и блок пам ти и последовательно включенные формирователь сигналов оценки и блок вывода учебной информации, отличающеес  тем, что, с целью повышени  быстродействи  уст ройства, в него введены последовательно соеди 1енные сдвигающий регистр и блок элементов И, последовательно включенные распределитель импульсов и формирователь импульсов, а также блок счетчиков, выход которо го соединен с входом формировател  сигналов оценки, первый вход - с вто рым выходом пульта преподавател , а второй вход - с выходом кокмутатора, вход которого подключен к выходам s блока элементов И, соединенным с вторым входом блока пам ти, первым входом распределител  импульсов и первыми входами пультов обучаемых, первый вход блока элементов И подключен через сдвигающий регистр к второму выходу распределител  импульсов, а второй вход непосредственно к выходам пультов обучаемых, выход блока пам ти соединен с вторым входом формиро- . вател  импульсов, первый выход которого подключен к вторым входам пультов обучаемых, а второй выход - к второму входу распределител  импульсов , третьи входы пультов обучаемых соединены с первым выходом распределител  импульсов, 2„ Устройство по п. 1, отличающеес  тем, что в нем распределитель импульсов содержит последовательно включённые первый элемент ИЛИ, первый триггер и первый и второй элементы И, а также генератор тактовых импульсов, выход которого соединен с вторыми входами первого и второго элементов И, выходы которых  вл ютс  соответственно первым и вторым выходами распределител , входы первого элемента ИЛИ  вл ютс  первым входом распределител , второй вход первого триггера  вл етс  вторым входом распределител . 3. Устройство по п« 1., отличающеес  тем, что в нем формирователь импульсов содержит последовательно включенные второй элемент ИЛИ, первый регистр и первый узел сравнени , а также первый счетчик , вход которого  вл етс  первым входом формировател , первый выход  вл етс  вторым выходом формировател  и соединен с вторым входом первого регистра, а второй выход соединен с вторым входом первого узла сравнени , выход которого  вл етс  первым выходом формировател , вход второго элемента ИЛИ  вл етс  вторым входом формировател  Ц о Устройство по По 1, отличающеес  тем, что в нем пульт обучаемого содержит последовательно соединенные третий элемент И, второй счетчик, второй узел сравнени , четвертый элемент И, третий элемент ИЛИ , второй триггер, блок ввода ответов и второй регистр, выход которого соединен с вторым входом второго узла сравнени , а также п тый у9 элемент И, первый и второй входы которого  вл ютс  соответственно первым и вторым входами пульта, а выход соединен с вторым входом четвертого элемента И, второй вход третьего элемента И подключен к второму выходу второго счетчика, выход блока ввода ответов соединен с вторым входом второго триггера, второй выход которого  вл етс  выходом пульта, первый и вто рой входы третьего элемента И  вл 9 ютс  первым и третьим входами пульта соответственно,, Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N it5629, кл. G 09 8 7/00, 1975. The invention relates to automation and computing, in particular, to systems and devices for training and knowledge control, and can be used to program knowledge control in various disciplines. A device containing an answer input unit connected to a comparison node, a memory unit. TI, generator, distributor, switchboard, scoreboard, and C scoreboard. However, this device has a high accuracy of knowledge control, limited didactic capabilities, and low speed of control. A device containing the memory elements of the pupils' answers and reference responses, comparison schemes, counters of the number of responses and the reference, the polling trigger {, the device improves the control accuracy, but does not allow to control the designed response and has a low speed of control. Closest to the invention is a device comprising student consoles connected to a memory unit, a teacher’s console, a driver for controlling signals containing a generator, a decoder, and three counters, an evaluation unit, an information output unit, a maximum number of error determination unit , switch signals erroneous. The device allows to increase the rate of formation of estimates for the entire group of trainees by simultaneously analyzing the error registers of all trainees. However, this device has insufficient speed, since checking the answers of the trainees 9 is possible only after filling in all the error registers and completing the survey. In addition, it does not allow you to control the pace of the student. The purpose of the invention is to increase the device speed by organizing the multiplex mode of character-by-character control of the results of control tasks, as well as adapting to the pace of work of the students, the post-enactment goal is achieved by switching to the device containing the student consoles, the switch, the sequentially connected teacher and the memory block and consistently included evaluation signal generator and educational information output block; sequentially connected shift register and block of elements are entered; successively included pulse distributor and pulse shaper, as well as a block of counters, the output of which is connected to the input of the evaluation signal generator, the first input is with the second input of the teacher, and the second input is connected to the output of the switch, the input is connected to the outputs of the I block, connected to the second input of the memory unit, the first input of the pulse distributor and the first inputs of the learning consoles, the first input of the AND block is connected through a shift; its register to the second output of the pulse distributor, and The second input is directly to the outputs of the learning consoles, the output of the memory unit is connected to the second input of the pulse former, the first output of which is connected to the second inputs of the learning consoles, and the second output to the second input of the pulse distributor, the third inputs of the learning consoles are connected to the first output of the distributor pulses, the pulse distributor contains the first element OR, the first trigger and the first and second elements AND, as well as the clock pulse generator, the output of which is connected to The first and second inputs of the first and second elements, the outputs of which are respectively the first and second outputs of the distributor, the inputs of the first OR element are the first input of the distributor, the second input of the first trigger is the second input of the distributor, the pulse shaper has a series-connected second OR element, the first register and the first comparison node, as well as the first counter, the input of which is the first input of the former, the first output is the second output of the former and is connected to the second input The first register, and the second output is connected to the second input of the first comparison node, the output of which is the first output of the driver, the input of the second element OR is the second input of the driver, and the student console contains the third element connected in series, the third element, the second counter of the second comparison node, the fourth element And, the third OR element, the second trigger, the response input block and the second register, the output of which is connected to the second input of the second comparison node, as well as the fifth element AND, the first and second inputs of which are The first and second inputs of the console itself, and the output is connected to the second input of the fourth element And, the second input of the third element And is connected to the second output of the second estimator, the output of the response input block is connected to the second input of the second trigger, the second output of which is the output of the console, the first and the second inputs of the third element AND are the first and third inputs of the console, respectively. Fig, 1 shows a block diagram of the device; in fig. 2 shows an example of forming the correct response impulse. The device contains a remote control 1 instructor associated with. a memory unit 2 and a meter unit 3, the outputs of which are connected to the evaluation signal generator connected to the training information output unit 5. The inputs of block 3 through switch 6 are connected to the output of element AND 7 connected through element 8 OR to the zero input of trigger 9 (ready), the single input of which, like the register 10 (symbol), is connected to the response input unit 11, the output of which is connected to the inverted output of trigger 9, connected by a direct output to block 12 of elements And whose outputs are connected to block 2, switch 6, the first inputs of elements And 13 and H, and through element OR 15 with a single input of trigger 1.6 (control), a zero input is connected foot to estimator 17 (correct answer ) connected with the same input to the register 18 (character), and parallel to the comparison node I, the output connected to the second inputs of all elements 1 connected to element 7, and the other input connected to register 18 connected through the element OR 2 With the outputs of block 2. The inverse output of the trigger 16 is connected to the element And 21, and directly to the element And 22, to another input of which is connected a generator 23 tak pulse, and the output of the element 21 is connected to the shift register 24, connected by the outputs to the elements And block 12, and the output of element 22 is connected to a counter 17 and second inputs of elements 13, the outputs of which are connected to counters 25 (cycles), some outputs of which are connected to elements 8, and others to a comparison node 26, output connected to element 7, and input to a register 10. The elements 7, B, 13, and 1, block 11, register 10, trigger 9, counter 25, and node 26 are integrated into the student console 27. The elements 15t 21 and 22 and the trigger 16 are a pulse distributor 28, a counter 17, a register 18, a node 19 and an element 20 combined into a pulse shaper 29. The device for controlling students' knowledge works in the following way. From unit 1, unit 2 records the codes of reference responses, and each cell of this unit contains a code of one digit of the result or one symbol of the constructed response. In addition, from console 1, a signal arrives at the corresponding counter of block 3, which establishes such a conversion factor, at which the arrival, for example, the correct response of icj-signals to the i-counter, would cause a transfer signal at the i-ro output, meaning that the entire answer is entered by the 1st student faithfully. At the initial moment of time, the trigger 16 is in the zero state, which ensures the arrival of clock pulses from the generator 23 through the element 21 to the shift input of the register 2, in which the unit permits alternately passing of the signal through the AND section 12, to another input which receives the enable signals from remote 27. If the i-trained and performed a test task, it via block 11 enters the next element of its response (figure counter code symbol response). The entered code is stored in the 1P register and translates the trigger 9 into a state prohibiting the input of the next character, and the ready-for-service signal taken from the direct output of the trigger 10 enters the i-th element of AND 12. At the moment of its appearance in This unit ready signal addresses the corresponding register in block 2, thereby shifting the contents of the next register cell through element 20 to register 18, and the signal through element 15 sets the trigger 16 to a state that permits the passage Actual pulses through the element 22, and prohibiting - through the element 21. Thus, the unit in register 2 is fixed and the output of the i-ro element AND block 12 signal resolution goes to the elements 13 and 1 of the i-ro console 27. From the output of the element 22 clock series Of the ten pulses (Fig. 2), which is regulated by counter 17, enters through element 13 to the input of counter 25 of the i-ro console 27. Codes formed in this case on counter 17 and counter 25 are compared for a match, respectively, at nodes 19 and 26 sec. codes in registers 18 and 10. At the time of comparison, node 19 generates a signal corresponding to uyuschy time k-th clock signal series where k - corresponds to the reference number of the symbol and stored in the register 18 (FIG. 2 example to form). This signal comes through the open element H to element 7, where it is analyzed whether the k-OM cycle occurred, a match at node 26. If a match occurs, then the signal from element 7, which means that the correct response element is entered, goes through switch 6 in The 1st counter of block 3, as well as through element 8, is used to reset the trigger 9. If there is no match, i.e., the trainee entered the wrong character, then after the 10th 73 clock cycle from the output of the estimator 25 through element 8 to the trigger 9 a reset signal will be received, allowing the trainee to continue working. At the same time, the overflow signal from counter 17 is reset, trigger 16 is set, and register 18 ensures the connection of the next control panel 27. Thus, a character poll of the students will be performed. As the students perform tasks, the if driver will evaluate the state of the block 3 counters and generate control results knowledge for output using block 5 "The device provides adaptation to the level of the student's work, thus creating equal opportunities for all groups (as the pools are polled sequentially). However, trainees who work at higher speeds will more often submit their results to the control and finish the task more quickly. Compared to the known, the device speed is improved, providing a comparison with the reference in the process of entering the answer, Toe excludes the test mode for each student, which reduces the processing time of the response for a successfully working student by more than 2 times. Claim 1. Device for controlling students' knowledge, containing student's consoles, switch, serially connected teacher and memory unit and sequentially included evaluation signal generator and educational information output unit, characterized in that, in order to improve the speed of the device, A serial shift register and a block of elements AND, a pulse distributor connected in series and a pulse shaper, as well as a block of counters, the output of which is connected, are entered in series. Inen with the input of the evaluation signal generator, the first input — with the second output of the teacher’s console, and the second input — with the output of the commutator, the input of which is connected to the outputs s of the block of elements And connected to the second input of the memory block, the first input of the pulse distributor and the first inputs the learning consoles, the first input of the AND block is connected via a shift register to the second output of the pulse distributor, and the second input directly to the outputs of the learning consoles, the output of the memory block is connected to the second input of the forma. pulse puller, the first output of which is connected to the second inputs of the student consoles, and the second output to the second input of the pulse distributor, the third inputs of the student consoles are connected to the first output of the pulse distributor, 2 "The device according to claim 1, characterized in that it has a pulse distributor contains in series the first element OR, the first trigger and the first and second elements AND, as well as the clock pulse generator, the output of which is connected to the second inputs of the first and second elements AND, the outputs of which are the first and second outputs of the distributor, the inputs of the first OR gate are the first input of the distributor, the second input of the first latch is a second input of the distributor. 3. The device according to claim 1, characterized in that in it the pulse shaper comprises a series-connected second OR element, the first register and the first comparison node, as well as the first counter, the input of which is the first input of the shaper, the first output is the second output the former and is connected to the second input of the first register, and the second output is connected to the second input of the first comparison node, the output of which is the first output of the former, the input of the second OR element is the second input of the former о 1, characterized in that in it the student console contains the third element AND serially connected, the second counter, the second comparison node, the fourth AND element, the third OR element, the second trigger, the response input block and the second register, the output of which is connected to the second input the second node of the comparison, as well as the fifth y9 element And, the first and second inputs of which are respectively the first and second inputs of the console, and the output is connected to the second input of the fourth element And, the second input of the third element And connected to the second output of the second The output of the response input unit is connected to the second input of the second trigger, the second output of which is the output of the console, the first and second inputs of the third element I is the first and third inputs of the console, respectively. Sources of information taken into account in examination 1 . USSR author's certificate N it5629, cl. G 09 8 7/00, 1975. 2.Авторское свидетельство СССР № 613361, кл, G 09 В 7/07, 1978. 2. USSR author's certificate No. 613361, class, G 09 В 7/07, 1978. 3.Авторское свидетельство СССР (f , кл. G 09 В 7/07, 1980 (прототип).3. Author's certificate of the USSR (f, cl. G 09 B 7/07, 1980 (prototype). от 22from 22 от 19from 19 Фи2 2Phi2 2
SU813289487A 1981-05-20 1981-05-20 Pupil examining device SU976469A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813289487A SU976469A1 (en) 1981-05-20 1981-05-20 Pupil examining device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813289487A SU976469A1 (en) 1981-05-20 1981-05-20 Pupil examining device

Publications (1)

Publication Number Publication Date
SU976469A1 true SU976469A1 (en) 1982-11-23

Family

ID=20958506

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813289487A SU976469A1 (en) 1981-05-20 1981-05-20 Pupil examining device

Country Status (1)

Country Link
SU (1) SU976469A1 (en)

Similar Documents

Publication Publication Date Title
SU976469A1 (en) Pupil examining device
SU1140146A1 (en) Device for checking knowledge levels of trainees
SU873263A1 (en) Device for checking students&#39;knowledge
SU955170A1 (en) Teaching device
SU1065869A1 (en) Device for teaching and checking knowledge of trainee
SU903938A1 (en) Device for examining pupils
SU393766A1 (en) IA1t ^ ~, - -I ^ -Library_1 *! &amp; A.M. Cl. G 09L 7 / 02UDK 371.67 (088.8)
SU980118A1 (en) Device for teaching pupils
SU826391A1 (en) Pupil examining device
SU1128285A1 (en) Device for checking knowledge levels of trainees
SU963064A1 (en) Pupil examining device
SU1176362A1 (en) Device for checking knowledge levels of trainees
SU736158A1 (en) Pupil examining device
SU1737484A1 (en) Training device
SU1424026A1 (en) Device for simulating teaching process
SU943809A1 (en) Device for checking students&#39; knowledge
SU758233A1 (en) Pupil examining device
SU1711180A1 (en) Man-machine system simulator
SU849278A2 (en) Pupil examining device
SU842924A1 (en) Teaching device
SU1098022A1 (en) Device for checking knowledge levels of trainees
SU1488865A1 (en) Device for examining knowledge of students
SU1116451A1 (en) Device for checking knowledge levels of trainees
SU1112388A2 (en) Teaching device
SU1001152A1 (en) Device for examining pupils