SU961151A1 - Недвоичный синхронный счетчик - Google Patents

Недвоичный синхронный счетчик Download PDF

Info

Publication number
SU961151A1
SU961151A1 SU813247290A SU3247290A SU961151A1 SU 961151 A1 SU961151 A1 SU 961151A1 SU 813247290 A SU813247290 A SU 813247290A SU 3247290 A SU3247290 A SU 3247290A SU 961151 A1 SU961151 A1 SU 961151A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bit
bus
potential
bits
Prior art date
Application number
SU813247290A
Other languages
English (en)
Inventor
Виктор Евгеньевич Крехов
Original Assignee
Серпуховское Высшее Военное Командное Училище Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Серпуховское Высшее Военное Командное Училище Им.Ленинского Комсомола filed Critical Серпуховское Высшее Военное Командное Училище Им.Ленинского Комсомола
Priority to SU813247290A priority Critical patent/SU961151A1/ru
Application granted granted Critical
Publication of SU961151A1 publication Critical patent/SU961151A1/ru

Links

Landscapes

  • Information Transfer Systems (AREA)

Description

() НЕДВОИЧНЫЙ СИНХРОННЫЙ С ЙЕТЧИК

Claims (2)

  1. Изобретение относитс  к цифровое технике и может найти применение в устройствах обработки дискретной информации . Известно устройство, содержащее шину потенциала логической единицы, входную шину и два разр да 1 . Недостатком данного устройства  в л етс  возможность при воздействии помехи попасть в избыточное состо ние . Известно также устройство, содержащее два разр да, например, на IКтриггерах , шину потенциала логическо единицы и входную шину, котора  соединена с тактовыми входами разр дов, пр мой и инверсный выходы первого ра р да соединены соответственно со входами I и К второго разр да, пр мой выход которого соединен с входом К первого разр да, вход установки в ноль и вход I которого соединены с инверсным выходом второго разр да 2J Однако известное устройство не имеет устойчивых неиспользуемых состо ний , и его недостатком  вл етс  относительное малое быстродействие, поскольку первый разр д измен ет свое состо ние из 1 а О, только после изменени  состо ни  второго разр да из нулевого в единичное. Целью изобретени   вл етс  повышение быстродействи . Дл  достижени  поставленной цели в недвоичный синхронный счетчик, содержащий два разр да, шину потенциала логической единицы и входную шину, котора  соединена с тактовыми входами разр дов, пр мой выход первого и инверсный выход второго разр дов соединены соответственно с входом f второго и с входом установки в О первого разр да, входы I и К первого разр да и вход К второго разр да соединены с шиной потенциала логической единицы. 396 На чертеже приведена схема недвоичного синхронного счетчика. Счетчик содержит разр ды 1 и 2, входную шину 3 и шину 4 потенциала логической единицы,. Входна  шина 3 соединена с тактовыми входами разр дов 1 и 2, пр мой выход разр да 1 и инверсный выход разр да 2 соединены соответственно с входом I разр да 2 и с входом установки в О разр да 1, входы I и К которого соединены с входом К разр да 2 и соединены с шиной 4 потенци ала логической единицы. Устройство работает следующим образом . Пусть в исходном состо нии разр д 1 и 2 наход тс  в состо нии 00. После прихода первого импульса по шине 3 изменитс  состо ние только разр да 1, который примет единичное состо ние, т. е. общее состо ние уст ройства будет 10, поскольку на инверсном выходе разр да 2 присутствует в исходном состо нии единичный по тенциал и разр д 1 не блокируетс  к входу установки в О. После насту лени  второго импульса по шине 3 раз р д 1 установитс  в О (поскольку он работает в счетном режиме и в дан ном такте не блокируетс  к входу установки в О), а разр д 2, работающий в режиме задержки входной информации на один такт, установитс  в 1, и нулевой потенциал с его инверсного выхода заблокирует к входу -установки в О работу разр да 1 на следующем такте. После поступлени  третьего импульса измен етс  состо ние только разрйда 2, и общее состо ние устройства становитс  00. В предлагаемом устройстве информаци  на выходе разр  ов измен етс  синхронно с фронтом тактового импульса , поэтому быстродействие выше, чем в известном устройстве. Поскольку разр д 1 работает в счетном режиме, а разр д 2 - в режиме сдвигаJ то в общем случае может быть построен счетчик с коэффициентом пересчета 2 + 1, где m - разр дность двоичного счетчика. Причем в этом случае на информационный вход регистра сдвига необходимо подавать сигнал перекоса или сигнал с дешифратора всех единиц двоичного счетчика, вход установки в О которого -.оединен с инверсным выходом разр да 2. Формула изобретени  Недвоичный синхронный счетчик, содержащий два разр да, шину потенциала логической единицы и входную шину , котора  соединена t тактовыми вховходами разр дов,пр мой выход первого и инвесрный выход второго разр дов соединены соответственно с входом I второго разр да и с входом установки в О первого разр да, отличающийс  тем, что, с целью повышени  быстродействи , входы I и К первого разр да и вход К второго разр да соединены с шиной потенциала логической единицы. Источники информации, прин тые во внимание при экспертизе 1.Шац С. Я. Проэктирование радиоэлектронных устройств на интегральных микросхемах. М., Советское радио 1976, с. 235, рис. 5.3.
  2. 2.Авторское свидетельство СССР № 552702, кл. Н 03 К 23/00, 1976 (прототип).
SU813247290A 1981-02-09 1981-02-09 Недвоичный синхронный счетчик SU961151A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813247290A SU961151A1 (ru) 1981-02-09 1981-02-09 Недвоичный синхронный счетчик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813247290A SU961151A1 (ru) 1981-02-09 1981-02-09 Недвоичный синхронный счетчик

Publications (1)

Publication Number Publication Date
SU961151A1 true SU961151A1 (ru) 1982-09-23

Family

ID=20942807

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813247290A SU961151A1 (ru) 1981-02-09 1981-02-09 Недвоичный синхронный счетчик

Country Status (1)

Country Link
SU (1) SU961151A1 (ru)

Similar Documents

Publication Publication Date Title
GB1387882A (en) Asynchronous buffer device
SU961151A1 (ru) Недвоичный синхронный счетчик
JPS57210495A (en) Block access memory
SU1277387A2 (ru) Делитель частоты следовани импульсов
SU894714A1 (ru) Микропроцессорный модуль
JP2719071B2 (ja) タイミング制御信号発生回路
SU392494A1 (ru) I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA
SU1598171A1 (ru) Четырехразр дный двоичный счетчик
SU1043636A1 (ru) Устройство дл округлени числа
SU594530A1 (ru) Ячейка пам ти дл регистра сдвига
SU666583A1 (ru) Регистр сдвига
SU669354A1 (ru) Сумматор по модулю три
SU440795A1 (ru) Реверсивный двоичный счетчик
SU913367A1 (ru) Устройство для сравнения двоичных чисел 1
SU1162040A1 (ru) Цифровой накопитель
SU1246091A1 (ru) Устройство дл извлечени квадратного корн
SU842789A1 (ru) Микропроцессорна секци
SU369715A1 (ru) Троичный потенциальный триггер
SU982198A1 (ru) Реверсивный счетчик
SU784007A1 (ru) Делитель частоты с коэффициентом пересчета 2 -1
SU1234881A1 (ru) Реверсивный регистр сдвига
SU782164A1 (ru) Дес тичный счетчик
SU997240A1 (ru) Устройство задержки
SU881735A1 (ru) Устройство дл сортировки чисел
SU824449A1 (ru) Реверсивный счетчик