Изобретение относитс к цифровое технике и может найти применение в устройствах обработки дискретной информации . Известно устройство, содержащее шину потенциала логической единицы, входную шину и два разр да 1 . Недостатком данного устройства в л етс возможность при воздействии помехи попасть в избыточное состо ние . Известно также устройство, содержащее два разр да, например, на IКтриггерах , шину потенциала логическо единицы и входную шину, котора соединена с тактовыми входами разр дов, пр мой и инверсный выходы первого ра р да соединены соответственно со входами I и К второго разр да, пр мой выход которого соединен с входом К первого разр да, вход установки в ноль и вход I которого соединены с инверсным выходом второго разр да 2J Однако известное устройство не имеет устойчивых неиспользуемых состо ний , и его недостатком вл етс относительное малое быстродействие, поскольку первый разр д измен ет свое состо ние из 1 а О, только после изменени состо ни второго разр да из нулевого в единичное. Целью изобретени вл етс повышение быстродействи . Дл достижени поставленной цели в недвоичный синхронный счетчик, содержащий два разр да, шину потенциала логической единицы и входную шину, котора соединена с тактовыми входами разр дов, пр мой выход первого и инверсный выход второго разр дов соединены соответственно с входом f второго и с входом установки в О первого разр да, входы I и К первого разр да и вход К второго разр да соединены с шиной потенциала логической единицы. 396 На чертеже приведена схема недвоичного синхронного счетчика. Счетчик содержит разр ды 1 и 2, входную шину 3 и шину 4 потенциала логической единицы,. Входна шина 3 соединена с тактовыми входами разр дов 1 и 2, пр мой выход разр да 1 и инверсный выход разр да 2 соединены соответственно с входом I разр да 2 и с входом установки в О разр да 1, входы I и К которого соединены с входом К разр да 2 и соединены с шиной 4 потенци ала логической единицы. Устройство работает следующим образом . Пусть в исходном состо нии разр д 1 и 2 наход тс в состо нии 00. После прихода первого импульса по шине 3 изменитс состо ние только разр да 1, который примет единичное состо ние, т. е. общее состо ние уст ройства будет 10, поскольку на инверсном выходе разр да 2 присутствует в исходном состо нии единичный по тенциал и разр д 1 не блокируетс к входу установки в О. После насту лени второго импульса по шине 3 раз р д 1 установитс в О (поскольку он работает в счетном режиме и в дан ном такте не блокируетс к входу установки в О), а разр д 2, работающий в режиме задержки входной информации на один такт, установитс в 1, и нулевой потенциал с его инверсного выхода заблокирует к входу -установки в О работу разр да 1 на следующем такте. После поступлени третьего импульса измен етс состо ние только разрйда 2, и общее состо ние устройства становитс 00. В предлагаемом устройстве информаци на выходе разр ов измен етс синхронно с фронтом тактового импульса , поэтому быстродействие выше, чем в известном устройстве. Поскольку разр д 1 работает в счетном режиме, а разр д 2 - в режиме сдвигаJ то в общем случае может быть построен счетчик с коэффициентом пересчета 2 + 1, где m - разр дность двоичного счетчика. Причем в этом случае на информационный вход регистра сдвига необходимо подавать сигнал перекоса или сигнал с дешифратора всех единиц двоичного счетчика, вход установки в О которого -.оединен с инверсным выходом разр да 2. Формула изобретени Недвоичный синхронный счетчик, содержащий два разр да, шину потенциала логической единицы и входную шину , котора соединена t тактовыми вховходами разр дов,пр мой выход первого и инвесрный выход второго разр дов соединены соответственно с входом I второго разр да и с входом установки в О первого разр да, отличающийс тем, что, с целью повышени быстродействи , входы I и К первого разр да и вход К второго разр да соединены с шиной потенциала логической единицы. Источники информации, прин тые во внимание при экспертизе 1.Шац С. Я. Проэктирование радиоэлектронных устройств на интегральных микросхемах. М., Советское радио 1976, с. 235, рис. 5.3.