SU930706A2 - Device for registering failures in discrete communication channels - Google Patents

Device for registering failures in discrete communication channels Download PDF

Info

Publication number
SU930706A2
SU930706A2 SU802993281A SU2993281A SU930706A2 SU 930706 A2 SU930706 A2 SU 930706A2 SU 802993281 A SU802993281 A SU 802993281A SU 2993281 A SU2993281 A SU 2993281A SU 930706 A2 SU930706 A2 SU 930706A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
key
input
trigger
shift register
Prior art date
Application number
SU802993281A
Other languages
Russian (ru)
Inventor
Валерий Николаевич Пряхин
Людмила Васильевна Молотова
Original Assignee
Войсковая часть 60130
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 60130 filed Critical Войсковая часть 60130
Priority to SU802993281A priority Critical patent/SU930706A2/en
Application granted granted Critical
Publication of SU930706A2 publication Critical patent/SU930706A2/en

Links

Landscapes

  • Maintenance And Management Of Digital Transmission (AREA)

Description

- I .- I.

4four

Изобретение относитс  к технике электросв зи и может использоватьс  .в аппаратуре контрол  качества дискретного канала св зи.The invention relates to telecommunications technology and can be used in the equipment for quality control of a discrete communication channel.

По основному авт.св. f 7бЭ7 9 известно устройство дл  регистрации отказов в дискретных каналах св зи, содержащее декодер., подключенный ко входу регистра сдвига, к соответствующим выходам которого подключены два элемента ИЛИ, выходы которых подключены к элементу И, выход элемента И через элемент НЕ подключен к блоку отображени , генератор цикловых импульсов, подключенный к регистру сдвига и декодеру, управл ющий выход которого подключен к входу элемента НЕ i lj .According to the main auth. f 7bE7 9 a device is known for registering failures in discrete communication channels containing a decoder. connected to the input of the shift register, to the corresponding outputs of which two OR elements are connected, the outputs of which are connected to the AND element, the output of the AND element are not connected to the display unit , a generator of cyclic pulses connected to the shift register and the decoder, the control output of which is connected to the input of the element HE i lj.

Однако известное устройство имеет низкую точность.However, the known device has low accuracy.

Цель изобретени  - повышение точности путем регистрации длительности отказов.The purpose of the invention is to improve accuracy by registering the duration of failures.

Поставленна  цель достигаетс  тем, что в известное устрюйство дл  регистрации отказов в дискретных каналах св зи, введены анализатор длительности отказа, три ключа, дополнительный элемент И, инвертор и триггер, при этом выход элемента НЕ подключен к одному из входов дополнительного элемента И и входу единица триггера, вход нуль кото10 рого соединен с выходом первого ключа , один из входов которого соединен с соответствующим входом второго элемента ИЛИ, другой вход первого ключа соединен с выходом дополнительIS ного элемента И, другой вход которого соединен с выходом триггера, через инвертор - с одним из входов второго ключа, другой вход которого соединен с соответствующим выходом The goal is achieved by introducing a failure duration analyzer, three keys, an additional AND element, an inverter, and a trigger into a known device for registering failures in discrete communication channels, while the element output is NOT connected to one of the additional element inputs and the input unit. trigger, the zero input of which is connected to the output of the first key, one of the inputs of which is connected to the corresponding input of the second OR element, another input of the first key is connected to the output of the additional AND element, the other input d which is connected to the trigger output, through the inverter - to one of the inputs of the second key, the other input of which is connected to the corresponding output

Claims (1)

20 регистра сдвига, выход триггера под .ключен к одному из входов третьего ключа. Другой вход которого соединен с выходом генератора цикловнх импульсов , а выход - подключен к входу анализатора длительности отказа . На чертеже дана структурна  элект рическа  схема npe nokeHHoro устройства . Устройство дл  регистраЦ|Ии отказов в дискретных каналах св зи содер жит декодер 1, регистр 2 сдвига, генератор 3 цикловых импульсов, пароли « и второй 5 элементы ИЛИ, элемент И 6j элемент НЕ 7, блок 8 отображени , первый 9, второй 10 и третий И, ключи 9-11, анализатор 12 длительности отказа, дополнительный элемент И 13, инвертор Н, триггер 15 запрета. Устройство работает следующим образом . При перерыве св зи, т.е. при по влении в регистре сдвига (п-1) ну ,лей, изменившийс  потенциал с вЫхода элемента НЕ 7 переводит триггер запрета в состо ние 1. При этом сигнал с выхода триггера запрета открывает третий ключ 11, разреша  поступление цикловых импульсов на анализатор длительности отказа, через инвертор Т закрывает второй клю 10, прекраща  тем самым поступление сигналов ошибок выхода регистра сдви га на выход устройства, поступает на вход элемента И 6. В момент окончани  перерыва при по влении в первых разр дах регистра сдвига двух единиц на выходе элемента НЕ восстанавливаетс -исходный потенциал, при этом на выходе эле мента И по вл етс  потенциал, который открывает первым ключ Э- В момент когда перва  из двух единиц достигнет последнего разр да регистра сдвига , через открытый первый ключ 9, изменившийс  потенциал поступает на вход триггера запрета и возвращает его в исходное состо ние. При этом сигнал с выхода триггера запрета закрывает третий ключ 11, фиксиру  окончание перерыва св зи, и через инвертор открывает второй ключ 10, обеспечива  поступление сигналов ошибок на выход устройства (дл  фиксации количества ошибок вне перерывов св зи). Врем  нахождени  триггера запрета в состо нии 1 точно определ ет реальную длительность перерыва св зи. Таким образом, предлагаемое устройство по сравнению с известным, обеспечивает повышение точности и достоверности контрол  за счет точной оценки длительности перерывов св зи, а также контрол  состо ни  каналов св зи в период отсутстви  перерыва . Формула изобретени  Устройство дл  регистрации отказов в дискретных каналах св зи по авт.св. № , отличаю-. 1д е е с   тем, что, с целью повышени  точности путем регистрации длительности отказов, введены анализатор длительности отказа, три ключа, дополнительный элемент И, инвертор и триггер, при этом выход элемента НЕ подключен к одному из входов дополнительного элемента Ии входу единица триггера, вход нуль которого соединен с выходом первого ключа, один из входов которого соединен с соответствующим входом второго элемента ИЛИ, другой вход первого ключа соединен с выходом дополнительного элемента И, другой-вход которого соединен с выходом триггера, через инвертор - с одним из входов второго ключа , другой вход которого соединен соответствую1иим выходом регистра сдвига, выход триггера подключен к одному из входов третьего ключа, другой вход которого соединен с выходом генератора цикловых импульсов, а выход - подключен к входу анализатора длительности отказа. 1. Авторское свидетельство СССР N , кл. И 04 В , 1978.20 shift register, trigger output podklyuchen to one of the inputs of the third key. The other input of which is connected to the output of the cycle pulse generator, and the output is connected to the input of the failure duration analyzer. The drawing shows a structural electrical diagram of the npe nokeHHoro device. The device for registering | Fault in discrete communication channels contains decoder 1, shift register 2, generator 3 cyclic pulses, passwords and second 5 elements OR, element AND 6j element NOT 7, display unit 8, first 9, second 10 and the third And, keys 9-11, analyzer 12 failure duration, an additional element And 13, inverter H, the trigger 15 of the ban. The device works as follows. When the connection is interrupted, i.e. when a shift register (p-1) appears, well, the lei, the changed potential from the output of the NOT element 7 transfers the inhibit trigger to the state 1. The signal from the output of the inhibit trigger opens the third key 11, allowing the arrival of cyclic pulses to the failure duration analyzer , through the inverter T closes the second key 10, thereby stopping the arrival of error signals of the shift register output to the device output, enters the input of the element 6. At the end of the interruption, when the first bits of the shift register appear at the output of the element This condition is NOT restored — the initial potential, at the same time the potential appears at the output of the element And which opens the key E to the first. At the moment when the first of two units reaches the last digit of the shift register, through the open first key 9, the changed potential goes to the input a ban trigger and returns it to its original state. At the same time, the signal from the prohibition trigger closes the third key 11, fixing the end of the communication interruption, and opens the second key 10 through the inverter, providing error signals to the device output (to fix the number of errors outside the communication interruptions). The duration of the inhibit trigger in state 1 accurately determines the actual duration of the interruption of communication. Thus, the proposed device, in comparison with the known, provides an increase in the accuracy and reliability of the control due to an accurate estimate of the duration of the interruption of communication, as well as control of the state of communication channels during the absence of interruption. The invention The device for recording failures in discrete communication channels by auth.St. No, I differ. 1e e so that, in order to improve accuracy by registering the duration of failures, a failure duration analyzer, three keys, an additional AND element, an inverter and a trigger are entered, and the output of the element is NOT connected to one of the inputs of the additional element II and the trigger unit, input zero of which is connected to the output of the first key, one of the inputs of which is connected to the corresponding input of the second element OR, the other input of the first key is connected to the output of the additional element AND, the other input of which is connected to the output of tr igger, through the inverter - with one of the inputs of the second key, the other input of which is connected to the corresponding output of the shift register, the output of the trigger is connected to one of the inputs of the third key, the other input of which is connected to the output of the cycle pulse generator, and the output is connected to the analyzer input of the failure duration . 1. USSR author's certificate N, cl. And 04 B, 1978.
SU802993281A 1980-10-10 1980-10-10 Device for registering failures in discrete communication channels SU930706A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802993281A SU930706A2 (en) 1980-10-10 1980-10-10 Device for registering failures in discrete communication channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802993281A SU930706A2 (en) 1980-10-10 1980-10-10 Device for registering failures in discrete communication channels

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU769749A Addition SU167678A1 (en) REGULATORY AND MEMORIZABLE DEVICE

Publications (1)

Publication Number Publication Date
SU930706A2 true SU930706A2 (en) 1982-05-23

Family

ID=20922005

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802993281A SU930706A2 (en) 1980-10-10 1980-10-10 Device for registering failures in discrete communication channels

Country Status (1)

Country Link
SU (1) SU930706A2 (en)

Similar Documents

Publication Publication Date Title
SU930706A2 (en) Device for registering failures in discrete communication channels
SU769749A1 (en) Device for registering failures in discrete communication channels
SU1485387A1 (en) Time interval extremum meter
SU554632A1 (en) Device for automatically determining the error rate
SU1177920A1 (en) Device for measuring error factor in digital transmission system
SU1509902A2 (en) Device for detecting errors in code transmission
SU974597A2 (en) Device for detecting and registering discrete communication channel errors
RU2013030C1 (en) Device for testing of irregularity of frequency characteristic of sensitivity of microphone
SU1092487A1 (en) Versions of information input device
SU970459A1 (en) Device for checking data recording to accumulator having moving medium
SU1365003A1 (en) Measuring device
SU1539999A2 (en) Automatic frequency ring-tuning device
SU1444776A1 (en) Signature analyzer
SU926777A2 (en) Device for quality control of discrete communication channels
SU862375A1 (en) Device for discrete communication channel error detection and registration
SU1159061A2 (en) Digital magnetic recording device
SU1417213A2 (en) Remotely controlled quasi-electronic crossing switch of communication channels
SU434609A1 (en) DEVICE FOR THE CONTROL OF CLOCK SYNCHRONIZATION
SU762159A1 (en) Multichannel voltage to code converter
SU1238248A2 (en) Device for telemetry and supervisory indication of regenerators of communication systems
SU640344A1 (en) Pseudorandom pulse train generator
SU1001171A1 (en) Device for monitoring digital recording-reproducing channel
SU788399A1 (en) Device for quality control of communication channel
SU760463A1 (en) Device for measuring discrete signal characteristics of discrete communication channel
SU363201A1 (en) LIBRARY