SU926784A1 - Frequency-modulated signal detector - Google Patents

Frequency-modulated signal detector Download PDF

Info

Publication number
SU926784A1
SU926784A1 SU802934217A SU2934217A SU926784A1 SU 926784 A1 SU926784 A1 SU 926784A1 SU 802934217 A SU802934217 A SU 802934217A SU 2934217 A SU2934217 A SU 2934217A SU 926784 A1 SU926784 A1 SU 926784A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
trigger
output
detector
Prior art date
Application number
SU802934217A
Other languages
Russian (ru)
Inventor
Виктор Иванович Куля
Виталий Георгиевич Кутас
Евгений Алексеевич Романюк
Original Assignee
Главный Научно-Исследовательский И Информационно-Вычислительный Центр Госплана Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Главный Научно-Исследовательский И Информационно-Вычислительный Центр Госплана Усср filed Critical Главный Научно-Исследовательский И Информационно-Вычислительный Центр Госплана Усср
Priority to SU802934217A priority Critical patent/SU926784A1/en
Application granted granted Critical
Publication of SU926784A1 publication Critical patent/SU926784A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение относитс  крадиотехнике .The invention relates to a kradiotekhnike.

Известен детектор частотноманипулированных сигналов, содержащий последовательно соединенные формирователь импульсов и первый триггер , а также генератор тактовых си1- налов, выход которого подключен к Первым входам первого и второго сметчиков , выходы которых соединены с входами элемента ИЛИ 1П.A known detector of frequency-manipulated signals contains a series-connected pulse shaper and a first trigger, as well as a clock generator, the output of which is connected to the First inputs of the first and second estimators whose outputs are connected to the inputs of the OR 1P element.

Однако в известном устройстве недостаточна  достоверность детектировани  .However, in the known device, the detection accuracy is insufficient.

.Цель изобретени  - повышение достоверности детектировани .The purpose of the invention is to increase the reliability of detection.

Дл  достижени  указанной цели в детектор частотно-манипулированных сигналов, содержащий последовательно соединенные формирователь импульсов и первый триггер, а также генератор тактовых сигналов, выход которого подключен к первым входам пер вого и второго сметчиков, выходыTo achieve this goal, the detector of frequency-manipulated signals, containing a series-connected pulse generator and the first trigger, as well as a clock signal generator, the output of which is connected to the first inputs of the first and second estimators, outputs

22

которых соединены с входами элемента ИЛИ, введены второй и третий триггеры и два элемента И-НЕ,выходы которых подключены соответственно к пер- . вым входам второго и третьего триггеров , первые входы которых соединены соответственно с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены с выходом генератора тактовых сигналов, примем выходы первого триггера подклюмены к третьим входам элементов И-НЕ и вторым входам второго и третье го триггеров, вторые выходы которых соединены соответственно с вторыми входами первого и второго счетчиков, третьи входы которых соединены соответственно с выходами первого и второго элементов И-НЕ.which are connected to the inputs of the OR element, the second and third triggers and two NAND elements are introduced, the outputs of which are connected to the first, respectively. the second and third trigger inputs, the first inputs of which are connected respectively to the first inputs of the first and second AND-NOT elements, the second inputs of which are connected to the output of the clock signal generator, take the outputs of the first trigger under the third inputs to the third inputs of the second and the third one of the triggers, the second outputs of which are connected respectively to the second inputs of the first and second counters, the third inputs of which are connected respectively to the outputs of the first and second I-NE elements.

На чертеже изображена структурна  электрическа  схема предлагаемого устройства.The drawing shows a structural electrical circuit of the proposed device.

Claims (1)

Детектор содержит триггер 1.формирователь 2 импульсов, элемент ИЛИ 3, счетчики и 5 генератор 6 тактовых сигналов, элементы И-НЕ 7 и 8, триггеры 9 и 10. . Детектор работает следующим образом , Перва  ветвь детектора, состо ща  из элементов С, и 9) и втора  ветвь, , состо ща  из элементов (5 Ю и 8) псюче . , редно наход тс  в одной из двух фаз: переходной и установившейс .Переключение фаз ветвей осуществл етс  тригге ром 1, управл емым по счетному входу вводным частотно-манипулированным (ЧМ) сигналом, преобразованным форми рователем импульсов 2 в последовательность пр моугольных импульсов одной из двух частот: f, или fa. . В то врем ,как втора  ветвь детектора находитс  в переходной фазе , перва  ветвь находитс  в установившейс  фазе. При этом на второй вход элемента И-НЕ 7 и первый вход триггера 9 поступает потенциал логического нул  с пр мого выхода тригге ра 1. Триггеры Э и 10 реагируют по своим входам на потенциалы логическо го нул . Поэтому в течение установив шейс ; фазы на пр мом выходе триггера 9 поддерживаетс  потенциал логическо го нул , который воздействует на запрещающий вход счетчика 4. Потенциал на выходе последнего разр да счетчика 4 сохран етс  неизменным и передаетс  через элемент ИЛИ 3 на выходе детектора. В моментперехода потенциала на ётором входе элемента И-НЕ 7 от ло-, гического нул  к логической единице триггер 9 еще остаетс  в прежнем состо нии, при котором с его инверсного выхода на третий вход элемента И-НЕ 7 поступает потенциал логической единицы. На первый вход элемента И-НЕ 7 посто нно подаетс  последовательность пр моугольных импульсов частоты fj с выхода генератора 6 так товых сигналов. На выходе элемента И-НЕ 7 может по витьс  только один инвертированный импульс, который воз действует на второй вход триггера 9 и переводит его в противоположное :. состо ние, а также воздействует на установочный вход счетчика k и устанавливает все его разр ды в состо ние логического нул . С этого момента начинаетс  переходна  фаза первой ветви детектора, .а втора  ветвь будет находитьс  в ус тановившейс  фазе. При этом тактовые 92 импульсы частоты fj, поступающие на счетный счетчика k, подсчитываютс  в нем.-Переходна  фаза продолжаетс  до очередной смены значений сигмала на информационном входе ветви, т.е. до по влени  на его входе сигнала логического нул . Состо ние последнего разр да счетчика Ц в конце переходной фазы - логический нуль или логическа  единица - зависит от длительности переходной фазы. Если частота входного сигнала f,. , где п - число двоичных разр дов счетчика Ц, то на выходе ветви в конце переходной фазы установитс  потенциал логической единицы, а в противном случае - логического нул . Перва  и втора  ветви детектора попоочередно выдают решени  на соответствующие входы элемента ИЛИ 3 о каж;дом Периоде сигнала, поступающего на вход, благодар  чему на выходе детектора поддерживаетс  уровень логической единицы или логического нул  в зависимости от частоты входного сигнала . Во избежании переполнени  разр дной сетки счетчиков t и 5 при длительности переходной фазы, превышаюп nщей b.t fV они могут быть реализованы , например, на -К-триггерах, R-входы которых объединены и служат дл  подачи сигнала Сброс, 1-К входы триггера первого разр да объединены и используютс , дл  подачи сигнала Запрет, С-входы используютс  как счетные входы, а инверсный-выход 1-К триггера последнего разр д соединен с I и К входами этого же разр да дл  предотвращени  переполнени  (счетчика. Таким образом повышаетс  достоверность детектировани . Предлагаемый детектор характеризуетс  простотой конструктивного выполнени  и высокой надежностью. Он может быть использован в информационно-обучающих и информационно-справочных системах, в аппаратуре передачи данных, а также в устройствах воспроизведени  двоичных сигналов, записанных на магнитном носителе. Формула изобретени  Детектор частотно-манипулированных сигналов, содержащий последовательно соединенные формирователь импульсов и первый триггер, а также генератор тактовых сигналов, выход которого подключен к первым входам первого и второго счетчиков, выходы которых соединены с входами элемента , отли чающийс  тем, чтб, с целью повышени  достоверности детектировани , введены второй и третий триггеры и два элемента И-НЕ, выходы которых подключены соответственно к первым входам второго и третьего триггеров, первые выходы которых сое динены соответственно, с первыми входами пе|5вого и второго элементов ИНЕ , вторые входы которых соединены с выходом генератора тактовых сигналов , причем выходы первого триггера подключены к третьим входам элементов И-НЕ И вторым входам второго и третьего триггеров, вторые выходы которых соединены соответственно с вторыми: входами первого и второго счетчиков, третьи входы которых соединены соответственно с выходами первого и второго элементов И-НЕ. Источники ин 1юрмации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР ff . кл. Н Ok 127/1, 1977 ( прототип).The detector contains 1. trigger trigger 2 pulses, the element OR 3, counters and 5 generator 6 clock signals, the elements AND-NOT 7 and 8, triggers 9 and 10.. The detector works as follows: The first branch of the detector, consisting of elements C, and 9), and the second branch, consisting of elements (5 S and 8), are pusher. They are rarely in one of two phases: transitional and steady-state. The phases of branches are switched by trigger 1, controlled by a counting input by an input frequency-manipulated (FM) signal converted by a pulse former 2 into a sequence of rectangular pulses of one of the two frequencies: f, or fa. . While the second branch of the detector is in a transition phase, the first branch is in the steady state. At the same time, the potential input of the logical zero from the direct output of trigger 1 arrives at the second input of the NAND element 7 and the first input of the trigger 9. Triggers E and 10 respond to the potentials of the logical zero on their inputs. Therefore, over setting the shace; the phase at the forward output of trigger 9 is maintained at a potential of logical zero, which acts on the inhibitory input of counter 4. The potential at the output of the last digit of counter 4 remains unchanged and is transmitted through the element OR 3 at the output of the detector. At the moment of transition of the potential at the input input of the element AND-HE 7 from the logical zero to the logical unit, the trigger 9 still remains in the same state, in which the potential of the logical unit arrives at the third input of the AND-HE element 7 from its inverse output. A sequence of rectangular pulses of frequency fj from the output of the generator 6 of such signals is constantly fed to the first input of the NAND 7 element. At the output of the element, AND-HE 7, only one inverted pulse can appear, which acts on the second input of the trigger 9 and translates it into the opposite one:. state, and also affects the installation input of the counter k and sets all its bits to the state of logical zero. From this moment on, the transition phase of the first branch of the detector begins, and the second branch will be in the established phase. In this case, the clock 92 pulses of the frequency fj arriving at the counting counter k are counted in it. The transition phase continues until the next change of sigmal values at the information input of the branch, i.e. until a logical zero signal appears at its input. The state of the last bit of the counter C at the end of the transition phase — a logical zero or a logical one — depends on the duration of the transition phase. If the frequency of the input signal f ,. , where n is the number of binary bits of counter C, then at the output of the branch at the end of the transition phase the potential of the logical unit will be established, and otherwise - the logical zero. The first and second branches of the detector alternately decide on the corresponding inputs of the element OR 3 about each; home Period of the signal arriving at the input, so that the output of the detector maintains the level of a logical unit or logical zero depending on the frequency of the input signal. In order to avoid overflow of the discharge grid of counters t and 5 with the duration of the transition phase, exceeding the total bt fV, they can be implemented, for example, on -K-flip-flops, the R-inputs of which are combined and serve to send a reset signal, 1-K trigger inputs of the first the bit is combined and used to signal the Inhibit signal, the C inputs are used as counting inputs, and the inverse output 1-K of the trigger of the last bit is connected to the I and K inputs of the same bit to prevent overflow (counter). detected The proposed detector is characterized by simplicity of design and high reliability and can be used in information and training information systems, in data transmission equipment, as well as in devices for reproducing binary signals recorded on a magnetic carrier. signals containing a serially connected pulse driver and the first trigger, as well as a clock generator, the output of which is connected to the first input The first and second counters, the outputs of which are connected to the inputs of the element, differing in that, in order to increase the reliability of detection, the second and third triggers and two AND-NOT elements, the outputs of which are connected respectively to the first inputs of the second and third triggers, are introduced, the first the outputs of which are connected to each other, respectively, with the first inputs of the ne | 5th and second EE elements, the second inputs of which are connected to the output of the clock signal generator, and the outputs of the first trigger are connected to the third inputs of the elements AND –NE and II th inputs of the second and third flip-flops, the second outputs of which are connected respectively to the second: inputs of said first and second counters, the third inputs of which are connected respectively to the outputs of the first and second AND-NO elements. Sources of information taken into account in the examination 1. USSR author's certificate ff. cl. H Ok 127/1, 1977 (prototype). - -
SU802934217A 1980-05-27 1980-05-27 Frequency-modulated signal detector SU926784A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802934217A SU926784A1 (en) 1980-05-27 1980-05-27 Frequency-modulated signal detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802934217A SU926784A1 (en) 1980-05-27 1980-05-27 Frequency-modulated signal detector

Publications (1)

Publication Number Publication Date
SU926784A1 true SU926784A1 (en) 1982-05-07

Family

ID=20899547

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802934217A SU926784A1 (en) 1980-05-27 1980-05-27 Frequency-modulated signal detector

Country Status (1)

Country Link
SU (1) SU926784A1 (en)

Similar Documents

Publication Publication Date Title
GB1053189A (en)
SU926784A1 (en) Frequency-modulated signal detector
SU1067610A2 (en) Discriminator of frequency-shift keyed signals
SU839067A1 (en) Frequency divider with either integer countdown ratio
SU1182667A1 (en) Frequency divider with variable countdown
SU1730713A1 (en) Digital frequency discriminator
SU995264A1 (en) Digital phase discriminator
SU921095A1 (en) Frequency divider
RU1807579C (en) Device for receiving and transmitting digital information
SU1665526A1 (en) Digital data receiving device
RU2009617C1 (en) Clock synchronization unit
SU928345A2 (en) Discrete pulse repetition frequency multiplier
SU984057A1 (en) Pulse frequency divider
SU560360A1 (en) Device for demodulating frequency-shifted signals
SU542336A1 (en) Pulse generator
SU750708A1 (en) Digital infra-low frequency generator
SU873421A1 (en) Multi-channel device for receiving noise-like signals
SU1226661A1 (en) Counter operating in "2-out-of-n" code
SU1035595A1 (en) Synchronization system
SU907817A1 (en) Device for evaluating signal
SU783975A1 (en) Device for decoding pulse trains
SU1420653A1 (en) Pulse synchronizing device
SU515289A1 (en) Pulse frequency divider
SU690608A1 (en) Frequency multiplier
SU531264A1 (en) Pulse Generator