SU920849A2 - Запоминающее устройство с самоконтролем - Google Patents
Запоминающее устройство с самоконтролем Download PDFInfo
- Publication number
- SU920849A2 SU920849A2 SU802961842A SU2961842A SU920849A2 SU 920849 A2 SU920849 A2 SU 920849A2 SU 802961842 A SU802961842 A SU 802961842A SU 2961842 A SU2961842 A SU 2961842A SU 920849 A2 SU920849 A2 SU 920849A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- cell
- address
- outputs
- additional
- Prior art date
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Description
(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ
1
Изобретение относитс к запоминающим устройствам.
По основному авт. св. № 519767 известно, устройство, содержащее регистры числа, подключенные к накопителю и блокам контрол и коррекции, основной и дополнительный регистры адреса, выходы которых через элементы ИЛИ соединены с адресными входами накопител , счетчик, подключенный к дополнительному регистру адреса, преобразователи кодов. Управл ющие входы которых подключены к одному из блоков, контрол , информационные входы - соответственно к дополнйтельног9 регистр адрееа и выходам одного на регистров числа, а выходы -- к входам регистра числа и дополни тельного регистра адреса IJ,
Недостатком этого устройства вл етс низкое быстродействие при считывании информации из резервных чеек накопител .
Цель изобретени - повышение быстродействи устройства.
Поставленна цель достигаетс тем, что в запоминающее устройство с самоконтролем введены дополнительные элементы ИЛИ и дополнительный регистр числа, входы которого подключенц соответственно к икформационным выходам накопител и выходам одного из основных регистров числа, одни из выходов соединены с входами основных элементов ИЛИ, другие выходы дополнительного регистра числа и выходы другого основного регистра числа через дополнительные элементы ИЛИ подключены к входам блока контрол .
На чертеже изображена функциональна схема предлагаемого устройства.
Устройство содержит накопитель 1, имеющий определенное число резервных чеек С адресными входами 2, элемеиты ИЛИ 3, осиовной регистр 4 адреса со входами 5, дополнительный регистр 6 адреса, счетчик g 7 со счетным входом 8, регистр 9 числа, пер . вый блок 10 контрол , регистр 11 числа, элементы ИЛИ 12, второй блок 13 контрол , регистр 14 числа, блок 15 коррекции, дополнительный регистр 16 числа, дополнительные элементы ИЛИ 17, первый 18 и второй 19 преобразователи кодов, третий блок 20 контрол , блок 21 управлени со входом 22 и выходом 23 и информационный выход 24 устройства. В качестве преобразователей 18 и 19 могут быть использованы шифраторы.
Устройство работает следующим образом .
Дл обращени к чейке накопител ,1 адрес ее необходимо подать на входы 5 регистра 4. При считывании число из накопител 1 поступает на регистры 9 и 11 и далее из регистра 9 в блок 13. Блок 13 определ ет наличие ошибок в считанном числе. Если сигнал ошибки на выходе блока 13 отсутствует , число из него непосредственно поступает на регистр 14, а затем на выход 24 устройства. Если сигнал ошибки имеет место , считанное число принимаетс на регистр 14 через блок 15. В результате на регистре 14 находитс исправленное число, которое может быть затем выдано на выход 24. Дл того, тобы при последующих обращени х к отказавшей чейке считываемое число не содержало ошибок, необходимо обеспечить запись этого числа в резервную чейку накопител I, адрес который записываетс в имеющиес исправные разр ды отказавшей чейки. Этот процесс называетс разверткой адреса. При считывании содержимого отказавшей чейки накопител 1 из ее исправных разр дов выбираетс адрес резервной чейки, в котором записано искомое число. Этот процесс называетс сверткой адреса.
, После приема исправленного числа из лока 15 на регистр 14 оно записываетс через регистр 16 и элементы ИЛИ.12 в резервную чейку накопител 1. Адрес резервной чейки образуетс на счетчике 7 путем увеличени его содержимого на единицу по сигналу ошибки из блока 13, а затем передаетс на регистр 6. Во врем записи исправленного числа в резервную чейку накопител 1, адрес основной (ртказавщей) чейки из регистра 4 в накопитель 1 не поступает.
После того, как исправленное число записано в резервную чейку, адрес резервной чейки должен быть развернут и записан в исправные разр ды основной (отказавщей ) чейки. Дл этого в накопитель 1 вновь поступает адрес основной (отказавшей ) чейки из регистра 4, а выдача адреса резервной чейки из регистра 6 в накопитель 1 блокируетс . В отказавшую чейку из регистра 11 через элементы ИЛИ 12.записываетс обратный код считанного числа и затем считывают его на регистр 9. Таким образом , на регистрах 9 и 11 наход тс соответственно обратный и пр мой коды числа, считанные из отказавшей чейки. Блок 20 по совпадению содержимого одноименных разр дов регистров 9 и 11 определ ет отказавщие разр ды чейки накопител 1 и запоминает позиции отказавших разр дов. Преобразователь 19 запрещает запись разр дов резервного адреса в разр ды регистра 11, которым соответствуют неисправные разр ды чейки накопител 1, обеспечива развертку (распределение)адреса по разр дам регистра 11.
Например, в чейку, содержащую два отказавших разр да, записано число 1101, при считывании которого на регистры 9 и 11 поступает число 0100 (подчеркнутые первый и четвертый разр ды, счита справа, отказали ) . После записи-чтени обратного кода считанного числа на регистр 9 поступит число 0010 и,блок 20 определ ет какие разр ды отказали. Дри этом на регистре 6 находитс поступивший из счетчика 7 адрес резервной чейки, например 11, который необходимо записать в исправные разр ды отказавшей чейки. При передаче числа 11 поступает следующее число 11 (точками обозначены отказавшие разр ды, в которые информаци не поступает, а сдвигаетс в исправные , например второй и третий разр ДЬ1 ).
Развернутый адрес из регистра 11 -поступает через элементы ИЛИ 12 в соответствующую чейку накопител 1. Дл того, чтобы в дальнейшем при считывании числа из отказавшей чейки определить, что в ней находитс адрес, блок 10 обеспечивает маркирование этой чейки, например путем установки в «О специального индикаторного разр да (или группы разр дов), наход щегос в «1, когда чейка исправна и содер 1 ит искомое число.
Данна работа устройства имеет место, когда блок 10 сигнализирует о том, что чейка, к которой происходит обращение, исправна (т.е. содержит искомое число). При обнаружении блоком 10 ранее отказавшей чейки (т.е.. содержащей адрес), число из регистра 9 в блок 13 не поступает, при этом преобразователь 18 осуществл ет свертку адреса. Свернутый адрес поступает на регистр 16 и далее через элементы ИЛИ 17 на блок 13. Если сигнал ошибки кз блока 13 отсутствует, число из него непосредственно поступает на регистр 14, а затем на выход 24 устройства.
Если сигнал ощибки имеет место, то число принимаетс на регистр 14 через блок 15. В результате на регистре 14 находитс исправленное число. Дл того, чтобы исключить обращение к неисправной резервной чейке накопител 1, необходимо переписать скорректированную информацию в следующую резервную чейку, а ее адрес развернуть и записать в ранее отказавш.ую чейку. Это происходит следующим образом.
Адрес следующей резервной чейки образуетс на счетчике 7 путем увеличени его содержимого на единицу по сигналу ощибки из блока 13, а затем передаетс на регистр 6. Во врем записи исправленного числа в резервную чейку накопител 1 адрес основной (отказавшей) чейки из регистра 4 в накопитель 1 не поступает. Исправленное число из регистра 14 поступает на регистр 16
Claims (1)
- Формула изобретенияЗапоминающее устройство с самоконтролем по авт. св. № 519767, отличающееся тем, что, с целью повышения быстродействия устройства, оно содержит дополнительные элементы ИЛИ и дополнительный регистр числа, входы которого подключены соответственно к информационным выходам накопителя и выходам одного из основных регистров числа, одни из выходов соединены с входами основных элементов ИЛИ, другие выходы дополнительного регистра числа и выходы другого основного регистра числа через, дополнительные элементы ИЛИ подключены к входам блока контроля.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802961842A SU920849A2 (ru) | 1980-07-25 | 1980-07-25 | Запоминающее устройство с самоконтролем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802961842A SU920849A2 (ru) | 1980-07-25 | 1980-07-25 | Запоминающее устройство с самоконтролем |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU519767 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU920849A2 true SU920849A2 (ru) | 1982-04-15 |
Family
ID=20910334
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802961842A SU920849A2 (ru) | 1980-07-25 | 1980-07-25 | Запоминающее устройство с самоконтролем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU920849A2 (ru) |
-
1980
- 1980-07-25 SU SU802961842A patent/SU920849A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4785452A (en) | Error detection using variable field parity checking | |
US4037209A (en) | Data processing system for converting from logical addresses to physical addresses | |
JPS63503100A (ja) | 広いメモリ構造のための専用パリティ検出システム | |
SU920849A2 (ru) | Запоминающее устройство с самоконтролем | |
SU519767A1 (ru) | Запоминающее устройство с самоконтролем | |
SU504249A1 (ru) | Запоминающее устройство с самоконтролем | |
SU970480A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1536443A1 (ru) | Устройство дл подмены информации в посто нной пам ти | |
SU842977A1 (ru) | Запоминающее устройство с автономнымКОНТРОлЕМ | |
SU1075312A1 (ru) | Запоминающее устройство с коррекцией ошибок | |
SU1654825A1 (ru) | Устройство дл исправлени ошибок | |
SU875470A1 (ru) | Запоминающее устройство с самоконтролем | |
SU595795A1 (ru) | Запоминающее устройство с самоконтролем | |
SU693853A1 (ru) | Динамическое запоминающее устройство | |
SU963109A2 (ru) | Запоминающее устройство с самоконтролем | |
SU555438A1 (ru) | Ассоциативное запоминающее устройство | |
SU1317487A1 (ru) | Запоминающее устройство с исправлением информации в отказавших разр дах | |
SU619966A1 (ru) | Резервированное запоминающее устройство | |
SU1014033A1 (ru) | Оперативное запоминающее устройство с блокировкой неисправных чеек пам ти | |
SU1164791A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU1302329A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1141452A2 (ru) | Оперативное запоминающее устройство типа 2 @ с обнаружением и исправлением ошибок | |
SU1034070A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU780049A1 (ru) | Запоминающее устройство с автономным контролем | |
SU736177A1 (ru) | Запоминающее устройство с самоконтролем |