SU884098A1 - Time interval shaping device - Google Patents
Time interval shaping device Download PDFInfo
- Publication number
- SU884098A1 SU884098A1 SU802877447A SU2877447A SU884098A1 SU 884098 A1 SU884098 A1 SU 884098A1 SU 802877447 A SU802877447 A SU 802877447A SU 2877447 A SU2877447 A SU 2877447A SU 884098 A1 SU884098 A1 SU 884098A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- counter
- input
- interval
- multiplexer
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к импульсной технике и предназначено дл программного формировани временных интервалов.The invention relates to a pulse technique and is intended to programmatically form time intervals.
Известно устройство формировани временных интервалов, содержащее генератор эталонной частоты, делитель частоты , триггер, счетчик, мультиплексор и регистр масштаба 1 .A device for forming time intervals is known, comprising a reference frequency generator, a frequency divider, a trigger, a counter, a multiplexer, and a scale register 1.
Недостатком устройства вл етс низка точность формировани временных интервалов.The disadvantage of the device is the low accuracy of the formation of time intervals.
Наиболее близким по технической сущности и достигаемому эффекту к изобретению вл етс устройство дл формировани временных интервалов, которое содержит посдчедовательно соединенные генератор эталонной частоты, делитель частоты, мультиплексор, элемент И, счетчик, причем мультиплексор управл етс от регистра масштаба, а пуск и остановка устройства производ тс триггером , который управл ет элементом И и соединен своими входами с шиной запуска устройства и выходом счетчика 2.The closest in technical essence and the achieved effect to the invention is a device for forming time intervals, which contains the connected reference frequency generator, frequency divider, multiplexer, AND element, counter, the multiplexer is controlled from the scale register, and the start and stop of the device A trigger that controls the AND element and is connected by its inputs to the device launch bus and the output of the counter 2.
Недостатком устройства вл етс низка точность формировани временных интервалов. Причины следующие: перед началом формировани интервала не производитс установка нул делител частоты , что приводит к погрешности, величиной до одного периода частоты, снимаемой с выхода мультиплексора; в многокаскадном делителе частоты возникают задержки сигнала эталанной частоты, The disadvantage of the device is the low accuracy of the formation of time intervals. The reasons are as follows: before the formation of the interval, the zero frequency divider is not set, which leads to an error of up to one period of the frequency taken from the output of the multiplexer; in a multi-stage frequency divider, delays occur in the reference frequency signal,
10 по величине сравнимые с периодом генератора , эталонной частоты, если его частота достаточно высока, что также приводит к по влению погрешности в длительности формируемого временного 10 in magnitude comparable to the period of the generator, the reference frequency, if its frequency is high enough, which also leads to the appearance of an error in the duration of the generated time
15 интервала (если после длинного интервала сразу же формируетс короткий интервал ). В этом Случае задержка делител частоты войдет как погрешность в короткий интервал, котора может 15 interval (if after a long interval a short interval is immediately formed). In this case, the delay of the frequency divider will enter as an error in a short interval that can
20 иметь величину периода эталонной частоты .20 to have the magnitude of the reference frequency period.
Цель изобретени - повышение точности работы устройства.The purpose of the invention is to improve the accuracy of the device.
Указанна ие ь достигаетс тем, чтов устройство дл формировани временных интервалов, содержащее последовательно соединенные генератор эталонной частоты, делитель частоты и мультиплексор , а также триггер, один, из входов которого соединен с шиной за пуска устройства, а выход.через элемент И подключен к вычитающему входу счетчика, установочные входы которого соединены с шиной данных и установочными входами регистра масштаба, выходы которого подключены к адресным входам мультиплексора, дополнительно введены формирователь, два элемента ИЛИ и элемент И, входы которого соединены с инверсными выходами регистра масштаба, а выход подключен к входу приема кода делител частоты, выход преноса делител частоты подключен к стробирующему входу мультиплексора , выход которого соединен с одним из входов первого элемента ИЛИ, выход которого подключен ко второму входу основного элемента И, а другой вход первого элемента ИЛИ соединен со входом установки ё ноль делител частоты, входами приема кода регистра масштаба и счетчика и выходом второго элемента ИЛИ, один из входов которого подключен к выходу счетчика, а другой через формирователь соединен с выходом триггера, второй вход которого подключен к выходу генератора эталонной частоты, при этом делитель .частоты состоит из N декад и элемента ИЛИ, причем выходы третьего и четвертого разр дов первой декады через элемент ИЛИ соединены с входом второй декады, а в качестве входов приема кода и выхода переноса делител часто-ты использованы соответствующие входы и .выход первой декады.This is achieved by the fact that a device for forming time intervals, containing a series connected reference frequency generator, a frequency divider and a multiplexer, as well as a trigger, one of whose inputs is connected to the bus for starting the device, and the output. the input of the counter, the installation inputs of which are connected to the data bus and the installation inputs of the scale register, the outputs of which are connected to the address inputs of the multiplexer, are additionally entered a driver, two The OR and element, whose inputs are connected to the inverse outputs of the scale register, and the output is connected to the receive input of the frequency divider code, the output of the frequency divider is connected to the gate input of the multiplexer, the output of which is connected to one of the inputs of the first OR element whose output is connected to the second input of the main element AND, and the other input of the first element OR is connected to the installation input, the zero frequency divider, the inputs of the reception of the scale register code and the counter and the output of the second element OR, one of the inputs to which is connected to the output of the counter, and the other through the driver is connected to the trigger output, the second input of which is connected to the output of the reference frequency generator, while the frequency divider consists of N decades and the OR element, and the outputs of the third and fourth bits of the first decade through the OR element they are connected to the input of the second decade, and the respective inputs and output of the first decade are used as inputs for receiving the code and output of carrying the divider frequency.
На чертеже приведена функхщональна схема устройства.The drawing shows the functional scheme of the device.
Устройство дл формировани временных интервалов содержит генератор 1 эталонной частоты, делитель 2 частоты, состо щий из N декад и элемента 3 ИЛИ мультиплексор 4, .шину 5 логической единицы, регистр 6 масштаба, элемент 7 И, .шину 8 Конец интервала, элемент 9 ИЛИ, элемент 10 И, счетчик 11 элемент 12 ИЛИ, шину 13 данных, триггер 14, шину 15 Пуск, формирователь 16.A device for forming time intervals contains a generator 1 of a reference frequency, a divider 2 frequencies consisting of N decades and element 3 OR multiplexer 4, bus 5 of a logical unit, scale register 6, element 7 AND, bus 8 End of interval, element 9 OR , element 10 AND, counter 11 element 12 OR, data bus 13, trigger 14, bus 15 Start, driver 16.
Устфойство работает следующим образом .Device works as follows.
На шину 13 данных каким-либо внешним устройством, например ЭВМ, выставл етс код длительности интервала и подаетс потенциальный сигнал ПускOn the data bus 13 some external device, for example, a computer, sets an interval duration code and a potential Start signal is given.
по шине 15, который поступает на вход Ф триггера 14 и по импульсу генератйра 1, поступающему на синхровход триггера 14, последний переходит в единичное состо ние . Так осуществл етс синхронизаци bus 15, which is fed to the input F of the trigger 14 and the impulse of the generator 1, arriving at the synchronous input of the trigger 14, the latter goes into one state. This is how synchronization takes place.
начала первого интервала с импульсами эталонной частоты с целью повышени точности формировани первого интервала .the beginning of the first interval with pulses of the reference frequency in order to increase the accuracy of the formation of the first interval.
Формирователь 16 вырабатьгоает ко-Shaper 16 produces a
5 роткий импульс, который, пройд через элемент 12, производит запись кода длительности интервала в счетчик 11 и регистр 6 масштаба устанавливает делителЕ ,..частоты 2 в нулевое состо ние иA 5 rotary pulse, which, having passed through the element 12, records the interval duration code in counter 11 and the scale register 6 sets the divider, .. frequency 2 to the zero state and
g после этого по заднему фронту импульса вычитаетс перва единица из счетчика 11.g thereafter, the first unit of counter 11 is subtracted from the trailing edge of the pulse.
Необходимость предварительного вычитани единиш 1 из счетчика 11 вытекает из следующего. Пусть в счетчик 11 записан код ООО1, т. е. необходимо сформировать интервал, равный одному периоду частоты, поступающей на вход счетчика 11. При этом сразу после записи кода интервала в счетчик 11, из него, вычтетс единица и будет получен код ОООО. Следующий импульс, который поступит на вход счетчика 11с мультиплексора 4, по витс на выходе Заем счетчика 11 и .шине 8 Конец интервала. Таким образом, будет сформирован интервал длительностью в один период, что и соответствует коду ООО1.The need to pre-subtract unity 1 from counter 11 follows from the following. Let the code 11 be recorded in counter 11, i.e. it is necessary to form an interval equal to one period of frequency arriving at the input of counter 11. At the same time, immediately after the interval code is written into counter 11, one will be deducted from it and OOOO code will be received. The next pulse, which goes to the input of the counter 11c of the multiplexer 4, is carried out at the output of the Loan of the counter 11 and the tire 8 End of interval. Thus, an interval of one period will be formed, which corresponds to the OOO1 code.
КодJзаписанный в регистр 6 масштаба ,- поступает на адресные входы мультиплексора 4 и последний производит выбор одного из выходов делител частоты 2 в соответствии с поступившим кодом. Если код в регистре 6 равен ОООО, то элемент 7 дешифрирует нуле5 вое состо ние регистра 6 и удерживает первую декаду 2-1 делител частоты в состо нии 1О01. При этом все импульсы генератора 1 проход т на выход переноса декады 2-1 и поступают на стро0 бирующий вход мультиплексора 4. Так как на первом входе мультиплексора 4 логическа 1, то на выходе его по вл ютс импульсы с периодом Тд , где Tgj - период генератора 1 эталонной частоты.The code J written in register 6 of the scale is fed to the address inputs of multiplexer 4 and the latter selects one of the outputs of frequency divider 2 in accordance with the received code. If the code in register 6 is equal to LLCO, then element 7 decrypts the zero state of register 6 and keeps the first decade 2-1 of the frequency divider in the state 1001. At the same time, all the pulses of generator 1 pass to the transfer output of decade 2-1 and arrive at the building input of multiplexer 4. Since the first input of multiplexer 4 is logical 1, then pulses with a period Td appear at its output, where Tgj is the period generator 1 reference frequency.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802877447A SU884098A1 (en) | 1980-02-01 | 1980-02-01 | Time interval shaping device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802877447A SU884098A1 (en) | 1980-02-01 | 1980-02-01 | Time interval shaping device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU884098A1 true SU884098A1 (en) | 1981-11-23 |
Family
ID=20875497
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802877447A SU884098A1 (en) | 1980-02-01 | 1980-02-01 | Time interval shaping device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU884098A1 (en) |
-
1980
- 1980-02-01 SU SU802877447A patent/SU884098A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3072855A (en) | Interference removal device with revertive and progressive gating means for setting desired signal pattern | |
SU1497721A1 (en) | Pulse train generator | |
SU884098A1 (en) | Time interval shaping device | |
US3543295A (en) | Circuits for changing pulse train repetition rates | |
ES441763A1 (en) | Circuit arrangement for phase-alignment of a servo drive for a rotary system | |
ES402247A1 (en) | Frequency responsive multi-phase pulse generator | |
SU828407A1 (en) | Device for shaping difference frequency pulses | |
SU561297A1 (en) | Frequency divider | |
SU1622926A2 (en) | Shaper of time intervals | |
SU601810A1 (en) | Pulse shaper | |
SU767958A1 (en) | Pulse former | |
SU790120A1 (en) | Pulse synchronizing device | |
SU894862A1 (en) | Multiphase signal shaper | |
SU803113A1 (en) | Method and device for synchronizing | |
SU550635A1 (en) | Pulse frequency multiplying device | |
SU1506504A2 (en) | Frequency multiplier | |
SU580647A1 (en) | Frequensy divider with fractional division factor | |
SU1378029A1 (en) | Pulse shaper | |
SU603988A1 (en) | Cubic root extracting arrangement | |
SU617807A1 (en) | Variable-frequency pulse shaper | |
SU1285581A2 (en) | Device for synchronizing pulses | |
SU855977A1 (en) | Device for delaying square-wave pulses | |
SU633152A1 (en) | Synchronizing arrangement | |
SU661813A1 (en) | Retunable frequency divider | |
SU627580A1 (en) | Pulse synchronizing device |