SU864577A1 - Пересчетное устройство - Google Patents

Пересчетное устройство Download PDF

Info

Publication number
SU864577A1
SU864577A1 SU792849512A SU2849512A SU864577A1 SU 864577 A1 SU864577 A1 SU 864577A1 SU 792849512 A SU792849512 A SU 792849512A SU 2849512 A SU2849512 A SU 2849512A SU 864577 A1 SU864577 A1 SU 864577A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
flip
output
inputs
additional
Prior art date
Application number
SU792849512A
Other languages
English (en)
Inventor
Виктор Дмитриевич Кутернега
Сергей Николаевич Косенко
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU792849512A priority Critical patent/SU864577A1/ru
Application granted granted Critical
Publication of SU864577A1 publication Critical patent/SU864577A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ПЕРЕСЧЕТНОЕ УСТРОЙСТВО
Изобретение относитс  к импульсной технике и может быть использоваHgi в цифровых системах автоматического контрол  и управлени , а также в измерительно-вычислительных комплексах , например в преобразовател х аналог-код. Известно пересчетное устройство, содержащее счетчик, выходы которого соединены с входами узла считывани  вход которого соединен с выходом фо мировател , вход которого соединен с выходом инвертора. Недостатком этого устройства  вл етс  относительно низка  достоверность считывани  информации. Наиболее близким техническим реш ние); к изобретению  вл етс  пересче ное устройство, содержащее счетник, узел перезаписи и формирователь, вход которого соединен с входом счи тывани  пересчетного устройства, счетный вход которого соединен со счетным -входом счетчика, выходы которого соединены с информационными входами узла перезаписи, управл  кхций вход которого соединен с выходом формировател  21 Недостатком этого устройства  вл етс  относительно низка  достоверность считывани  информации. Цель изобретени  - повышение достоверности считывани  информации. Поставленна  цель достигаетс  тем, что в пересчетное устройство содержащее счетчик, узел перезаписи и формирователь, вход которого соединен с входом считывани  пересчетного устройства, счетный вход которого соединен со счетным входом счетчика , выходы которого соединены с информационными входами узла переза писи, управл ющий вход которого соединен с выходом формировател , дополнительно введены триггер и инвертор , вход которого соединен со счетным входом пересчетного устройства, который соединен с первым дополнительным входом формировател , второй дополнительный вход которого соединен с выходом инвертора, а первый и второй дополнительные выходы формировател  соединены соответственно с тактовым и информационными входами триггера. Формирователь содержит первый и второй D-триггеры, информационные входы которых соединены с входом формировател , выход которого соединен с пр мым выходом второго О-триггера , тактовые входы первого и второго 0-триггеров соединены соответственно с первым и вторым дополнительными входами формиройател , первый и второй дополнительные выходы которого соединены с пр мым и инверс ным выходами соответственно первого и второго D-триггеров. На чертеже показана структурна  схема пересчетного устройства. Схема пересчетного устройства содержит счетчик 1, триггер 2, инвертор 3, узел перезаписи 4 и формирователь 5, вход которого соединен с входом б считывани  пересчетного уст ройства, счетный вход 7 которого сое динен со счетным входом счетчика 1, выходы которого соединены с информационными входами узла перезаписи 4, управл ющий вход которого соединен с выходом формировател  5, вход инвертора 3 соединен со счетным входом 7 пересчетного устройства, который соединен с первым дополнительным вхо дом формировател  5, второй дополнительный вход которого соединен с выходом инвертора 3, а первый и второй дополнительные входы формировате л  5 соединены соответственно с так товым и информационными входами триг гера 2. Формирователь 5 содержит пер вый 8 и второй 9 D-триггеры, информ ционные входы которых соединены с вхо дом формировател  5, выход которого соединен с пр мым выходом второго 0триггера 9, тактовые входы первого 8 и второго 9 О-триггеров соединены соотв ственно с первым и вторым дополнительн ми входами формировател  5,первый и вт рой дополнительные выходы которого соединены с пр мым и инверсным выходами соответственно первого 8 и второго 9 D-триггеров. Пересчетное устройство работает следующим образом. Со счетного входа 7 на вход счетчика 1 поступают импульсы типа меандр , по переднему фронту положительного перепада которых осуществл ет с  смена состо ни  счетчика 1. Через вход 6 на информационные входы первого 8 и второго 9 D-триггеров формировател  5 поступает импульс считывани  положительной пол р ности, длительность которого должна соответствовать чет счет где период счетных импульсов, длительность импульса считывани . Так как длительность импульса сч тывани , воздействующего на информа |Дионные входы первого 8 и второго 9 0-триггеров, такова, что при поступлении на их тактовые входы D-триггера 8 нёпостредственно, а второго D-триггера 9 - инвертированного счетного импульса, на единичных выходах первого 8 и второго 9 D-триггеров сформируютс  в соответствующий момент времени положительные перепады импульсов, которые воздействуют с выхода первого D-триггера 8 на тактовый вход триггера 2, а с единичного выхода D-триггера 9 - на управл ющий вход узла считывани  4, причем на нулевом выходе второго D-триггера 9 инвертированный счетный импульс установит нулевой перепад, который выставлен на информационный вход триггера 2. Таким образом, если импульс считывани  поступает после воздействи  счетного импульса на счетный вход 7 в первой половине периода, то величина уточн ющего разр да информации равна нулю. А если импульс считывани  поступает после воздействи  счетного импульса на счетный вход 7 во второй половине периода, то величина уточн ющего разр да информации равна единице. формула изобретени  1. Пересчетное устройство содержащее счетчик, узел перезаписи и формирователь , вход которого соединен с входом считывани  пересчетного устройства, счетный вход которого соединен со счетным входом счетчика, вьаходы которого соединены с информационными входами узла перезаписи, управл ющий вход которого соединен с выходом формироватеЯ), отличающеес  тем, что, с целью повышени  достоверности считывани  информации в него дополнительно введены триггер и инвертор, вход которого соединен со счетным входом пере- счетного устройства, который соединен с первым дополнительным входом формировател , второй дополнительный вход которого соединен с выходом инвертора, а первый и второй дополнительные вцходр формировател  сочинены соответственно с тактовым и информационными входами триггера. 2. Пересчетное устройство по п.1 отличающеес  тем, что формирователь содержит первый и второй D-триггеры, информационные входы которых соединены с входом формировател , выход которого соединен с пр мым выходом второго D-триггера, тактовые входы первого и второго D-триггеров соединены соответственно с первым и вторым дополнительным входами формировател , первый и вто-, рой дополнительные выходы которого
.соединены с пр мым и инверсным выхо (дами соответственно первого и второго 0-триггеров.
Источники информации, прин тые ао внимание при экспертизе
1.Патент Франции 2057253. кл. Н 03 К 21/00, 1969.
2.Гу,тников B.C. Интегральна  электроника в измерительных приборах Л., Энерга , 1974, с. 101( прототип ). -
т Л
Т

Claims (2)

  1. формула изобретения
    1. Пересчетное устройство содержащее счетчик, узел перезаписи и формирователь, вход которого соединен с входом считывания пересчетного устройства, счетный вход которого соединен со счетным входом счетчика, выходы которого соединены с информационными входами узла перезаписи, управляющий вход которого соединен с выходом формироватекк, отличающееся тем, что, с целью повышения достоверности считывания информации в него дополнительно введены триггер и инвертор, вход которого соединен со счетным входом пере-счетного устройства, который соединен с первым дополнительным входом формирователя, второй дополнительный вход которого соединен с выходом инвертора, а первый и второй дополнительные выхода формирователя соединены соответственно с тактовым и информационными входами триггера.
  2. 2. Пересчетное устройство по п.1 отличающееся тем, что формирователь содержит первый и второй D-триггеры, информационные входы которых соединены с входом формирователя, выход которого соединен с прямым выходом второго D-триггера, тактовые входы первого и второго D-триггеров соединены соответственно с первым и вторым дополнительным входами формирователя, первый и вто-, рой дополнительные выходы которого соединены с прямым и инверсным выходами соответственно первого и второго D-триггеров.
    Источники информаций, принятые во внимание при экспертизе
    1. Патент Франции № 2057253, кл. Н 03 К 21/00, 1969.
    2. Гутников В.С. Интегральная электроника в измерительных приборах Л., Энергия, 1974, с. 101( прото-
    5 тип).‘
SU792849512A 1979-12-10 1979-12-10 Пересчетное устройство SU864577A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792849512A SU864577A1 (ru) 1979-12-10 1979-12-10 Пересчетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792849512A SU864577A1 (ru) 1979-12-10 1979-12-10 Пересчетное устройство

Publications (1)

Publication Number Publication Date
SU864577A1 true SU864577A1 (ru) 1981-09-15

Family

ID=20863537

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792849512A SU864577A1 (ru) 1979-12-10 1979-12-10 Пересчетное устройство

Country Status (1)

Country Link
SU (1) SU864577A1 (ru)

Similar Documents

Publication Publication Date Title
SU864577A1 (ru) Пересчетное устройство
SU864578A1 (ru) Пересчетное устройство
SU1427370A1 (ru) Сигнатурный анализатор
SU694867A1 (ru) Устройство дл цифрового усреднени двоично-кодированных сигналов
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU418857A1 (ru)
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1374430A1 (ru) Преобразователь частоты в код
SU1195274A1 (ru) Нуль-индикатор фазового сдвига
SU491128A1 (ru) Устройство дл считывани информации с датчика
SU633154A1 (ru) Устройство дл автоматического измерени импульсной характеристики канала св зи
SU470927A1 (ru) Устройство мажоритарного декотировани при трехкратном повторении дискретной информации
SU845109A1 (ru) Преобразователь активной мощностиВ КОличЕСТВО иМпульСОВ
SU1061054A1 (ru) Устройство дл автоматического выбора предела измерени
SU1280600A1 (ru) Устройство дл ввода информации
SU703864A1 (ru) Запоминающее устройство
SU1018190A1 (ru) Умножитель частоты следовани импульсов
SU647643A1 (ru) Измеритель интервалов времени
SU1659710A1 (ru) Устройство дл регистрации цифровой информации
SU864497A1 (ru) Генератор пр моугольных импульсов
SU455469A1 (ru) Расширитель импульсов
SU949823A1 (ru) Счетчик
SU374586A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU970634A1 (ru) Фазовый дискриминатор
SU720736A1 (ru) Согласованный фильтр сложных сигналов