SU447850A1 - Pulse counter - Google Patents

Pulse counter

Info

Publication number
SU447850A1
SU447850A1 SU1931727A SU1931727A SU447850A1 SU 447850 A1 SU447850 A1 SU 447850A1 SU 1931727 A SU1931727 A SU 1931727A SU 1931727 A SU1931727 A SU 1931727A SU 447850 A1 SU447850 A1 SU 447850A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
trigger
output
key
pulse
Prior art date
Application number
SU1931727A
Other languages
Russian (ru)
Inventor
Валентин Викторович Климов
Бакиш Гарифуллинович Шарипов
Original Assignee
Предприятие П/Я Г-4671
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4671 filed Critical Предприятие П/Я Г-4671
Priority to SU1931727A priority Critical patent/SU447850A1/en
Application granted granted Critical
Publication of SU447850A1 publication Critical patent/SU447850A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

1one

Изобретение относитс  к радиоэлектронике и может быть использовано в автоматике и вычислительной технике.The invention relates to electronics and can be used in automation and computing.

Известны кольцевые счетчики и многостабильные триггеры с предварительной подготовкой каскадов к работе, в которых любой каскад может быть переключен только после переключени  предыдущего.Known ring counters and multistable triggers with preliminary preparation of stages for operation, in which any stage can be switched only after switching over the previous one.

Однако известные счетчики имеют на выходах дифференцирующие цепи, что уменьшает их помехозащищенность, а также они критичны к фронту запускающих импульсов.However, the known counters have differentiating circuits at the outputs, which reduces their noise immunity, and they are also critical to the front of the trigger pulses.

Целью изобретени   вл ютс  повышение помехозащищенности и расширение функциональных возможностей счетчика.The aim of the invention is to improve the noise immunity and enhance the functionality of the meter.

Дл  этого нечетные входы многостабильного триггера соединены с одним из выходов ключа, четные входы подключены к другому выходу ключа, вход управлени  которого соединен с выходом триггера с раздельными входами , один из входов которого подключен к выходу схемы «ИЛИ, входы которой соединены с одним выходом ключа и с выходом последнего каскада многостабильного триггера , а другой вход триггера с раздельными входами подключен к другому выходу ключа.For this, the odd multistable trigger inputs are connected to one of the key outputs, the even inputs are connected to another key output, the control input of which is connected to the trigger output with separate inputs, one of the inputs of which is connected to the output of the OR circuit, the inputs of which are connected to one key output and with the output of the last stage of the multistable trigger, and the other input of the trigger with separate inputs is connected to another output of the key.

Изобретение по снено чертежами. На фиг. 1 приведена блок-схема счетчика; на фиг. 2 - временные диаграммы работыThe invention is illustrated in the drawings. FIG. 1 shows a block diagram of a meter; in fig. 2 - time diagrams of work

электронного импульсного ключа, запоминающего сигнал управлени .electronic pulse key storing the control signal.

Счетчик импульсов содержит электронный импульсный ключ 1 с входами 2 коммутации и 3 управлени  и выходами 4, 5, схему «ИЛИ 6, триггер 7 с раздельными входами 8, 9, выход 10 которого потенциально соединен с входом 3 управлени  электронного импульсного ключа 1, многостабильный триггер 11,The pulse counter contains an electronic pulse key 1 with switching inputs 2 and 3 controls and outputs 4, 5, circuit OR 6, trigger 7 with separate inputs 8, 9, output 10 of which is potentially connected to control input 3 of the electronic pulse key 1, multistable trigger eleven,

входы,которого объединены на нечетные входы 12, 13, 14, и четные входы 15, 16, выход 17 последнего каскада многостабильного триггера 11 соединен с одним из входов схемы «ИЛИ 6.the inputs, which are combined to odd inputs 12, 13, 14, and even inputs 15, 16, the output 17 of the last stage of the multistable trigger 11 is connected to one of the inputs of the OR 6 circuit.

Счетчик импульсов работает следующим образом .The pulse counter operates as follows.

На вход коммутации 2 электронного импульсного ключа 1 поступают импульсы, подлежащие счету (см. фиг. 2). Первый из нихTo the switching input 2 of the electronic pulse key 1, pulses are received to be counted (see Fig. 2). First of these

коммутируетс  на выход 4 и одновременно воздействует через схему «ИЛИ 6 на вход триггера 7 с раздельными входами, на выходе 10 которого по вл етс  высокий уровень напр жени , а также на нечетные входы 12, 13,switches to output 4 and simultaneously acts through the circuit "OR 6" on the input of the trigger 7 with separate inputs, at the output 10 of which a high voltage level appears, as well as on the odd inputs 12, 13,

14 многостабильного триггера И, при этом его первый каскад переключаетс  и подготавливает второй каскад к работе.14 of the multi-stable AND trigger, while its first stage switches and prepares the second stage for operation.

Напр жение с выхода триггера 7 с раздельными входами воздействует на вход 3 управлени , однако электронный импульсный ключThe voltage from the output of the trigger 7 with separate inputs affects the control input 3, however, the electronic pulse key

1 не измен ет своего состо ни , т. е. происходит запоминание факта отсутстви  импульса на входе 3 управлени  в момент начала действи  импульса на входе коммутации (см. фиг. 2).1 does not change its state, i.e., there is a memorization of the absence of a pulse at the control input 3 at the moment when the pulse at the switching input starts (see Fig. 2).

Второй импульс, воздействующий на вход коммутации электронного импульсного ключа 1, коммутируетс  на выход 5. Этот импульс воздействует на четные входы многостабильного триггера И, второй его каскад переключаетс  и подготавливает к работе следующий каскад, в то же врем  он воздействует на вход 9 триггера 7 с раздельными входами, переключа  его в другое устойчивое состо ние.The second pulse acting on the switching input of the electronic pulse key 1 is switched to output 5. This pulse affects the even inputs of the multistable trigger I, its second stage switches and prepares the next stage for operation, at the same time it acts on input 9 of the trigger 7 s separate inputs, switching it to another stable state.

На входе управлени  3 сигнал принимает нулевое значение, однако электронный ключ I не измен ет своего состо ни , т. е. происходит запоминание факта по влени  импульса на входе управлени  в момент начала действи  импульса на входе коммутации.At the control input 3, the signal takes on a zero value, however, the electronic key I does not change its state, i.e., the fact of a pulse at the control input is memorized at the moment the pulse starts at the switching input.

Если последний вход 14 многостабильного триггера 11 оказываетс  нечетным, то выход 17 этого каскада соедин етс  через схему «ИЛИ с входом 8 триггера 7 с раздельными входами.If the last input 14 of the multistable trigger 11 is odd, then the output 17 of this stage is connected through the OR circuit to the input 8 of the trigger 7 with separate inputs.

Если многостабильный триггер 11 имеет четное количество каскадов, то схема «ИЛИ исключаетс .If the multistable trigger 11 has an even number of cascades, then the "OR is excluded.

Предмет изобретени Subject invention

Счетчик импульсов, содержащий многостабильный триггер, ключ, триггер с раздельными входами и схему «ИЛИ, отличающийс   тем, что, с целью повышени  помехозащищенности и расщирени  функциональных возможностей , в нем нечетные входы многостабильного триггера соединены с одним выходом ключа, четные входы подключены к другому выходу ключа, вход управлени  которого соединен с выходом триггера с раздельными входами, один из входов которого подключен к выходу схемы «ИЛИ, входы которой соединены с одним выходом ключа и с выходом последнего каскада многостабильного триггера, а другой вход триггера с раздельными входами подключен к другому выходуA pulse counter containing a multistable trigger, a key, a trigger with separate inputs and an OR circuit, characterized in that, in order to increase the noise immunity and enhancement of functionality, the odd inputs of the multistable trigger in it are connected to one output of the key, the even inputs are connected to another output a key whose control input is connected to the trigger output with separate inputs, one of the inputs of which is connected to the output of the OR circuit, whose inputs are connected to one output of the key and to the output of the latter a multistable trigger cascade, and another trigger input with separate inputs connected to another output

ключа.key.

ш.sh.

tt

игig

SU1931727A 1973-06-08 1973-06-08 Pulse counter SU447850A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1931727A SU447850A1 (en) 1973-06-08 1973-06-08 Pulse counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1931727A SU447850A1 (en) 1973-06-08 1973-06-08 Pulse counter

Publications (1)

Publication Number Publication Date
SU447850A1 true SU447850A1 (en) 1974-10-25

Family

ID=20556452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1931727A SU447850A1 (en) 1973-06-08 1973-06-08 Pulse counter

Country Status (1)

Country Link
SU (1) SU447850A1 (en)

Similar Documents

Publication Publication Date Title
SU447850A1 (en) Pulse counter
US3588475A (en) Forward-backward digital counter circuit
GB1216081A (en) Electronic logic element
US3219805A (en) Gated counters
GB1088193A (en) Electronic counter
GB1145763A (en) Electrical circuit
SU518003A1 (en) Reversible decimal pulse counter
US4164712A (en) Continuous counting system
SU455494A1 (en) Counter with 2 + 1 counting ratio
SU855531A1 (en) Digital phase inverter
SU1167730A1 (en) Pulse counter-multiplier
SU517164A1 (en) Pulse counter with controllable conversion factor
SU362490A1 (en) REVERSIBLE COUNTER
SU921094A1 (en) Decimal counter
SU429534A1 (en)
SU708513A1 (en) Variable division factor frequency divider
SU479255A1 (en) Threshold logical element
SU435524A1 (en) POSSIBLE-PERFORMANCE DEVICE
SU372696A1 (en) TWO-POSITION KEY FOR POWER SWITCHING OF PULSE SIGNALS
SU622094A2 (en) Median determining arrangement
SU458101A1 (en) Decimal counter
SU425337A1 (en) DEVICE FOR ALLOCATION OF A SINGLE PULSE \
SU507944A1 (en) Pulse counting counter
SU391744A1 (en) COUNTER
SU1734208A1 (en) Multiinput counter