SU1727213A1 - Устройство управлени доступом к общему каналу св зи - Google Patents

Устройство управлени доступом к общему каналу св зи Download PDF

Info

Publication number
SU1727213A1
SU1727213A1 SU904799275A SU4799275A SU1727213A1 SU 1727213 A1 SU1727213 A1 SU 1727213A1 SU 904799275 A SU904799275 A SU 904799275A SU 4799275 A SU4799275 A SU 4799275A SU 1727213 A1 SU1727213 A1 SU 1727213A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
inputs
trigger
Prior art date
Application number
SU904799275A
Other languages
English (en)
Inventor
Эргашбек Батырбекович Махмудов
Эрнест Наилович Биктимиров
Эркин Улжаев
Александр Борисович Чесноков
Original Assignee
Институт Кибернетики С Вычислительным Центром Научно-Производственного Объединения "Кибернетика" Ан Узсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Кибернетики С Вычислительным Центром Научно-Производственного Объединения "Кибернетика" Ан Узсср filed Critical Институт Кибернетики С Вычислительным Центром Научно-Производственного Объединения "Кибернетика" Ан Узсср
Priority to SU904799275A priority Critical patent/SU1727213A1/ru
Application granted granted Critical
Publication of SU1727213A1 publication Critical patent/SU1727213A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к устройствам управлени  доступом к общему каналу св зи и может быть использовано в системах сбора и обработки информации. Цель - повышение оперативности - достигаетс  за счет введени  в абонентские блоки обнаружител  информации, выполненного на первом и втором элементах ИЛИ и регистре сдвига, а также анализатора наполнени  блока пам ти, реализованного на первом, втором и третьем триггерах и первом, втором и третьем элементах И. Управление доступом абонентскими блоками 5 к каналу св зи через блок элементов ИЛИ осуществл етс  распределителем импульсов. 1 ил.

Description

С
Изобретение относитс  к передаче дискретной информации и может быть использовано при организации систем св зи и вычислительных систем с общим каналом св зи, а также в системах телеметрии, телеуправлени  и телесигнализации.
Целью изобретени   вл етс  повышение оперативности передачи информации.
На чертеже представлена структурна  электрическа  схема устройства.
Устройство управлени  доступом к общему каналу св зи содержит абонентские блоки 1, генератор 2 импульсов, блок 3 элементов ИЛИ, блок 4 элементов И и распределитель 5 импульсов, при этом каждый абонентский блок 1 содержит источник 6 информации, первый 7, второй 8 и третий 9 элементы И, первый 10, второй 11 и третий 12 триггеры, счетчик 13, мультиплексор 14, первый 15 и второй 16 элементы ИЛИ,-регистр 17 сдвига и блок 18 пам ти.
Устройство управлени  доступом к общему каналу св зи работает следующим образом .
Генератор 2 импульсов вырабатывает тактовые импульсы, которые через первый вход блока 4 элементов И поступают на вход распределител  5 импульсов и запускают его. От первого тактового импульса по вл етс  первый импульс на первом выходе распределител  5 импульсов, а от второго тактового импульса по вл етс  второй импульс на втором выходе распределител  5 импульсов и т.д. до N, где N - число абонентских блоков 1. Импульсы поочередно по вл ютс  на выходах распределител  5 импульсов и, поступа  на первый вход каждого абонентского канала 1, опрашивают тем самым состо ни  источников 6 информации .
Допустим, что на выходе источника 6 информации первого абонентского блока 1
со
имеетс  дискретна  информаци , тогда она, поступа  на первый вход первого триггера 10, переводит его в единичное состо ние. Первый бит в начале передачи любой информационной последовательности имеет уровень логической единицы. Одновременно с этим информационные импульсы поступают на первый вход регистра 17 сдвига и, через первый вход первого элемента ИЛ И 15 на второй вход регистра 17 сдвига, обеспечива  уровнем логической единицы режим последовательного ввода информации со сдвигом вправо. Сдвигающий регистр 17 загружаетс  данными посредством тактовых импульсов, поступающих на его тактовый вход с выхода генератора 2 импульсов. Второй элемент И Л И 16 осуществл ет логическое сложение информационных импульсов , по вл ющихс  на выходах регистра 17 сдвига. Благодар  этому обеспечиваетс  посто нство сигнала уровн  логической единицы в течение времени поступлени  информационных импульсов, на выходе второго элемента ИЛИ 16, котора  одновременно подаетс  на третий вход второго элемента И 8, и через второй вход первого элемента ИЛИ 15 на второй вход регистра
17сдвига. На основании вышесказанного создаютс  услови  дл  прохождени  тактовых импульсов, генерируемых генератором 2 импульсов, через второй вход второго элемента И 8, на тактовый вход блока 18 пам ти , а также дл  неизменности сигнала уровн  логической единицы на выходе первого элемента ИЛИ 15, который, поступа  на второй вход регистра 17 сдвига, обеспечивает режим последовательного ввода информации со сдвигом вправо. Тактовые импульсы, поступа  с выхода второго элемента И 8 на тактовый вход блока 18 пам ти, записывают поступающие с выхода источника 6 информации информационные импульсы . В случае полного заполнени  блока
18пам ти с его выхода переполнени  на вход источника б информации подаетс  сигнал , приостанавливающий передачу информационных импульсов.
Запись информационных последовательностей в блок 18 пам ти может производитьс  неоднократно. Приход определенного количества нулевых битов после поступлени  последнего единичного импульса  вл етс  признаком окончани  передачи источником 6 информации дискретной последовательности. После поступ- лени  заданного количества нулевых битов на всех выходах регистра 17 сдвига будут уровни логического нул , которые после сложени  их во втором элементе ИЛИ 16, также обеспечивают уровень логического
нул  на его выходе. Этот сигнал, поступив на третий вход второго элемента И 8, запрещает прохождение тактовых импульсов на тактовый вход блока 18 пам ти, а также проходит из второй вход первого элемента ИЛИ 15, на первом входе которого имеетс  уровень логического нул  из-за отсутстви  информации на выходе источника 6 информации. Уровень логического нул  с
выхода первого элемента ИЛИ 15 проходит на второй вход регистра 17 сдвига, перевод  его тем самым в режим хранени .
При поступлении сигнала с выхода распределител  5 импульсов на первый вход
первого абонентского блока 1 этот импульс по вл етс  на выходе первого элемента И 7 и переключает второй триггер 11 в единичное состо ние. При этом уровень логического нул , поступающий с его второго выхода
на один из входов блока 4 элементов И, запрещает прохождение тактовых запускающих импуле-.сов на вход распределител  5 импульсов. Уровень логической единицы, по вившийс  на входе сброса счетчика 13,
активным уровнем которого  вл етс  уровень логического нул , разрешает подсчет тактовых импульсов, поступающих на его тактовый вход с выхода генератора 2 импульсов . Счетчик 17 под их действием перебирает свои состо ни , тем самым осуществл   изменение кода, поступающего на адресные входы мультиплексора 14. Происходит последовательна  коммутаци 
входов данных мультиплексора 14 к его выходу . На входах данных мультиплексора 14 выставлен код данного абонентского блока 1. Этот код поступает на один из входов, блока 3 элементов ИЛИ и без задержки,передаетс  в канал св зи, После перебора счетчиком 13 всех своих состо ний на его выходе переполнени  по вл етс  единичный импульс, который одновременно поступает на первый вход второго триггера 11,
переключа  его в нулевое состо ние, и  а второй вход третьего триггера 12, перебрасыва  его в единичное состо ние. Со второго выхода третьего триггера 12 уровень логического нул  поступает на один из входов блока 4 элементов И, не разреша  тем самым прохождение тактовых импульсов на вход распределител  5 импульсов на врем  чтени  информации из блока 18 пам ти. Уровень логической единицы с первого выхода третьего триггера 12 поступает на пер- вый вход третьего элемента И 9, обеспечива  прохождение тактовых импульсов , поступающих на его второй вход, на второй вход блока 18 пам ти. Цифрова  информаци  считываетс  из блока 18 пам ти и, поступа  на один из входов блока 3 элементов ИЛИ, проходит в канал св зи.
В блоке 18 пам ти дешифраци  адреса записи и адреса чтени  производитс  двум  независимыми узлами, имеющими автономные адресные входы, поэтому можно вместе с чтением данных из него, производить запись дискретной информации, поступающей с выхода источника 6 информации.
После чтени  последнего, записанного в блок 18 пам ти, бита блок 18 пам ти выдает импульс сброса, который поступает одновременно на второй вход первого триггера 10 и на первый вход третьего триггера 12, перебрасыва  их в нулевое состо ние и подготавлива  к передаче информации, поступающей с выхода источника 6 информации. После по влени  уровн  логической единицы на втором выходе третьего триггера 12 начинаетс  прохождение тактовых импульсов через первый вход блока 4 элементов И на вход распределител  5 импульсов, который вновь начинает производить опрос состо ний источников 6 информации.

Claims (1)

  1. Формула изобретени 
    Устройство управлени  доступом к общему каналу св зи содержащее абонентские блоки, генератор импульсов, блок элементов ИЛИ и последовательно соединенные блок элементов И и распределитель импульсов, выходы которого подключены к первым входам соответствующих абонентских блоков, каждый из которых содержит источник информации и первый элемент И, первый вход которого  вл етс  входом абонентского блока, отличающеес  тем, что, с целью повышени  оперативности, в каждый абонентский блок введены первый, второй и третий триггеры, второй и третий элементы И, счетчик, мультиплексор, первый и второй элементы ИЛИ, регистр сдвига и блок пам ти, выход переполнени  которого подключен к управл ющему входу источника информации, выход которого подключен к объединенным первым входом блока пам ти, регистра сдвига, первого элемента 5 ИЛИ и первого триггера, выход которого подключен ко второму входу первого оле- мента И и к первому входу второго элемента И; выход которого подключен к тактовому входу блока пам ти, первый выход которого
    0 подключен ко второму входу первого триггера и к первому входу третьего триггера, второй вход которого объединен с первым входом второго триггера и подключен к выходу переполнени  счетчика, вход сброса
    5 которого соединен с первым выходом второго триггера, второй вход которого соединен с выходом первого элемента И, первый выход третьего триггера подключен к пер вому входу третьего элемента И, выход ко0 торого соединен со вторым входом блока пам ти, выход которого  вл етс  первым выходом абонентского блока, вторым выходом которого  вл етс  выход мультиплексора , входы которого подключены к выходам
    5 счетчика, тактовый вход которого объединен с тактовым входом.регистра сдвига, вторыми входами второго и третьего элементов И и  вл етс  тактовым входом абонентского блока, третьим и четвертым
    0 выходами которого  вл ютс  вторые выходы второго и третьего триггеров, выход первого алемента И соединен со вторым входом регистра сдвига, выходы которого подключены ко входам второго элемента ИЛИ, вы5 ход которого подключен ко второму входу
    первого элемента ИЛИ и к третьему входу
    второго элемента И, причем выход генерлтора импульсов подключен к тактовым вхо- дам абонентских блоков и первому входу
    0 блока элементов И, к другим входам которого подключены вторые и третьи выходы або- нентских блоков, первые и вторые выходы которых подключены ко входам блока элементов ИЛИ.
    г з
    q
SU904799275A 1990-03-05 1990-03-05 Устройство управлени доступом к общему каналу св зи SU1727213A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904799275A SU1727213A1 (ru) 1990-03-05 1990-03-05 Устройство управлени доступом к общему каналу св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904799275A SU1727213A1 (ru) 1990-03-05 1990-03-05 Устройство управлени доступом к общему каналу св зи

Publications (1)

Publication Number Publication Date
SU1727213A1 true SU1727213A1 (ru) 1992-04-15

Family

ID=21500369

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904799275A SU1727213A1 (ru) 1990-03-05 1990-03-05 Устройство управлени доступом к общему каналу св зи

Country Status (1)

Country Link
SU (1) SU1727213A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1598215, кл. Н 04 Q 9/00, 1989. *

Similar Documents

Publication Publication Date Title
GB1071692A (en) Digital signal processing system
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU720507A1 (ru) Буферное запоминающее устройство
SU1583938A1 (ru) Буферное запоминающее устройство
SU1037238A1 (ru) Устройство дл ввода информации
SU1128256A1 (ru) Устройство дл обслуживани сообщений
SU771658A1 (ru) Устройство дл ввода информации
SU1081637A1 (ru) Устройство дл ввода информации
SU1481787A1 (ru) Устройство дл обмена информацией
SU1522220A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1483636A1 (ru) Многостоповый преобразователь временных интервалов в цифровой код
SU1046935A1 (ru) Пересчетное устройство
SU1388951A1 (ru) Буферное запоминающее устройство
SU1275413A1 (ru) Устройство дл генерировани кодов заданного веса
SU640284A1 (ru) Устройство дл приема командной информации
SU743028A1 (ru) Буферное запоминающее устройство
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
SU857967A1 (ru) Устройство сопр жени
SU1072035A1 (ru) Устройство дл обмена информацией
SU492042A1 (ru) Устройство согласовани потока сжатых приоритетных сообщений с каналом св зи
SU1249583A1 (ru) Буферное запоминающее устройство
SU1679517A1 (ru) Передающее устройство адаптивной телеизмерительной системы
SU1149255A1 (ru) Устройство дл управлени многоканальной измерительной системой
SU961123A1 (ru) Дискретна лини задержки
SU1437870A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной