SU1554021A1 - Устройство коррекции сигнала записи цифровой информации - Google Patents
Устройство коррекции сигнала записи цифровой информации Download PDFInfo
- Publication number
- SU1554021A1 SU1554021A1 SU884439753A SU4439753A SU1554021A1 SU 1554021 A1 SU1554021 A1 SU 1554021A1 SU 884439753 A SU884439753 A SU 884439753A SU 4439753 A SU4439753 A SU 4439753A SU 1554021 A1 SU1554021 A1 SU 1554021A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shift register
- input
- output
- register
- delay element
- Prior art date
Links
Landscapes
- Digital Magnetic Recording (AREA)
Abstract
Изобретение относитс к магнитной записи, в частности к устройствам записи цифровой информации на подвижный магнитный носитель. Целью изобретени вл етс повышение качества воспроизведени цифровых сигналов путем осуществлени фазовой коррекции сигнала записи, св занной произвольной функцией с отношени ми длительностей интервалов времени между соседними переключени ми в широких пределах. В известное устройство, содержащее первый сдвиговый регистр 3, выходы которого вл ютс входами устройства, счетный триггер 14, выходы которого вл етс выходом устройства, первый элемент ИЛИ 9 и два элемента 4, 12 задержки, дополнительно введены посто нна пам ть 6, статический и второй сдвиговый регистры 7, 8, второй элемент ИЛИ 10, третий элемент 13 задержки и два элемента 5, 11 И, соединенные определенным образом. 1 ил.
Description
СЛ
сд
Јь
Ir
/5
,
Изобретение относитс к магнитной записи, а именно к устройствам записи цифровой информации на подвижный магнитный носитель.
Цель изобретени - повышение качества воспроизведени цифровых сигналов путем осуществлени фазовой коррекции сигнала записи, св занной произвольной функцией с отношени ми длительностей интервалов времени между соседними переключени ми в широких пределах.
На чертеже изображена функциональна схема предлагаемого устройства. Устройство содержит информационный 1 и тактовый 2 входы, которые вл ютс соответствующими входами первого сдвигового регистра 3, Тактовый вход устройства соединен также с входом первого элемента 4 задержки, к выходу которого подключен первый вход первого элемента И 5, вторым входом соединенным с выходом последнего разр да первого сдвигового регистра 3, остальные выходы которого соединены с входом адреса чтени устройства 6 посто нной пам ти. Выходы устройства 6 посто нной пам ти соединены с входами статического регистра 7, выходы которого подключены к соответствующим входам параллепыюй записи второго сдвигового регистра 8, своими выходами разр дов соединенным с входами первого элемента ИЛИ 9.
Выход первого элемента И 5 соединен с первым входом второго элемента ИЛИ 10, второй вход которого подключен к выходу второго элемента И 11, входом управлени записью второго сдвигового регистра 8 и входом второго элемента 12 задержки, к выходу которого подключен вход управлени чтением устройства 6 посто нной пам ти . -Выход второго элемента ИЛИ 10 соединен через третий элемент 13 задержки с входом сдвигового сигнала второго сдвигового регистра 8 и первым входом второг о элемента И 11, второй вход которого соединен с выходом первого элемента ИЛИ 9. Вход счетного триггера 14 подключен к выходу второго сдвигового регистра 8. Выход счетного триггера 14 вл етс выходом 15 устройства.
В устройстве коррекци фазы сигнала цифровой записи на магнитную ленту осуществл етс дл случа четырех частотного сигнала записи с отноше
5
0
5
0
5
0
5
0
5
нием интервалов между соседними переключени ми 1:2:3:4.
В табл. 1 приведены данные, характеризующие гв ть между величиной коррекции фазы (число дискретов коррекции фазы) и соотношением длительности соседних интервалов (в тактах сигнала записи). При этом смещение фазы должно производитьс в сторону более короткого интервала.
I
Устройство работает следующим образом .
Последовательный код сигнала записи , сопровождаемый импульсами тактовой частоты, поступает со входов 1 и 2 устройства на вход первого сдвигового регистра 3. Одновременно импульсы тактовой частоты, несколько задержанные первым элементом 4 задержки , поступают на первый вход первого элемента И 5. Величина задержки сигнала на элементе 4 задержки должна превышать врем пробега сигнала по первому сдвиговому регистру 3 и врем завершени в нем всех переходных процессов.
/
t
При по влении в последнем разр де
первого сдвигового регистра 3 кода 1, импульс с выхода первого элемента 4 задержки проходит через первый элемент И 5 и поступает на входы управлени записью во второй сдвиговый регистр 8, второго элемента 12 задержки и первый вход второго элемента ИЛИ 10. В результате код со статического регистра 7 будет переписан на второй сдвиговый регистр 8. Затем по сигналу, прошедшему через второй элемент 12 задержки, будет опрошено устройство 6 посто нной пам ти. В соответствии с состо нием первого сдвигового регистра 3, используемым в качестве адреса чтени , будет выдан код, определ ющий в сигнале записи величину и направление коррекции фазы переключени , соответствующего первой кодовой единице следующей после кодовой единицы, наход щейс в это врем в последнем разр де первого сдвигового регистра.
Дл осуществлени требуемой коррекции устройство 6 посто нной лам - ти должно хранить коды, приведенные
в табл. 2.
Таким образом, каждый раз, когда в последнем разр де первого сдвигового регистра 3 оказываетс код 1, код со статического регистра 7 сначала переписываетс на второй сдвиго вьй регистр 8, а вслед за этим из устройства 6 посто нной пам ти код коррекции фазы будет вновь переписан в статический регистр 7. Так как во втором регистре оказываетс код, содержащий 1 , то сигнал этой единицы проходит через первый элемент ИЛИ 9 на вход второго элемента Н 11, на другой вход которого и одновременно на вход сдвига второго сдвигового регистра 8 поступает импульс, прошедший через второй элемент ИЛИ 10 и третий элемент 13 задержки. В результате в цепочке: второй элемент И 11, второй элемент ИЛИ 10 и третий элемент 3 задержки начинаетс циркул ци импульса , под действием которого содержимое второго сдвигового регистра начнет
продвигатьс . Как только кодова еди- 25 выходом первого элемента ИЛИ, второй
ница будет вытолкнута из регистра, второй элемент И 11 закроетс , цепь циркул ции разорветс и работа схемы остановитс до следующего запуска. По кодовой единице с выхода второго сдвигового регистра произойдет переключение триггера 14, формирующего сигнал записи, с требуемой коррекцией фазы этого переключени . Врем циркул ции импульса по указанной цепи определ ет величину дискрета изменени фазы при ее коррекции.
Claims (1)
- Формула изобретениУстройство коррекции сигнала записи цифровой информации, содержащее перцьа регистр сдвига, статический регистр, посто нное эапомннакчцее устройство , триггер и первый элемент ИЛИ, отличающеес тем,10произведени цифровых сигналов путем осуществлени фазовой коррекции сигналов , в него введены второй регистр сдвига, входы которого соединены через посто нное запоминающее устройство и статический регистр с первым регистром сдвига, а выходы - с вторым элементом ИЛИ, один выход которого подключен к триггеру, имеющемувыход на выходную шину устройства, а второй - к первому элементу И, второй вход которого соединен с управл ющим входом второго регистра сдвига н через первый элемент задержки с05вход которого подключен к управл ющему входу второго регистра сдвига, к управл ющему входу посто нного запоминающего устройства через второй элемент задержки и к выходу второго элемента И; один вход которого соединен со старшим разр дом первого регистра сдвига, подключенного к информационному входу устройства, а другой через третий элемент задержки - с тактовым входом устройства и первого регистра сдвига.Таблица 1Знак х указывает произвольное состо ние соответствующего разр даРедактор А.РевинСоставитель Н.Макаренко Техред М.ХоданичЗаказ 459Тираж 478ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-издательский комбинат Патент, г.Ужгород, ул. Гагарина,101Продолжение табл.2Корректор В.Кабаций ,Подписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884439753A SU1554021A1 (ru) | 1988-06-13 | 1988-06-13 | Устройство коррекции сигнала записи цифровой информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884439753A SU1554021A1 (ru) | 1988-06-13 | 1988-06-13 | Устройство коррекции сигнала записи цифровой информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1554021A1 true SU1554021A1 (ru) | 1990-03-30 |
Family
ID=21380982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884439753A SU1554021A1 (ru) | 1988-06-13 | 1988-06-13 | Устройство коррекции сигнала записи цифровой информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1554021A1 (ru) |
-
1988
- 1988-06-13 SU SU884439753A patent/SU1554021A1/ru active
Non-Patent Citations (1)
Title |
---|
Рыжков В.А. и др. на магнитном носителе, 1978, с. 133-135. Авторское свидетельство СССР W 1182573, кл. G 11 В 5/09, Авторское свидетельство СССР № 1103283, кл. G 11 В 85/00, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1554021A1 (ru) | Устройство коррекции сигнала записи цифровой информации | |
SU1509992A1 (ru) | Устройство дл цифровой магнитной записи | |
SU1425825A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1649531A1 (ru) | Устройство поиска числа | |
SU1012239A1 (ru) | Устройство дл упор дочивани чисел | |
SU1338020A1 (ru) | Генератор М-последовательностей | |
SU1221745A1 (ru) | Счетное устройство | |
RU1839715C (ru) | Многоканальный формирователь управл ющих кодовых последовательностей | |
SU1712964A1 (ru) | Устройство дл записи-считывани звуковых сигналов | |
SU809182A1 (ru) | Устройство управлени пам тью | |
SU1374413A1 (ru) | Многоканальный программируемый генератор импульсов | |
SU526023A1 (ru) | Запоминающее устройство | |
SU1003025A1 (ru) | Программно-временное устройство | |
SU1193789A1 (ru) | Программируема лини задержки | |
SU1364093A1 (ru) | Аналоговое запоминающее устройство | |
RU1809525C (ru) | Устройство задержки | |
SU1531172A1 (ru) | Параллельный асинхронный регистр | |
RU2108659C1 (ru) | Цифровая регулируемая линия задержки | |
SU1347160A1 (ru) | Многофазный генератор импульсов | |
SU1037238A1 (ru) | Устройство дл ввода информации | |
SU1297208A1 (ru) | Устройство формировани двух последовательностей радиоимпульсов с заданным фазовым сдвигом между заполнени ми радиоимпульсов | |
SU1080202A1 (ru) | Устройство дл магнитной записи цифровой информации | |
SU1282147A1 (ru) | Устройство дл управлени доступом к пам ти | |
SU1520480A1 (ru) | Устройство дл программного управлени | |
SU913448A1 (ru) | Устройство для управления накопителем на запоминающих элементах с неразрушающим считыванием информации 1 |