SU1337819A1 - Phase cycle counter - Google Patents

Phase cycle counter Download PDF

Info

Publication number
SU1337819A1
SU1337819A1 SU864032405A SU4032405A SU1337819A1 SU 1337819 A1 SU1337819 A1 SU 1337819A1 SU 864032405 A SU864032405 A SU 864032405A SU 4032405 A SU4032405 A SU 4032405A SU 1337819 A1 SU1337819 A1 SU 1337819A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
phase
trigger
counter
Prior art date
Application number
SU864032405A
Other languages
Russian (ru)
Inventor
Иван Васильевич Троцишин
Original Assignee
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Винницкий политехнический институт filed Critical Винницкий политехнический институт
Priority to SU864032405A priority Critical patent/SU1337819A1/en
Application granted granted Critical
Publication of SU1337819A1 publication Critical patent/SU1337819A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Measuring Phase Differences (AREA)

Abstract

Изобретение относитс  к области фазоизмерительной техники и может быть использовано при разработке и построении фазометрических устройств и систем, измер ющих углы фазового сдвига больше . Изобретение позволило упростить устройство по сравнению с прототипом за счет исключени  триггера, двух элементов И и изменени  функциональной схемы формировател  импульсов. Устройство содержит формирователи 1 и 2, D-триггер 3, формирователь 4 импульсов, реверсивный счетчик 5, элемент 6 задержки. Устройство характеризуетс  высоким быстродействием. Результат на выходе разр дов синхронного реверсивного счетчика 5 устанавливаетс  одновременно и синхронно с сигналом на С- выходе, что позвол ет легко снимать результаты о фазовых циклах, не ожида  окончани  гонок в счетчике 5. При наличии входных сигналов каналов 7 и 8 типа меандр необходимость в формировател х 1 и 2 отпадает. 1 ил. i (Л 00 со 00 The invention relates to the field of phase-measuring technology and can be used in the design and construction of phase-measuring devices and systems that measure the angles of the phase shift more. The invention allowed us to simplify the device in comparison with the prototype by eliminating the trigger, the two AND elements and changing the functional circuit of the pulse former. The device contains drivers 1 and 2, D-flip-flop 3, driver 4 pulses, reversible counter 5, the element 6 delay. The device is characterized by high speed. The result at the output of the synchronous reversible counter 5 bits is set simultaneously and synchronously with the signal at the C-output, which makes it easy to record the results of the phase cycles, without waiting for the end of the races in the counter 5. In the presence of input signals of channels 7 and 8 of the square wave type Forming x 1 and 2 disappears. 1 il. i (L 00 with 00

Description

113113

Изобретение относитс  к фазоизме- рительной технике н может найти применение при разработке и построении фазометрических устройств и систем, измер ющих углы фазового сдвига больше 2;7.The invention relates to a phase-measuring technique and can be used in the development and construction of phase-measuring devices and systems measuring phase shift angles greater than 2; 7.

Цель изобретени  - упрощение устройства ,The purpose of the invention is to simplify the device,

На чертеже представлена блок-схе- ма предлагаемого устройства.The drawing shows the block diagram of the device.

Устройство содержит первый 1 и второй 2 формирователи, входы которы  вл ютс  входами устройства. Выход первого формировател  соединен с D- входом триггера 3, выход которого через формирователь 4 импульсов соединен с тактовым входом реверсивного счетчика 5, управл ющий вход которог через элемент 6 задержки соединен с выходом первого формировател  1. Выход второго формировател  2 соединен с тактовым входом триггера 3, выход которого соединен с входом Направле ние счета реверсивного счетчика 5, информадионные выходы которого  вл ютс  выходами устройства.The device contains the first 1 and second 2 drivers, the inputs of which are the inputs of the device. The output of the first driver is connected to the D-input of the trigger 3, the output of which through the driver 4 of the pulses is connected to the clock input of the reversible counter 5, the control input of which through the delay element 6 is connected to the output of the first driver 1. The output of the second driver 2 is connected to the clock input of the trigger 3 The output of which is connected to the input. Direction of the counting of the reversible counter 5, the information outputs of which are the outputs of the device.

Устройство работает следующим образом .The device works as follows.

Входные сигналы, подаваемые на вход устройства, преобразуютс  формировател ми 1,2 в пр моугольные импульсы типа меандр. Сигналом измерительного канала, (положительным фронтом f ) , подаваемым на С-вход D-триггера 3, производитс  циклическое считывание значени  сигнала опорного канала 8, подаваемого на D-вход триггера 3. IIpi изменении угла фазового сдвига (УФС 1Т О до 360 фронт (положительный) cji измерительного канала 7 будет i; жодить по сигналу опорного канала А от одного одноименного фронта до л,ругого, переписыва  каждый раз значение по положи- тельному фро}1ту на С-входе D-триггера 3 на его выход. Если прин ть за начало фазового цикла положительный фронт сигнала опорного канала 8, то при прохождении стробирующим сигнало ( фронтом) канала 7 в направле)1ии увеличени  УФС на выходе триггера 3 получим положительный переход ( так как при O i/clBO уровень сигнала на входе 1 и при - О), при обратном направлен1П1 движени  стробирующего сигЕ1ала (фронта) канала 7 (уменьшение УФС) на выходе D-TjMirrepa будем иметь переход The input signals applied to the input of the device are converted by the former 1,2 into square wave type mean pulses. The measuring channel signal (positive edge f) applied to the C input of the D-flip-flop 3, cyclically reads the value of the signal of the reference channel 8 fed to the D-input of the trigger 3. IIpi change the phase shift angle (UFS 1T to 360 front ( positive) cji of measuring channel 7 will be i; I will send a signal of reference channel A from one front of the same name to l, another, each time overwriting the value on the positive front 1} at the C input of the D flip-flop 3 at its output. for the beginning of the phase cycle a positive signal of the reference channel 8, then when the gating signal (front) of channel 7 is directed in the direction of increasing the UVC at the output of flip-flop 3, we get a positive transition (since at O i / clBO the signal level at input 1 and at - O), when the direction is opposite of the gate signal (front) of channel 7 (decrease in UVS) at the output of D-TjMirrepa we will have a transition

( (

О, т.е. по вление положительного () или отрицательного ( О) фронтов на выходе триггера 3 несет информацию о наличии перехода через фазовый цикл и его направлении . Если переход был в сторону увеличени  количества фазовых циклов, на выходе триггера 4 по вл етс  положительный фронт () сигнала с уровнем 1, который подаетс  на вход управлени  направ ением режима счета и переводит синхронный реверсивный счетчик 5 в режим суммировани . Сформированный по положительному фронту формирователем 4 импульсов импульс поступает на С-вход счетчика 5, увеличива  его показани  на +1. Аналогично при обратном направлении изменени  УФС когда на выходе D- триггера 3 формируетс  отрицательный фронт (), счетчик переключаетс  в режим вычитани  (О на V) и формируем,1Й по заднему фронту импуль поступа  на С-вх.од счетчика 5, уменьшает его показани  на -1.Oh i the appearance of positive () or negative (O) fronts at the output of trigger 3 carries information about the presence of a transition through the phase cycle and its direction. If the transition was in the direction of increasing the number of phase cycles, the output of trigger 4 is a positive edge () of a signal with a level of 1, which is fed to the input of the direction control of the counting mode and puts the synchronous reversible counter 5 into the summation mode. The pulse formed on the positive front by the shaper of 4 pulses is fed to the C input of the counter 5, increasing its readings by +1. Similarly, when the reverse direction of the UVC change occurs, when a negative front () is formed at the output of the D-flip-flop 3, the counter switches to the subtraction mode (O to V) and generates 1Y on the trailing edge of the input pulse C-in of counter 5, decreasing its readings at -1.

В результате того, что при прохождении середины опорного сигнала ои имеет переход (отрицательный фронт), на выходе D-триггера 3 будут формироватьс  ложные фронты импульсов , несущие информацию о прохождени значени  180°. Дл  их исключени  используетс  сигнал опорного канала, задержанный на rj,Tg /4 элементом 6 задержки, где период входног сигнала, ровень 1 которого поступа  на управл ющий вход, блокирует счетчик 5, запреща  счет импульсов, и ложные импульсы, формируемые при прохождении значени  180 (в обоих направлени х), счетчиком не учитываютс  .Due to the fact that when the midpoint of the reference signal passes through, oi has a transition (negative front), false fronts of pulses will be generated at the output of D-flip-flop 3, carrying information about the passage of a value of 180 °. To eliminate them, a reference channel signal is used, delayed by rj, Tg / 4 by delay element 6, where the period of the input signal, level 1 of which is fed to the control input, blocks counter 5, disabling the pulse count, and spurious pulses generated during the passage of the value 180 (in both directions), the meter is not counted.

Предлагаемое устройство характеризуетс  высоким быстродействием, результат на выходе разр дов синхронного реверсивного счетчика 5 устанавливаетс  одновременно и синхронно с сигналом на С-входе, что позвол ет легко снимать результаты о фазовых циклах и нет необходимости ждать окончани  гонок в счетчике 5.The proposed device is characterized by high speed, the result at the output of the bits of the synchronous reversible counter 5 is established simultaneously and synchronously with the signal at the C input, which makes it easy to record the results on phase cycles and there is no need to wait for the end of the races in the counter 5.

В случае наличи  входных сигналов 7,8 в виде пр моугольных импульсов типа меандр необходимость в формировател х 1 и 2 отпадает. 1 ормула изобретени In the case of the presence of input signals 7.8 in the form of square impulses of the square wave type, there is no need for a driver 1 and 2. 1 formula of invention

Устройство счета фазовых циклов, содержащее два формировател , входыPhase cycle counting device containing two formers, inputs

31337819 31337819

которых  вл ютс  входами устройства,триггера, отличающее с which are device inputs, a trigger that distinguishes with

триггер, формирователь импульсов,тем, что, с целью упрощени , выходtrigger, pulse shaper, so that, for the purpose of simplification, the output

элемент задержки и реверсивный счет-формировател  импульсов соединен сthe delay element and the reversing pulse generator are connected to

чик, причем выход первого формирова- ..тактовым входом реверсивного счетчител  соединен с входом элемента за- ка, вход Направление счета которо держки и D-входом триггера, выходго соединен с выходом триггера, выкоторого соединен с входом формирова-ход элемента задержки соединен с уптел  импульсов, выход второго форми-равл ющим входом реверс1ганого счетчировател  соединен с тактовым входом The output of the first form-contact input of the reversible counter is connected to the input of the input element, the input the counting direction of which is held and the D input of the trigger, the output is connected to the output of the trigger that is connected to the input of the form-stroke of the delay element connected to the uptel pulses, the output of the second shaping input of the reverse meter is connected to the clock input

Claims (1)

Формула изобретения Устройство счета фазовых циклов, содержащее два формирователя, входыSUMMARY OF THE INVENTION Phase cycle counting device comprising two shapers, inputs 1 337819 которых являются входами устройства, триггер, формирователь импульсов, элемент задержки и реверсивный счетчик, причем выход первого формирователя соединен с входом элемента за\ держки и D-входом триггера, выход которого соединен с входом формирователя импульсов, выход второго формирователя соединен с тактовым входом триггера, отличающее ся тем, что, с целью упрощения, выход формирователя импульсов соединен с тактовым входом реверсивного счетчика, вход Направление счета которого соединен с выходом триггера, выход элемента задержки соединен с управляющим входом реверсивного счетчика .1 337819 which are the inputs of the device, a trigger, a pulse shaper, a delay element and a reverse counter, the output of the first shaper connected to the input of the delay element and the D-input of the trigger, the output of which is connected to the input of the pulse shaper, the output of the second shaper connected to the clock input trigger, characterized in that, for the sake of simplicity, the output of the pulse shaper is connected to the clock input of a reversible counter, the input of which direction is connected to the output of the trigger, the output of the delay element connected to the control input of the reversible counter.
SU864032405A 1986-03-04 1986-03-04 Phase cycle counter SU1337819A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864032405A SU1337819A1 (en) 1986-03-04 1986-03-04 Phase cycle counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864032405A SU1337819A1 (en) 1986-03-04 1986-03-04 Phase cycle counter

Publications (1)

Publication Number Publication Date
SU1337819A1 true SU1337819A1 (en) 1987-09-15

Family

ID=21224668

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864032405A SU1337819A1 (en) 1986-03-04 1986-03-04 Phase cycle counter

Country Status (1)

Country Link
SU (1) SU1337819A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 274221 , кл. G 01 R 25/08, 1969. Авторское свидетельство СССР № 1298682, кл. G 01 R.25/00, 10.10.85. *

Similar Documents

Publication Publication Date Title
SU1337819A1 (en) Phase cycle counter
DK158982A (en) UTILIZATION CIRCUIT FOR A DIGITAL REVERSE SPEAKER
SU699450A1 (en) Digital phase meter
SU1029193A1 (en) Hybrid computing device
SU1226451A1 (en) Random number sequence generator
SU1490711A1 (en) Device for computing number of pulses per time unit
SU1404972A1 (en) Phase cycle counter
SU1709524A1 (en) Phase shift-to-code converter
SU1105758A1 (en) Device for converting signals of photoelectric pickup
SU1383473A1 (en) Pulse train-to-square pulse converter
SU1480118A1 (en) Reverse signal selector
RU1775840C (en) Frequency multiplier
SU983574A1 (en) Digital average value phase meter
SU708253A1 (en) Time interval measuring arrangement
SU1631441A1 (en) Device for determining sense of rotation
SU799120A1 (en) Pulse shaping and delaying device
SU836756A1 (en) Pulse repetition frequency multiplying device
SU1275314A2 (en) Digital frequency meter
SU919072A1 (en) Device for discriminating train
SU1206778A1 (en) Squaring device
SU496570A1 (en) Integrator
SU1312727A1 (en) Digital filter with binary time quantization
SU465647A1 (en) Digital phase discriminator
SU767753A1 (en) Number comparator
SU1352625A1 (en) M-sequence generator