SU465647A1 - Digital phase discriminator - Google Patents

Digital phase discriminator

Info

Publication number
SU465647A1
SU465647A1 SU1956481A SU1956481A SU465647A1 SU 465647 A1 SU465647 A1 SU 465647A1 SU 1956481 A SU1956481 A SU 1956481A SU 1956481 A SU1956481 A SU 1956481A SU 465647 A1 SU465647 A1 SU 465647A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
input
output
circuit
pulses
Prior art date
Application number
SU1956481A
Other languages
Russian (ru)
Inventor
Александр Васильевич Шанин
Борис Яковлевич Бурдаев
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU1956481A priority Critical patent/SU465647A1/en
Application granted granted Critical
Publication of SU465647A1 publication Critical patent/SU465647A1/en

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

1one

Изобретение относитс  к цифровым фазовым дискриминаторам, используемым в радиоизмерительной технике, в часности, нри измерении фазовых сдвигов сигналов фазоимпульсной модул ции (ФИМ), получаемых в результате масштабно-временных нреобразований однократных быстропротекающих процессов с помощью запоминающих электроннолучевых трубок (ЗЭЛТ).The invention relates to digital phase discriminators used in radio metering technology, in particular, when measuring phase shifts of phase pulse modulation (FIM) signals obtained as a result of scale-time transformations of one-time high-speed processes using memory acquisition tubes (ZELT).

Известен цифровой фазовый дискриминатор , содержащий два формировател  импульсов опорного и измер емых сигналов, статические триггеры, вентили, счетчик, генератор эталонных имнульсов, регистр, регистры опорного числа и пам ти, делитель эталонных импульсов схемы «И и «ИЛИ, триггер.A digital phase discriminator is known that contains two pulse drivers of the reference and measured signals, static triggers, gates, a counter, a reference impulse generator, a register, a reference number and memory registers, a reference pulse divider And and OR, a trigger.

Иедостаток известного цифрового фазового дискриминатора заключаетс  в по вленнн неустранимых ошибок, нривод щих к искажению формы исходного нроцесса.The disadvantage of the known digital phase discriminator is in the form of unrecoverable errors, which lead to a distortion of the shape of the original process.

Целью изобретени   вл етс  увеличение достоверности результата измерени .The aim of the invention is to increase the reliability of the measurement result.

С этой целью введены триггер со счетным входом, донолнительный статический триггер, схема «НЕ и донолнительна  схема «И, причем счетный вход триггера соединен с выходом формировател  нмпульсов измер емого сигнала, его единич}1ый выход подключен к единичному входу дополннтельного статического триггера, еднничный выход которого соединен с нервым входом дополнительной схемы «И, а нулевой выход триггера со счетным входом соединен с единичным входом триггера , нулевой выход которого соединен со вторым входом донолнительной схемы «И, выход которой нодключен ко входу схемы «НЕ и ко входу регистра, а выход схемы «НЕ соединен со входом схемы «И, при этом выход делител  эталонных импульсов соединен с нулевыми входами триггера, триггера со счетным входом и донолнительного статического триггера.For this purpose, a trigger with a counting input, a secondary static trigger, a circuit “NOT and a circuit”, are added, the counting trigger input is connected to the output of the pulse generator of the measured signal, its unit 1 output is connected to the single input of the additional static trigger, single output which is connected to the nerve input of the additional circuit “And, and the zero output of the trigger with the counting input is connected to the single input of the trigger, the zero output of which is connected to the second input of the additional circuit“ And, output d which is connected to the input of the circuit “NOT and to the input of the register, and the output of the circuit“ is NOT connected to the input of the circuit “, and the output of the divider of the reference pulses is connected to the zero inputs of the trigger, the trigger with the counting input and the additional static trigger.

На чертеже представлена блок-схема предлагаемого дискриминатора.The drawing shows the block diagram of the proposed discriminator.

Он содержит формирователь 1 импульсов измер емого сигнала, формирователь 2 импульсов опорного сигнала, статические триггеры 3 и 4, вентили 5-7, генератор 8 эталонных импульсов, делитель 9 эталонных импульсов , регистр 10 опорного числа, счетчик 11, регистр 12, триггер 13, регистр 14 пам ти, схема «И 15, схема «ИЛИ 16, триггер 17 со счетным входом, дополнительный статический триггер 18, дополнительна  схема «И 19, схема «НЕ 20.It contains the shaper 1 pulses of the measured signal, the shaper 2 pulses of the reference signal, static triggers 3 and 4, gates 5-7, generator 8 reference pulses, divider 9 reference pulses, register 10 of the reference number, counter 11, register 12, trigger 13, memory register 14, circuit “AND 15, circuit“ OR 16, trigger 17 with counting input, additional static trigger 18, additional circuit “And 19, circuit“ NOT 20.

Работает цифровой фазовый дискриминатор следующим образом.Works digital phase discriminator as follows.

Сигналы с измер емой срс и опорной фо фазами преобразуютс  в формировател х 1 иSignals with measured cpc and reference phase are converted to driver 1 and

0 2 соответственно в импульсы стандартной0 2 respectively in pulses standard

формы и поступают на статический триггер 3, формирующий мерный интервал, пронорциоиальный фазовому сдвигу между опорным и измер емым сигналами.forms and arrive at a static trigger 3, which forms a measuring interval, pronorial phase shift between the reference and measured signals.

Этот интервал заноли етс  эталонными импульсами от генератора 8 эталонных нмпульсов , а полученное в результате измерений числоThis interval is covered by reference pulses from the generator of 8 reference impulses, and the resulting number of measurements

/V, /,,-/ V, / ,, -

2nfo2nfo

/о - частота опорного сигнала, где /эт- частота эталониых импульсов, через вентили 5 и 6 передаетс  в счетчик 11./ o is the frequency of the reference signal, where / et is the frequency of the reference pulses, through gates 5 and 6 is transmitted to counter 11.

С приходом очередного опорного импульса фо статический триггер 3 устанавливаетс  в состо ние «О (заканчиваетс  формирование мерного интервала) и статический триггер 4 устанавливаетс  в состо ние «1, открыва  тем самым вентиль 7 дл  прохождени  серии управл ющих импульсов на делитель эталоиных импульсов 9. При переключении статического триггера 4 происходит блокировка вентил  5 на врем  выдачи информации со счетчика 11 (или регистра пам ти 14) и дл  исключени  случайного срабатывани  статического триггера 3 при фазовых сдвигах, близких к 0° или 360°.With the arrival of the next reference pulse, the static trigger 3 is set to the state "O (the formation of the measuring interval ends) and the static trigger 4 is set to the state" 1, thereby opening the valve 7 for passing a series of control pulses to the divider of the standard pulses 9. When switching the static trigger 4, the valve 5 is blocked at the time of issuing information from the counter 11 (or the memory register 14) and to prevent the static trigger 3 from being triggered at phase shifts close to 0 ° or 360 °.

Импульс с выхода делител  9 эталонных импульсов через регистр 12 производит съем информации со счетчика 11 (одновременно запомина  ее в регистр пам ти 14), вводит поправку NO с регистра опорпого числа в счетчик 11 дл  очередного измерени , а также устанавливает статический триггер 4 в исходное (нулевое) состо ние, снима  тем самым блокировку с вентил  5. С приходом очередного измер емого имнульса фс статический триггер 3 устанавливаетс  в состо ние «1, открыва  вентиль 6 дл  прохождепи  импульсов с генератора 8 на счетчик И, подсчитывающий число импульсов в мерном интервале .The pulse from the output of the divider 9 of the reference pulses through the register 12 removes information from the counter 11 (simultaneously stores it in the memory register 14), inserts the NO correction from the register of the reference number into the counter 11 for the next measurement, and also sets the static trigger 4 to the initial ( zero) condition, thereby removing the blockage from the valve 5. With the arrival of the next measured pulse, the fs static trigger 3 is set to state "1, opening valve 6 to pass pulses from the generator 8 to the counter I, counting the numbers o pulses in the measuring interval.

Одновременно первый импульс фс, поступа  па счетпый вход триггера 17 со счетным входом, ставит его в состо ние «1. При этом импульс переноса с единичного плеча устанавливает триггер 13 в состо ние «1.At the same time, the first fs pulse, arriving at the counting input of the trigger 17 with the counting input, sets it to the state "1. In this case, the transfer pulse from a single arm sets the trigger 13 to the state "1.

Второй импульс ф с по счетному входу переключает триггер 17 со счетным входом в состо ние «О, при этом импульс переноса с нулевого плеча устанавливает в состо ние «1 дополнительный статический триггер 18. По вление последующим импульсов поочередно переключает триггер 17, формиру  на его выходах импульсы переноса, которые подтверждают состо ние триггера 13 и дополнительного статического триггера 18.The second pulse fc at the counting input switches the trigger 17 with the counting input to the “O” state, while the transfer pulse from the zero arm sets to the state “1 additional static trigger 18. The occurrence of subsequent pulses alternately switches the trigger 17, forming at its outputs transfer pulses which confirm the state of the trigger 13 and the additional static trigger 18.

Таким образом к моменту по влени  опорного импульса триггеры 13 и 18 будут находитьс  в состо нии «1, что говорит о имевшем место по влении нескольких импульсов по входу.Thus, by the time of the occurrence of the reference pulse, the triggers 13 and 18 will be in the state "1", which indicates the occurrence of several pulses at the input.

В результате на выходе дополнительной схемы «И 19 сформируетс  уровень «О, за0 прещающий съем информации из счетчика 11As a result, at the output of the additional circuit “AND 19, the level“ O will be formed, preventing the information from the counter 11

через регистр 12 и разрешающий через схемуthrough register 12 and allowing through the scheme

«НЕ съем информации предыдущего замера"I do not eat the information of previous measurement

из регистра пам ти 14 через схему «И 15.from memory register 14 through the scheme "And 15.

Очередной опорный импульс возвратит статический триггер 3 в состо ние «О (в состо ние «1 статический триггер 3 был переключен первым импульсом по входу Фс), а статический триггер 4 в состо ние «1, что обеспечивает работу делител  9 эталонных импульQ сов, выходной импульс которого производит считывание информации на выходе устройства , установку счетчик И с помощью регистра 10 опорного числа, а также установку триггеров 4, 13, 17 и 18 в исходное (иулевое)The next reference pulse will return the static trigger 3 to the “O” state (the static trigger 3 was switched by the first pulse on the FS input to the state 1), and the static trigger 4 to the state 1, which ensures the operation of the divider 9 reference pulses, the output the impulse of which reads information at the output of the device, sets the counter And using the register 10 of the reference number, and also sets the triggers 4, 13, 17 and 18 to the initial (and zero)

5 состо ние дл  очередного цикла измерени .5 state for the next measurement cycle.

Предмет изобретени Subject invention

Цифровой фазовый дискриминатор, содерQ жащий два формировател  импульсов опорного и измер емых сигналов, статические триггеры , вентили, счетчик, генератор эталонных импульсов, регистр, регистры опорного числа и пам ти, триггер, делитель эталонных импульсов , схемы «И «и ИЛИ, отличающийс  тем, что, с целью увеличени  достоверности результата измерени , в него введены триггер со счетным входом, дополнительный статический триггер, схема «НЕ и дополнительд па  схема «И, причем счетный вход триггера соединен с выходом формировател  импульсов измер емого сигнала, его единичный выход подключен к единичному входу дополпительного статического триггера, единичныйDigital phase discriminator containing two pulse shapers of reference and measured signals, static triggers, valves, counter, reference pulse generator, register, reference number and memory registers, trigger, reference pulse divider, and that, in order to increase the reliability of the measurement result, a trigger with a counting input was added to it, an additional static trigger, a circuit "NOT and an additional circuit" And, with the counting input of a trigger connected to the output of the pulse former s of the measured signal, its single output is connected to a single input of an additional static trigger, a single

g выход которого соединен с первым входо.м дополнительной схемы «И, а нулевой выход триггера со счетным входом соединен с единичным входом триггера, нулевой выход которого соединен со вторым входом дополнительо ной схемы «И, выход которой подключен ко входу схемы «НЕ и ко входу регистра, а выход схемы «НЕ соединен со входом схемы «И, при этом выход делител  эталонных импульсов соединен с нулевыми входами триггера, триггера со счетным входом и дополнительного статического триггера.g the output of which is connected to the first input of the additional I circuit, and the zero output of the trigger with a counting input is connected to the single input of the trigger, the zero output of which is connected to the second input of the additional I circuit, the output of which is connected to the input of the circuit NOT the register input, and the output of the circuit "is NOT connected to the input of the circuit", and the output of the divider of the reference pulses is connected to the zero inputs of a trigger, a trigger with a counting input and an additional static trigger.

SU1956481A 1973-08-14 1973-08-14 Digital phase discriminator SU465647A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1956481A SU465647A1 (en) 1973-08-14 1973-08-14 Digital phase discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1956481A SU465647A1 (en) 1973-08-14 1973-08-14 Digital phase discriminator

Publications (1)

Publication Number Publication Date
SU465647A1 true SU465647A1 (en) 1975-03-30

Family

ID=20563734

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1956481A SU465647A1 (en) 1973-08-14 1973-08-14 Digital phase discriminator

Country Status (1)

Country Link
SU (1) SU465647A1 (en)

Similar Documents

Publication Publication Date Title
SU465647A1 (en) Digital phase discriminator
SU474760A1 (en) Digital frequency meter with automatic measurement range selection
SU463976A1 (en) Correction device
SU497736A1 (en) Reverse device in the intersymbol distortion corrector
SU786031A1 (en) Device for determining error parameters of discrete communication channel
SU729528A1 (en) Digital phase meter
SU1255952A1 (en) Device for calibrating generators of frequency-modulated signals
SU374550A1 (en)
SU554523A1 (en) Device for measuring the time interval between symmetrical pulses
SU1035789A1 (en) Device for linearization of frequency pickup characteristics
SU1368853A1 (en) Device for measuring time intervals
SU708253A1 (en) Time interval measuring arrangement
SU1368973A1 (en) Single-cycle level distributor
SU917172A1 (en) Digital meter of time intervals
SU474102A1 (en) Digital phase shifter
SU864182A1 (en) Digital phase shift meter
SU513506A1 (en) Multi-input pulse counter
SU1247773A1 (en) Device for measuring frequency
SU496570A1 (en) Integrator
SU510798A1 (en) Phase Start Device
SU1322448A1 (en) Pulse-repetition period selector
SU1190285A1 (en) Digital frequency meter
SU828171A1 (en) Digital time interval meter
SU553588A1 (en) Digital center for square video pulses
SU1525606A1 (en) Device for measuring divergence of periods of two generators with close frequencies