SU402154A1 - Ан ссср - Google Patents

Ан ссср

Info

Publication number
SU402154A1
SU402154A1 SU1740826A SU1740826A SU402154A1 SU 402154 A1 SU402154 A1 SU 402154A1 SU 1740826 A SU1740826 A SU 1740826A SU 1740826 A SU1740826 A SU 1740826A SU 402154 A1 SU402154 A1 SU 402154A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
trigger
pulse
clock
Prior art date
Application number
SU1740826A
Other languages
English (en)
Inventor
В. П. Кирь нов В. М. Ведерников витель М. А. Кокшаров
Original Assignee
Институт автоматики , электрометрии Сибирского отделени
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт автоматики , электрометрии Сибирского отделени filed Critical Институт автоматики , электрометрии Сибирского отделени
Priority to SU1740826A priority Critical patent/SU402154A1/ru
Application granted granted Critical
Publication of SU402154A1 publication Critical patent/SU402154A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к электроизмерительной технике. Устройство может найти применение в системах с частотно-импульспым представлением информации.
Известен многовходовый счетчик импульсов, содержащий счетный регистр, схему «ИЛИ и триггеры со схемами совпадени  на нулевых входах, причем единичные входы триггеров соединены со входами счетчика.
Полное или частичное совпадение импульсов опроса с выходными импульсами триггера снижает точность счета, а при увеличении количества входов снижаетс  быстродействие, так как импульс такта проходит к последнему триггеру через некоторое количество ключей и, если следующий импульс на схему «ИЛИ поступает с первого триггера, временной интервал между этими двум  импульсами оказываетс  меньше периода тактовой частоты на величину задержки в цепочке последовательно включенных ключей; следовательно, период тактовой частоты должен быть больше периода максимальной частоты счета счетчика на величину задержки в цепочке ключей. Кроме того, импульс спроса, проход  через ключи, ослабевает, и дл  поддержани  его амплитуды в цепочку ключей нужно включать пары (дл  сохранени  нужной пол рности импульсов ) усилительных каскадов, что еше больше увеличивает задержку импульсов опроса.
Предлагаемый счетчик отличаетс  тем, что, с целью повышени  быстродействи  и исключени  погрешности суммировани , его входы дополнительно соединены со своими схемами совпадени , выходы триггеров с одноименными входами дополнительных триггеров, тактирующие входы которых подключены к шиие тактовых импульсов, нулевые выходы соединены со схемами совпадени  последующих триггеров, а единичные - со входом своих схем совпадени  и со входами схемы «ИЛИ, выход которой св зан со входом счетного регистра через дополнительный вентиль, второй вход которого и входы схем совпадени  соединены через инвертирующий элемент задержки.
Иа чертеже приведена схема устройства.
Входной зажим дл  каждой импульсной последовательности соединен со входом схемы совпадени  и с установочным входом триггера 1, нулевой вход которого св зан с выходом схемы совпадени  2, а единичный и нулевой выходы подключены соответственно к установочному и нулевому входам дополнительного триггера 3. Его единичный выход соединен с другим входом схемы совпадени  2, а тактовые входы дополнительных триггеров 3 всех элементов пам ти подключены ко входному зажиму дл  тактовых импульсов. Единичные выходы всех дополнительных триггеров соединены через схему «ИЛИ 4 ко входу дополнительного вентил  5, второй вход которого подключен к выходу инвертирующего элемента задержки 6, задерживающего передний фронт импульса, например простого реостатного инвертора с шунтирующей выход емкостью. Этот же выход соединен с третьими входами схем совпадени  2 каждого элемента пам ти. Выход вентил  5 соединен со входом счетчика.
Каждый входной отрицательный импульс (входы /ь fa, /з) переводит соответствующий триггер 1 в единичное состо ние независимо от наличи  тактового импульса, который не проходит через схему совпадени  из-за запрета по первому и второму входам. Если при этом на тактовом входе дополнительного триггера 3 отсутствует отрицательный импульс такта, этот триггер также устанавливаетс  в единичное состо ние, дава  разрешение на сброс триггера 1 в нуль и через схему «ИЛИ 4 - на проход тактового импульса через дополнительный вентиль 5 на счетчик.
Задержка переднего фронта этого импульса необходима дл  того, чтобы триггер 3 после запрещени  записи по тактовому входу успел установитьс  в определенное состо ние. К приходу тактового импульса в единичном состо нии могут находитьс  несколько таких триггеров, тогда первый из них низким потенциалом нулевого выхода запрещает сброс триггеров 1 всех остальных элементов пам ти. Тактовый импульс через схему совпадени  2 первого элемента пам ти переводит его триггер в нуль и проходит через дополнительный вентиль 5 на счетчик. После окончани  тактового импульса снимаетс  запрет с тактового входа дополнительного триггера 3 и он также переходит в нуль, разреша  тем самым прохождение очередного тактового импульса на следующий элемент пам ти.
Таким образом, входной импульс переводит соответствующий триггер 1 в единичное состо ние дополнительных триггеров 3, управл ющих дополнительным вентилем 5, не измен етс  за врем  действи  тактового импульса, что обеспечивает надежное запоминание и считывание импульсов при отсутствии сбоев и
лишних импульсов, импульсы такта подаютс  на сброс всех триггеров 1 и на схему дополнительного вентил  5 параллельно, что создает одинаковые услови  дл  их прохождени  по всем каналам и исключает снижение быстродействи  из-за группировани  выходных импульсов .
Предмет изобретени 
Многовходовый счетчик импульсов, содержащий счетный регистр, схему «ИЛИ и триггеры со схемами совпадени  на нулевых входах, причем единичные входы триггеров соединены со входами счетчика, отличающийс  тем, что, с целью повышени  быстродейстВИЯ и исключени  погрешности суммировани , входы счетчика дополнительно соединены со своими схемами совпадени , выходы триггеров - с одноименными входами дополнительных триггеров, тактируюшие входы которых
подключены к шине тактовых импульсов, нулевые выходы соединены со схемами совпадени  последующих триггеров, а единичные - со входом своих схем совпадени  и со входами схемы «ИЛИ, выход которой св зан со
входом счетного регистра через дополнительный вентиль, второй вход которого и входы схем совпадени  соединены через инвертирующий элемент задержки.
SU1740826A 1972-01-25 1972-01-25 Ан ссср SU402154A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1740826A SU402154A1 (ru) 1972-01-25 1972-01-25 Ан ссср

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1740826A SU402154A1 (ru) 1972-01-25 1972-01-25 Ан ссср

Publications (1)

Publication Number Publication Date
SU402154A1 true SU402154A1 (ru) 1973-10-12

Family

ID=20501023

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1740826A SU402154A1 (ru) 1972-01-25 1972-01-25 Ан ссср

Country Status (1)

Country Link
SU (1) SU402154A1 (ru)

Similar Documents

Publication Publication Date Title
SU402154A1 (ru) Ан ссср
SU798814A1 (ru) Устройство дл сравнени чисел
SU729586A1 (ru) Устройство дл сравнени чисел
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU799119A1 (ru) Дискриминатор временного положени СигНАлОВ
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU437226A1 (ru) Счетчик импульсов
SU1324096A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU437208A1 (ru) Синхронизатор импульсов
SU1156251A1 (ru) Многокаскадный счетчик с контролем
SU708253A1 (ru) Устройство дл измерени временных интервалов
SU432478A1 (ru) Устройство длявоспроизведения сигналовимпульсных
SU1666964A1 (ru) Устройство дл измерени частоты вращени
SU1649577A1 (ru) Многоканальный счетчик импульсов
SU1325663A1 (ru) Цифрова регулируема лини задержки
SU930685A1 (ru) Счетное устройство
SU1275292A1 (ru) Цифровой измеритель угловой скорости
SU1124285A1 (ru) Генератор потоков случайных событий
SU470927A1 (ru) Устройство мажоритарного декотировани при трехкратном повторении дискретной информации
SU741321A1 (ru) Посто нное запоминающее устройство
SU372667A1 (ru) УСТРОЙСТВО дл ИЗМЕНЕНИЯ ПЕРИОДОВ СЛЕДОВАНИЯ
SU1297044A1 (ru) Генератор случайных интервалов времени
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU1231497A1 (ru) Устройство дл определени положени числа на числовой оси
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел