SU1277144A1 - Аналого-цифровой интегратор - Google Patents

Аналого-цифровой интегратор Download PDF

Info

Publication number
SU1277144A1
SU1277144A1 SU853843765A SU3843765A SU1277144A1 SU 1277144 A1 SU1277144 A1 SU 1277144A1 SU 853843765 A SU853843765 A SU 853843765A SU 3843765 A SU3843765 A SU 3843765A SU 1277144 A1 SU1277144 A1 SU 1277144A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
integrator
digital
Prior art date
Application number
SU853843765A
Other languages
English (en)
Inventor
Рафик Султанович Дадашев
Original Assignee
Предприятие П/Я Г-4126
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4126 filed Critical Предприятие П/Я Г-4126
Priority to SU853843765A priority Critical patent/SU1277144A1/ru
Application granted granted Critical
Publication of SU1277144A1 publication Critical patent/SU1277144A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике, в частности к устройствам функционального преобразовани  электрических сигналов. Целью изобретени   вл етс  повышение точности интегрировани . Аналого-цифровой интегратор содержит цифроаналоговый преобразователь (ЦАП), двухпороговый элемент, счетчик , реверсивный счетчик, элемент ИЛИ и генератор тактовых импульсов. Достижение поставленной цели обеспечено благодар  введению в устройство счетчика и умножающего цифроаналогового преобразовател , а также новым св з м между составными элементами интегратора.2 ил.

Description

Claims (2)

  1. С Изобретение относитс  к автоматике и вычислительной технике, в частности к устройствам функционального Преобразовани  электрических сигналов . Целью изобретени   вл етс  повышение точности интегрировани . На фиг.1 изображена структурна  схема аналого-цифрового интегратора; на фиг.2 - эпюра, по сн юща  его работу . Интегратор содержит цифроаналоговый преобразователь (ЦАП) 1,дзухпороговый элемент 2, счетчик 3,реверсивный счетчик 4, элемент ИЛИ 5, генератор тактовых импульсов 6,соединенные по приведенной схеме. Из эпюры (фиг.2) видно, что значени , входного сигнала умножаютс  на текущие значени  интервалов времени и при достижении их произведени  некоторого порогового значени  производитс  отсчет равных единичных площадей . Ub, (t,),, (t2)bt2 ,..., -и,, (t;)At;,...,UB(tJ&t, Интеграл входного сигнала на заданном промежутке времени (0,t) равен сумме единичных площадей Uex;t;)-&t; или, в силу их равенства, количеств единичных площадей, где i 1, 2,.. Интегратор работает следующим об разом. На аналоговый вход ЦАП 1 подаетс интегрируемый сигнал, а на его цифр вой вход - кодовые значени  интерва лов времени, формируемые на выходе (предварительно обнуленного) счетчи ка 3 при поступлении на его счетньй вход последовательности импульсов опорной частоты от генератора такто вых импульсов 6. На ЦДЦ 1 осуществл етс  перемножение входного сигнала U на прира щение интервалов времени за счет циф рового управлени  коэффициентом передачи ЦАП 1 кодами счетчика 2, В момент достижени  выходного на пр жени  ЦАП 1 положительного порога срабатывани  (+UnQp) двухпорогового элемента 2 последний на первом выходе выдает импульс, соответствующий положительной единичной площади , которьм поступает на суммирующи вход реверсивного счетчика 4 и чере лемент ИЛИ 5 на вход сброса в О четчика 2. В случае отрицательного входного сигнала при достижении выходного напр жени  ЦАП 1 отрицательного порога срабатывани  ()двухпороговбго элемента 2, на его втором выходе формируетс  импульс, соответствующий отрицательной единичной площади,которьш поступает на вычитающий вход реверсивного счетчика 4. Ири этом на каждом цикле счетчик 2 сбрасываетс  в О, а в реверсивный счетчик 4 добавл етс  плюс или минус единица и в нем осуществл етс  суммирование импульсов, соответствующих положительным или отрицательным единичным площад м. Таким образом , код реверсивного счетчика-4 на калсдом цикле равн етс  интегралу входного за предыдущие циклы. При использовании в качестве ЦАП 1 lp-разр дного иДП и опорной часто- . ты импульсов заполнени  счетчика 2 f 10 Гц погрешность интегрировани  сигналов составл ет пор дка 0,1%. Интегратор, кроме своего основного назначени , позвол ет производить, дискретизацию входных сигналов по единичным площад м с представлением информации в виде врем импульсной модул ции импульсов с выходов двухпорогового элемента и кодовой модул  ции значени  at-, получаемых с выхода счетчика
  2. 2. При этом восстановление первоначального сигнала осуществл етс  по дискретньм значени м и (t.) , &t. где i 1, 2,...N. Формула изобретени  Аналого-пифровой интегратор,содержащий генератор тактовых импульсов и реверсивный счетчик, входы сложени  и вычитани  которого подключены к соответствующим выходам двухпорогового элемента и к входам элемента Р1ЛИ, а выход  вл етс  цифровым выходом интегратора, отличающийс   тем, что, с целью повышени  точ110сти интегрировани , он содержит счетчик и умножаюш,ий цифроаналоговый преобразователь, аналоговый вход которого  вл етс  информационным входом интегратора, выход соединен с входом
    312771444
    двухпорогового элемента, а цифровой выходу генератора тактовых импульвход подключен к выходу счетчика, сов, а вход сброса соединен с выхосчетный вход которого подключен к Лом :элемента ИЛИ.
SU853843765A 1985-01-11 1985-01-11 Аналого-цифровой интегратор SU1277144A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853843765A SU1277144A1 (ru) 1985-01-11 1985-01-11 Аналого-цифровой интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853843765A SU1277144A1 (ru) 1985-01-11 1985-01-11 Аналого-цифровой интегратор

Publications (1)

Publication Number Publication Date
SU1277144A1 true SU1277144A1 (ru) 1986-12-15

Family

ID=21158560

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853843765A SU1277144A1 (ru) 1985-01-11 1985-01-11 Аналого-цифровой интегратор

Country Status (1)

Country Link
SU (1) SU1277144A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 424166, кл. G 06 G 7/18, 1972. Авторское свидетельство СССР № 875407, кл. G 06 J 3/00, 1981. *

Similar Documents

Publication Publication Date Title
SU1277144A1 (ru) Аналого-цифровой интегратор
SU1091205A1 (ru) Преобразователь перемещени в код
SU711675A1 (ru) Цифро-аналоговый преобразователь
SU1476496A1 (ru) Устройство дл возведени в степень нечеткого числа
SU1674171A1 (ru) Функциональный преобразователь
SU645172A1 (ru) Устройство дл воспрроизведени переменных во времени коэффициентов
SU888144A1 (ru) Устройство дл извлечени корн квадратного из напр жени
Lygouras Non-linear analogue-to-digital conversion through PWM
SU984033A1 (ru) След щий аналого-цифровой преобразователь
SU1172013A1 (ru) След щий аналого-цифровой преобразователь
SU836793A1 (ru) Преобразователь действующего значени НАпР жЕНи
SU1562932A1 (ru) Устройство дл определени вариации аналогового сигнала
SU991602A1 (ru) След щий аналого-цифровой преобразователь
SU412678A1 (ru)
SU1501930A3 (ru) Преобразователь действующего значени напр жени или мощности дл форм волн, состо щих из цугов волн
SU1406504A1 (ru) Устройство дл измерени активной мощности
SU1406760A1 (ru) Широтно-импульсный модул тор
SU1672570A1 (ru) Дельта-сигма кодер
SU781851A1 (ru) Многоканальное аналого-цифровое устройство дл возведени в квадрат
SU1024943A1 (ru) Линейный экстрапол тор
SU743194A1 (ru) Частотный преобразователь
SU900293A1 (ru) Множительное устройство
SU1073707A1 (ru) Цифровой вольтметр действующего значени
SU788377A1 (ru) Устройство дл преобразовани напр жени в числовой код
SU1229721A1 (ru) Устройство управлени