SU1172013A1 - След щий аналого-цифровой преобразователь - Google Patents
След щий аналого-цифровой преобразователь Download PDFInfo
- Publication number
- SU1172013A1 SU1172013A1 SU833578703A SU3578703A SU1172013A1 SU 1172013 A1 SU1172013 A1 SU 1172013A1 SU 833578703 A SU833578703 A SU 833578703A SU 3578703 A SU3578703 A SU 3578703A SU 1172013 A1 SU1172013 A1 SU 1172013A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- analog
- integrating
- control element
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
СЛЕДЯЩИЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий компаратор , первый вход которого соединен с входной шиной, а выхо/ через элемент управлени - с первым входом реверсивного счетчика, второй вход которого соединен с шиной тактовых тонт импульсов, а выходы - с входами цифроаналогового преобразовател , отличающийс тем, что, с целью повышени точности преобразовани , в него введены блок аналогового суммировани и два интегрирующих элемента, вход первого интегрирующего элемента соединен с вьЬсодом элемента управлени , вход второго интегрирующего элемента соединен с выходом цифроаналогового преобразовател ,а выходы первого и второго интегрирующих элементов соединены с соответствующими, входами блока аналогового суммировани , выход которого соединен с вторым входом компаратора, второй вход элемента управлени соединен с шиной тактовых импульсов, а выходные шины подключены к выходам реверсивного счетчика.
Description
1
Изобретение относитс к радиотехнике и может быть использован-о дл преобразовани в цифровой код аналоговых сигналов.
Цель изобретени - повышение точности преобразовани .
На чертеже представлена структурна схема предлагаемого устройства.
Устройство содержит компаратор 1 элемент 2 управлени , реверсивный счетчик 3, цифроаналбгрвый преобразователь 4 первый 5 и второй 6 интегрирующие элементы, блок 7 аналогово о суммировани .
В предлагаемом устройстве компаратор 1 присоединен к шине входного сигнала, а второй вход присоединен к выходу блока 7 аналогового суммировани , выход компаратора соединен через блок 2 управлени с первым входом реверсивного счетчика 3, выходы которого соединены с входами цифроаналргового преобразовател 4. Вход реверсивного счетчика 3 через первый интегрирующий элемент 5 соединен с входом блока 7 аналогового суммировани , второй вход которого второй интегрирующий элемент 6 соединен с выходом цифроаналогового преобразовател 4. На объединенные входы элзмента 2 управлени и реверсивного счетчика 3 подаютс сигналы тактовой частоты.
Устройство работает следующим образом..
132 .
Входной сигнал поступает на первый вход компаратора 1, на второй вход которого поступает сигнал с выхода блока 7 аналогового суммировани . По результатам сравнени элемент 2 управлени выдает сигнал на управл ющий вход реверсивного счетчика 3. Если напр жение с блока 7 больше входного сигнала, то
блок 2 управлени вьщает сигнал вычитани на реверсивный счетчик и сигнал сложени , если входное напр жение больше напр жени с блока 7. Код с выхода реверсивного
счетчика подаетс в вход цифроаналогового преобразовател , сигнал с выхода которого поступает на вход второго интегрирующего элемента 6, которьй ограничивает скорость нарастани сигнала. Поэтому выбросы, содержащиес в выходном сигнале ЦАП, не подают на блок 7 аналогового суммировани , на второй вход которого подаетс сигнал с первого интегрирующего элемента 5, который включен определенным образом, и параметры которого подобраны так, что его выходной сигнал, суммиру сь с выходным сигналом блока 6,-образует идеальную ступень на выходе блока 7, так как включение двух интегрирующих элементов, дополн ющих один другого, позвол ет исключить
выбросы с выхода ЦАП и сохранить быстродействие.
Claims (1)
- СЛЕДЯЩИЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий компаратор, первый вход которого Соединен с входной шиной, а выход через элемент управления - с первым входом реверсивного счетчика, второй вход которого соединен с шиной тактовыхЗтактО- ----·импульсов, а выходы - с входами цифроаналогового преобразователя, отличающийся тем, что, с целью повышения точности преобразования, в него введены блок аналогового суммирования и два интегрирующих элемента, вход первого интегрирующего элемента соединен с выходом элемента управления, вход второго интегрирующего элемента соединен с выходом цифроаналогового преобразователя,а выходы первого и второго интегрирующих элементов соединены с соответствующими, входами блока аналогового суммирования, выход которого соединен с вторым входом компаратора, второй вход элемента управления соединен с шиной тактовых импульсов, а выходные шины подключены к выходам реверсивного счетчика.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833578703A SU1172013A1 (ru) | 1983-04-11 | 1983-04-11 | След щий аналого-цифровой преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833578703A SU1172013A1 (ru) | 1983-04-11 | 1983-04-11 | След щий аналого-цифровой преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1172013A1 true SU1172013A1 (ru) | 1985-08-07 |
Family
ID=21058876
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833578703A SU1172013A1 (ru) | 1983-04-11 | 1983-04-11 | След щий аналого-цифровой преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1172013A1 (ru) |
-
1983
- 1983-04-11 SU SU833578703A patent/SU1172013A1/ru active
Non-Patent Citations (1)
Title |
---|
След щие аналого-цифровые преобразователи на основе реверсивных счетчиков. Радиотехника, 1967, № 8, с. 94. Аналого-цифровые преобразователи. Под ред. Г.Д. Бахтиарова. М., Советское радио, 1980, с. 158, РИС. 7.2. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1040614A (en) | Improvements in or relating to code translation systems | |
SU1172013A1 (ru) | След щий аналого-цифровой преобразователь | |
SU972659A1 (ru) | Аналого-цифровой преобразователь | |
SU1188890A1 (ru) | Устройство аналого-цифрового преобразовани | |
SU1309086A1 (ru) | Аналоговое запоминающее устройство | |
SU1091205A1 (ru) | Преобразователь перемещени в код | |
SU1661995A1 (ru) | Параллельно-последовательный аналого-цифровой преобразователль | |
SU1417189A1 (ru) | След щий аналого-цифровой преобразователь | |
KR950002302B1 (ko) | 디지탈-아날로그 변환기 | |
SU1113820A1 (ru) | Инкрементный умножитель аналоговых сигналов | |
SU1378057A1 (ru) | Аналого-цифровой преобразователь | |
SU984033A1 (ru) | След щий аналого-цифровой преобразователь | |
SU1721810A1 (ru) | Устройство дл преобразовани бинарных сигналов | |
SU1487183A1 (ru) | Устройство аналого-цифрового преобразования | |
SU1387178A1 (ru) | Генератор случайного процесса | |
SU1624693A1 (ru) | Преобразователь код-напр жение | |
SU781851A1 (ru) | Многоканальное аналого-цифровое устройство дл возведени в квадрат | |
SU1571764A1 (ru) | Двухдекадный двоично-дес тичный цифроаналоговый преобразователь | |
SU1285598A1 (ru) | Устройство измерени амплитуды переменного напр жени | |
SU1277144A1 (ru) | Аналого-цифровой интегратор | |
SU1112548A1 (ru) | Аналого-цифровой преобразователь | |
SU657607A1 (ru) | Аналого-цифровой преобразователь поразр дного кодировани | |
SU1672570A1 (ru) | Дельта-сигма кодер | |
SU1702526A1 (ru) | Устройство дл аналого-цифрового преобразовани | |
SU1096674A2 (ru) | Преобразователь угла поворота вала в код |