SU711675A1 - Цифро-аналоговый преобразователь - Google Patents
Цифро-аналоговый преобразователь Download PDFInfo
- Publication number
- SU711675A1 SU711675A1 SU782610480A SU2610480A SU711675A1 SU 711675 A1 SU711675 A1 SU 711675A1 SU 782610480 A SU782610480 A SU 782610480A SU 2610480 A SU2610480 A SU 2610480A SU 711675 A1 SU711675 A1 SU 711675A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- voltage
- digital
- output
- input
- trigger
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Изобретение относитс к технике преобразовани цифровых кодов в аналоговые в свипгенераторе дл управлени источником сейслтческих сигаалов вибрационного действи с наперед заданными характеристиками и быть использовано в системах автоматического регулировани .
Известен цифроаналоговый преобразователь Ц, содержащий набор весовых резисторов, св занных с ключакш на диодах, суммируюишй операционный усилитель посто нного тока, источник опорного напр жени , узел термокомпенсации в виде цепочки последовательно соединенных диодов, один вьтод которой соединен с общей цшной, а другой - через токозадающий резистор с источником опорного напр жени и через резисторы - с точками соединени весовых резисторов с диодами ключей. Недостат1сом преобразовател 1шл етс низка точность преобразовани .
Наиболее близким к изобретению техническим решением вл етс цифроаналоговый преобразователь 2, содержащий декодирующую матрицу, регистр приращений, элементы И.
генератор импульсов и распределитель импульсов , реверсивный счетчик, триггер знака и делитель частоты. Недостатком преобразовател вл етс узка функциональна.ч возможность при управлении источником сейсмических сигналов вибрационного действи с наперед заданными характеристиками. Целью изобретени вл етс расширение функциональных возможностей при управлении источником сейсмических сигнапов вибрационного действи с наперед заданными характеристиками .
Поставленна цель достигаетс тем, что в цифроаналоговый преобразователь, содержащий реверсивный счетчик, первые выходы которого св заны со входами декодирующей матрицы , делитель частоты и триггер знака, дополнительно введены источник зталонного напр жени , преобразователь, первый и второй делители напр жени , триггер реверса пол рности , выходной блок и блок задержки, причем выход источника эталонного напр жени соединен с первым входом второго делител иаио жени и с первым входом преобразовател ,
вторые входы которого соединены со вторыми выходами реверсивного счетчика, а выход соединен с первым входом первого делител напр жени , вторые входы которого соединены с первыми выходами декодирующей матриЩ), вторые выходы которой соединены со вторыми входами второго делител напр жени , причем выходы первого и второго делителей напр жени соединены соответственно с первым и вто| ым входами выходного блока, выход которого соединен со входом блока задержки, а его третий вход соединен с выходом триггера реверса пол рности, вход которого соединен с первым выходом триггера знака, второй выход которого соединен с первым входом реверсивкого счетчика, а его вход соединен с первым входом делител частоты, вторые выходы которого соединены со вторыми входами реверсивного счетчика.
На фиг. 1 представлена структурна схема цифроаналогового преобразовател , содержащего источник 1 эталонного напр жени , делитель частоты 2, реверсивный счетчик 3, преобразователь 4, первый и второй делители напр жни 5 и 6, декодирующую матрицу 7, триггер знака 8, триггер реверса пол рности 9, выходной блок 10, блок задержки 11.
На фиг. 2 представлена функци синуса на участке от О до 90°, разбита на 32 уровн , что позвол ет сформировать сигнал с достаточной точностью, соответствующий синусоидальному гармоническому сигналу. Шаг квантовани равен 2°49
Устройство работает следующим образом ,
Как видно из фиг. 2 синусоиду, приход щуюс на 1/4 периода, можно разделить на 8 участков. Крутизна синуса есть косинус и крутизна отрезков аппроксимации на каждом участке различна, на I и 11 можно считать пост нной и максимальной, далее посто нно убывает ее значение и на VIM участке минимально.
Дл получени дискретных значений кусочно-линейной аппроксимации примен етс преобразователь 4. состо щий из транзисторных ключей с использованием р-п-р, п-р-п бипол рных плоскостных транзисторов и матрицы резисторов R-2R, эталонное напр жение снимаетс с высокостабилизированного источника 1 эталонного напр жени . Таким образом, преобразователь 4 можно считать как генератор квазипилообразного напр жени . Это напр жение поступает на делитель напр жени 5, который служит дл изменени крзггазны участков кусочно-линейной i аппроксимации в соответствии с реальными значени ми синуса. Значени крутизны вл ютс коэффициентами передачи. Делитель напр жени 6 позвол ет получить истинное значение синуса и служит дл стыковки
УЧЛГГКОВ кусочно-линейной аппроксимации синусоиды между собой. В выходном блоке 10 происходит сложение напр жений, поступающих с делителей напр жени 5 и 6. Декодирующа матрица7 должна обеспечить такую коммутацию делителей напр жени 5 и 6, чтобы с выхода делител 5 снималось квазипилообразное напр жение согласно кусочно-линейной аппроксимации , а с делител 6 нужные уровни посто нного напр жени , соответствующие значени м синуса (фиг. 2). Декодирующа матрица 7 строитс на основании кусочно-линейной аппроксимации и состо ний реверсивного счетчика 3.
Импульсы управлени через делитель частоты 2 поступают на реверсивный счетчик 3, при поступлении первых 31 импульсов, счетчик 3 работает в режиме суммировани . С приходом 32 импульса триггер знака 8 Переходит в состо ние 1 и счетчик 3 работает в режиме вычитани . При этом из 64 импульсов формируетс цоложительный полуперирд синусоиды. Затем 64 импульсом триггер знака 8 устанавливаетс в состо ние О и счетчик 3 оп ть работает в режиме сложени , 64 импульсом триггер реверса пол рности 9 переходит в состо ние 1 и на выходном блоке 10, состо щем из суммирующего устройства и блока коррекции получаетс напр жение противоположной пол рности С приходом 96 импульса реверсивный счетчик 3 оп ть переходит в режим вычитани , а при поступлении 128 импульса заканчиваетс формирование одного периода синусоиды. Выходной блок 10 с блоком задержки 11 обеспечивает плавное нарастание амплитуды синусоиды с О до максимального значени в начале развертки и плавный спад после, поступлени команды на ее окончание.
Полоса частот, формируема с помощью . цифроаналогового преобразовател , который
примен етс в свип-генераторе дл управлени источником сейсмических сигналов вибрационного действи , с наперед заданными характеристиками , полностью перекрывает весь рабочий диапазон вибрационной сейсморазведки.
Claims (2)
1.Авторское свидетельство СССР № 358778, кл. Н 03 К 13/03, 1973.
2.Авторское свидетельство СССР N 361518, 15 кл. Н 03 К 13/03, 1973. (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782610480A SU711675A1 (ru) | 1978-05-03 | 1978-05-03 | Цифро-аналоговый преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782610480A SU711675A1 (ru) | 1978-05-03 | 1978-05-03 | Цифро-аналоговый преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU711675A1 true SU711675A1 (ru) | 1980-01-25 |
Family
ID=20762375
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782610480A SU711675A1 (ru) | 1978-05-03 | 1978-05-03 | Цифро-аналоговый преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU711675A1 (ru) |
-
1978
- 1978-05-03 SU SU782610480A patent/SU711675A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SE7512829L (sv) | Analog-digitalomvandlare | |
SE7601518L (sv) | Slirningsforhindrande anordning | |
SU711675A1 (ru) | Цифро-аналоговый преобразователь | |
SU1057965A1 (ru) | Аналого-цифровой инкрементный квадратор | |
SU1674171A1 (ru) | Функциональный преобразователь | |
SU1277144A1 (ru) | Аналого-цифровой интегратор | |
SU551507A1 (ru) | Адаптивный измерительный преобразователь | |
SU1091205A1 (ru) | Преобразователь перемещени в код | |
SU919075A1 (ru) | Устройство дл контрол цифроаналоговых преобразователей | |
SU762164A1 (ru) | Цифроаналоговый преобразователь 1 | |
SU1256170A1 (ru) | Формирователь синусоидального сигнала | |
SU1451865A1 (ru) | Преобразователь код-напр жение | |
SU1417189A1 (ru) | След щий аналого-цифровой преобразователь | |
SU1250977A1 (ru) | Преобразователь частоты следовани импульсов в напр жение посто нного тока | |
SU645172A1 (ru) | Устройство дл воспрроизведени переменных во времени коэффициентов | |
SU698116A1 (ru) | Цифро-аналоговый генератор | |
SU1064229A1 (ru) | Цифрова мера фазового сдвига | |
SU1003105A1 (ru) | Устройство дл синусно-косинусного широтно-импульсного преобразовани | |
SU1386954A1 (ru) | Нелинейное корректирующее устройство | |
SU1646026A1 (ru) | Устройство дл управлени преобразователем посто нного напр жени в напр жение заданной формы | |
SU738155A1 (ru) | Цифро-аналоговый преобразователь | |
SU936354A1 (ru) | Способ импульсно-фазового управлени вентильным преобразователем | |
SU1501930A3 (ru) | Преобразователь действующего значени напр жени или мощности дл форм волн, состо щих из цугов волн | |
SU1663435A1 (ru) | Устройство дл регистрации информации | |
RU2050592C1 (ru) | Устройство для вычисления обратных тригонометрических функций arcsin x и arccos x |