SU1275508A1 - Device for reception of discrete information - Google Patents

Device for reception of discrete information Download PDF

Info

Publication number
SU1275508A1
SU1275508A1 SU853908646A SU3908646A SU1275508A1 SU 1275508 A1 SU1275508 A1 SU 1275508A1 SU 853908646 A SU853908646 A SU 853908646A SU 3908646 A SU3908646 A SU 3908646A SU 1275508 A1 SU1275508 A1 SU 1275508A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
information
elements
Prior art date
Application number
SU853908646A
Other languages
Russian (ru)
Inventor
Александр Георгиевич Орлов
Аскольд Николаевич Маклаков
Original Assignee
Войсковая часть 60130
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 60130 filed Critical Войсковая часть 60130
Priority to SU853908646A priority Critical patent/SU1275508A1/en
Application granted granted Critical
Publication of SU1275508A1 publication Critical patent/SU1275508A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к автоматике и телемеханике и может быть использовано в системах телеуправлении-телесигнализации и дл  приема различной дискретной информации в системах передачи данных. Цель изобретени  - повьшение достоверности приема информации . Дискретна  J нфopмaци  в последовательном коде поступает на входы элемента И и блока синфазировани . На второй -вход элемента И подаютс  сдвоенные стробирующие импульсы с распределител  импульсов. Прин та  информаци  записываетс  в блок пам ти Записанна  информаци  считываетс  блоками элементов И по сигналу с триггера и сигналу разрешени  с блоков сравнени . В блоках сравнени  осуществл етс  анализ записи в блоке пам ти на соответствие закону кодировани . При отсутствии искажений через элемент ИЛИ осуществл етс  передача записанной неискаженной посылки в дешифратор. Использование вместо i одного двух стробирующих импульсов позвол ет одну элементарную посылку (Л зарегистрировать дважды. Это повышает достоверность приема информации, т.к. обеспечиваетс  безошибочна  регистраци  хот  бы одной из них, I ил. ю сд елThe invention relates to automation and telemechanics and can be used in telecontrol systems and for receiving various discrete information in data transmission systems. The purpose of the invention is to increase the reliability of receiving information. The discrete J code in the sequential code is fed to the inputs of the AND element and the sync block. The second gate of the element I is supplied with dual gate pulses from the pulse distributor. Received information is recorded in a memory block. Recorded information is read by blocks of AND elements by a signal from a trigger and an enable signal from comparison blocks. Comparison blocks analyze the entry in the memory block for compliance with the encoding law. In the absence of distortion, the OR element transmits the recorded undistorted message to the decoder. Using instead of i one two gating pulses allows one elementary parcel (L to register twice. This increases the reliability of receiving information, since it ensures error-free registration of at least one of them, I il. Sd ate

Description

Изобретение относитс  к автоматике и телемеханике и, в частности, может быть использовано в системах телеуправлени -телесигнализации (ТУ-ТС), а также дл  приема различной дискретной информации в системах передачи данных.The invention relates to automation and telemechanics and, in particular, can be used in telecontrol systems - tele-alarm (TU-TC), as well as for receiving various discrete information in data transmission systems.

Цель изобретени  - повышение достоверности приема информации. На чертеже приведена структурна  схема устройства.The purpose of the invention is to increase the reliability of receiving information. The drawing shows a block diagram of the device.

Устройство содержит блок I пам ти дешифраторы 2 и 3, триггер 4, элемент ИЛИ 5, первый распределитель 6 импульсов, блок 7 синфазировани , элемент И 8, второй распределитель 9 импульсов, блок 10 элементов И, блок 11 сравнени , дешифратор 12, блок 13 сравнени , блок 14 элементов И и блок 15 элементов ИЛИ.The device contains memory block I, decoders 2 and 3, trigger 4, element OR 5, first pulse distributor 6, synphating unit 7, AND 8 element, second pulse distributor 9, AND block 10, comparison block 11, decoder 12, block 13 Comparison, block 14 elements AND and block 15 elements OR.

Устройство работает следующим образом .The device works as follows.

На вход устройства поступают импульсы дискретной информации в виде последовательности кодовых комбинаций . Они подаютс  на вход блока 7 , синфазировани  и элемент И 8, на второй вход которого подаютс  сдвоенные стробирующие импульсы распределител  9, управл емого блоком 7 синфазировани . С выхода элемента И 8 дир сретна  информаци  записываетс  в блок 1 пам ти. После регистрации кодовой комбинации циклового синфазировани , предназначенной дл  установки цикловой фазы устройства, а также дл  его вскрыти , на выходе дешифратора 2 по вл ютс  импульсы сброса распределител  6 в исходное положение и импульсы опрокидывани  триггера 4, обеспечивающего выдачу сигнала разрешени  считывани  дискретной информации на блок 10 элементов И и-аналогичный блок 14 элементов И. В процессе приема и зАиси в блок 1 пам ти кодовых комбинаций производитс  их анализ на соответствие закону кодировани , выполн емый блоками 11 и 13 сравнени . При отсутствии искажений кодовьпс комбинаций с блоков 11 и 13 сравнени  на блоки 10 и 14 элементов И вьщаетс  разрешающий потенциал по которому записанные в блок 1 пам ти кодовые комбинации через блок 15 элементов ИЛИ считываютс  на дешифратор 12 сигналов.The input of the device receives pulses of discrete information in the form of a sequence of code combinations. They are fed to the input of block 7, the synphating and element 8, to the second input of which are fed the twin strobe pulses of the distributor 9, controlled by the block 7 of synphasing. From the output of the element AND 8, the direct information is recorded in memory block 1. After registering the cyclic synphating code combination intended to set the cyclic phase of the device, as well as to open it, the output of the decoder 2 will receive reset pulses of the distributor 6 to its original position and the tilt pulses of the trigger 4, which will output the read information of the discrete information to block 10 elements And an analogous block 14 elements I. In the process of receiving and recording in memory block 1 of code combinations, they are analyzed for compliance with the coding law performed by the block s 11 and 13 are comparative. If there are no distortions in coding combinations from blocks 11 and 13 of comparison to blocks 10 and 14 elements, the resolution potential is obtained for which the code combinations written in block 1 of memory are read through the decoder 12 signals through block 15 of elements OR.

После завершени  приема и дешифрировани  кодовых комбинаций поступающей на вход устройства дискретной информации устройство переходит в режим Покой, В этот режим устройство переходит после того, как на его вход начинает поступать кодова  комбинаци  Покой, присуща  всем синхронным системам передачи дискретной информации . Эта комбинаци  через элемент И 8 записываетс  в блок пам ти . Сигнал дешифрировани  кодовой комбинации Покой с выхода второго дешифратора 3 сигналов через элемент ИЛИ 5 поступает на первый распределитель 6 импульсов, обеспечива  тем самым его цикловое фазирование. Одновременно кодова  комбинаци  Покой обеспечивает опрокидывание триггера 4, сигнал с выхода которого запрещает считывание любой информации, записанной в. блок 1 пам ти. Это осуществл етс  дл  того, чтобы исключить формирование ложных комбинаций из кодовой комбинации Покой. Наибольший эффект может быть получен в системах, в которых передача информации осуществл етс  отдельными блоками при значительных паузах между ними . Характерным примером таких систем  вл ютс  системы телеуправлени . Использование вместо одного двух стробирующих импульсов позвол ет одну элементарную посьшку зарегистрировать дважды, что обеспечивает безошибочную регистрацию по крайней мере одной из них. Регистраци  сдвоенными стробирующими импульсами позвол ет получить два экземпл ра одной и той же кодовой комбинации. Раздельный их анализ на соответствие закону кодировани , осуществл емый блоками И и 13 сравнени , позвол ет вы вить тот экземпл р кодовой комбинации, который не содержит ошибки и через соответствующий блок (10 или 14) элементов И обеспечить его считывание и поступление на выход устройства.After completing the reception and decryption of the code combinations of the discrete information input to the device, the device enters the Rest mode. The device enters this mode after the Rest code begins to arrive at its input, which is inherent in all synchronous systems for transmitting discrete information. This combination through the element AND 8 is written to the memory block. The decoding signal of the code combination. The rest from the output of the second decoder 3 signals through the element OR 5 is fed to the first distributor 6 pulses, thereby ensuring its cyclic phasing. At the same time, the Poco code combination provides for flip-flop of trigger 4, the signal from the output of which prohibits the reading of any information recorded in. memory block 1. This is done in order to eliminate the formation of false combinations from the Rest code combination. The greatest effect can be obtained in systems in which information is transmitted in separate blocks with significant pauses between them. A typical example of such systems are telecontrol systems. The use of two gating pulses instead of one allows one elementary registration to be recorded twice, which ensures error-free registration of at least one of them. Registration with twin gated pulses allows to obtain two instances of the same code combination. Separate analysis of them for compliance with the coding law carried out by AND and 13 comparison blocks allows detecting that code combination instance that does not contain an error and, through the corresponding block (10 or 14) of the AND elements, ensures its reading and output to the device.

Форм у л а изобретени Formula inventions

Устройство дл  приема дискретной информации, содержащее первый и второй распределители импульсов, блок синфазировани , первьй блок сравне- ни , первый, второй и третий дешифраторы , элемент И, первый блок элементов И, элемент ИЛИ, триггер и блок пам ти, первый и второй выходы которого соединены с входами соответствутA device for receiving discrete information containing the first and second pulse distributors, the synphasing unit, the first comparison unit, the first, second and third decoders, the AND element, the first AND block, the OR element, the trigger and the memory block, the first and second outputs which are connected to the entrances correspond

Claims (2)

Форм ул а изобретенияClaim Устройство для приема дискретной информации, содержащее первый и второй распределители импульсов, блок синфазирования, первый блок сравнения, первый, второй и третий дешифраторы, элемент И, первый блок элементов И, элемент ИЛИ, триггер и блок памяти, первый и второй выходы которого соединены с входами соответствуйA device for receiving discrete information, containing the first and second pulse distributors, the common mode block, the first comparison unit, the first, second and third decoders, the And element, the first block of And elements, the OR element, the trigger and the memory block, the first and second outputs of which are connected to match the inputs 3 1275508 ющих первого и второго дешифраторов, выходы которых соединены с соответствующими входами элемента ИЛИ, выход второго дешифратора соединен с первым входом триггера, выход элемен- 5 та ИЛИ соединен с первым входом первого распределителя импульсов, второй вход которого соединен с первым выходом блока синфазирования и объединен с ,первым входом блока памяти, ,q а выход - с первым входом первого блока сравнения, третий выход блока памяти соединен с вторым входом блока сравнения и первым входом первого блока элементов И, вход блока синфазирования объединен с первым входом элемента И и является входом устройства, второй выход соединен с входом второго распределителя импульсов, первый выход которого соединен с τρεтьим входом первого блока сравнения, второй выход - с вторым входом элемента И, выход которого соединен с вторым входом блока памяти, выход первого блока сравнения соединен с . 25 вторым входом первого блока элементов И, третий вход которого соединен с выходом триггера, выход третьего дешифратора является выходом устройства, отличающееся тем, что, с целью повышения достоверности приема информации, в него введены второй блок сранения, второй блок элементов И, блок элементов ИЛИ, выход первого дешифратора соединен с вторым входом триггера, выход первого распределителя импульсов соединен с первым входом второго блока сравнения, четвертый выход блока памяти соединен с вторым входом, второго блока сравнения и первым входом второго блока элементов И, второй вход которого соединен с выходом второго блока сравнения, третий вход - с выходом триггера, третий вход второго блока сравнения соединен с третьим выходом второго распределителя импульсов, выходы первого и второго блоков элементов И через 'блок элементов ИЛИ подключены к входу -третьего дешифратора.3 1275508 of the first and second decoders, the outputs of which are connected to the corresponding inputs of the OR element, the output of the second decoder is connected to the first input of the trigger, the output of the 5 OR element is connected to the first input of the first pulse distributor, the second input of which is connected to the first output of the common mode block and combined with, the first input of the memory unit,, q and the output with the first input of the first comparison unit, the third output of the memory unit is connected to the second input of the comparison unit and the first input of the first block of AND elements, the input of the block is in phase is combined with the first input of the And element and is the input of the device, the second output is connected to the input of the second pulse distributor, the first output of which is connected to the τρε input of the first comparison unit, the second output to the second input of the And element, the output of which is connected to the second input of the memory unit, the output of the first comparison unit is connected to. 25 by the second input of the first block of AND elements, the third input of which is connected to the trigger output, the output of the third decoder is the output of the device, characterized in that, in order to increase the reliability of receiving information, the second block of saving, the second block of AND elements, the block of OR elements are introduced into it , the output of the first decoder is connected to the second input of the trigger, the output of the first pulse distributor is connected to the first input of the second comparison unit, the fourth output of the memory unit is connected to the second input, the second comparison unit and the first the input of the second block of AND elements, the second input of which is connected to the output of the second comparison unit, the third input is connected to the output of the trigger, the third input of the second block of comparison is connected to the third output of the second pulse distributor, the outputs of the first and second blocks of AND elements are connected to the the input of the third decoder.
SU853908646A 1985-06-11 1985-06-11 Device for reception of discrete information SU1275508A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853908646A SU1275508A1 (en) 1985-06-11 1985-06-11 Device for reception of discrete information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853908646A SU1275508A1 (en) 1985-06-11 1985-06-11 Device for reception of discrete information

Publications (1)

Publication Number Publication Date
SU1275508A1 true SU1275508A1 (en) 1986-12-07

Family

ID=21181953

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853908646A SU1275508A1 (en) 1985-06-11 1985-06-11 Device for reception of discrete information

Country Status (1)

Country Link
SU (1) SU1275508A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 830487, кл. G 08 С 19/28, 1981. Авторское свидетельство СССР № 991473, кл. G 08 С 19/28, 1983. *

Similar Documents

Publication Publication Date Title
SU1275508A1 (en) Device for reception of discrete information
SU1283873A1 (en) Cyclic synchronization device
SU1451868A2 (en) Decoder of space-time code
SU1432584A1 (en) Device for receiving discrete information
SU1247942A2 (en) Device for checking magnetic tape recorder
SU1363227A2 (en) Device for interfacing sources and receivers with trunk line
SU1183998A1 (en) Device for detecting and recording information
SU1603418A1 (en) Device for receiving and processing information
SU1437870A2 (en) Multichannel device for interfacing data sources with computer
SU1038931A1 (en) Timer
SU1727118A1 (en) Device for information input
SU1332370A1 (en) Device for reproducing the digital information signals from a magnetic recording medium
SU610152A1 (en) Telesignal receiver
SU1136166A2 (en) Device for checking digital systems
SU1310827A1 (en) Interface for linking information source and receiver
SU1751859A1 (en) Multichannel converter of series-to-parallel code
SU690531A1 (en) Coded information receiver
SU1262510A1 (en) Interface for linking the using equipment with communication channels
SU1339575A1 (en) Device for interfacing user with communication channel
SU490124A1 (en) Device for reading information from perfozhetona
SU1196934A1 (en) Device for recepting telemetering information
SU1522220A1 (en) Device for interfacing information source with receiver
SU1394417A1 (en) Pulse driver
SU1439608A1 (en) Device for interfacing "k" information sources with computer
RU1798806C (en) Device for image recognition