SU1727118A1 - Device for information input - Google Patents

Device for information input Download PDF

Info

Publication number
SU1727118A1
SU1727118A1 SU904797844A SU4797844A SU1727118A1 SU 1727118 A1 SU1727118 A1 SU 1727118A1 SU 904797844 A SU904797844 A SU 904797844A SU 4797844 A SU4797844 A SU 4797844A SU 1727118 A1 SU1727118 A1 SU 1727118A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
inputs
information
Prior art date
Application number
SU904797844A
Other languages
Russian (ru)
Inventor
Валерий Анатольевич Зайка
Original Assignee
Институт электроники АН БССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт электроники АН БССР filed Critical Институт электроники АН БССР
Priority to SU904797844A priority Critical patent/SU1727118A1/en
Application granted granted Critical
Publication of SU1727118A1 publication Critical patent/SU1727118A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  ввода в процессорные средства обработки данных многоканальной информации, накапливаемой во врем  проведени  сложных экспериментов. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет обеспечени  циклического вывода соответствующих данных. Устройство содержит блок формирователей 1, одновибратор 2, первый элемент НЕ 3, первый элемент И 4, первый 5 и второй 6 переключатели, дешифратор 7, счетчик каналов 8, второй элемент И 9. блок выбора информации 10, блок управлени  11, триггер 12, третий элемент И 13, блок пам ти 14, элемент ИЛИ 15, второй 16 и третий 17 элементы НЕ, схему сравнени  18, регистр адреса 19, счетчик адреса.20. 2 ил.The invention relates to automation and computing and can be used to enter into the processing means of processing data of multi-channel information accumulated during complex experiments. The aim of the invention is to expand the functionality of the device by providing cyclical output of relevant data. The device contains a block of drivers 1, a single vibrator 2, the first element NO 3, the first element AND 4, the first 5 and second 6 switches, a decoder 7, a channel counter 8, a second element AND 9. an information selection block 10, a control block 11, a trigger 12, the third element AND 13, the memory block 14, the OR element 15, the second 16 and the third 17 NOT elements, the comparison circuit 18, the address register 19, the address counter. 2 Il.

Description

ww

&&

Устройство относитс  к автоматике и вычислительной технике и может быть использовано дл  ввода в процессорные средства обработки данных многоканальной информации, накапливаемой во врем  проведени  сложных экспериментов. The device relates to automation and computer technology and can be used to enter into the processor means of processing data of multi-channel information accumulated during complex experiments.

Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет обеспечени  циклического вывода соответствующих данных.The aim of the invention is to expand the functionality of the device by providing cyclical output of relevant data.

На фиг. 1 приведена структурна  схема устройства; на фиг. 2 приведена временна  диаграмма его работы.FIG. 1 shows a block diagram of the device; in fig. 2 shows a temporary diagram of his work.

Устройство содержит блок формирователей 1, одновибратор 2, первый элемент Н Е 3, первый элемент И 4, первый 5 и второй 6 переключатели, дешифратор 7, счетчик каналов 8, второй элемент И 9, блок выбора информации 10, блок управлени  11, триггер 12, третий элемент И 13, блок пам ти 14, элемент ИЛИ 15, второй элемент НЕ 16,The device contains a block of drivers 1, a single vibrator 2, a first element H E 3, a first element AND 4, a first 5 and a second 6 switches, a decoder 7, a channel counter 8, a second element I 9, an information selection block 10, a control block 11, a trigger 12 , the third element And 13, the memory block 14, the element OR 15, the second element is NOT 16,

третий элемент НЕ 17, схему сравнени  18, регистр адреса 19 и счетчик адреса 20.the third element is NOT 17, the comparison circuit 18, the address register 19 and the address counter 20.

Устройство работает следующим образом ,The device works as follows

На информационные входы устройства поступает многоканальна  информаци , представленна  в формате кадровой структуры . Кадрова  структура информации - это последовательность параллельных Двоичных кодов, поступающих по раздельным входным каналам. Каждый двоичны и код соответствует конкретному входному каналу, синхронизаци  которого осуществл етс  сигналом синхронизации ТС. Сигнал кадровой синхронизации КС синхронизирует последовательность двоичных кодов и их сигналов ТС в соответствии с числом каналов . КС поступает на вход устройства одновременно с первым сигналом ТС, т.е. в канал, в котором находитс  информаци  первого измерительного сигнала. .The information inputs of the device receive multi-channel information, presented in the format of a personnel structure. The frame information structure is a sequence of parallel Binary codes arriving on separate input channels. Each is binary and the code corresponds to a specific input channel, which is synchronized by the TC synchronization signal. The frame synchronization signal of the CS synchronizes the sequence of binary codes and their TC signals in accordance with the number of channels. The CS is fed to the input of the device simultaneously with the first signal of the vehicle, i.e. to the channel in which the information of the first measuring signal is located. .

Ч КЭ VIP CE VI

0000

С приходом сигнала КС счетчик каналов 8 устанавливаетс  в ноль, а первым задержанным одновйбратором 2 сигналом ТС устанавливаетс  в единичное состо ние и до прихода следующего КС сигнала счетчик 8 подсчитывает сигналы ТС, Дешифратором 7 формируютс  единичные и дес тичные состо ни  счетчика 8, с которых переключател ми 5 и б выбираетс  любой из номеров каналов, например 1-й канал 64-х канального информационного кадра. В этом случае по 1-у каналу и поступает в устройство информаци , характеризующа  то внешнее .воздействие, отклики которого в течение времени (см. фиг. 2) присутствуют на входах всех остальных, задействованных в реальных экспериментах и испытани х первичных преобразовател х. Врем  (t2-ti), во врем  которого имеет место воздействие, сопровождаетс  сигналом готовности со входа ТОТ устройства. С выхода первого элемента Н Е З сигнал ГОТ разрешает синхросигналу выбранного 1-го канала проходить через второй элемент И 9 (в. д. № 4) на управл ющий вход схемы выбора информации 10, на информационных входах которой и наход тс  в это врем  коды сигналов с i-ro канала. Данные с 1-го канала поступалртсо- ответственно через схему 10 .на дополнительные выходы устройства и на информационные входы блока пам ти 14 (в.д. № 6,7). На разрешающий запись вход блока пам ти 14 при наличии сигнала ГОТ с блока управлени  11 поступает сигнал, разрешающий запись, а на тактовый вход блока пам ти поступает в это врем  сигнал ТС i-ro канала (в.д. № 12), по которому информаци  с i-ro канала заноситс  в блок пам ти 14. Разрешение на поступление тактового сигнала на вход блока пам ти формируетс  триггером 12 (в.д. Мг 10) и элементом И 13. Дл  этого блоком управлени  11 по переднему фронту сигнала ГОТ (врем  ti) вырабатываетс  сигнал (в.д. № 8), устанавливающий триггер 12 в единичное состо ние , которое сохран етс  до окончани  сигнала ТОТ, когда блоком 11 по заднему фронту сигнала вырабатываетс  сигнал (в.д. №9), устанавливающий триггер 12 в нулевое состо ние. With the arrival of the CS signal, the channel counter 8 is set to zero, and the first delayed single-selector 2 with the TC signal is set to one, and before the next CS signal arrives, the counter 8 counts the TC signals, and the decoder 7 produces single and decimal states of the counter 8, from which the switch Ea 5 and b selects any of the channel numbers, for example, the 1st channel of the 64-channel information frame. In this case, through the 1st channel, information, which characterizes an external impact, whose responses for a time (see Fig. 2) are present at the inputs of all other primary transducers in real experiments and tests, enters the device. The time (t2-ti) during which an impact takes place is accompanied by a ready signal from the TOT input of the device. From the output of the first element H E C, the GOT signal allows the sync signal of the selected 1st channel to pass through the second element 9 (VD No. 4) to the control input of the information selection circuit 10, the information inputs of which are at this time signals from i-ro channel. Data from the 1st channel is accessed via the circuit 10. On the additional outputs of the device and on the information inputs of the memory block 14 (East No. 6, 7). The recording enable input of the memory 14 when a signal is available from the control unit 11 receives a recording enable signal, and the clock input of the memory unit receives a signal from the i-ro channel (E 12) at which time information from the i-ro channel is recorded in memory block 14. Permission for receipt of a clock signal to the memory block input is generated by trigger 12 (V, Mg 10) and AND 13 element. For this, control unit 11 is on the leading edge of the GOT signal ( time ti), a signal is generated (H. No. 8), which sets the trigger 12 into one state, which is maintained until completion of the TOT signal when the block 11 is generated on the falling edge signal of the signal (E №9), sets the trigger 12 into the zero state.

Таким образом, за врем  (ta-ti) все поступившие на вход коды 1-го канала будут занесены через блок 10 в блок пам ти 14, а также будут находитьс  и на дополнительном выходе устройства. В то же врем  (ta-ti) всё сигналы ТС 1-го канала будут подсчитыватьс  счетчиком адреса 20, который устанавливаетс  в начальное ну/евоесосто ние сигналом, вырабатываемым блоком управлени  11 по началу сигнала ТОТ (поступа Thus, in time (ta-ti), all 1st channel codes received at the input will be entered through block 10 into memory block 14, and will also be located at the additional output of the device. At the same time (ta-ti), all signals of the 1st channel TC will be counted by the address counter 20, which is set to the initial state by the signal produced by the control unit 11 at the beginning of the TOT signal (input

в блок 20 через элементы ИЛИ 15, в. д. № 13). В момент t2, когда врем  существовани  сигнала ГОТ заканчиваетс , триггер 12 запрещает поступление тактовых сигналов наin block 20 through the elements OR 15, c. D. number 13). At time t2, when the lifetime of the GOT signal ends, trigger 12 prohibits the arrival of clock signals at

блок пам ти 14, а по сигналу с блока управлени  11 (в. д. № 9) информаци  со счетчика адреса 20 заноситс  в регистр адреса 1.9, а счетчик адреса 20 устанавливаетс  в исходное состо ние дл  очередного подсчета сиг0 налов ТС i-ro канала (в.д. № 14). В следующем цикле подсчета сигналов ТС 1-го. канала блоком 20 сигналы ТС 1-го канала уже не будут поступать на тактовый вход блока пам ти 14, так как триггер 12 будет находить5 с  в нулевом состо нии (сигнал ГОТ закончилс ). Выходные состо ни  счетчика адреса 20 поступают на адресные входы блока пам ти 14, по которым при наличии сигнала ГОТ (разрешение записи на уп0 равл ющем входе блока 14) в блок пам ти . заносились коды с i-ro канала, а при отсутствии сигнала ГОТ (разрешение чтени  на управл ющем входе блока 14} с блока пам ти в соответствии с адресами с блока 20the memory block 14, and the signal from the control unit 11 (ID number 9) information from the address counter 20 is entered into the address register 1.9, and the address counter 20 is reset to the next counting of the i-ro channel signals (Part No. 14). In the next cycle of counting the signals of the TS of the 1st. the channel by block 20, the signals of the 1st channel TC will no longer arrive at the clock input of the memory block 14, since the trigger 12 will find 5 seconds in the zero state (the GOT signal has ended). The output states of the counter of address 20 are sent to the address inputs of memory 14, according to which, if there is a GOT signal (write permission on the control input of block 14) to the memory block. codes were entered from the i-ro channel, and in the absence of the GOT signal (read permission at the control input of block 14} from the memory block in accordance with the addresses from block 20

5 информаци  поступает на дополнительный выход устройства, т.е. на дополнительный выход устройства непрерывно поступает код с i-ro канала в соответствии с циклом времени (). Окончание вывода очеред0 . ного цикла данных i-ro канала с блока пам ти 14 закончитс  тогда, когда занесенное по окончанию сигнала ГОТ содержимое блока 20 в регистр адреса 19 сравнитс  с текущим значением на выходе блока 20, что5, the information is fed to the additional output of the device, i.e. the additional output of the device is continuously received code from the i-ro channel in accordance with the time cycle (). End of output queue0. of the i-ro data channel from memory block 14 ends when the contents of block 20 in the address register 19 entered at the end of the GOT signal are compared with the current value at the output of block 20, which

5 осуществл етс  элементом сравнени  18, на выходе которого в момент сравнени  вырабатываетс  сигнал (в.д. Ns 16,17), устанавливающий каждый раз счетчик адреса в начальное, исходное состо ние. Так будет5 is carried out by the comparison element 18, at the output of which, at the time of the comparison, a signal is generated (H. Ns 16,17), which sets the address counter to the initial, initial state each time. So be it

0 происходить до тех пор, пока на вход устройства не поступит следующий сигнал ТОТ.0 occurs until the next TOT signal arrives at the device input.

Фор мула изобретени - Устройство дл  ввода информации, со5 держащее блок формирователей информационные выходы которого  вл ютс  информационными выходами устройства, одновибратор, элемент ИЛИ, первый, второй и третий элементы И, первый и второйFormula of the invention — An information input device containing a block of drivers; information outputs of which are information outputs of the device, one-shot, OR element, first, second and third elements AND, first and second

0 переключатели, дешифратор и счетчик кана- лов,выходы которого соединены с входами дешифратора, выходы которого соединены соответственно с входами первого и второго переключателей, выходы которых соедине5 ны соответственно с первым и вторым входами первого элемента И,о т личающее- с   тем, что, с целью расширени  функциональных возможностей устройства за счет обеспечени  циклического вывода соответствующих данных, в устройство введены0 switches, a decoder and a channel counter, the outputs of which are connected to the inputs of the decoder, the outputs of which are connected respectively to the inputs of the first and second switches, the outputs of which are connected respectively to the first and second inputs of the first element AND, which is , in order to expand the functionality of the device by providing cyclical output of relevant data, the device is inserted

первый, второй и третий элементы НЕ, блок выбора информации, блок управлени , триг- гер,схема сравнени , регистр адреса и счетчик адреса, причем информационные входы устройства соединены с входами блока выбора информации и блока формирователей, вход кадровой синхронизации которого соединен с входом кадровой синхронизации устройства и входом сброса счетчика каналов , тактовый вход которого соединен с входом разрешени  блока формирователей и выходом одновибратора, вход которого  вл етс  входом тактовой синхронизации уст- ройства, вход сигнала готовности устройства соединен с входом блока управлени  и входом первого элемента НЕ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходам первого элемента И, вторым входом третьего элемента И и счетным входом счетчика адреса, а выход соединен с управл ющим входом блока выбора информации, выходы которого  вл ютс  дополнительными информационными выходами устройства и соединены с информационными входами и выходами блока, пам ти, адресные вхсг .ды которого соединены с первой группой входов схемы сравнени , выходами счетчиthe first, second and third elements of NOT, information selection block, control block, trigger, comparison circuit, address register and address counter, the device’s information inputs connected to inputs of the information selector block and driver unit, whose frame synchronization input is connected to frame input synchronization of the device and the reset input of the channel counter, the clock input of which is connected to the resolution input of the driver unit and the output of the one-shot, the input of which is the clock synchronization input of the device, the input the device readiness signal is connected to the input of the control unit and the input of the first element NOT, the output of which is connected to the first input of the second element AND, the second input of which is connected to the outputs of the first element AND, the second input of the third element AND and the counting input of the address counter, and the output connected to The input input of the information selection unit, the outputs of which are additional information outputs of the device and connected to the information inputs and outputs of the block, memory whose address inputs are connected to the first group oh comparison circuit inputs, counter outputs

ка адреса и входами: регистра адреса, выхо ды которого соединены со второй группой входов схемы сравнени , выход которой соединен с входом третьего элемента НЕ, пл- ход которого соединен с третьим входомaddress and inputs: the address register whose outputs are connected to the second group of inputs of the comparison circuit, the output of which is connected to the input of the third element NOT, the device of which is connected to the third input

элемента ИЛИ, выход которого соединен с входом сброса счетчика адреса, а первый вход соединен с входом сброса триггера, вторым входом блока управлени , тактовые входе регистра адреса и входом второгоan OR element whose output is connected to the reset input of the address counter, and the first input is connected to the reset input of the trigger, the second input of the control unit, the clock input of the address register and the second input

элемента НЕ, выход которого соединен с входом разрешени  регистра адреса, вход сброса которого соединен с первым выходом блока управлени , вторым входом элемента ИЛИ и входом установки триггера,an NOT element whose output is connected to the enable input of the address register, the reset input of which is connected to the first output of the control unit, the second input of the OR element, and the trigger setup input,

выход которого соединен с первым входом третьего элемента И, выход которого соединен с тактовым входом блока пам ти, вход разрешени  записи которого соединен с третьим выходом блока управлени .the output of which is connected to the first input of the third element I, the output of which is connected to the clock input of the memory unit, the recording resolution input of which is connected to the third output of the control unit.

Claims (1)

Формула изобретения·Claim· Устройство для ввода информации, содержащее блок формирователей информационные выходы которого являются информационными выходами устройства, одновибратор, элемент ИЛИ, первый, второй и третий элементы И, первый и второй переключатели, дешифратор и счетчик каналов,выходы которого соединены с входами дешифратора, выходы которого соединены соответственное входами первого и второго переключателей, выходы которых соединены соответственно с первым и вторым входами первого элемента И,от л ичающеес я тем, что, с целью расширения функциональных возможностей устройства за счет обеспечения циклического вывода соответствующих данных, в устройство введены первый, второй и третий элементы НЕ, блок выбора информации, блок управления, триггер,схема сравнения, регистр адреса и счетчик адреса, причем информационные входы устройства соединены с входами блока выбора информации и блока формирователей, вход кадровой синхронизации которого соединен с входом кадровой синхронизации устройства и входом сброса счетчика каналов, тактовый вход которого соединен с входом разрешения блока формирователей и выходом одновибратора, вход которого является входом тактовой синхронизации устройства, вход сигнала готовности устройства соединен с входом блока управления и входом первого элемента НЕ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходам первого элемента И, вторым входом третьего элемента И и счетным входом счетчика адреса, а выход соединен с управляющим входом блока выбора информации, выходы которого являются дополнительными информационными выходами устройст ва и соединены с информационными входами и выходами блока, памяти, адресные входы которого соединены с первой группой входов схемы сравнения, выходами счетчи ка адреса и входами регистра адреса, выхо ды которого соединены со второй группой входов схемы сравнения, выход которой соединен с входом третьего элемента НЕ, выход которого соединён с третьим входом элемента ИЛИ, выход которого соединен с входом сброса счетчика адреса, а первый вход соединен с входом сброса триггера, вторым входом блока управления, тактовым входом регистра адреса и входом второго элемента НЕ, выход которого соединен с входом разрешения регистра адреса, вход сброса которого соединен с первым выходом блока управления, вторым входом элемента ИЛИ и входом установки триггера, выход которого ’соединен с первым входом третьего элемента И, выход которого соединен с тактовым входом блока памяти, вход разрешения записи которого соединен с 7ретьим выходом блока управления.A device for inputting information, comprising a block of formers whose information outputs are information outputs of the device, a single vibrator, an OR element, first, second and third AND elements, first and second switches, a decoder and a channel counter, the outputs of which are connected to the inputs of the decoder, the outputs of which are connected respectively the inputs of the first and second switches, the outputs of which are connected respectively to the first and second inputs of the first element And, resulting in that, in order to expand the functional due to the cyclic output of the corresponding data, the first, second and third elements NOT, an information selection unit, a control unit, a trigger, a comparison circuit, an address register and an address counter are introduced into the device, and the information inputs of the device are connected to the inputs of the information selection unit and a shaper unit, the frame synchronization input of which is connected to the frame synchronization input of the device and the channel counter reset input, whose clock input is connected to the resolution input of the ph controllers and the output of a one-shot, the input of which is the input of the clock synchronization of the device, the input of the device ready signal is connected to the input of the control unit and the input of the first element NOT, the output of which is connected to the first input of the second element And, the second input of which is connected to the outputs of the first element And, the second input the third element And and the counting input of the address counter, and the output is connected to the control input of the information selection unit, the outputs of which are additional information outputs of the device and the connection are connected with information inputs and outputs of a block, memory, the address inputs of which are connected to the first group of inputs of the comparison circuit, the outputs of the address counter and the inputs of the address register, the outputs of which are connected to the second group of inputs of the comparison circuit, the output of which is connected to the input of the third element NOT, the output of which is connected to the third input of the OR element, the output of which is connected to the reset input of the address counter, and the first input is connected to the reset reset input, the second input of the control unit, the clock input of the address register and the input of volts of the second element NOT, the output of which is connected to the enable input of the address register, the reset input of which is connected to the first output of the control unit, the second input of the OR element, and the trigger input, the output of which is connected to the first input of the third AND element, the output of which is connected to the clock input of the block a memory whose recording permission input is connected to the 7th output of the control unit. фиг. 2FIG. 2
SU904797844A 1990-03-01 1990-03-01 Device for information input SU1727118A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904797844A SU1727118A1 (en) 1990-03-01 1990-03-01 Device for information input

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904797844A SU1727118A1 (en) 1990-03-01 1990-03-01 Device for information input

Publications (1)

Publication Number Publication Date
SU1727118A1 true SU1727118A1 (en) 1992-04-15

Family

ID=21499612

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904797844A SU1727118A1 (en) 1990-03-01 1990-03-01 Device for information input

Country Status (1)

Country Link
SU (1) SU1727118A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР tSfe 1424002, кл. G 06 F 3/00, 1987. *

Similar Documents

Publication Publication Date Title
SU1727118A1 (en) Device for information input
SU1501039A1 (en) Device for sorting information
SU1129723A1 (en) Device for forming pulse sequences
SU1501135A1 (en) Device for displaying information
SU1023356A1 (en) Device for recognition of object image defects
SU1196839A1 (en) Information input device
SU1429116A1 (en) Device for registering faults
SU1462283A1 (en) Information input device
SU1718374A1 (en) Digital time discriminator
SU1513437A1 (en) Information input device
SU1580379A1 (en) Device for interfacing mass-spectrometer and computer
SU1280600A1 (en) Information input device
SU1461230A1 (en) Device for checking parameters of object
SU643973A1 (en) Device for control of storage element-based accumulator with non-destructive reading-out of information
SU1246105A1 (en) Computer bus - peripheral bus adapter
SU1439608A1 (en) Device for interfacing "k" information sources with computer
SU809345A1 (en) Storage unit control device
SU1200343A1 (en) Storage for telegraph apparatus
SU1474704A1 (en) Graphic data input unit
SU1608678A1 (en) Telefax to computer interface
SU1265778A1 (en) Multichannel device for test checking of logic units
SU1725394A1 (en) Counting device
RU1795511C (en) Indicating device
RU1833874C (en) Priority device
SU1238091A1 (en) Information output device