SU1256196A1 - Многоканальный счетчик импульсов - Google Patents

Многоканальный счетчик импульсов Download PDF

Info

Publication number
SU1256196A1
SU1256196A1 SU843770441A SU3770441A SU1256196A1 SU 1256196 A1 SU1256196 A1 SU 1256196A1 SU 843770441 A SU843770441 A SU 843770441A SU 3770441 A SU3770441 A SU 3770441A SU 1256196 A1 SU1256196 A1 SU 1256196A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
register
outputs
priority encoder
Prior art date
Application number
SU843770441A
Other languages
English (en)
Inventor
Андрей Борисович Дорин
Анатолий Васильевич Матвеев
Original Assignee
Предприятие П/Я В-2502
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2502 filed Critical Предприятие П/Я В-2502
Priority to SU843770441A priority Critical patent/SU1256196A1/ru
Application granted granted Critical
Publication of SU1256196A1 publication Critical patent/SU1256196A1/ru

Links

Landscapes

  • Time Recorders, Dirve Recorders, Access Control (AREA)

Abstract

Изобретение может быть использовано в многоканальных регистраторах ста -истически распределенньк во врег мани импульсов, в устройствах технологического контрол  при регистрации сигналов, поступающих от многих источников . Цель изобретени  - повьше- йие быстродействи  и надежности работы счетчика. Счетчик содержит при- оритетньй шифратор 1, оперативное запоминающее устройство 2, блок 3 суммировани . Введение входного регистра 5, регистра 6 фиксации адреса , одновибратора 7 и стробируемого дешифратора 8 с образованием новых функциональных св зей позвол ет достичь поставленную цель. 1 ил. /77 ю :л I. т 4

Description

11
Изобретение относитс  к импульсно технике, в частности к многоканальны регистраторам статистически распределенных во времени импульсов, и может быть использовано в устройства технологического контрол  при регистрации сигналов, поступающих от многи источников.
Целью изобретени   вл етс  повышение быстродействи  и надежности работы многоканального счетчика импульсов . . .
На чертеже представлена функциональна  схема счетчика.
Счетчик содержит приоритетный шифратор 1, оперативное запоминающее устройство 2, блок 3 суммировани  с единицей, информационные входы 4 которого соединены с выходами данных оперативного запоминающего устройства, входы данных которого подключены к выходам блока суммировани  с единицей, входной регистр 5, тактовые входы разр дов которого соединены с входами устройства, регистр 6 фиксации адреса, одновибра- тор 7 и стробируемый дешифратор 8, выходы которого соединены с входами 9 обнулени  соответствующих разр дов входного регистра. Выходы входно го регистра 5 соединены с соответст- вующикн входами приоритетного шифратора 1 , информационные выходы которого соединены с информационными входами регистра 6 фиксаций адреса, выходы которого соединены с адресными входами оперативного запоминающего устройства 2 и информационными входами стробируембго дешифратора 8, управл ющий вход которого подключен к управл ющему входу приоритетного шифратора, тактовым входам регистра фиксации адреса и блока суммировани  с единицей, входу управлени  записью оперативного запоминающего уст- ройства и к выходу одновибратора 7, вход которого соединен с управл ющим выходом приоритетного шифратора.
Счетчик работает следуюпщм образом .
С поступлением импульса на одну из входных шин на соответствующем выходе входного регистра 5 по вл етс  единичньй сигнал. На выходе приоритетного шифратора 1 по вл етс  код, соответствующий номеру входной шины, на которую поступает входной импульс. При поступлении на вход при
962
оритеТного шифратора 1 одновременно нескольких сигналов с выходов разр дов регистра 5 на его выходе по вл етс  код номера шины, приоритет которой Bbmie. С выхода приоритетного шифратора 1 код номера входной шины поступает на входы регистра 6 фиксации адреса. Сигнал с управл ющего выхода приоритетного шифратора 1 поступает на вход запуска, одновиб- ратора 7. По его переднему фронту одновибратор 7 вырабатывает сигнал фиксированной длительности, равной времени обслуживани  за вки. По этому сигналу, поступающему на тактовый вход регистра фиксации адреса 6, фиксируетс  код номера входной пшны, поступающий на адресные входы оперативного запоминающего устройства 2 и и информационные входы стробируемого дешифратора. Этот же сигнал строби- рует дешифратор 8 по его управл ющему входу и соответствующий разр д входного регистра 5 сбрасываетс  в нуль сигналом, образующимс  на соответствующем выходе дешифратора 8. Сигнал с выхода одновибратора 7 поступает также на вход управлени  записью оперативного запоминающего устройства 2 и тактовый вход блока 3 суммировани  с единицей, вызыва  по своему переднему фронту считывание содержащегос  в-  чейке с данным адресом числа, его суммирование с единицей и запись по своему заднему фронту измененного числа в  чейку оперативного запоминающего устройства с тем же адресом.
Сигнал с выхода одновибратора 7 также поступает на управл ющий вход приоритетного шифратора 1. Все вы-. ходы приоритетного шифратора 1 на врем  наличи  сигнала на управл ющем входе станов тс  пассивными независимо от того, имеютс  ли на его входе сигналы с выходов входного регистра 5. I

Claims (1)

  1. Если за это Bpei-ш на входы шифратора 1 поступают сигналы с выходов входного регистра 5, то после окончани  сигнала одновибратора 7 на выходах приоритетного шифратора по вл етс  код номера наиболее приоритетного входа, на которьй постуцает входной импульс. Одновибратор 7 вырабатывает очередной импульс и начинаетс  новый цикл. Если за врем  работы одновибратора не поступает ни одного входного сигнала, то после окончани  сигнала с его выхода слгнал с управл ющего выхода приоритетного шифратора 1 не norfb- л етс  и устройство переходит в ре- жим ожидани , Формула изобретени 
    Многоканальный счетчик импульсов, содержащий приоритетньй шифратор, оперативное запоминающее устройство, блок суммировани  с единицей, информационные входы которого соединены с выходами данных оперативного запоминающего устройства, входы данных которого подключены к выходам блока суммировани  с единицей, отличающийс  тем, что, с целью повышени  быстродействи  и надежности работы, в него введен входной регистр, тактовые входы разр дов которого соединены с входами счетчика, регистр фиксации адреса, одновибратор и стробируемый дешифратор, выходы которого соединены с входами обнулени  соответствующих разр дов входного регист ра, выходы которого соединены с соответствующими входами приоритетного шифратора, информационные входы кото рого соединены с информационными входами регистра фиксации адреса, выходы которого соединены с адресным входом оперативного запоминающего устройства и информационными входами стробируемого дешифратора, управл ющий вход которого подключен к управл ющему входу приоритетного шифратора , тактовым входам регистра фиксации адреса и блока суммировани  с единицей , входу управлени  записью оперативного запоминающего устройст- , ва и к выходу одновибратора, вход которого соединен с управл ющим , выходом приоритетного шифратора .
SU843770441A 1984-07-09 1984-07-09 Многоканальный счетчик импульсов SU1256196A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843770441A SU1256196A1 (ru) 1984-07-09 1984-07-09 Многоканальный счетчик импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843770441A SU1256196A1 (ru) 1984-07-09 1984-07-09 Многоканальный счетчик импульсов

Publications (1)

Publication Number Publication Date
SU1256196A1 true SU1256196A1 (ru) 1986-09-07

Family

ID=21130574

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843770441A SU1256196A1 (ru) 1984-07-09 1984-07-09 Многоканальный счетчик импульсов

Country Status (1)

Country Link
SU (1) SU1256196A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 594586, кл. Н 03 К 23/00, 1976. Авторское свидетельство СССР № 834933, кл. Н 03 К 23/00, 1979. *

Similar Documents

Publication Publication Date Title
SU1256196A1 (ru) Многоканальный счетчик импульсов
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1596390A1 (ru) Устройство буферной пам ти
SU1113793A1 (ru) Устройство дл ввода информации
SU1300459A1 (ru) Устройство дл сортировки чисел
SU1273936A2 (ru) Многоканальное устройство ввода информации
SU1257644A2 (ru) Устройство дл управлени многоканальной измерительной системой
SU1725394A1 (ru) Счетное устройство
SU1569857A1 (ru) Устройство дл защиты системы обработки данных от обращений посторонних пользователей
SU1488815A1 (ru) Устройство для сопряжения источника и приемника информации
SU1160410A1 (ru) Устройство адресации пам ти
SU1536365A1 (ru) Устройство дл ввода информации
SU1317436A1 (ru) Устройство дл обслуживани запросов
SU1310822A1 (ru) Устройство дл определени старшего значащего разр да
SU1156054A1 (ru) Устройство дл вывода информации на графопостроитель
SU980159A1 (ru) Устройство дл выбора свободных зон в пам ти
SU1478322A1 (ru) Счетное устройство
SU1213465A1 (ru) Многоканальный измеритель временных интервалов
SU1504652A1 (ru) Устройство дл организации очереди
SU1164718A1 (ru) Устройство дл управлени блоком пам ти
SU1280639A1 (ru) Устройство дл загрузки данных
SU1709293A2 (ru) Устройство дл ввода информации
SU750496A1 (ru) Многоканальна система дл анализа экстремумов
SU1619290A1 (ru) Устройство обмена данными
SU1387004A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ