SU1021013A1 - Формирователь сигналов с частотно-фазовой манипул цией - Google Patents

Формирователь сигналов с частотно-фазовой манипул цией Download PDF

Info

Publication number
SU1021013A1
SU1021013A1 SU813375191A SU3375191A SU1021013A1 SU 1021013 A1 SU1021013 A1 SU 1021013A1 SU 813375191 A SU813375191 A SU 813375191A SU 3375191 A SU3375191 A SU 3375191A SU 1021013 A1 SU1021013 A1 SU 1021013A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switch
input
output
frequency
counter
Prior art date
Application number
SU813375191A
Other languages
English (en)
Inventor
Александр Николаевич Кренев
Владимир Николаевич Смирнов
Original Assignee
Ярославский государственный университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ярославский государственный университет filed Critical Ярославский государственный университет
Priority to SU813375191A priority Critical patent/SU1021013A1/ru
Application granted granted Critical
Publication of SU1021013A1 publication Critical patent/SU1021013A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

ФОРМИРОВАТЕЛЬ СИГНАЛОВ С ЧАСТОТНО-ФАЗОВОЙ МАНИПУЛЯЦИЕЙ, содержащий последовательно соединенные первый коммутатор, первый и второй входы которого соединены с выходами соответственно первого и второго опорного генератора, и делитель частоты , а также фильтр нижних частот, при этом управл ющий вход первого коммутатора  вл етс  первым входом информационного сигнала формирователи сигналов с частотно-фазовой манипул цией , отличающийс  тем, что, с целью уменьшени  паразитных составл ющих в спектре выходных сигналов при одновременном увеличении числа градаций скачка фазы, между выходом первого коммутатора и входом фильтра нижних частот введены последовательно соединенные первый счетчик , второй коммутатор, второй счетчик , третий коммутатор, посто нное запоминакмдее- устройство и цифро-а)налоговый преобразователь, между выходом делител  частоты и вторым входом второго коммутатора введены триггер, между выходом первого счетчика и вторым входом триггера введен блок сравнени  кодов между выходами второго счетчика и вторыми входами третьего коммутатснза введен сумматор, вторые входы блока сраЬнений кодов и вторые входы двоичного сумматора соединены соответственно с выходами младших разр дов и выходами старших разр дов введенного датчика кодов, при этом установочный вход делител  частоты соединен с выходом блока сравнени  кодов, выход второго коммутатора соединен с входом синхрс тзации цифро-аналогового пре : разова тел , а управл дащие axoyivii второго и третьего коммутаторов соейинены между собой, и точка их  вл ет-. с  вторым входом информационного сигнала фсч мировател  сигна юв с частотно-фазовой манипул цией. О

Description

Изобретение относитс  к радиотехнике и может быть использовано в радиосв зи , радиолокации, радионавигации и радиоуправлении дл  получени  сигналов с фазовой и частотной модул цией .
Известен формирователь сигналов с частотно-фазовой манипул цией, содер жащий последовательно соединенные певый коммутатор, первый и второй входы которого соединены с выходами соответственно первого и второго опорного генератора, и делитель частоты, а также фил.ьтр нижних частот, при этом управл ющий вход первого коммутатора  вл етс  первым входом инфо1эмационного сигнала формировател  сигналов с частотно-фазовой манипул цией О ) .
Однако в в|ыходном сигнале известного формировател  сигналов с частотно-фазовой манипул цией относительно высок уровень паразитных составл ющих, дл  уменьшени  которого требуетс  применение фильтра с высокой крутизной среза, так как паразитные спектральные составл ющие наход тс  близко к полезным, при это в фильтре, в свою очередь, по вл ютс  динамические искажени .
Кроме того, в известном формирователе сигналов с частотно-фазовой манипул цией нельз  получить сигнал с фазовой манипул цией, отличной от 180.
Цель изобретени  - уменьшение паразитных составл ющих в спектре выходных сигналов при одновременном увеличении числа градаций скачка фазы.
Указанна  цель достигаетс  тем, что в формирователь сигналов с частотно-фазовой манипул цией, содержащий последовательно соединенные первый коммутатор, первые и второй входы которого соединены с выходами соответственно первого и второго опорного генератора, и делитель частоты, а также фильтр нижних частот, при этом управл ющий вход первого коммутатора  вл етс  первым входом информационного сигнала формировател  сигналов с частотно-фазовой манипул цией , между выходом первого коммутатора и входом фильтра нижних частот введены последовательно соединенные первый счетчик, второй коммутатор, второй сметчик, третий коммутатор, посто нное запоминающее устройство
и цифро-аналоговый преобразователь, между выходом делител  частоты и вторым входом второго коммутатора введен триггер, между выходом первого счетчика и вторым входом триггера введен блок сравнени  кодов, между выходами второго счетчика и вторыми входами третьего коммутатора введен сумматор, вторые входы блока сравнени  кодов и вторые входы двоичного сумматора соединены соответственно с выходами младших разр дов и выходами старших разр дов введенного датчика кодов, при этом установочный
5 вход делител :-частоты соединен с выходом блока сравнени  кодов, выход . второго коммутатора соединен с входом синхронизации цифро-аналогового преобразовател , а управл ющие входы
0 второго и третьего коммутаторов соединены между собой, и точка их соединени   вл етс  вторым входом информационного сигнала формировател  сигналов с частотно-фазовой манипул цией.
На фиг,1 представлена структурна  электрическа  схема предлагаемого формировател  сигналов с частотнофазовой манипул цией; на фиг.2 - временные диаграммы его работы.
0
Формирователь содержит первый и второй опорные генераторы 1 и 2, первый коммутатор 3, делитель t частоты, первый счетчик 5, блок 6 сравнени  кодов, триггер 7, второй коммутатор
5 8, второй счетчик 9, третий .коммутатор 10, посто нное запоминающее устройство (ПЗУ) 11, цифро-аналоговый преобразователь (ЦАП) 12, фильтр 13 нижних частот (ФНЧ) , двоичный
О сумматор Н, датчик 15 кодов.
Формирователь сигналов с частотног фазовой манипул цией работает следующим образом.
Выходные сигналы опорных генера5 торов 1 и 2, представл ющие собой импульсные последовательности с частотой повторени  импульсов f-.H f (соответственно фиг.2а и б), поступают на вход первого коммутатора 3,
который в зависимости от информационного сигнала частотной манипул ции на его управл ющем входе пропускает либо последовательность импульсов с опорного генератора 1 - при информационном сигнале, равном логическому О (фиг,2в), либо с опорного генератора 2 - при логической 1. Выходное напр жение первого коммутатора 3 поступает на вход п-разр дног первого счетчика 5 и делител  k частоты на . Выходной сигнал первого счетчика 5, представл ющий собой текущее значение двоичного кода, подаетс  на первый вход блока 6 сравнени  кодов, на другой вход которого подаетс  код скачка с младших разр дов датчика 15 кодов. Последний может представл ть собой, например, набор тумблеров, с помощью которых может быть выставлен напр жение логического нул  или единицы на соответствующих разр дах. Выходной сигнал блока 6 сравнени  кодов (фиг.2г),  вл ющийс  последовательностью импульсов с частотой следовани  или f2/2 в зависимости от значени  информационного .сигнала частотной манипул ции (ЧМ) и по вл ющийс  при совпадений кодов на его входах, подаетс  на второй вход триггер 7 и записывает (устанав ливает) в него единицу, а также устанавливает в исходное состо ние делитель k частоты. Делитель k часто ты представл ет собой устройство, которое пропускает импульс, поступающий на его вход. Выходной сигналделител  k частоты (фиг.2д) поступает на первый вход триггера 7 и записывает (устанавливает) в него нуль. Сигнал с выхода триггера 7 (фиг.2е), представл ющий собой напр жение типа меандр подаетс  на вход второго коммутатора 8, на другой вход которого поступает сигнал с выхода старшего разр да первого счетчика 5 (фиг,2ж), тоже представл ющий собой напр жение типа меанд Частоты следовани  обоих сигналов на входах второго коммутатора 8 равны f2/2, но сдвинуты величину -ГГг А:т(2)/2, где Т(2) (2) -|2 а j- состо ние младших радр дов датчика 15 кодов. Второй коммутатор 8 пропускает в зависимости от информационного си нала фазовой манипул ции (ФМ) (фиг.2 поданного на его управл ющий вход, либо последовательное ;ь импульсов с выхода старшего разр да первого сче чика 5 - при информационном сигнале ФМ, равном логическому О, либо с выхода триггера 7 - при логической 1 (фиг.2и). Импульсна  последовательность с выхода второго коммутатора 8 подаетс  на вход к разр диого второго счетчика 9, который срабатывает по перепаду напр жени  из логического нул  в логическую единицу и преобразует поток импульсов в двоич ный код, период повторени  которого равен , W ) где к - число старших разр дов датчика 15 кодов. Последовательность кодов с выхода второго счетчика 9 подаетс  на вход третьего коммутатора 10, на другой вход которого поступает код с выхода двоичного сумматора k. Этот код равен сумме кодов с выхода второго счетчика 9 и старших разр дов датчика кодов 15, поданных на соответствующие входы двоичного сумматора Ik. Код с выхода третьего коммутатора 10, равный в зависимости от информационного сигнала ФМ, поданного ма управл ющий вход третьего коммутатора 10, либо коду на выходе второго счетчика 9 (информационный сигнал ФН равен ло-ическому нулю) , либо на выходе двоичного сумматора (информационный сигнал ФМ равен логической единице ) подаетс  на адресный вход постойного запоминающего устройства 11, таблица истинности которого составлена таким образом, что последовательность кодовых комбинаций адреса выбирает выходную последовательность большей разр дности, значени  которой пропорциональны мгновенным значени м амплитуды гармонического сигнала на его периоде. Кодова  комбинаци  с выхода ПЗУ 11 записываетс  и с помощью импульса синхронизации по переходу из логической единицы в логический нуль, подаваемому с выхода второго коммутатора 8 в ЦАП 12, где преобразуетс  в аналоговое напр жение, пропорциональное значению двоичного кода на.входе ЦАП 12. При работе второго счетчика 9 и ЦАП 12 по разным фронтам импульса исключаютс  сбои за счет задержек сигнала в втором счетчике9, третьем коммутаторе 10, ПЗУ 11, двоичном сумматоре 14 и переходных процессах в них. Выходной сигнал ЦАП 12 подаетс  на вход ФНЧ 13, который отфильтровывает паразитные составл ющие в спектре сигнала, лежащие в области частот )- Выходной сигнал ФНЧ 13 представл ет собой колебание с частотнофазовой манипул цией, частота которого равна .
-t(2/2 ..tc
число возможных скачков фазы 2 и дискрет установки скачка фазы . s
Предлагаемый формирователь сигналов с частотно-фазовой манипул цией позвол ет получить ЧМ-ФМ колебани  с высокой чистотой спектра (так как паразитные составл ющие лежат в 2 раз выше основной частоты и легко фильтруютс ) и большим числом градаций скачка фазы, что в свою оч редь , при использовании его, например , в системах передачи дисретной информации, приводит к повышению помехоустойчивости этих систем. miiininiiiiiiiiiiiiMiiiiiiiiiHiiiiiiiiiiiiiiiiiniiiiniiMiiniiiiiiL
фие.2
- . . s

Claims (1)

  1. ФОРМИРОВАТЕЛЬСИГНАЛОВ С ЧАСТОТНО-ФАЗОВОЙ МАНИПУЛЯЦИЕЙ, содержащий последовательно соединенные первый коммутатор, первый и второй входы которого соединены с выходами соответственно первого и второго опорного генератора, и делитель частоты, а также фильтр нижнию частот, при этом управляющий вход первого коммутатора является первым входом информационного сигнала формирователя сигналов с частотно-фазовой манипуляцией, о т л и чаю щ и й с я тем, что, с целью уменьшения паразитных составляющих в спектре выходных сигналов при одновременном увеличении числа градаций скачка фазы, между выходом первого коммутатора и входом фильтра нижних частот введены последовательно соединенные первый счетчик, второй коммутатор, второй счетчик, третий коммутатор, постоянное запоминающее устройство и цифро-аналоговый преобразователь, между выходом делителя частоты и вторым входом второго коммутатора введены триггер, между выходом первого счетчика и вторым входом триггеравведен блок сравнения кодов;междувыходамиВторого счетчика и вторыми входами третьего коммутатора введенсумматор, вторые входы блока сравнения кедов и вторые входы двоичного сумматора соединены соответственно с выходами « младших разрядов и выходами старших ® разрядов введенного датчика кодов, при этом установочный вход делителя частоты соединен с выходом блока сравнения кодов, выход второго коммутатора соединен с входом синхронизации цифро-аналогового преобразователя, ауправляющие входы второго и третьего коммутаторов соединены между собой, и точка их соединения является вторым входом информационного сигнала формирователя сигналов с частотно-фазовой манипуляцией.
    10210'1 3
SU813375191A 1981-12-25 1981-12-25 Формирователь сигналов с частотно-фазовой манипул цией SU1021013A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813375191A SU1021013A1 (ru) 1981-12-25 1981-12-25 Формирователь сигналов с частотно-фазовой манипул цией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813375191A SU1021013A1 (ru) 1981-12-25 1981-12-25 Формирователь сигналов с частотно-фазовой манипул цией

Publications (1)

Publication Number Publication Date
SU1021013A1 true SU1021013A1 (ru) 1983-05-30

Family

ID=20989977

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813375191A SU1021013A1 (ru) 1981-12-25 1981-12-25 Формирователь сигналов с частотно-фазовой манипул цией

Country Status (1)

Country Link
SU (1) SU1021013A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР tP 658770, кл. Н Ql L 27/12, 1979 (прототип),р ( *

Similar Documents

Publication Publication Date Title
US4132950A (en) Clarifying radio receiver
KR910010931A (ko) 입력 신호를 직접 구적 샘플링 하는 수신기
US4368439A (en) Frequency shift keying system
JPS5853808B2 (ja) 可変速度クロツク信号回収回路
SU1021013A1 (ru) Формирователь сигналов с частотно-фазовой манипул цией
US20060176978A1 (en) FSK signal generator
US4307464A (en) Method and apparatus for synthesizing a modulated carrier to reduced interchannel interference in a digital communication system
US5014285A (en) Frequency shift keying communication system with selectable carrier frequencies
JPS6387808A (ja) チヤ−プ信号発生回路
US4547751A (en) System for frequency modulation
SU1352615A1 (ru) Цифровой фазовый детектор
SU1109933A1 (ru) Частотный манипул тор
SU1388974A2 (ru) Фазовый модул тор
SU1757080A1 (ru) Устройство дл цифрового фазового детектировани импульсных последовательностей на неравных частотах
JPS5634240A (en) Fundamental frequency switching control system in frequency synthesizing unit
GB1589636A (en) Signal generator
SU1448410A1 (ru) Цифровой синтезатор частот
SU1075419A1 (ru) Приемник радиосигналов
RU1815803C (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
RU2250560C1 (ru) Цифровой синтезатор сигналов
SU1343541A1 (ru) Цифровой трехфазный генератор
SU1184107A1 (ru) Устройство дл демодул ции фазоманипулированных сигналов
SU1171964A1 (ru) Устройство дл цифровой демодул ции сигналов с одной боковой полосой
SU1103244A1 (ru) Перемножитель низкочастотных сигналов
RU2007843C1 (ru) Синтезатор частот