SE413826B - Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet - Google Patents

Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet

Info

Publication number
SE413826B
SE413826B SE7809934A SE7809934A SE413826B SE 413826 B SE413826 B SE 413826B SE 7809934 A SE7809934 A SE 7809934A SE 7809934 A SE7809934 A SE 7809934A SE 413826 B SE413826 B SE 413826B
Authority
SE
Sweden
Prior art keywords
signal
reference signal
delayed
controlled
circuit
Prior art date
Application number
SE7809934A
Other languages
English (en)
Other versions
SE7809934L (sv
Inventor
K A I Andersson
S G Roos
Original Assignee
Ellemtel Utvecklings Ab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ellemtel Utvecklings Ab filed Critical Ellemtel Utvecklings Ab
Priority to SE7809934A priority Critical patent/SE413826B/sv
Priority to IN610/DEL/79A priority patent/IN153004B/en
Priority to FI792703A priority patent/FI70660C/sv
Priority to DD79215609A priority patent/DD146230A5/de
Priority to CS796317A priority patent/CS216684B2/cs
Priority to IE1778/79A priority patent/IE48553B1/en
Priority to AR278117A priority patent/AR229083A1/es
Priority to YU02283/79A priority patent/YU228379A/xx
Priority to EG559/79A priority patent/EG14080A/xx
Priority to NO793023A priority patent/NO150260C/no
Priority to ES484315A priority patent/ES484315A1/es
Priority to AU50993/79A priority patent/AU525914B2/en
Priority to MX179346A priority patent/MX149453A/es
Priority to CA000335989A priority patent/CA1142238A/en
Priority to HU79EI878A priority patent/HU178531B/hu
Priority to PL1979218426A priority patent/PL128123B1/pl
Priority to JP50162179A priority patent/JPS55500724A/ja
Priority to DE7979850087T priority patent/DE2963616D1/de
Priority to BR7908990A priority patent/BR7908990A/pt
Priority to US06/196,556 priority patent/US4380083A/en
Priority to PCT/SE1979/000194 priority patent/WO1980000901A1/en
Priority to EP79850087A priority patent/EP0010077B1/en
Publication of SE7809934L publication Critical patent/SE7809934L/sv
Priority to DK220080A priority patent/DK149292C/da
Publication of SE413826B publication Critical patent/SE413826B/sv

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Control Of Velocity Or Acceleration (AREA)
  • Synchronizing For Television (AREA)
  • Manipulation Of Pulses (AREA)

Description

f* 10 f"- 15 i eo r'- ßä 25 so '780993lP-8 till två av dess ingångar matade signaler, alstrar en utgångssignal av 'hög respektive låg nivå. Vipporna kan exempelvis vara sådana som saluförs av TEXAS INSTRUMIBNT under beteckningen 7118711.
Till båda dessa vippor matas såväl en referenssignal C2 som en styrd signal G1 varssfasläge skall regleras i förhållande till fasläget hos referenssignalen G2. Vippan FFI erhåller på en första ingång den genom en fördröjningskrets DL1 fördröjda referenssignalen Di. På en andra ingång erhåller vippanlïl den styrda signalen G1 direkt från en lclockoscillator CLl.
Vippan FF2 erhåller på en första ingång den genom en fördröjningskrets DL2 fördröjda styrda signalen D2 och erhåller på en andra ingång refe- renssignalen G2 direkt. Fördröjningskretsarna DL1 och DL2 är lika och utgörs- av exempelvis Schottky-buffertar. I kretsarna DL1 och DL2Ikan flera buffertar kopplas i serie och storleken av fördröjningen i kretsar- na bestäms av antalet buffertar, vilket antal kan väljas genom bygling.
En fördröjningslcrots kan även utgöras av en fördröjningsledning varvid storleken av fördröjningen bestäms av fördröjningsledningens längd.
Då fasskillnaden mellan referenssignalen G2 och den styrda signalen G1 enligt exemplet överstiger _4_-_ 5 nanoselnmder skall en korrigering göras av fasläget för signalen G1 så att denna ligger inom nämnda toleransområde.
Toleransområdets storlek kan givetvis ändras genom att med hjälp av byg- ling inkoppla olika antal buffertsteg i fördröjningskretsarna DL1, DL2.
Utsignalerna Q1 och Q2 från vippo rna EFI respektive H2, bestäms till sin logiska nivå genom nämnda fasskillnader mellan signalerna G2 och G1, och matas till ingångarna. på. en logisk utvärderingskrets-LC, eller en processor av känd typ t.ex. en mikroprocessor av fabrikat MOTORGLA M6900.
I utvärderingskretsen LC alstras på grundval av den på ingângarna mottag- na signalkombinationen, en binär utsignal som efter omvandling i en cl-igital/analog-omvalxdlare DA, styr frekvensen hosgoscilleztorn-GLI, så att denna avger en i förhållande till referenssignalen G2 faslägeskorrigerad signal G1.
Av figurerna 2-5 framgår 'vilken logisk nivå signalerna Qi och Q2 erhåller vid olika fasskillnader mellan signalerna G2 och G1. De i figurerna streck- 10 15' 20 25 7809934-8 ade linjerna markerar signaler-nas Q1 och Q2 nollnivålinje.
Figur 2 visar fallet då den styrda signalen G1 anländer till anordningen senare i tiden än den fördröjda referenssignalen Di. Vippan FFl avger en utsignal Qi av hög nivå eftersom vippans första ingång vid jämförelsetid- punkten är belagd med en signal av hög nivå. Vippan FF2 'kommer däremot att vid detta tillfälle avge en utsignal Q2 av låg nivå eftersom signalen till vippans andra ingång i detta. fall kommer före signalen till vippans första ingång.
Figur 3 visar fallet då referenssignalen G2 anländer till anordningen senare i tiden än den fördröjda signalen D2. Vippan FFl bringas att avge en utsignal Qi av låg nivå, under det att vippen FF2 avger en utsignal Q2 av hög nivå.
^Figur 4 visar fallet då fasskillnaden mellan signalerna G2 och G1 är mindre än fördröjningen mellan signalerna G2 och DI. I detta fall intar både signalen Qi och signalen Q2 låg nivå.
Figur 5 visar slutligen fallet då 'fasskillnaden mellan den positiva flan- ken hos signalen G2 och den negativa flanken hos signalen G1 är mindre än :Eördröjningen mellan signalen G2 och signalen D1. I detta fall intar både signalen Qi och signalen Q2 hög nivå.
Av de 11 möjliga signalkombinationerna erhåller man således olika styrsig- _ naler. I det första faller ökar den från lcretsen LG erhållna styrsignalen klockoscillatorns CL1 frekvens, i det andra fallet minskar styrsignalen klockoscillatorns frekvens och i tredje och fjärde fallet sker ingen ändring av oscillatorfrekvensen.
Som framgår av beskrivningen är det möjligt att med hjälp av anordningen enligt uppfinningen detektera både nära O graders och nära 180 graders fasskillnad mycket noggrant.

Claims (3)

1. 0 15 20 25 30 7899934-8 4* PATENTKRAV 1) Sätt att i ett telekommunikationssystem reglera fasläget hos. en styrd signal i förhållande till en referenssignal, k ä. n n e t e c k n a t -av att referenssignalen (G2) fördröjs, den fördröjda referenssígnalen (D1) jämförs med den styras signalen (c1) för att bilda en första jäm- förelsesignal (Qi) som är av hög respektive låg nivå i beroende av fas- .. skillnaden mellan den fördröjda referenssignalen (Di) och den styrda signalen (Cl), och den styrda signalen (Cl) fördröjs, den fördröjda styr- .dausignalen jämförs med referenssignelen (G2) för att bilda en andra jämförelsesignal (Q2) som är av hög respektive låg nivå i beroende av fas- skillneden mellan den fördröjda styrda signalen (D2) och referenssignalexx (G2), varvid i beroende av signalernas (Qi och Q2) logiska nivåer fattas ett-logiskt beslut, vilket beslut används som styrsignal för korrigering av fasläget hos den styrda signalen (G1) i förhållande till fasläget hos referenssignalen .(02) .
2. ) Anordning för genomförande av sättet enligt patentkrav 1, för attfi ett tetekommunikationssystem regLera fasläget hos en styrd signaL 1' förhâLLande tiLL en referenssignat, k å n n e e c k n a d av att den innehåller en första jämförelsekrets (FFI) av den typ som i beroende av fasskillnaden mellan två till dess två ingångar matade signaler, alstrar en utgångssig- nal av hög respektive låg nivå, och till vars ena ingång matas referens- signalen (G2) över en fördröjningskrets (DL1) och till vars- andra ingång matas den styrda signalen (Cl) direkt, och en andra jämfözelsekrets (FF2), av samma typ som den förstnämnda, och till vers ena ingång matas den styrda signalen (CI) över den fördröjnings- krets (DL2) och till vars andra ingång matas referenssignalen (G2) direkt, varvid jämförelsekretsamas (FIM, FF2) utgångar är anslutna tillren logisk utvärderingskrets (LC) för att till dennas två ingångar mata var sin ut- gångssignal (Q1,_Q2) vilken utvärderingskrets i beroende av den på. sina ingångar erhållna signalkombinationen alstrar en binär styrsigxxal.
3. ) Anordning enligt patentkrav 2, k ä n n e t e c k n a d av att då den ofördröjda styrda signalen (G1) anländer till anordningen senare i tiden än den fördröjda referenssignalen (D1), den första jämförelsekret- sen (FFI) avger en utgångssignal (Qi) av hög nivå, och den andra jämförel- XFÜÛT ouALgnyu 5 F'* 10 få; 15 14"* 7809934-8 sekretsen (FF2) avger en utgångssignal (Q2) av låg nivå, 11) Anordning enligt patentkrav 2, k ä n n e t e c k n a d av att då referenssignalen (G2) anländer senare i tiden iin den fördröjda styrda signalen (D22), den första jämförelsekretserl (FFI) avger en utgångssignxel (Qi) av låg nivå, och den andra jämförelselcretsen (FF2) avger en utgångs- signal (Q2) av hög nivå. 5) Anordning enligt patentkrav 2, k ä n n e t e c k n a d av att då fasskillnaden mellan de två oíördröjda signalerna (G2) och (G1) är mindre -än fördröjningen av referenssignalen (G2), båda jämförelsekretsarnas (FFI, FFZ) utglíxlgssignaler (QI, Q2) intar líig nivå. ö) Anordning enligt patentkrav 2, k ii n n e t e c k n a d av att då fas- skillnaden mellan den positiva flanken hos den ofördröjda referenssignalen (G2) och den negativa flanken hos den ofördröjda styrda signalen (G1) är mindre än fördröjningen av referenssignalen (G2), jänxförelselcretsarnas (FFI), H2) utgångssignaler (Qi, Q2) intar hög nivå. y- au-a-flyn- nw-nn in fll/Auryn
SE7809934A 1978-09-21 1978-09-21 Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet SE413826B (sv)

Priority Applications (23)

Application Number Priority Date Filing Date Title
SE7809934A SE413826B (sv) 1978-09-21 1978-09-21 Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet
IN610/DEL/79A IN153004B (sv) 1978-09-21 1979-08-29
FI792703A FI70660C (fi) 1978-09-21 1979-08-30 Saett och anordning foer att i ett telekommunikationssystem relera faslaeget hos en styrd signal i foerhaollande till e n eferenssignal
DD79215609A DD146230A5 (de) 1978-09-21 1979-09-18 Verfahren und anordnung zur phaseneinstellung von signalen im fernmeldenetz
CS796317A CS216684B2 (en) 1978-09-21 1979-09-19 Method of regulation of the phase position of controlled signal in respect of reference signal of the telecommunication system and device for executing the same
IE1778/79A IE48553B1 (en) 1978-09-21 1979-09-19 A method and an arrangement for regulating the phase position of a controlled signal in relation to a reference signal in a telecommunication system
AR278117A AR229083A1 (es) 1978-09-21 1979-09-19 Disposicion generadora de senales para regular la posicion de fase de una senal controlada con relacion a una senal de referencia en telecomunicacion
YU02283/79A YU228379A (en) 1978-09-21 1979-09-19 Assembly in a telecommunication group defining the phase of the controlled signal in relation to the referent signal
EG559/79A EG14080A (en) 1978-09-21 1979-09-19 A method of and an arrangement in a telecommunication system for regulating the phase position of a controlled signal in relation to a reference signal
AU50993/79A AU525914B2 (en) 1978-09-21 1979-09-20 Controlling phase of a signal
ES484315A ES484315A1 (es) 1978-09-21 1979-09-20 Una disposicion en un sistema de telecomunicacion para regu-lar la posicion de fase de una senal controlada en relacion con una senal de referencia
NO793023A NO150260C (no) 1978-09-21 1979-09-20 Fremgangsmaate og anordning for i et telekommunikasjonssystem aa regulere fasestillingen hos et styrt signal i forhold til et referansesignal
MX179346A MX149453A (es) 1978-09-21 1979-09-20 Mejoras en sistema de telecomunicacion para regular la posicion de fase de una senal
CA000335989A CA1142238A (en) 1978-09-21 1979-09-20 Regulation of the phase of a controlled signal in relation to a reference signal
HU79EI878A HU178531B (en) 1978-09-21 1979-09-20 Method and apparatus for controlling phase situation of controlled signal in relation to reference signal in telecommunication system
PL1979218426A PL128123B1 (en) 1978-09-21 1979-09-20 Method of control of position of phase of controlled signal with respect to reference signal and system therefor
JP50162179A JPS55500724A (sv) 1978-09-21 1979-09-21
DE7979850087T DE2963616D1 (en) 1978-09-21 1979-09-21 A method of and an arrangement for regulating the phase position of a controlled signal in relation to a reference signal in a telecommunication system
BR7908990A BR7908990A (pt) 1978-09-21 1979-09-21 Processo e arranjo,num sistema de telecomunicacoes,para regular a posicao de fase de um sinal controlado em relacao a um sinal de referencia
US06/196,556 US4380083A (en) 1978-09-21 1979-09-21 Method of and an arrangement in a telecommunication system for regulating the phase position of a controlled signal in relation to a reference signal
PCT/SE1979/000194 WO1980000901A1 (en) 1978-09-21 1979-09-21 A method of and an arrangement for regulating the phase position of a controlled signal in relation to a reference signal in a telecommunication system
EP79850087A EP0010077B1 (en) 1978-09-21 1979-09-21 A method of and an arrangement for regulating the phase position of a controlled signal in relation to a reference signal in a telecommunication system
DK220080A DK149292C (da) 1978-09-21 1980-05-20 Fremgangsmaade og indretning til regulering af fasen paa et styret signal i forhold til et referencesignal i et telekommunikationsanlaeg

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE7809934A SE413826B (sv) 1978-09-21 1978-09-21 Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet

Publications (2)

Publication Number Publication Date
SE7809934L SE7809934L (sv) 1980-03-22
SE413826B true SE413826B (sv) 1980-06-23

Family

ID=20335888

Family Applications (1)

Application Number Title Priority Date Filing Date
SE7809934A SE413826B (sv) 1978-09-21 1978-09-21 Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet

Country Status (22)

Country Link
US (1) US4380083A (sv)
EP (1) EP0010077B1 (sv)
JP (1) JPS55500724A (sv)
AR (1) AR229083A1 (sv)
AU (1) AU525914B2 (sv)
CA (1) CA1142238A (sv)
CS (1) CS216684B2 (sv)
DD (1) DD146230A5 (sv)
DE (1) DE2963616D1 (sv)
DK (1) DK149292C (sv)
EG (1) EG14080A (sv)
ES (1) ES484315A1 (sv)
FI (1) FI70660C (sv)
HU (1) HU178531B (sv)
IE (1) IE48553B1 (sv)
IN (1) IN153004B (sv)
MX (1) MX149453A (sv)
NO (1) NO150260C (sv)
PL (1) PL128123B1 (sv)
SE (1) SE413826B (sv)
WO (1) WO1980000901A1 (sv)
YU (1) YU228379A (sv)

Families Citing this family (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4400667A (en) * 1981-01-12 1983-08-23 Sangamo Weston, Inc. Phase tolerant bit synchronizer for digital signals
CA1180416A (en) * 1981-05-19 1985-01-02 Botaro Hirosaki Timing recovery circuit
US4518998A (en) * 1982-06-03 1985-05-21 Klimsch/Optronics, Inc. Method and apparatus for producing a time advanced output pulse train from an input pulse train
US4473760A (en) * 1982-12-13 1984-09-25 Western Digital Corporation Fast digital sample resolution circuit
US4648060A (en) * 1984-07-30 1987-03-03 Hewlett-Packard Company Dual channel frequency synthesizer system
DE3441501A1 (de) * 1984-11-14 1986-05-15 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zum regenerieren und synchronisieren eines digitalen signals
FR2608863B1 (fr) * 1986-12-19 1994-04-29 Nec Corp Circuit integre logique comportant des bascules electroniques d'entree et de sortie pour stabiliser les durees des impulsions
JPS63228206A (ja) * 1987-03-17 1988-09-22 Nec Corp クロツク分配方式
IL89120A (en) * 1988-02-17 1992-08-18 Mips Computer Systems Inc Circuit synchronization system
US5101117A (en) * 1988-02-17 1992-03-31 Mips Computer Systems Variable delay line phase-locked loop circuit synchronization system
EP0364451A1 (en) * 1988-03-26 1990-04-25 BELL TELEPHONE MANUFACTURING COMPANY Naamloze Vennootschap Synchronizing circuit
DE3917217A1 (de) * 1989-05-26 1990-11-29 Ant Nachrichtentech Regenerator fuer digitalsignale
US4975929A (en) * 1989-09-11 1990-12-04 Raynet Corp. Clock recovery apparatus
US4959846A (en) * 1989-09-11 1990-09-25 Raynet Corporation Clock recovery apparatus including a clock frequency adjuster
US5036230A (en) * 1990-03-01 1991-07-30 Intel Corporation CMOS clock-phase synthesizer
US5083049A (en) * 1991-05-10 1992-01-21 Ast Research, Inc. Asynchronous circuit with edge-triggered inputs
US5229752A (en) * 1991-09-20 1993-07-20 The United States Of America As Represented By The United States Department Of Energy Method and apparatus for detecting timing errors in a system oscillator
DE4139117C1 (sv) * 1991-11-28 1993-06-09 Texas Instruments Deutschland Gmbh, 8050 Freising, De
TW234796B (sv) * 1993-02-24 1994-11-21 Advanced Micro Devices Inc
WO1995034127A1 (en) * 1994-06-03 1995-12-14 Sierra Semiconductor Corporation A three-state phase-detector/charge pump circuit with no dead-band region
SE503069C2 (sv) * 1994-07-06 1996-03-18 Ericsson Telefon Ab L M Förfarande och anordning för att fasvrida en signal
GB9505350D0 (en) * 1995-03-16 1995-05-03 British Tech Group Electronic identification system
US5712580A (en) * 1996-02-14 1998-01-27 International Business Machines Corporation Linear phase detector for half-speed quadrature clocking architecture
US5818890A (en) * 1996-09-24 1998-10-06 Motorola, Inc. Method for synchronizing signals and structures therefor
KR100244466B1 (ko) * 1997-04-26 2000-02-01 김영환 클럭 위상 비교기
KR100215889B1 (ko) * 1997-05-06 1999-08-16 구본준 클럭 동기 회로
DE60044276D1 (de) * 1999-06-04 2010-06-10 Sumitomo Chemical Co Esterase Gene und Verwendungen davon
DE10020171A1 (de) 2000-04-25 2001-10-31 Ericsson Telefon Ab L M Pulsdetektor
US6724220B1 (en) 2000-10-26 2004-04-20 Cyress Semiconductor Corporation Programmable microcontroller architecture (mixed analog/digital)
US8160864B1 (en) 2000-10-26 2012-04-17 Cypress Semiconductor Corporation In-circuit emulator and pod synchronized boot
US8176296B2 (en) 2000-10-26 2012-05-08 Cypress Semiconductor Corporation Programmable microcontroller architecture
US8103496B1 (en) 2000-10-26 2012-01-24 Cypress Semicondutor Corporation Breakpoint control in an in-circuit emulation system
US8149048B1 (en) 2000-10-26 2012-04-03 Cypress Semiconductor Corporation Apparatus and method for programmable power management in a programmable analog circuit block
US7765095B1 (en) 2000-10-26 2010-07-27 Cypress Semiconductor Corporation Conditional branching in an in-circuit emulation system
DE10119624A1 (de) 2001-04-20 2002-11-21 Aloys Wobben Verfahren zum Betreiben einer Windenergieanlage
SK287212B6 (sk) * 2001-04-20 2010-03-08 Aloys Wobben Spôsob prevádzkovania zariadenia veternej elektrárne a zariadenie veternej elektrárne
US7406674B1 (en) 2001-10-24 2008-07-29 Cypress Semiconductor Corporation Method and apparatus for generating microcontroller configuration information
US8078970B1 (en) 2001-11-09 2011-12-13 Cypress Semiconductor Corporation Graphical user interface with user-selectable list-box
US8042093B1 (en) 2001-11-15 2011-10-18 Cypress Semiconductor Corporation System providing automatic source code generation for personalization and parameterization of user modules
US6971004B1 (en) 2001-11-19 2005-11-29 Cypress Semiconductor Corp. System and method of dynamically reconfiguring a programmable integrated circuit
US7774190B1 (en) 2001-11-19 2010-08-10 Cypress Semiconductor Corporation Sleep and stall in an in-circuit emulation system
US7844437B1 (en) * 2001-11-19 2010-11-30 Cypress Semiconductor Corporation System and method for performing next placements and pruning of disallowed placements for programming an integrated circuit
US8069405B1 (en) 2001-11-19 2011-11-29 Cypress Semiconductor Corporation User interface for efficiently browsing an electronic document using data-driven tabs
US7770113B1 (en) 2001-11-19 2010-08-03 Cypress Semiconductor Corporation System and method for dynamically generating a configuration datasheet
US8103497B1 (en) 2002-03-28 2012-01-24 Cypress Semiconductor Corporation External interface for event architecture
US7761845B1 (en) 2002-09-09 2010-07-20 Cypress Semiconductor Corporation Method for parameterizing a user module
US7295049B1 (en) * 2004-03-25 2007-11-13 Cypress Semiconductor Corporation Method and circuit for rapid alignment of signals
US8069436B2 (en) 2004-08-13 2011-11-29 Cypress Semiconductor Corporation Providing hardware independence to automate code generation of processing device firmware
US7332976B1 (en) 2005-02-04 2008-02-19 Cypress Semiconductor Corporation Poly-phase frequency synthesis oscillator
US7400183B1 (en) 2005-05-05 2008-07-15 Cypress Semiconductor Corporation Voltage controlled oscillator delay cell and method
US8085067B1 (en) 2005-12-21 2011-12-27 Cypress Semiconductor Corporation Differential-to-single ended signal converter circuit and method
US8067948B2 (en) 2006-03-27 2011-11-29 Cypress Semiconductor Corporation Input/output multiplexer bus
WO2008012915A1 (fr) * 2006-07-28 2008-01-31 Fujitsu Limited Appareil de détermination de phase et appareil de synchronisation de phase
US8092083B2 (en) 2007-04-17 2012-01-10 Cypress Semiconductor Corporation Temperature sensor with digital bandgap
US8130025B2 (en) 2007-04-17 2012-03-06 Cypress Semiconductor Corporation Numerical band gap
US8026739B2 (en) 2007-04-17 2011-09-27 Cypress Semiconductor Corporation System level interconnect with programmable switching
US9564902B2 (en) 2007-04-17 2017-02-07 Cypress Semiconductor Corporation Dynamically configurable and re-configurable data path
US8516025B2 (en) * 2007-04-17 2013-08-20 Cypress Semiconductor Corporation Clock driven dynamic datapath chaining
US8040266B2 (en) 2007-04-17 2011-10-18 Cypress Semiconductor Corporation Programmable sigma-delta analog-to-digital converter
US9720805B1 (en) 2007-04-25 2017-08-01 Cypress Semiconductor Corporation System and method for controlling a target device
US8266575B1 (en) 2007-04-25 2012-09-11 Cypress Semiconductor Corporation Systems and methods for dynamically reconfiguring a programmable system on a chip
US8065653B1 (en) 2007-04-25 2011-11-22 Cypress Semiconductor Corporation Configuration of programmable IC design elements
US8049569B1 (en) 2007-09-05 2011-11-01 Cypress Semiconductor Corporation Circuit and method for improving the accuracy of a crystal-less oscillator having dual-frequency modes
US9448964B2 (en) 2009-05-04 2016-09-20 Cypress Semiconductor Corporation Autonomous control in a programmable system
US8970276B1 (en) * 2013-12-17 2015-03-03 Analog Devices, Inc. Clock signal synchronization

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL272023A (sv) * 1960-12-05
US3521172A (en) * 1965-11-26 1970-07-21 Martin Marietta Corp Binary phase comparator
US3495184A (en) * 1968-03-11 1970-02-10 Radiation Inc Phase-locked loop having improved acquisition range
US3701039A (en) * 1968-10-28 1972-10-24 Ibm Random binary data signal frequency and phase compensation circuit
US3660647A (en) * 1969-12-24 1972-05-02 Us Navy Automatic signal delay tracking system
US3614635A (en) * 1969-12-31 1971-10-19 Ibm Variable frequency control system and data standardizer
US3714463A (en) * 1971-01-04 1973-01-30 Motorola Inc Digital frequency and/or phase detector charge pump
BE786226A (fr) * 1971-07-16 1973-01-15 Siemens Ag Alimentation en courant rythme pour un systeme de circuits de commutation a deux canaux
US3839599A (en) * 1972-11-10 1974-10-01 Gte Automatic Electric Lab Inc Line variation compensation system for synchronized pcm digital switching
JPS5721064B2 (sv) * 1974-06-07 1982-05-04
US4001713A (en) * 1976-01-15 1977-01-04 Gte Sylvania Incorporated Phase lock loop circuit
JPS52124848A (en) * 1976-04-12 1977-10-20 Fujitsu Ltd Digital phase detection circuit
DE2735053C3 (de) * 1977-08-03 1980-05-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen Digitaler Phasenregelkreis

Also Published As

Publication number Publication date
FI70660B (fi) 1986-06-06
EG14080A (en) 1983-03-31
EP0010077A1 (en) 1980-04-16
DE2963616D1 (en) 1982-10-28
DK149292B (da) 1986-04-21
NO150260C (no) 1984-09-12
WO1980000901A1 (en) 1980-05-01
SE7809934L (sv) 1980-03-22
JPS55500724A (sv) 1980-10-02
CA1142238A (en) 1983-03-01
YU228379A (en) 1982-10-31
FI792703A (fi) 1980-03-22
AU5099379A (en) 1980-03-27
FI70660C (fi) 1986-09-24
ES484315A1 (es) 1980-05-16
IE791778L (en) 1980-03-21
PL128123B1 (en) 1983-12-31
NO793023L (no) 1980-03-24
EP0010077B1 (en) 1982-09-01
HU178531B (en) 1982-05-28
PL218426A1 (sv) 1980-08-11
IN153004B (sv) 1984-05-19
MX149453A (es) 1983-11-08
DK149292C (da) 1987-01-19
DK220080A (da) 1980-05-20
NO150260B (no) 1984-06-04
CS216684B2 (en) 1982-11-26
AU525914B2 (en) 1982-12-09
DD146230A5 (de) 1981-01-28
US4380083A (en) 1983-04-12
IE48553B1 (en) 1985-03-06
AR229083A1 (es) 1983-06-15

Similar Documents

Publication Publication Date Title
SE413826B (sv) Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet
US4494021A (en) Self-calibrated clock and timing signal generator for MOS/VLSI circuitry
KR100807115B1 (ko) 반도체 메모리 장치 및 그의 구동방법
US6411142B1 (en) Common bias and differential structure based DLL with fast lockup circuit and current range calibration for process variation
US20070058768A1 (en) Low jitter clock recovery circuit
GB2209445A (en) Phase comparator for extending capture range
EP0397198A2 (en) Transfer strobe time delay selector and method
JPH10187274A (ja) タイミングスキュー減少回路及びタイミングスキュー減少方法
US7633313B2 (en) Differential line compensation apparatus, method and system
US20130154695A1 (en) Phase lock loop with adaptive loop bandwidth
US6646512B2 (en) Self-bias and differential structure based PLL with fast lockup circuit and current range calibration for process variation
EP0619052B1 (en) Shifting phase of a clock signal, in particular for clock recovery of a digital data signal
US6999547B2 (en) Delay-lock-loop with improved accuracy and range
US4048581A (en) Oscillator frequency control loop
SE500929C2 (sv) Signalbehandlingskrets och förfarande för fördröjning av en binär periodisk insignal
US10983587B2 (en) Dynamic voltage scaling in hierarchical multi-tier regulator supply
US20240184320A1 (en) Low dropout regulator, clock generating circuit, and memory device
US20240056087A1 (en) Reduce dco frequency overlap-induced limit cycle in hybrid and digital plls
US6813722B1 (en) Programmable timing module for adjusting clock in bus system
WO2020152390A1 (en) System with microelectronic circuit, and a method for controlling the operation of a microelectronic circuit
CN117952044A (zh) 一种时钟去偏斜架构、芯片及电子设备
SU464889A1 (ru) Компаратор с автоматической коррекцией порога срабатывани
SU691853A1 (ru) Цифровой умножитель частоты
JPS62144A (ja) 位相比較回路
JPH06152342A (ja) 集積回路

Legal Events

Date Code Title Description
NAL Patent in force

Ref document number: 7809934-8

Format of ref document f/p: F

NUG Patent has lapsed

Ref document number: 7809934-8

Format of ref document f/p: F